Home
last modified time | relevance | path

Searched refs:clk_src_regs (Results 1 – 22 of 22) sorted by relevance

/linux/drivers/gpu/drm/amd/display/dc/resource/dce80/
H A Ddce80_resource.c349 #define clk_src_regs(id)\ macro
355 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
356 clk_src_regs(0),
357 clk_src_regs(1),
358 clk_src_regs(2)
988 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], false); in dce80_construct()
990 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false); in dce80_construct()
992 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL2, &clk_src_regs[2], false); in dce80_construct()
997 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], true); in dce80_construct()
1000 dce80_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false); in dce80_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/dce60/
H A Ddce60_resource.c347 #define clk_src_regs(id)\ macro
353 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
354 clk_src_regs(0),
355 clk_src_regs(1),
356 clk_src_regs(2)
979 dce60_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], false); in dce60_construct()
981 dce60_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false); in dce60_construct()
986 dce60_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], true); in dce60_construct()
989 dce60_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false); in dce60_construct()
1173 dce60_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], false); in dce61_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dce120/
H A Ddce120_resource.c403 #define clk_src_regs(index, id)\ macro
408 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
409 clk_src_regs(0, A),
410 clk_src_regs(1, B),
411 clk_src_regs(2, C),
412 clk_src_regs(3, D),
413 clk_src_regs(4, E),
414 clk_src_regs(5, F)
1092 &clk_src_regs[0], false); in dce120_resource_construct()
1096 &clk_src_regs[1], false); in dce120_resource_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dce112/
H A Ddce112_resource.c365 #define clk_src_regs(index, id)\ macro
370 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
371 clk_src_regs(0, A),
372 clk_src_regs(1, B),
373 clk_src_regs(2, C),
374 clk_src_regs(3, D),
375 clk_src_regs(4, E),
376 clk_src_regs(5, F)
1259 &clk_src_regs[0], false); in dce112_resource_construct()
1264 &clk_src_regs[1], false); in dce112_resource_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dce100/
H A Ddce100_resource.c324 #define clk_src_regs(id)\ macro
329 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
330 clk_src_regs(0),
331 clk_src_regs(1),
332 clk_src_regs(2)
1004 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], false); in dce100_resource_construct()
1006 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false); in dce100_resource_construct()
1008 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL2, &clk_src_regs[2], false); in dce100_resource_construct()
1013 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL0, &clk_src_regs[0], true); in dce100_resource_construct()
1016 dce100_clock_source_create(ctx, bp, CLOCK_SOURCE_ID_PLL1, &clk_src_regs[1], false); in dce100_resource_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn302/
H A Ddcn302_resource.c423 #define clk_src_regs(index, pllid)\ macro
426 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
427 clk_src_regs(0, A),
428 clk_src_regs(1, B),
429 clk_src_regs(2, C),
430 clk_src_regs(3, D),
431 clk_src_regs(4, E)
1307 &clk_src_regs[0], false); in dcn302_resource_construct()
1311 &clk_src_regs[1], false); in dcn302_resource_construct()
1315 &clk_src_regs[2], false); in dcn302_resource_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn31/
H A Ddcn31_resource.c206 #define clk_src_regs(index, pllid)\ macro
211 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
212 clk_src_regs(0, A),
213 clk_src_regs(1, B),
214 clk_src_regs(2, C),
215 clk_src_regs(3, D),
216 clk_src_regs(4, E)
220 clk_src_regs(0, A),
221 clk_src_regs(1, B),
222 clk_src_regs(2, F),
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn21/
H A Ddcn21_resource.c147 #define clk_src_regs(index, pllid)\ macro
152 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
153 clk_src_regs(0, A),
154 clk_src_regs(1, B),
155 clk_src_regs(2, C),
156 clk_src_regs(3, D),
157 clk_src_regs(4, E),
1476 &clk_src_regs[0], false); in dcn21_resource_construct()
1480 &clk_src_regs[1], false); in dcn21_resource_construct()
1484 &clk_src_regs[2], false); in dcn21_resource_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn10/
H A Ddcn10_resource.c468 #define clk_src_regs(index, pllid)\ macro
473 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
474 clk_src_regs(0, A),
475 clk_src_regs(1, B),
476 clk_src_regs(2, C),
477 clk_src_regs(3, D)
1413 &clk_src_regs[0], false); in dcn10_resource_construct()
1417 &clk_src_regs[1], false); in dcn10_resource_construct()
1421 &clk_src_regs[2], false); in dcn10_resource_construct()
1427 &clk_src_regs[3], false); in dcn10_resource_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn316/
H A Ddcn316_resource.c203 #define clk_src_regs(index, pllid)\ macro
208 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
209 clk_src_regs(0, A),
210 clk_src_regs(1, B),
211 clk_src_regs(2, C),
212 clk_src_regs(3, D),
213 clk_src_regs(4, E)
1831 &clk_src_regs[0], false); in dcn316_resource_construct()
1835 &clk_src_regs[1], false); in dcn316_resource_construct()
1839 &clk_src_regs[2], false); in dcn316_resource_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn301/
H A Ddcn301_resource.c198 #define clk_src_regs(index, pllid)\ macro
203 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
204 clk_src_regs(0, A),
205 clk_src_regs(1, B),
206 clk_src_regs(2, C),
207 clk_src_regs(3, D)
1517 &clk_src_regs[0], false); in dcn301_resource_construct()
1521 &clk_src_regs[1], false); in dcn301_resource_construct()
1525 &clk_src_regs[2], false); in dcn301_resource_construct()
1529 &clk_src_regs[3], false); in dcn301_resource_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn314/
H A Ddcn314_resource.c223 #define clk_src_regs(index, pllid)\ macro
228 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
229 clk_src_regs(0, A),
230 clk_src_regs(1, B),
231 clk_src_regs(2, C),
232 clk_src_regs(3, D),
233 clk_src_regs(4, E)
1927 &clk_src_regs[0], false); in dcn314_resource_construct()
1931 &clk_src_regs[1], false); in dcn314_resource_construct()
1935 &clk_src_regs[2], false); in dcn314_resource_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn30/
H A Ddcn30_resource.c195 #define clk_src_regs(index, pllid)\ macro
200 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
201 clk_src_regs(0, A),
202 clk_src_regs(1, B),
203 clk_src_regs(2, C),
204 clk_src_regs(3, D),
205 clk_src_regs(4, E),
206 clk_src_regs(5, F)
2393 &clk_src_regs[0], false); in dcn30_resource_construct()
2397 &clk_src_regs[1], false); in dcn30_resource_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn315/
H A Ddcn315_resource.c217 #define clk_src_regs(index, pllid)\ macro
222 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
223 clk_src_regs(0, A),
224 clk_src_regs(1, B),
225 clk_src_regs(2, C),
226 clk_src_regs(3, D),
227 clk_src_regs(4, E)
1951 &clk_src_regs[0], false); in dcn315_resource_construct()
1955 &clk_src_regs[1], false); in dcn315_resource_construct()
1959 &clk_src_regs[2], false); in dcn315_resource_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn201/
H A Ddcn201_resource.c305 #define clk_src_regs(index, pllid)\ macro
310 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
311 clk_src_regs(0, A),
312 clk_src_regs(1, B)
1167 &clk_src_regs[0], false); in dcn201_resource_construct()
1171 &clk_src_regs[1], false); in dcn201_resource_construct()
1179 &clk_src_regs[0], true); in dcn201_resource_construct()
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn20/
H A Ddcn20_resource.c188 #define clk_src_regs(index, pllid)\ macro
193 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
194 clk_src_regs(0, A),
195 clk_src_regs(1, B),
196 clk_src_regs(2, C),
197 clk_src_regs(3, D),
198 clk_src_regs(4, E),
199 clk_src_regs(5, F)
2520 &clk_src_regs[0], false); in dcn20_resource_construct()
2524 &clk_src_regs[1], false); in dcn20_resource_construct()
[all …]
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn303/
H A Ddcn303_resource.c411 #define clk_src_regs(index, pllid)\ macro
414 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
415 clk_src_regs(0, A),
416 clk_src_regs(1, B)
1252 &clk_src_regs[0], false); in dcn303_resource_construct()
1256 &clk_src_regs[1], false); in dcn303_resource_construct()
1264 &clk_src_regs[0], true); in dcn303_resource_construct()
/linux/drivers/gpu/drm/amd/display/dc/resource/dce110/
H A Ddce110_resource.c360 #define clk_src_regs(id)\ macro
365 static const struct dce110_clk_src_regs clk_src_regs[] = { variable
366 clk_src_regs(0),
367 clk_src_regs(1),
368 clk_src_regs(2)
1392 &clk_src_regs[0], false); in dce110_resource_construct()
1395 &clk_src_regs[1], false); in dce110_resource_construct()
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn321/
H A Ddcn321_resource.c211 static struct dce110_clk_src_regs clk_src_regs[5]; variable
1656 #define REG_STRUCT clk_src_regs in dcn321_resource_construct()
1818 &clk_src_regs[0], false); in dcn321_resource_construct()
1822 &clk_src_regs[1], false); in dcn321_resource_construct()
1826 &clk_src_regs[2], false); in dcn321_resource_construct()
1830 &clk_src_regs[3], false); in dcn321_resource_construct()
1834 &clk_src_regs[4], false); in dcn321_resource_construct()
1842 &clk_src_regs[0], true); in dcn321_resource_construct()
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn35/
H A Ddcn35_resource.c224 static struct dce110_clk_src_regs clk_src_regs[5]; variable
1798 #define REG_STRUCT clk_src_regs in dcn35_resource_construct()
1936 &clk_src_regs[0], false); in dcn35_resource_construct()
1940 &clk_src_regs[1], false); in dcn35_resource_construct()
1944 &clk_src_regs[2], false); in dcn35_resource_construct()
1948 &clk_src_regs[3], false); in dcn35_resource_construct()
1952 &clk_src_regs[4], false); in dcn35_resource_construct()
1960 &clk_src_regs[0], true); in dcn35_resource_construct()
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn401/
H A Ddcn401_resource.c200 static struct dce110_clk_src_regs clk_src_regs[5]; variable
1745 #define REG_STRUCT clk_src_regs in dcn401_resource_construct()
1901 &clk_src_regs[0], false); in dcn401_resource_construct()
1905 &clk_src_regs[1], false); in dcn401_resource_construct()
1909 &clk_src_regs[2], false); in dcn401_resource_construct()
1913 &clk_src_regs[3], false); in dcn401_resource_construct()
1925 &clk_src_regs[0], true); in dcn401_resource_construct()
/linux/drivers/gpu/drm/amd/display/dc/resource/dcn32/
H A Ddcn32_resource.c211 static struct dce110_clk_src_regs clk_src_regs[5]; variable
2094 #define REG_STRUCT clk_src_regs in dcn32_resource_construct()
2261 &clk_src_regs[0], false); in dcn32_resource_construct()
2265 &clk_src_regs[1], false); in dcn32_resource_construct()
2269 &clk_src_regs[2], false); in dcn32_resource_construct()
2273 &clk_src_regs[3], false); in dcn32_resource_construct()
2277 &clk_src_regs[4], false); in dcn32_resource_construct()
2285 &clk_src_regs[0], true); in dcn32_resource_construct()