Searched refs:MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 (Results 1 – 25 of 29) sorted by relevance
12
59 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0
85 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x000b0
106 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x130b0
188 fsl,pins = <MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x130b0>;
353 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x80000000
417 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0
425 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0 /* user3 led */
471 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b1
447 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0
1202 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b01265 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0
440 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x40013058 /* LCD_L_R */
506 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0
643 #define MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x21c 0x5ec 0x000 0x5 0x0 macro
479 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0
370 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0
489 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0 /* Q7[190] GPIO5 */
504 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x000b0
858 #define MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x268 0x650 0x000 0x5 0x0 macro
594 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x000b0
507 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x000b0
633 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0
621 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0
696 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0
678 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x4001b0b0 /* PWR_EN */
683 MX6QDL_PAD_KEY_ROW4__GPIO4_IO15 0x1b0b0