Home
last modified time | relevance | path

Searched full:gcc_pcie_1_pipe_clk_src (Results 1 – 19 of 19) sorted by relevance

/linux/include/dt-bindings/clock/
H A Dqcom,sdx75-gcc.h75 #define GCC_PCIE_1_PIPE_CLK_SRC 65 macro
H A Dqcom,sar2130p-gcc.h58 #define GCC_PCIE_1_PIPE_CLK_SRC 48 macro
H A Dqcom,gcc-sc7280.h66 #define GCC_PCIE_1_PIPE_CLK_SRC 56 macro
H A Dqcom,sm8550-gcc.h64 #define GCC_PCIE_1_PIPE_CLK_SRC 53 macro
H A Dqcom,qcs8300-gcc.h85 #define GCC_PCIE_1_PIPE_CLK_SRC 75 macro
H A Dqcom,sm8650-gcc.h66 #define GCC_PCIE_1_PIPE_CLK_SRC 55 macro
H A Dqcom,gcc-sm8450.h80 #define GCC_PCIE_1_PIPE_CLK_SRC 68 macro
H A Dqcom,gcc-sm8350.h75 #define GCC_PCIE_1_PIPE_CLK_SRC 63 macro
H A Dqcom,sa8775p-gcc.h100 #define GCC_PCIE_1_PIPE_CLK_SRC 89 macro
/linux/Documentation/devicetree/bindings/pci/
H A Dqcom,pcie-sc7280.yaml116 <&gcc GCC_PCIE_1_PIPE_CLK_SRC>,
/linux/drivers/clk/qcom/
H A Dgcc-sar2130p.c306 static struct clk_regmap_phy_mux gcc_pcie_1_pipe_clk_src = { variable
310 .name = "gcc_pcie_1_pipe_clk_src",
1316 &gcc_pcie_1_pipe_clk_src.clkr.hw,
2164 [GCC_PCIE_1_PIPE_CLK_SRC] = &gcc_pcie_1_pipe_clk_src.clkr,
H A Dgcc-sdx75.c485 static struct clk_regmap_phy_mux gcc_pcie_1_pipe_clk_src = { variable
489 .name = "gcc_pcie_1_pipe_clk_src",
1124 &gcc_pcie_1_pipe_clk_src.clkr.hw,
1776 &gcc_pcie_1_pipe_clk_src.clkr.hw,
2763 [GCC_PCIE_1_PIPE_CLK_SRC] = &gcc_pcie_1_pipe_clk_src.clkr,
H A Dgcc-qcs8300.c412 static struct clk_regmap_phy_mux gcc_pcie_1_pipe_clk_src = { variable
416 .name = "gcc_pcie_1_pipe_clk_src",
1289 &gcc_pcie_1_pipe_clk_src.clkr.hw,
2119 &gcc_pcie_1_pipe_clk_src.clkr.hw,
3396 [GCC_PCIE_1_PIPE_CLK_SRC] = &gcc_pcie_1_pipe_clk_src.clkr,
H A Dgcc-sc7280.c369 static struct clk_regmap_phy_mux gcc_pcie_1_pipe_clk_src = { variable
373 .name = "gcc_pcie_1_pipe_clk_src",
1833 &gcc_pcie_1_pipe_clk_src.clkr.hw,
3245 [GCC_PCIE_1_PIPE_CLK_SRC] = &gcc_pcie_1_pipe_clk_src.clkr,
H A Dgcc-sm8550.c312 static struct clk_regmap_phy_mux gcc_pcie_1_pipe_clk_src = { variable
316 .name = "gcc_pcie_1_pipe_clk_src",
1747 &gcc_pcie_1_pipe_clk_src.clkr.hw,
3127 [GCC_PCIE_1_PIPE_CLK_SRC] = &gcc_pcie_1_pipe_clk_src.clkr,
H A Dgcc-sm8450.c339 static struct clk_regmap_phy_mux gcc_pcie_1_pipe_clk_src = { variable
343 .name = "gcc_pcie_1_pipe_clk_src",
1851 &gcc_pcie_1_pipe_clk_src.clkr.hw,
3198 [GCC_PCIE_1_PIPE_CLK_SRC] = &gcc_pcie_1_pipe_clk_src.clkr,
H A Dgcc-sa8775p.c487 static struct clk_regmap_phy_mux gcc_pcie_1_pipe_clk_src = { variable
491 .name = "gcc_pcie_1_pipe_clk_src",
1615 &gcc_pcie_1_pipe_clk_src.clkr.hw,
2604 &gcc_pcie_1_pipe_clk_src.clkr.hw,
4399 [GCC_PCIE_1_PIPE_CLK_SRC] = &gcc_pcie_1_pipe_clk_src.clkr,
H A Dgcc-sm8350.c272 static struct clk_regmap_phy_mux gcc_pcie_1_pipe_clk_src = { variable
276 .name = "gcc_pcie_1_pipe_clk_src",
1900 &gcc_pcie_1_pipe_clk_src.clkr.hw,
3556 [GCC_PCIE_1_PIPE_CLK_SRC] = &gcc_pcie_1_pipe_clk_src.clkr,
H A Dgcc-sm8650.c489 static struct clk_regmap_phy_mux gcc_pcie_1_pipe_clk_src = { variable
493 .name = "gcc_pcie_1_pipe_clk_src",
2001 &gcc_pcie_1_pipe_clk_src.clkr.hw,
3564 [GCC_PCIE_1_PIPE_CLK_SRC] = &gcc_pcie_1_pipe_clk_src.clkr,