/linux/drivers/gpu/drm/amd/display/dc/dce/ |
H A D | dce_mem_input.h | 158 #define MI_GFX6_TILE_MASK_SH_LIST(mask_sh, blk)\ argument 169 #define MI_GFX8_TILE_MASK_SH_LIST(mask_sh, blk)\ argument 180 #define MI_DCP_MASK_SH_LIST(mask_sh, blk)\ argument 206 #define MI_DCP_MASK_SH_LIST_DCE6(mask_sh, blk)\ argument 230 #define MI_DCP_DCE11_MASK_SH_LIST(mask_sh, blk)\ argument 233 #define MI_DCP_PTE_MASK_SH_LIST(mask_sh, blk)\ argument 241 #define MI_DMIF_PG_MASK_SH_LIST_DCE6(mask_sh, blk)\ argument 250 #define MI_DMIF_PG_MASK_SH_DCE6(mask_sh, blk)\ argument 260 #define MI_DCE6_MASK_SH_LIST(mask_sh)\ argument 267 #define MI_DMIF_PG_MASK_SH_LIST(mask_sh, blk)\ argument [all …]
|
H A D | dce_abm.h | 134 #define ABM_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument 140 #define ABM_MASK_SH_LIST_DCE110(mask_sh) \ argument 171 #define ABM_MASK_SH_LIST_DCN10_COMMON(mask_sh) \ argument 201 #define ABM_MASK_SH_LIST_DCN10(mask_sh) \ argument 205 #define ABM_MASK_SH_LIST_DCN20(mask_sh) ABM_MASK_SH_LIST_DCE110(mask_sh) argument 206 #define ABM_MASK_SH_LIST_DCN30(mask_sh) ABM_MASK_SH_LIST_DCN10(mask_sh) argument 207 #define ABM_MASK_SH_LIST_DCN35(mask_sh) ABM_MASK_SH_LIST_DCN10_COMMON(mask_sh) argument 209 #define ABM_MASK_SH_LIST_DCN32(mask_sh) \ argument 239 #define ABM_MASK_SH_LIST_DCN401(mask_sh) \ argument
|
H A D | dce_opp.h | 98 #define OPP_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh)\ argument 135 #define OPP_COMMON_MASK_SH_LIST_DCE_110(mask_sh)\ argument 141 #define OPP_COMMON_MASK_SH_LIST_DCE_100(mask_sh)\ argument 147 #define OPP_COMMON_MASK_SH_LIST_DCE_112(mask_sh)\ argument 158 #define OPP_COMMON_MASK_SH_LIST_DCE_80(mask_sh)\ argument 161 #define OPP_COMMON_MASK_SH_LIST_DCE_120(mask_sh)\ argument 207 #define OPP_COMMON_MASK_SH_LIST_DCE_60(mask_sh)\ argument
|
H A D | dce_clock_source.h | 48 #define CS_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh)\ argument 54 #define CS_COMMON_MASK_SH_LIST_DCE_112(mask_sh)\ argument 160 #define CS_COMMON_MASK_SH_LIST_DCN2_0(mask_sh)\ argument 166 #define CS_COMMON_MASK_SH_LIST_DCN3_1_4(mask_sh)\ argument 170 #define CS_COMMON_MASK_SH_LIST_DCN3_2(mask_sh)\ argument 189 #define CS_COMMON_MASK_SH_LIST_DCN1_0(mask_sh)\ argument
|
H A D | dce_aux.h | 93 #define DCE10_AUX_MASK_SH_LIST(mask_sh)\ argument 115 #define DCE_AUX_MASK_SH_LIST(mask_sh)\ argument 139 #define DCE12_AUX_MASK_SH_LIST(mask_sh)\ argument 165 #define DCN10_AUX_MASK_SH_LIST(mask_sh)\ argument 191 #define DCN_AUX_MASK_SH_LIST(mask_sh)\ argument
|
H A D | dce_ipp.h | 67 #define IPP_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument 106 #define IPP_DCE100_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument 110 #define IPP_DCE120_MASK_SH_LIST_SOC_BASE(mask_sh) \ argument 151 #define IPP_DCE60_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
|
H A D | dce_dmcu.h | 103 #define DMCU_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument 131 #define DMCU_MASK_SH_LIST_DCE60(mask_sh) \ argument 149 #define DMCU_MASK_SH_LIST_DCE80(mask_sh) \ argument 167 #define DMCU_MASK_SH_LIST_DCE110(mask_sh) \ argument 172 #define DMCU_MASK_SH_LIST_DCN10(mask_sh) \ argument
|
/linux/drivers/gpu/drm/amd/display/dc/optc/dcn30/ |
H A D | dcn30_optc.h | 114 #define DCN30_VTOTAL_REGS_SF(mask_sh) argument 116 #define OPTC_COMMON_MASK_SH_LIST_DCN3_BASE(mask_sh)\ argument 249 #define OPTC_COMMON_MASK_SH_LIST_DCN3_0(mask_sh)\ argument 286 #define OPTC_COMMON_MASK_SH_LIST_DCN30(mask_sh)\ argument
|
/linux/drivers/gpu/drm/amd/display/dc/hwss/dce/ |
H A D | dce_hwseq.h | 704 #define HWSEQ_DCEF_MASK_SH_LIST(mask_sh, blk)\ argument 708 #define HWSEQ_BLND_MASK_SH_LIST(mask_sh, blk)\ argument 719 #define HWSEQ_PIXEL_RATE_MASK_SH_LIST(mask_sh, blk)\ argument 723 #define HWSEQ_PHYPLL_MASK_SH_LIST(mask_sh, blk)\ argument 728 #define HWSEQ_DCE6_MASK_SH_LIST(mask_sh)\ argument 733 #define HWSEQ_DCE8_MASK_SH_LIST(mask_sh)\ argument 741 #define HWSEQ_DCE10_MASK_SH_LIST(mask_sh)\ argument 746 #define HWSEQ_DCE11_MASK_SH_LIST(mask_sh)\ argument 751 #define HWSEQ_DCE112_MASK_SH_LIST(mask_sh)\ argument 755 #define HWSEQ_GFX9_DCHUB_MASK_SH_LIST(mask_sh)\ argument [all …]
|
/linux/drivers/gpu/drm/amd/display/dc/inc/hw/ |
H A D | clk_mgr_internal.h | 118 #define CLK_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument 123 #define CLK_COMMON_MASK_SH_LIST_DCE60_COMMON_BASE(mask_sh) \ argument 128 #define CLK_COMMON_MASK_SH_LIST_DCN_COMMON_BASE(mask_sh) \ argument 132 #define CLK_MASK_SH_LIST_RV1(mask_sh) \ argument 138 #define CLK_COMMON_MASK_SH_LIST_DCN20_BASE(mask_sh) \ argument 143 #define CLK_MASK_SH_LIST_NV10(mask_sh) \ argument 148 #define CLK_COMMON_MASK_SH_LIST_DCN201_BASE(mask_sh) \ argument 169 #define CLK_COMMON_MASK_SH_LIST_DCN32(mask_sh) \ argument 183 #define CLK_COMMON_MASK_SH_LIST_DCN321(mask_sh) \ argument 197 #define CLK_COMMON_MASK_SH_LIST_DCN401(mask_sh) \ argument
|
/linux/drivers/gpu/drm/amd/display/dc/hubp/dcn10/ |
H A D | dcn10_hubp.h | 259 #define HUBP_MASK_SH_LIST_DCN_SHARE_COMMON(mask_sh)\ argument 393 #define HUBP_MASK_SH_LIST_DCN_COMMON(mask_sh)\ argument 400 #define HUBP_MASK_SH_LIST_DCN(mask_sh)\ argument 404 #define HUBP_MASK_SH_LIST_DCN_VM(mask_sh)\ argument 416 #define HUBP_MASK_SH_LIST_DCN10(mask_sh)\ argument
|
/linux/drivers/gpu/drm/amd/display/dc/hpo/dcn31/ |
H A D | dcn31_hpo_dp_link_encoder.h | 107 #define DCN3_1_HPO_DP_LINK_ENC_RDPCSTX_MASK_SH_LIST(mask_sh)\ argument 110 #define DCN3_1_HPO_DP_LINK_ENC_COMMON_MASK_SH_LIST(mask_sh)\ argument 136 #define DCN3_1_HPO_DP_LINK_ENC_MASK_SH_LIST(mask_sh)\ argument
|
/linux/drivers/gpu/drm/amd/display/dc/dcn10/ |
H A D | dcn10_ipp.h | 79 #define IPP_MASK_SH_LIST_DCN(mask_sh) \ argument 90 #define IPP_MASK_SH_LIST_DCN10(mask_sh) \ argument 110 #define IPP_MASK_SH_LIST_DCN20(mask_sh) \ argument 129 #define IPP_MASK_SH_LIST_DCN201(mask_sh) \ argument
|
/linux/drivers/gpu/drm/amd/display/dc/hubbub/dcn21/ |
H A D | dcn21_hubbub.h | 55 #define HUBBUB_MASK_SH_LIST_HVM(mask_sh) \ argument 101 #define HUBBUB_MASK_SH_LIST_DCN21(mask_sh)\ argument
|
/linux/drivers/gpu/drm/amd/display/dc/hubp/dcn30/ |
H A D | dcn30_hubp.h | 37 #define HUBP_MASK_SH_LIST_DCN30_BASE(mask_sh)\ argument 50 #define HUBP_MASK_SH_LIST_DCN30(mask_sh)\ argument
|
/linux/drivers/gpu/drm/amd/display/dc/dio/dcn30/ |
H A D | dcn30_dio_link_encoder.h | 57 #define LINK_ENCODER_MASK_SH_LIST_DCN30(mask_sh) \ argument 61 #define DPCS_DCN3_MASK_SH_LIST(mask_sh)\ argument
|
/linux/drivers/gpu/drm/amd/display/dc/dio/dcn301/ |
H A D | dcn301_dio_link_encoder.h | 58 #define LINK_ENCODER_MASK_SH_LIST_DCN301(mask_sh) \ argument 62 #define DPCS_DCN301_MASK_SH_LIST(mask_sh)\ argument
|
/linux/drivers/gpu/drm/amd/display/dc/hubbub/dcn30/ |
H A D | dcn30_hubbub.h | 34 #define HUBBUB_MASK_SH_LIST_DCN3AG(mask_sh)\ argument 53 #define HUBBUB_MASK_SH_LIST_DCN30(mask_sh)\ argument
|
/linux/drivers/gpu/drm/amd/display/dc/hubp/dcn20/ |
H A D | dcn20_hubp.h | 69 #define HUBP_MASK_SH_LIST_DCN2_SHARE_COMMON(mask_sh)\ argument 119 #define HUBP_MASK_SH_LIST_DCN2_COMMON(mask_sh)\ argument 126 #define HUBP_MASK_SH_LIST_DCN20(mask_sh)\ argument
|
/linux/drivers/gpu/drm/amd/display/dc/dio/dcn31/ |
H A D | dcn31_dio_link_encoder.h | 42 #define LINK_ENCODER_MASK_SH_LIST_DCN31(mask_sh) \ argument 97 #define DPCS_DCN31_MASK_SH_LIST(mask_sh)\ argument
|
/linux/drivers/gpu/drm/amd/display/dc/gpio/ |
H A D | ddc_regs.h | 96 #define DDC_MASK_SH_LIST_COMMON(mask_sh) \ argument 104 #define DDC_MASK_SH_LIST(mask_sh) \ argument 109 #define DDC_MASK_SH_LIST_DCN2(mask_sh, cd) \ argument 116 #define DDC_MASK_SH_LIST_DCN2_VGA(mask_sh) \ argument
|
/linux/drivers/gpu/drm/amd/display/dc/dcn21/ |
H A D | dcn21_link_encoder.h | 36 #define DPCS_DCN21_MASK_SH_LIST(mask_sh)\ argument 75 #define LINK_ENCODER_MASK_SH_LIST_DCN21(mask_sh)\ argument
|
/linux/drivers/gpu/drm/amd/display/dc/dpp/dcn30/ |
H A D | dcn30_dpp.h | 178 #define DPP_REG_LIST_SH_MASK_DCN30_COMMON(mask_sh)\ argument 351 #define DPP_REG_LIST_SH_MASK_DCN30_UPDATED(mask_sh)\ argument 383 #define DPP_REG_LIST_SH_MASK_DCN30(mask_sh)\ argument
|
/linux/drivers/gpu/drm/amd/display/dc/mpc/dcn30/ |
H A D | dcn30_mpc.h | 427 #define MPC_COMMON_MASK_SH_LIST_DCN3_0(mask_sh) \ argument 534 #define MPC_COMMON_MASK_SH_LIST_DCN30(mask_sh) \ argument 800 #define MPC_COMMON_MASK_SH_LIST_DCN303(mask_sh) \ argument
|
/linux/drivers/gpu/drm/amd/display/dc/dccg/dcn314/ |
H A D | dcn314_dccg.h | 80 #define DCCG_MASK_SH_LIST_DCN314_COMMON(mask_sh) \ argument 170 #define DCCG_MASK_SH_LIST_DCN314(mask_sh) \ argument
|