xref: /linux/sound/soc/mediatek/mt8195/mt8195-audsys-clk.c (revision 5245352588f5837961963e1da4ccb7ba7240e90b)
1d62ad762STrevor Wu // SPDX-License-Identifier: GPL-2.0
2d62ad762STrevor Wu /*
3d62ad762STrevor Wu  * mt8195-audsys-clk.h  --  Mediatek 8195 audsys clock control
4d62ad762STrevor Wu  *
5d62ad762STrevor Wu  * Copyright (c) 2021 MediaTek Inc.
6d62ad762STrevor Wu  * Author: Trevor Wu <trevor.wu@mediatek.com>
7d62ad762STrevor Wu  */
8d62ad762STrevor Wu 
9d62ad762STrevor Wu #include <linux/clk.h>
10d62ad762STrevor Wu #include <linux/clk-provider.h>
11d62ad762STrevor Wu #include <linux/clkdev.h>
12d62ad762STrevor Wu #include "mt8195-afe-common.h"
13d62ad762STrevor Wu #include "mt8195-audsys-clk.h"
14d62ad762STrevor Wu #include "mt8195-audsys-clkid.h"
15d62ad762STrevor Wu #include "mt8195-reg.h"
16d62ad762STrevor Wu 
17d62ad762STrevor Wu struct afe_gate {
18d62ad762STrevor Wu 	int id;
19d62ad762STrevor Wu 	const char *name;
20d62ad762STrevor Wu 	const char *parent_name;
21d62ad762STrevor Wu 	int reg;
22d62ad762STrevor Wu 	u8 bit;
23d62ad762STrevor Wu 	const struct clk_ops *ops;
24d62ad762STrevor Wu 	unsigned long flags;
25d62ad762STrevor Wu 	u8 cg_flags;
26d62ad762STrevor Wu };
27d62ad762STrevor Wu 
28d62ad762STrevor Wu #define GATE_AFE_FLAGS(_id, _name, _parent, _reg, _bit, _flags, _cgflags) {\
29d62ad762STrevor Wu 		.id = _id,					\
30d62ad762STrevor Wu 		.name = _name,					\
31d62ad762STrevor Wu 		.parent_name = _parent,				\
32d62ad762STrevor Wu 		.reg = _reg,					\
33d62ad762STrevor Wu 		.bit = _bit,					\
34d62ad762STrevor Wu 		.flags = _flags,				\
35d62ad762STrevor Wu 		.cg_flags = _cgflags,				\
36d62ad762STrevor Wu 	}
37d62ad762STrevor Wu 
38d62ad762STrevor Wu #define GATE_AFE(_id, _name, _parent, _reg, _bit)		\
39d62ad762STrevor Wu 	GATE_AFE_FLAGS(_id, _name, _parent, _reg, _bit,		\
40d62ad762STrevor Wu 		       CLK_SET_RATE_PARENT, CLK_GATE_SET_TO_DISABLE)
41d62ad762STrevor Wu 
42d62ad762STrevor Wu #define GATE_AUD0(_id, _name, _parent, _bit)			\
43d62ad762STrevor Wu 	GATE_AFE(_id, _name, _parent, AUDIO_TOP_CON0, _bit)
44d62ad762STrevor Wu 
45d62ad762STrevor Wu #define GATE_AUD1(_id, _name, _parent, _bit)			\
46d62ad762STrevor Wu 	GATE_AFE(_id, _name, _parent, AUDIO_TOP_CON1, _bit)
47d62ad762STrevor Wu 
48d62ad762STrevor Wu #define GATE_AUD3(_id, _name, _parent, _bit)			\
49d62ad762STrevor Wu 	GATE_AFE(_id, _name, _parent, AUDIO_TOP_CON3, _bit)
50d62ad762STrevor Wu 
51d62ad762STrevor Wu #define GATE_AUD4(_id, _name, _parent, _bit)			\
52d62ad762STrevor Wu 	GATE_AFE(_id, _name, _parent, AUDIO_TOP_CON4, _bit)
53d62ad762STrevor Wu 
54d62ad762STrevor Wu #define GATE_AUD5(_id, _name, _parent, _bit)			\
55d62ad762STrevor Wu 	GATE_AFE(_id, _name, _parent, AUDIO_TOP_CON5, _bit)
56d62ad762STrevor Wu 
57d62ad762STrevor Wu #define GATE_AUD6(_id, _name, _parent, _bit)			\
58d62ad762STrevor Wu 	GATE_AFE(_id, _name, _parent, AUDIO_TOP_CON6, _bit)
59d62ad762STrevor Wu 
60d62ad762STrevor Wu static const struct afe_gate aud_clks[CLK_AUD_NR_CLK] = {
61d62ad762STrevor Wu 	/* AUD0 */
62*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_AFE, "aud_afe", "top_a1sys_hp", 2),
63*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_LRCK_CNT, "aud_lrck_cnt", "top_a1sys_hp", 4),
64*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_SPDIFIN_TUNER_APLL, "aud_spdifin_tuner_apll", "top_apll4", 10),
65*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_SPDIFIN_TUNER_DBG, "aud_spdifin_tuner_dbg", "top_apll4", 11),
66*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_UL_TML, "aud_ul_tml", "top_a1sys_hp", 18),
67*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_APLL1_TUNER, "aud_apll1_tuner", "top_apll1", 19),
68*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_APLL2_TUNER, "aud_apll2_tuner", "top_apll2", 20),
69*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_TOP0_SPDF, "aud_top0_spdf", "top_aud_iec_clk", 21),
70*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_APLL, "aud_apll", "top_apll1", 23),
71*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_APLL2, "aud_apll2", "top_apll2", 24),
72*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_DAC, "aud_dac", "top_a1sys_hp", 25),
73*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_DAC_PREDIS, "aud_dac_predis", "top_a1sys_hp", 26),
74*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_TML, "aud_tml", "top_a1sys_hp", 27),
75*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_ADC, "aud_adc", "top_a1sys_hp", 28),
76*52453525STrevor Wu 	GATE_AUD0(CLK_AUD_DAC_HIRES, "aud_dac_hires", "top_audio_h", 31),
77d62ad762STrevor Wu 
78d62ad762STrevor Wu 	/* AUD1 */
79*52453525STrevor Wu 	GATE_AUD1(CLK_AUD_A1SYS_HP, "aud_a1sys_hp", "top_a1sys_hp", 2),
80*52453525STrevor Wu 	GATE_AUD1(CLK_AUD_AFE_DMIC1, "aud_afe_dmic1", "top_a1sys_hp", 10),
81*52453525STrevor Wu 	GATE_AUD1(CLK_AUD_AFE_DMIC2, "aud_afe_dmic2", "top_a1sys_hp", 11),
82*52453525STrevor Wu 	GATE_AUD1(CLK_AUD_AFE_DMIC3, "aud_afe_dmic3", "top_a1sys_hp", 12),
83*52453525STrevor Wu 	GATE_AUD1(CLK_AUD_AFE_DMIC4, "aud_afe_dmic4", "top_a1sys_hp", 13),
84*52453525STrevor Wu 	GATE_AUD1(CLK_AUD_AFE_26M_DMIC_TM, "aud_afe_26m_dmic_tm", "top_a1sys_hp", 14),
85*52453525STrevor Wu 	GATE_AUD1(CLK_AUD_UL_TML_HIRES, "aud_ul_tml_hires", "top_audio_h", 16),
86*52453525STrevor Wu 	GATE_AUD1(CLK_AUD_ADC_HIRES, "aud_adc_hires", "top_audio_h", 17),
87*52453525STrevor Wu 	GATE_AUD1(CLK_AUD_ADDA6_ADC, "aud_adda6_adc", "top_a1sys_hp", 18),
88*52453525STrevor Wu 	GATE_AUD1(CLK_AUD_ADDA6_ADC_HIRES, "aud_adda6_adc_hires", "top_audio_h", 19),
89d62ad762STrevor Wu 
90d62ad762STrevor Wu 	/* AUD3 */
91*52453525STrevor Wu 	GATE_AUD3(CLK_AUD_LINEIN_TUNER, "aud_linein_tuner", "top_apll5", 5),
92*52453525STrevor Wu 	GATE_AUD3(CLK_AUD_EARC_TUNER, "aud_earc_tuner", "top_apll3", 7),
93d62ad762STrevor Wu 
94d62ad762STrevor Wu 	/* AUD4 */
95*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_I2SIN, "aud_i2sin", "top_a1sys_hp", 0),
96*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_TDM_IN, "aud_tdm_in", "top_a1sys_hp", 1),
97*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_I2S_OUT, "aud_i2s_out", "top_a1sys_hp", 6),
98*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_TDM_OUT, "aud_tdm_out", "top_a1sys_hp", 7),
99*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_HDMI_OUT, "aud_hdmi_out", "top_a1sys_hp", 8),
100*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_ASRC11, "aud_asrc11", "top_a1sys_hp", 16),
101*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_ASRC12, "aud_asrc12", "top_a1sys_hp", 17),
102d62ad762STrevor Wu 	GATE_AUD4(CLK_AUD_MULTI_IN, "aud_multi_in", "mphone_slave_b", 19),
103*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_INTDIR, "aud_intdir", "top_intdir", 20),
104*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_A1SYS, "aud_a1sys", "top_a1sys_hp", 21),
105*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_A2SYS, "aud_a2sys", "top_a2sys_hf", 22),
106*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_PCMIF, "aud_pcmif", "top_a1sys_hp", 24),
107*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_A3SYS, "aud_a3sys", "top_a3sys_hf", 30),
108*52453525STrevor Wu 	GATE_AUD4(CLK_AUD_A4SYS, "aud_a4sys", "top_a4sys_hf", 31),
109d62ad762STrevor Wu 
110d62ad762STrevor Wu 	/* AUD5 */
111*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_UL1, "aud_memif_ul1", "top_a1sys_hp", 0),
112*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_UL2, "aud_memif_ul2", "top_a1sys_hp", 1),
113*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_UL3, "aud_memif_ul3", "top_a1sys_hp", 2),
114*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_UL4, "aud_memif_ul4", "top_a1sys_hp", 3),
115*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_UL5, "aud_memif_ul5", "top_a1sys_hp", 4),
116*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_UL6, "aud_memif_ul6", "top_a1sys_hp", 5),
117*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_UL8, "aud_memif_ul8", "top_a1sys_hp", 7),
118*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_UL9, "aud_memif_ul9", "top_a1sys_hp", 8),
119*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_UL10, "aud_memif_ul10", "top_a1sys_hp", 9),
120*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_DL2, "aud_memif_dl2", "top_a1sys_hp", 18),
121*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_DL3, "aud_memif_dl3", "top_a1sys_hp", 19),
122*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_DL6, "aud_memif_dl6", "top_a1sys_hp", 22),
123*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_DL7, "aud_memif_dl7", "top_a1sys_hp", 23),
124*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_DL8, "aud_memif_dl8", "top_a1sys_hp", 24),
125*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_DL10, "aud_memif_dl10", "top_a1sys_hp", 26),
126*52453525STrevor Wu 	GATE_AUD5(CLK_AUD_MEMIF_DL11, "aud_memif_dl11", "top_a1sys_hp", 27),
127d62ad762STrevor Wu 
128d62ad762STrevor Wu 	/* AUD6 */
129*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC0, "aud_gasrc0", "top_asm_h", 0),
130*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC1, "aud_gasrc1", "top_asm_h", 1),
131*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC2, "aud_gasrc2", "top_asm_h", 2),
132*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC3, "aud_gasrc3", "top_asm_h", 3),
133*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC4, "aud_gasrc4", "top_asm_h", 4),
134*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC5, "aud_gasrc5", "top_asm_h", 5),
135*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC6, "aud_gasrc6", "top_asm_h", 6),
136*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC7, "aud_gasrc7", "top_asm_h", 7),
137*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC8, "aud_gasrc8", "top_asm_h", 8),
138*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC9, "aud_gasrc9", "top_asm_h", 9),
139*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC10, "aud_gasrc10", "top_asm_h", 10),
140*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC11, "aud_gasrc11", "top_asm_h", 11),
141*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC12, "aud_gasrc12", "top_asm_h", 12),
142*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC13, "aud_gasrc13", "top_asm_h", 13),
143*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC14, "aud_gasrc14", "top_asm_h", 14),
144*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC15, "aud_gasrc15", "top_asm_h", 15),
145*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC16, "aud_gasrc16", "top_asm_h", 16),
146*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC17, "aud_gasrc17", "top_asm_h", 17),
147*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC18, "aud_gasrc18", "top_asm_h", 18),
148*52453525STrevor Wu 	GATE_AUD6(CLK_AUD_GASRC19, "aud_gasrc19", "top_asm_h", 19),
149d62ad762STrevor Wu };
150d62ad762STrevor Wu 
151d62ad762STrevor Wu int mt8195_audsys_clk_register(struct mtk_base_afe *afe)
152d62ad762STrevor Wu {
153d62ad762STrevor Wu 	struct mt8195_afe_private *afe_priv = afe->platform_priv;
154d62ad762STrevor Wu 	struct clk *clk;
155d62ad762STrevor Wu 	struct clk_lookup *cl;
156d62ad762STrevor Wu 	int i;
157d62ad762STrevor Wu 
158d62ad762STrevor Wu 	afe_priv->lookup = devm_kcalloc(afe->dev, CLK_AUD_NR_CLK,
159d62ad762STrevor Wu 					sizeof(*afe_priv->lookup),
160d62ad762STrevor Wu 					GFP_KERNEL);
161d62ad762STrevor Wu 
162d62ad762STrevor Wu 	if (!afe_priv->lookup)
163d62ad762STrevor Wu 		return -ENOMEM;
164d62ad762STrevor Wu 
165d62ad762STrevor Wu 	for (i = 0; i < ARRAY_SIZE(aud_clks); i++) {
166d62ad762STrevor Wu 		const struct afe_gate *gate = &aud_clks[i];
167d62ad762STrevor Wu 
168d62ad762STrevor Wu 		clk = clk_register_gate(afe->dev, gate->name, gate->parent_name,
169d62ad762STrevor Wu 					gate->flags, afe->base_addr + gate->reg,
170d62ad762STrevor Wu 					gate->bit, gate->cg_flags, NULL);
171d62ad762STrevor Wu 
172d62ad762STrevor Wu 		if (IS_ERR(clk)) {
173d62ad762STrevor Wu 			dev_err(afe->dev, "Failed to register clk %s: %ld\n",
174d62ad762STrevor Wu 				gate->name, PTR_ERR(clk));
175d62ad762STrevor Wu 			continue;
176d62ad762STrevor Wu 		}
177d62ad762STrevor Wu 
178d62ad762STrevor Wu 		/* add clk_lookup for devm_clk_get(SND_SOC_DAPM_CLOCK_SUPPLY) */
179d62ad762STrevor Wu 		cl = kzalloc(sizeof(*cl), GFP_KERNEL);
180d62ad762STrevor Wu 		if (!cl)
181d62ad762STrevor Wu 			return -ENOMEM;
182d62ad762STrevor Wu 
183d62ad762STrevor Wu 		cl->clk = clk;
184d62ad762STrevor Wu 		cl->con_id = gate->name;
185d62ad762STrevor Wu 		cl->dev_id = dev_name(afe->dev);
186d62ad762STrevor Wu 		clkdev_add(cl);
187d62ad762STrevor Wu 
188d62ad762STrevor Wu 		afe_priv->lookup[i] = cl;
189d62ad762STrevor Wu 	}
190d62ad762STrevor Wu 
191d62ad762STrevor Wu 	return 0;
192d62ad762STrevor Wu }
193d62ad762STrevor Wu 
194d62ad762STrevor Wu void mt8195_audsys_clk_unregister(struct mtk_base_afe *afe)
195d62ad762STrevor Wu {
196d62ad762STrevor Wu 	struct mt8195_afe_private *afe_priv = afe->platform_priv;
197d62ad762STrevor Wu 	struct clk *clk;
198d62ad762STrevor Wu 	struct clk_lookup *cl;
199d62ad762STrevor Wu 	int i;
200d62ad762STrevor Wu 
201d62ad762STrevor Wu 	if (!afe_priv)
202d62ad762STrevor Wu 		return;
203d62ad762STrevor Wu 
204d62ad762STrevor Wu 	for (i = 0; i < CLK_AUD_NR_CLK; i++) {
205d62ad762STrevor Wu 		cl = afe_priv->lookup[i];
206d62ad762STrevor Wu 		if (!cl)
207d62ad762STrevor Wu 			continue;
208d62ad762STrevor Wu 
209d62ad762STrevor Wu 		clk = cl->clk;
210d62ad762STrevor Wu 		clk_unregister_gate(clk);
211d62ad762STrevor Wu 
212d62ad762STrevor Wu 		clkdev_drop(cl);
213d62ad762STrevor Wu 	}
214d62ad762STrevor Wu }
215