xref: /linux/scripts/dtc/include-prefixes/mips/loongson/loongson64g-package.dtsi (revision 762f99f4f3cb41a775b5157dd761217beba65873)
124af1059SJiaxun Yang// SPDX-License-Identifier: GPL-2.0
224af1059SJiaxun Yang
324af1059SJiaxun Yang#include <dt-bindings/interrupt-controller/irq.h>
424af1059SJiaxun Yang
524af1059SJiaxun Yang/ {
624af1059SJiaxun Yang	#address-cells = <2>;
724af1059SJiaxun Yang	#size-cells = <2>;
824af1059SJiaxun Yang
924af1059SJiaxun Yang	cpuintc: interrupt-controller {
1024af1059SJiaxun Yang		#address-cells = <0>;
1124af1059SJiaxun Yang		#interrupt-cells = <1>;
1224af1059SJiaxun Yang		interrupt-controller;
1324af1059SJiaxun Yang		compatible = "mti,cpu-interrupt-controller";
1424af1059SJiaxun Yang	};
1524af1059SJiaxun Yang
1624af1059SJiaxun Yang	package0: bus@1fe00000 {
1724af1059SJiaxun Yang		compatible = "simple-bus";
1824af1059SJiaxun Yang		#address-cells = <2>;
1924af1059SJiaxun Yang		#size-cells = <1>;
2024af1059SJiaxun Yang		ranges = <0 0x1fe00000 0 0x1fe00000 0x100000
2124af1059SJiaxun Yang			0 0x3ff00000 0 0x3ff00000 0x100000
2224af1059SJiaxun Yang			0xefd 0xfb000000 0xefd 0xfb000000 0x10000000>;
2324af1059SJiaxun Yang
2424af1059SJiaxun Yang		liointc: interrupt-controller@3ff01400 {
2524af1059SJiaxun Yang			compatible = "loongson,liointc-1.0";
2624af1059SJiaxun Yang			reg = <0 0x3ff01400 0x64>;
2724af1059SJiaxun Yang
2824af1059SJiaxun Yang			interrupt-controller;
2924af1059SJiaxun Yang			#interrupt-cells = <2>;
3024af1059SJiaxun Yang
3124af1059SJiaxun Yang			interrupt-parent = <&cpuintc>;
3224af1059SJiaxun Yang			interrupts = <2>, <3>;
3324af1059SJiaxun Yang			interrupt-names = "int0", "int1";
3424af1059SJiaxun Yang
3524af1059SJiaxun Yang			loongson,parent_int_map = <0x00ffffff>, /* int0 */
3624af1059SJiaxun Yang						<0xff000000>, /* int1 */
3724af1059SJiaxun Yang						<0x00000000>, /* int2 */
3824af1059SJiaxun Yang						<0x00000000>; /* int3 */
3924af1059SJiaxun Yang
4024af1059SJiaxun Yang		};
4124af1059SJiaxun Yang
42*dfd65532Szhaoxiao		cpu_uart0: serial@1fe00100 {
4324af1059SJiaxun Yang			compatible = "ns16550a";
4424af1059SJiaxun Yang			reg = <0 0x1fe00100 0x10>;
4524af1059SJiaxun Yang			clock-frequency = <100000000>;
4624af1059SJiaxun Yang			interrupt-parent = <&liointc>;
4724af1059SJiaxun Yang			interrupts = <10 IRQ_TYPE_LEVEL_HIGH>;
4824af1059SJiaxun Yang			no-loopback-test;
4924af1059SJiaxun Yang		};
5024af1059SJiaxun Yang
51*dfd65532Szhaoxiao		cpu_uart1: serial@1fe00110 {
5224af1059SJiaxun Yang			status = "disabled";
5324af1059SJiaxun Yang			compatible = "ns16550a";
5424af1059SJiaxun Yang			reg = <0 0x1fe00110 0x10>;
5524af1059SJiaxun Yang			clock-frequency = <100000000>;
5624af1059SJiaxun Yang			interrupts = <15 IRQ_TYPE_LEVEL_HIGH>;
5724af1059SJiaxun Yang			interrupt-parent = <&liointc>;
5824af1059SJiaxun Yang			no-loopback-test;
5924af1059SJiaxun Yang		};
6024af1059SJiaxun Yang	};
6124af1059SJiaxun Yang};
62