1*52dbf848SAndre Przywara /* SPDX-License-Identifier: (GPL-2.0-only OR MIT) */ 2*52dbf848SAndre Przywara /* 3*52dbf848SAndre Przywara * Copyright (c) 2024 Arm Ltd. 4*52dbf848SAndre Przywara */ 5*52dbf848SAndre Przywara 6*52dbf848SAndre Przywara #ifndef _DT_BINDINGS_RST_SUN55I_A523_CCU_H_ 7*52dbf848SAndre Przywara #define _DT_BINDINGS_RST_SUN55I_A523_CCU_H_ 8*52dbf848SAndre Przywara 9*52dbf848SAndre Przywara #define RST_MBUS 0 10*52dbf848SAndre Przywara #define RST_BUS_NSI 1 11*52dbf848SAndre Przywara #define RST_BUS_DE 2 12*52dbf848SAndre Przywara #define RST_BUS_DI 3 13*52dbf848SAndre Przywara #define RST_BUS_G2D 4 14*52dbf848SAndre Przywara #define RST_BUS_SYS 5 15*52dbf848SAndre Przywara #define RST_BUS_GPU 6 16*52dbf848SAndre Przywara #define RST_BUS_CE 7 17*52dbf848SAndre Przywara #define RST_BUS_SYS_CE 8 18*52dbf848SAndre Przywara #define RST_BUS_VE 9 19*52dbf848SAndre Przywara #define RST_BUS_DMA 10 20*52dbf848SAndre Przywara #define RST_BUS_MSGBOX 11 21*52dbf848SAndre Przywara #define RST_BUS_SPINLOCK 12 22*52dbf848SAndre Przywara #define RST_BUS_CPUXTIMER 13 23*52dbf848SAndre Przywara #define RST_BUS_DBG 14 24*52dbf848SAndre Przywara #define RST_BUS_PWM0 15 25*52dbf848SAndre Przywara #define RST_BUS_PWM1 16 26*52dbf848SAndre Przywara #define RST_BUS_DRAM 17 27*52dbf848SAndre Przywara #define RST_BUS_NAND 18 28*52dbf848SAndre Przywara #define RST_BUS_MMC0 19 29*52dbf848SAndre Przywara #define RST_BUS_MMC1 20 30*52dbf848SAndre Przywara #define RST_BUS_MMC2 21 31*52dbf848SAndre Przywara #define RST_BUS_SYSDAP 22 32*52dbf848SAndre Przywara #define RST_BUS_UART0 23 33*52dbf848SAndre Przywara #define RST_BUS_UART1 24 34*52dbf848SAndre Przywara #define RST_BUS_UART2 25 35*52dbf848SAndre Przywara #define RST_BUS_UART3 26 36*52dbf848SAndre Przywara #define RST_BUS_UART4 27 37*52dbf848SAndre Przywara #define RST_BUS_UART5 28 38*52dbf848SAndre Przywara #define RST_BUS_UART6 29 39*52dbf848SAndre Przywara #define RST_BUS_UART7 30 40*52dbf848SAndre Przywara #define RST_BUS_I2C0 31 41*52dbf848SAndre Przywara #define RST_BUS_I2C1 32 42*52dbf848SAndre Przywara #define RST_BUS_I2C2 33 43*52dbf848SAndre Przywara #define RST_BUS_I2C3 34 44*52dbf848SAndre Przywara #define RST_BUS_I2C4 35 45*52dbf848SAndre Przywara #define RST_BUS_I2C5 36 46*52dbf848SAndre Przywara #define RST_BUS_CAN 37 47*52dbf848SAndre Przywara #define RST_BUS_SPI0 38 48*52dbf848SAndre Przywara #define RST_BUS_SPI1 39 49*52dbf848SAndre Przywara #define RST_BUS_SPI2 40 50*52dbf848SAndre Przywara #define RST_BUS_SPIFC 41 51*52dbf848SAndre Przywara #define RST_BUS_EMAC0 42 52*52dbf848SAndre Przywara #define RST_BUS_EMAC1 43 53*52dbf848SAndre Przywara #define RST_BUS_IR_RX 44 54*52dbf848SAndre Przywara #define RST_BUS_IR_TX 45 55*52dbf848SAndre Przywara #define RST_BUS_GPADC0 46 56*52dbf848SAndre Przywara #define RST_BUS_GPADC1 47 57*52dbf848SAndre Przywara #define RST_BUS_THS 48 58*52dbf848SAndre Przywara #define RST_USB_PHY0 49 59*52dbf848SAndre Przywara #define RST_USB_PHY1 50 60*52dbf848SAndre Przywara #define RST_BUS_OHCI0 51 61*52dbf848SAndre Przywara #define RST_BUS_OHCI1 52 62*52dbf848SAndre Przywara #define RST_BUS_EHCI0 53 63*52dbf848SAndre Przywara #define RST_BUS_EHCI1 54 64*52dbf848SAndre Przywara #define RST_BUS_OTG 55 65*52dbf848SAndre Przywara #define RST_BUS_3 56 66*52dbf848SAndre Przywara #define RST_BUS_LRADC 57 67*52dbf848SAndre Przywara #define RST_BUS_PCIE_USB3 58 68*52dbf848SAndre Przywara #define RST_BUS_DISPLAY0_TOP 59 69*52dbf848SAndre Przywara #define RST_BUS_DISPLAY1_TOP 60 70*52dbf848SAndre Przywara #define RST_BUS_HDMI_MAIN 61 71*52dbf848SAndre Przywara #define RST_BUS_HDMI_SUB 62 72*52dbf848SAndre Przywara #define RST_BUS_MIPI_DSI0 63 73*52dbf848SAndre Przywara #define RST_BUS_MIPI_DSI1 64 74*52dbf848SAndre Przywara #define RST_BUS_TCON_LCD0 65 75*52dbf848SAndre Przywara #define RST_BUS_TCON_LCD1 66 76*52dbf848SAndre Przywara #define RST_BUS_TCON_LCD2 67 77*52dbf848SAndre Przywara #define RST_BUS_TCON_TV0 68 78*52dbf848SAndre Przywara #define RST_BUS_TCON_TV1 69 79*52dbf848SAndre Przywara #define RST_BUS_LVDS0 70 80*52dbf848SAndre Przywara #define RST_BUS_LVDS1 71 81*52dbf848SAndre Przywara #define RST_BUS_EDP 72 82*52dbf848SAndre Przywara #define RST_BUS_VIDEO_OUT0 73 83*52dbf848SAndre Przywara #define RST_BUS_VIDEO_OUT1 74 84*52dbf848SAndre Przywara #define RST_BUS_LEDC 75 85*52dbf848SAndre Przywara #define RST_BUS_CSI 76 86*52dbf848SAndre Przywara #define RST_BUS_ISP 77 87*52dbf848SAndre Przywara 88*52dbf848SAndre Przywara #endif /* _DT_BINDINGS_RST_SUN55I_A523_CCU_H_ */ 89