1*9428fff4Shongyu.chen1 /* SPDX-License-Identifier: (GPL-2.0-only OR MIT) */ 2*9428fff4Shongyu.chen1 /* 3*9428fff4Shongyu.chen1 * Copyright (C) 2025 Amlogic, Inc. All rights reserved 4*9428fff4Shongyu.chen1 */ 5*9428fff4Shongyu.chen1 #ifndef _DT_BINDINGS_AMLOGIC_S6_POWER_H 6*9428fff4Shongyu.chen1 #define _DT_BINDINGS_AMLOGIC_S6_POWER_H 7*9428fff4Shongyu.chen1 8*9428fff4Shongyu.chen1 #define PWRC_S6_DSPA_ID 0 9*9428fff4Shongyu.chen1 #define PWRC_S6_DOS_HEVC_ID 1 10*9428fff4Shongyu.chen1 #define PWRC_S6_DOS_VDEC_ID 2 11*9428fff4Shongyu.chen1 #define PWRC_S6_VPU_HDMI_ID 3 12*9428fff4Shongyu.chen1 #define PWRC_S6_U2DRD_ID 4 13*9428fff4Shongyu.chen1 #define PWRC_S6_U3DRD_ID 5 14*9428fff4Shongyu.chen1 #define PWRC_S6_SD_EMMC_C_ID 6 15*9428fff4Shongyu.chen1 #define PWRC_S6_GE2D_ID 7 16*9428fff4Shongyu.chen1 #define PWRC_S6_AMFC_ID 8 17*9428fff4Shongyu.chen1 #define PWRC_S6_VC9000E_ID 9 18*9428fff4Shongyu.chen1 #define PWRC_S6_DEWARP_ID 10 19*9428fff4Shongyu.chen1 #define PWRC_S6_VICP_ID 11 20*9428fff4Shongyu.chen1 #define PWRC_S6_SD_EMMC_A_ID 12 21*9428fff4Shongyu.chen1 #define PWRC_S6_SD_EMMC_B_ID 13 22*9428fff4Shongyu.chen1 #define PWRC_S6_ETH_ID 14 23*9428fff4Shongyu.chen1 #define PWRC_S6_PCIE_ID 15 24*9428fff4Shongyu.chen1 #define PWRC_S6_NNA_4T_ID 16 25*9428fff4Shongyu.chen1 #define PWRC_S6_AUDIO_ID 17 26*9428fff4Shongyu.chen1 #define PWRC_S6_AUCPU_ID 18 27*9428fff4Shongyu.chen1 #define PWRC_S6_ADAPT_ID 19 28*9428fff4Shongyu.chen1 29*9428fff4Shongyu.chen1 #endif 30