xref: /linux/scripts/dtc/include-prefixes/dt-bindings/clock/qcom,camcc-sdm845.h (revision 3eb66e91a25497065c5322b1268cbc3953642227)
1*f40c4675SAmit Nischal // SPDX-License-Identifier: GPL-2.0
2*f40c4675SAmit Nischal /*
3*f40c4675SAmit Nischal  * Copyright (c) 2018, The Linux Foundation. All rights reserved.
4*f40c4675SAmit Nischal  */
5*f40c4675SAmit Nischal 
6*f40c4675SAmit Nischal #ifndef _DT_BINDINGS_CLK_SDM_CAM_CC_SDM845_H
7*f40c4675SAmit Nischal #define _DT_BINDINGS_CLK_SDM_CAM_CC_SDM845_H
8*f40c4675SAmit Nischal 
9*f40c4675SAmit Nischal /* CAM_CC clock registers */
10*f40c4675SAmit Nischal #define CAM_CC_BPS_AHB_CLK				0
11*f40c4675SAmit Nischal #define CAM_CC_BPS_AREG_CLK				1
12*f40c4675SAmit Nischal #define CAM_CC_BPS_AXI_CLK				2
13*f40c4675SAmit Nischal #define CAM_CC_BPS_CLK					3
14*f40c4675SAmit Nischal #define CAM_CC_BPS_CLK_SRC				4
15*f40c4675SAmit Nischal #define CAM_CC_CAMNOC_ATB_CLK				5
16*f40c4675SAmit Nischal #define CAM_CC_CAMNOC_AXI_CLK				6
17*f40c4675SAmit Nischal #define CAM_CC_CCI_CLK					7
18*f40c4675SAmit Nischal #define CAM_CC_CCI_CLK_SRC				8
19*f40c4675SAmit Nischal #define CAM_CC_CPAS_AHB_CLK				9
20*f40c4675SAmit Nischal #define CAM_CC_CPHY_RX_CLK_SRC				10
21*f40c4675SAmit Nischal #define CAM_CC_CSI0PHYTIMER_CLK				11
22*f40c4675SAmit Nischal #define CAM_CC_CSI0PHYTIMER_CLK_SRC			12
23*f40c4675SAmit Nischal #define CAM_CC_CSI1PHYTIMER_CLK				13
24*f40c4675SAmit Nischal #define CAM_CC_CSI1PHYTIMER_CLK_SRC			14
25*f40c4675SAmit Nischal #define CAM_CC_CSI2PHYTIMER_CLK				15
26*f40c4675SAmit Nischal #define CAM_CC_CSI2PHYTIMER_CLK_SRC			16
27*f40c4675SAmit Nischal #define CAM_CC_CSI3PHYTIMER_CLK				17
28*f40c4675SAmit Nischal #define CAM_CC_CSI3PHYTIMER_CLK_SRC			18
29*f40c4675SAmit Nischal #define CAM_CC_CSIPHY0_CLK				19
30*f40c4675SAmit Nischal #define CAM_CC_CSIPHY1_CLK				20
31*f40c4675SAmit Nischal #define CAM_CC_CSIPHY2_CLK				21
32*f40c4675SAmit Nischal #define CAM_CC_CSIPHY3_CLK				22
33*f40c4675SAmit Nischal #define CAM_CC_FAST_AHB_CLK_SRC				23
34*f40c4675SAmit Nischal #define CAM_CC_FD_CORE_CLK				24
35*f40c4675SAmit Nischal #define CAM_CC_FD_CORE_CLK_SRC				25
36*f40c4675SAmit Nischal #define CAM_CC_FD_CORE_UAR_CLK				26
37*f40c4675SAmit Nischal #define CAM_CC_ICP_APB_CLK				27
38*f40c4675SAmit Nischal #define CAM_CC_ICP_ATB_CLK				28
39*f40c4675SAmit Nischal #define CAM_CC_ICP_CLK					29
40*f40c4675SAmit Nischal #define CAM_CC_ICP_CLK_SRC				30
41*f40c4675SAmit Nischal #define CAM_CC_ICP_CTI_CLK				31
42*f40c4675SAmit Nischal #define CAM_CC_ICP_TS_CLK				32
43*f40c4675SAmit Nischal #define CAM_CC_IFE_0_AXI_CLK				33
44*f40c4675SAmit Nischal #define CAM_CC_IFE_0_CLK				34
45*f40c4675SAmit Nischal #define CAM_CC_IFE_0_CLK_SRC				35
46*f40c4675SAmit Nischal #define CAM_CC_IFE_0_CPHY_RX_CLK			36
47*f40c4675SAmit Nischal #define CAM_CC_IFE_0_CSID_CLK				37
48*f40c4675SAmit Nischal #define CAM_CC_IFE_0_CSID_CLK_SRC			38
49*f40c4675SAmit Nischal #define CAM_CC_IFE_0_DSP_CLK				39
50*f40c4675SAmit Nischal #define CAM_CC_IFE_1_AXI_CLK				40
51*f40c4675SAmit Nischal #define CAM_CC_IFE_1_CLK				41
52*f40c4675SAmit Nischal #define CAM_CC_IFE_1_CLK_SRC				42
53*f40c4675SAmit Nischal #define CAM_CC_IFE_1_CPHY_RX_CLK			43
54*f40c4675SAmit Nischal #define CAM_CC_IFE_1_CSID_CLK				44
55*f40c4675SAmit Nischal #define CAM_CC_IFE_1_CSID_CLK_SRC			45
56*f40c4675SAmit Nischal #define CAM_CC_IFE_1_DSP_CLK				46
57*f40c4675SAmit Nischal #define CAM_CC_IFE_LITE_CLK				47
58*f40c4675SAmit Nischal #define CAM_CC_IFE_LITE_CLK_SRC				48
59*f40c4675SAmit Nischal #define CAM_CC_IFE_LITE_CPHY_RX_CLK			49
60*f40c4675SAmit Nischal #define CAM_CC_IFE_LITE_CSID_CLK			50
61*f40c4675SAmit Nischal #define CAM_CC_IFE_LITE_CSID_CLK_SRC			51
62*f40c4675SAmit Nischal #define CAM_CC_IPE_0_AHB_CLK				52
63*f40c4675SAmit Nischal #define CAM_CC_IPE_0_AREG_CLK				53
64*f40c4675SAmit Nischal #define CAM_CC_IPE_0_AXI_CLK				54
65*f40c4675SAmit Nischal #define CAM_CC_IPE_0_CLK				55
66*f40c4675SAmit Nischal #define CAM_CC_IPE_0_CLK_SRC				56
67*f40c4675SAmit Nischal #define CAM_CC_IPE_1_AHB_CLK				57
68*f40c4675SAmit Nischal #define CAM_CC_IPE_1_AREG_CLK				58
69*f40c4675SAmit Nischal #define CAM_CC_IPE_1_AXI_CLK				59
70*f40c4675SAmit Nischal #define CAM_CC_IPE_1_CLK				60
71*f40c4675SAmit Nischal #define CAM_CC_IPE_1_CLK_SRC				61
72*f40c4675SAmit Nischal #define CAM_CC_JPEG_CLK					62
73*f40c4675SAmit Nischal #define CAM_CC_JPEG_CLK_SRC				63
74*f40c4675SAmit Nischal #define CAM_CC_LRME_CLK					64
75*f40c4675SAmit Nischal #define CAM_CC_LRME_CLK_SRC				65
76*f40c4675SAmit Nischal #define CAM_CC_MCLK0_CLK				66
77*f40c4675SAmit Nischal #define CAM_CC_MCLK0_CLK_SRC				67
78*f40c4675SAmit Nischal #define CAM_CC_MCLK1_CLK				68
79*f40c4675SAmit Nischal #define CAM_CC_MCLK1_CLK_SRC				69
80*f40c4675SAmit Nischal #define CAM_CC_MCLK2_CLK				70
81*f40c4675SAmit Nischal #define CAM_CC_MCLK2_CLK_SRC				71
82*f40c4675SAmit Nischal #define CAM_CC_MCLK3_CLK				72
83*f40c4675SAmit Nischal #define CAM_CC_MCLK3_CLK_SRC				73
84*f40c4675SAmit Nischal #define CAM_CC_PLL0					74
85*f40c4675SAmit Nischal #define CAM_CC_PLL0_OUT_EVEN				75
86*f40c4675SAmit Nischal #define CAM_CC_PLL1					76
87*f40c4675SAmit Nischal #define CAM_CC_PLL1_OUT_EVEN				77
88*f40c4675SAmit Nischal #define CAM_CC_PLL2					78
89*f40c4675SAmit Nischal #define CAM_CC_PLL2_OUT_EVEN				79
90*f40c4675SAmit Nischal #define CAM_CC_PLL3					80
91*f40c4675SAmit Nischal #define CAM_CC_PLL3_OUT_EVEN				81
92*f40c4675SAmit Nischal #define CAM_CC_SLOW_AHB_CLK_SRC				82
93*f40c4675SAmit Nischal #define CAM_CC_SOC_AHB_CLK				83
94*f40c4675SAmit Nischal #define CAM_CC_SYS_TMR_CLK				84
95*f40c4675SAmit Nischal 
96*f40c4675SAmit Nischal /* CAM_CC Resets */
97*f40c4675SAmit Nischal #define TITAN_CAM_CC_CCI_BCR				0
98*f40c4675SAmit Nischal #define TITAN_CAM_CC_CPAS_BCR				1
99*f40c4675SAmit Nischal #define TITAN_CAM_CC_CSI0PHY_BCR			2
100*f40c4675SAmit Nischal #define TITAN_CAM_CC_CSI1PHY_BCR			3
101*f40c4675SAmit Nischal #define TITAN_CAM_CC_CSI2PHY_BCR			4
102*f40c4675SAmit Nischal #define TITAN_CAM_CC_MCLK0_BCR				5
103*f40c4675SAmit Nischal #define TITAN_CAM_CC_MCLK1_BCR				6
104*f40c4675SAmit Nischal #define TITAN_CAM_CC_MCLK2_BCR				7
105*f40c4675SAmit Nischal #define TITAN_CAM_CC_MCLK3_BCR				8
106*f40c4675SAmit Nischal #define TITAN_CAM_CC_TITAN_TOP_BCR			9
107*f40c4675SAmit Nischal 
108*f40c4675SAmit Nischal /* CAM_CC GDSCRs */
109*f40c4675SAmit Nischal #define BPS_GDSC					0
110*f40c4675SAmit Nischal #define IPE_0_GDSC					1
111*f40c4675SAmit Nischal #define IPE_1_GDSC					2
112*f40c4675SAmit Nischal #define IFE_0_GDSC					3
113*f40c4675SAmit Nischal #define IFE_1_GDSC					4
114*f40c4675SAmit Nischal #define TITAN_TOP_GDSC					5
115*f40c4675SAmit Nischal 
116*f40c4675SAmit Nischal #endif
117