xref: /linux/include/dt-bindings/clock/sun50i-h6-r-ccu.h (revision b7c7b05065aa77ae3d7b70b9139ed58970daed78)
1*b7c7b050SIcenowy Zheng /* SPDX-License-Identifier: GPL-2.0 */
2*b7c7b050SIcenowy Zheng /*
3*b7c7b050SIcenowy Zheng  * Copyright (c) 2017 Icenowy Zheng <icenowy@aosc.xyz>
4*b7c7b050SIcenowy Zheng  */
5*b7c7b050SIcenowy Zheng 
6*b7c7b050SIcenowy Zheng #ifndef _DT_BINDINGS_CLK_SUN50I_H6_R_CCU_H_
7*b7c7b050SIcenowy Zheng #define _DT_BINDINGS_CLK_SUN50I_H6_R_CCU_H_
8*b7c7b050SIcenowy Zheng 
9*b7c7b050SIcenowy Zheng #define CLK_AR100		0
10*b7c7b050SIcenowy Zheng 
11*b7c7b050SIcenowy Zheng #define CLK_R_APB1		2
12*b7c7b050SIcenowy Zheng 
13*b7c7b050SIcenowy Zheng #define CLK_R_APB1_TIMER	4
14*b7c7b050SIcenowy Zheng #define CLK_R_APB1_TWD		5
15*b7c7b050SIcenowy Zheng #define CLK_R_APB1_PWM		6
16*b7c7b050SIcenowy Zheng #define CLK_R_APB2_UART		7
17*b7c7b050SIcenowy Zheng #define CLK_R_APB2_I2C		8
18*b7c7b050SIcenowy Zheng #define CLK_R_APB1_IR		9
19*b7c7b050SIcenowy Zheng #define CLK_R_APB1_W1		10
20*b7c7b050SIcenowy Zheng 
21*b7c7b050SIcenowy Zheng #define CLK_IR			11
22*b7c7b050SIcenowy Zheng #define CLK_W1			12
23*b7c7b050SIcenowy Zheng 
24*b7c7b050SIcenowy Zheng #endif /* _DT_BINDINGS_CLK_SUN50I_H6_R_CCU_H_ */
25