xref: /linux/include/dt-bindings/clock/r8a7791-cpg-mssr.h (revision 3eb66e91a25497065c5322b1268cbc3953642227)
1*5d169ce7SKuninori Morimoto /* SPDX-License-Identifier: GPL-2.0+
227e154b2SGeert Uytterhoeven  *
3*5d169ce7SKuninori Morimoto  * Copyright (C) 2015 Renesas Electronics Corp.
427e154b2SGeert Uytterhoeven  */
527e154b2SGeert Uytterhoeven 
627e154b2SGeert Uytterhoeven #ifndef __DT_BINDINGS_CLOCK_R8A7791_CPG_MSSR_H__
727e154b2SGeert Uytterhoeven #define __DT_BINDINGS_CLOCK_R8A7791_CPG_MSSR_H__
827e154b2SGeert Uytterhoeven 
927e154b2SGeert Uytterhoeven #include <dt-bindings/clock/renesas-cpg-mssr.h>
1027e154b2SGeert Uytterhoeven 
1127e154b2SGeert Uytterhoeven /* r8a7791 CPG Core Clocks */
1227e154b2SGeert Uytterhoeven #define R8A7791_CLK_Z			0
1327e154b2SGeert Uytterhoeven #define R8A7791_CLK_ZG			1
1427e154b2SGeert Uytterhoeven #define R8A7791_CLK_ZTR			2
1527e154b2SGeert Uytterhoeven #define R8A7791_CLK_ZTRD2		3
1627e154b2SGeert Uytterhoeven #define R8A7791_CLK_ZT			4
1727e154b2SGeert Uytterhoeven #define R8A7791_CLK_ZX			5
1827e154b2SGeert Uytterhoeven #define R8A7791_CLK_ZS			6
1927e154b2SGeert Uytterhoeven #define R8A7791_CLK_HP			7
2027e154b2SGeert Uytterhoeven #define R8A7791_CLK_I			8
2127e154b2SGeert Uytterhoeven #define R8A7791_CLK_B			9
2227e154b2SGeert Uytterhoeven #define R8A7791_CLK_LB			10
2327e154b2SGeert Uytterhoeven #define R8A7791_CLK_P			11
2427e154b2SGeert Uytterhoeven #define R8A7791_CLK_CL			12
2527e154b2SGeert Uytterhoeven #define R8A7791_CLK_M2			13
2627e154b2SGeert Uytterhoeven #define R8A7791_CLK_ADSP		14
2727e154b2SGeert Uytterhoeven #define R8A7791_CLK_ZB3			15
2827e154b2SGeert Uytterhoeven #define R8A7791_CLK_ZB3D2		16
2927e154b2SGeert Uytterhoeven #define R8A7791_CLK_DDR			17
3027e154b2SGeert Uytterhoeven #define R8A7791_CLK_SDH			18
3127e154b2SGeert Uytterhoeven #define R8A7791_CLK_SD0			19
3227e154b2SGeert Uytterhoeven #define R8A7791_CLK_SD2			20
3327e154b2SGeert Uytterhoeven #define R8A7791_CLK_SD3			21
3427e154b2SGeert Uytterhoeven #define R8A7791_CLK_MMC0		22
3527e154b2SGeert Uytterhoeven #define R8A7791_CLK_MP			23
3627e154b2SGeert Uytterhoeven #define R8A7791_CLK_SSP			24
3727e154b2SGeert Uytterhoeven #define R8A7791_CLK_SSPRS		25
3827e154b2SGeert Uytterhoeven #define R8A7791_CLK_QSPI		26
3927e154b2SGeert Uytterhoeven #define R8A7791_CLK_CP			27
4027e154b2SGeert Uytterhoeven #define R8A7791_CLK_RCAN		28
4127e154b2SGeert Uytterhoeven #define R8A7791_CLK_R			29
4227e154b2SGeert Uytterhoeven #define R8A7791_CLK_OSC			30
4327e154b2SGeert Uytterhoeven 
4427e154b2SGeert Uytterhoeven #endif /* __DT_BINDINGS_CLOCK_R8A7791_CPG_MSSR_H__ */
45