1*020c89c5SÁlvaro Fernández Rojas /* SPDX-License-Identifier: GPL-2.0+ */ 2*020c89c5SÁlvaro Fernández Rojas 3*020c89c5SÁlvaro Fernández Rojas #ifndef __DT_BINDINGS_CLOCK_BCM6318_H 4*020c89c5SÁlvaro Fernández Rojas #define __DT_BINDINGS_CLOCK_BCM6318_H 5*020c89c5SÁlvaro Fernández Rojas 6*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_ADSL_ASB 0 7*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_USB_ASB 1 8*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_MIPS_ASB 2 9*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_PCIE_ASB 3 10*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_PHYMIPS_ASB 4 11*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_ROBOSW_ASB 5 12*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_SAR_ASB 6 13*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_SDR_ASB 7 14*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_SWREG_ASB 8 15*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_PERIPH_ASB 9 16*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_CPUBUS160 10 17*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_ADSL 11 18*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_SAR125 12 19*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_MIPS 13 20*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_PCIE 14 21*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_ROBOSW250 16 22*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_ROBOSW025 17 23*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_SDR 19 24*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_USBD 20 25*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_HSSPI 25 26*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_PCIE25 27 27*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_PHYMIPS 28 28*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_AFE 29 29*020c89c5SÁlvaro Fernández Rojas #define BCM6318_CLK_QPROC 30 30*020c89c5SÁlvaro Fernández Rojas 31*020c89c5SÁlvaro Fernández Rojas #define BCM6318_UCLK_ADSL 0 32*020c89c5SÁlvaro Fernández Rojas #define BCM6318_UCLK_ARB 1 33*020c89c5SÁlvaro Fernández Rojas #define BCM6318_UCLK_MIPS 2 34*020c89c5SÁlvaro Fernández Rojas #define BCM6318_UCLK_PCIE 3 35*020c89c5SÁlvaro Fernández Rojas #define BCM6318_UCLK_PERIPH 4 36*020c89c5SÁlvaro Fernández Rojas #define BCM6318_UCLK_PHYMIPS 5 37*020c89c5SÁlvaro Fernández Rojas #define BCM6318_UCLK_ROBOSW 6 38*020c89c5SÁlvaro Fernández Rojas #define BCM6318_UCLK_SAR 7 39*020c89c5SÁlvaro Fernández Rojas #define BCM6318_UCLK_SDR 8 40*020c89c5SÁlvaro Fernández Rojas #define BCM6318_UCLK_USB 9 41*020c89c5SÁlvaro Fernández Rojas 42*020c89c5SÁlvaro Fernández Rojas #endif /* __DT_BINDINGS_CLOCK_BCM6318_H */ 43