1f7018c21STomi Valkeinen /* 2f7018c21STomi Valkeinen * Frame buffer device for IBM GXT4500P/6500P and GXT4000P/6000P 3f7018c21STomi Valkeinen * display adaptors 4f7018c21STomi Valkeinen * 5f7018c21STomi Valkeinen * Copyright (C) 2006 Paul Mackerras, IBM Corp. <paulus@samba.org> 6f7018c21STomi Valkeinen */ 7f7018c21STomi Valkeinen 8f7018c21STomi Valkeinen #include <linux/kernel.h> 9f7018c21STomi Valkeinen #include <linux/module.h> 10f7018c21STomi Valkeinen #include <linux/fb.h> 11f7018c21STomi Valkeinen #include <linux/console.h> 12f7018c21STomi Valkeinen #include <linux/pci.h> 13f7018c21STomi Valkeinen #include <linux/pci_ids.h> 14f7018c21STomi Valkeinen #include <linux/delay.h> 15f7018c21STomi Valkeinen #include <linux/string.h> 16f7018c21STomi Valkeinen 17f7018c21STomi Valkeinen #define PCI_DEVICE_ID_IBM_GXT4500P 0x21c 18f7018c21STomi Valkeinen #define PCI_DEVICE_ID_IBM_GXT6500P 0x21b 19f7018c21STomi Valkeinen #define PCI_DEVICE_ID_IBM_GXT4000P 0x16e 20f7018c21STomi Valkeinen #define PCI_DEVICE_ID_IBM_GXT6000P 0x170 21f7018c21STomi Valkeinen 22f7018c21STomi Valkeinen /* GXT4500P registers */ 23f7018c21STomi Valkeinen 24f7018c21STomi Valkeinen /* Registers in PCI config space */ 25f7018c21STomi Valkeinen #define CFG_ENDIAN0 0x40 26f7018c21STomi Valkeinen 27f7018c21STomi Valkeinen /* Misc control/status registers */ 28f7018c21STomi Valkeinen #define STATUS 0x1000 29f7018c21STomi Valkeinen #define CTRL_REG0 0x1004 30f7018c21STomi Valkeinen #define CR0_HALT_DMA 0x4 31f7018c21STomi Valkeinen #define CR0_RASTER_RESET 0x8 32f7018c21STomi Valkeinen #define CR0_GEOM_RESET 0x10 33f7018c21STomi Valkeinen #define CR0_MEM_CTRLER_RESET 0x20 34f7018c21STomi Valkeinen 35f7018c21STomi Valkeinen /* Framebuffer control registers */ 36f7018c21STomi Valkeinen #define FB_AB_CTRL 0x1100 37f7018c21STomi Valkeinen #define FB_CD_CTRL 0x1104 38f7018c21STomi Valkeinen #define FB_WID_CTRL 0x1108 39f7018c21STomi Valkeinen #define FB_Z_CTRL 0x110c 40f7018c21STomi Valkeinen #define FB_VGA_CTRL 0x1110 41f7018c21STomi Valkeinen #define REFRESH_AB_CTRL 0x1114 42f7018c21STomi Valkeinen #define REFRESH_CD_CTRL 0x1118 43f7018c21STomi Valkeinen #define FB_OVL_CTRL 0x111c 44f7018c21STomi Valkeinen #define FB_CTRL_TYPE 0x80000000 45f7018c21STomi Valkeinen #define FB_CTRL_WIDTH_MASK 0x007f0000 46f7018c21STomi Valkeinen #define FB_CTRL_WIDTH_SHIFT 16 47f7018c21STomi Valkeinen #define FB_CTRL_START_SEG_MASK 0x00003fff 48f7018c21STomi Valkeinen 49f7018c21STomi Valkeinen #define REFRESH_START 0x1098 50f7018c21STomi Valkeinen #define REFRESH_SIZE 0x109c 51f7018c21STomi Valkeinen 52f7018c21STomi Valkeinen /* "Direct" framebuffer access registers */ 53f7018c21STomi Valkeinen #define DFA_FB_A 0x11e0 54f7018c21STomi Valkeinen #define DFA_FB_B 0x11e4 55f7018c21STomi Valkeinen #define DFA_FB_C 0x11e8 56f7018c21STomi Valkeinen #define DFA_FB_D 0x11ec 57f7018c21STomi Valkeinen #define DFA_FB_ENABLE 0x80000000 58f7018c21STomi Valkeinen #define DFA_FB_BASE_MASK 0x03f00000 59f7018c21STomi Valkeinen #define DFA_FB_STRIDE_1k 0x00000000 60f7018c21STomi Valkeinen #define DFA_FB_STRIDE_2k 0x00000010 61f7018c21STomi Valkeinen #define DFA_FB_STRIDE_4k 0x00000020 62f7018c21STomi Valkeinen #define DFA_PIX_8BIT 0x00000000 63f7018c21STomi Valkeinen #define DFA_PIX_16BIT_565 0x00000001 64f7018c21STomi Valkeinen #define DFA_PIX_16BIT_1555 0x00000002 65f7018c21STomi Valkeinen #define DFA_PIX_24BIT 0x00000004 66f7018c21STomi Valkeinen #define DFA_PIX_32BIT 0x00000005 67f7018c21STomi Valkeinen 68f7018c21STomi Valkeinen /* maps DFA_PIX_* to pixel size in bytes */ 69f7018c21STomi Valkeinen static const unsigned char pixsize[] = { 70f7018c21STomi Valkeinen 1, 2, 2, 2, 4, 4 71f7018c21STomi Valkeinen }; 72f7018c21STomi Valkeinen 73f7018c21STomi Valkeinen /* Display timing generator registers */ 74f7018c21STomi Valkeinen #define DTG_CONTROL 0x1900 75f7018c21STomi Valkeinen #define DTG_CTL_SCREEN_REFRESH 2 76f7018c21STomi Valkeinen #define DTG_CTL_ENABLE 1 77f7018c21STomi Valkeinen #define DTG_HORIZ_EXTENT 0x1904 78f7018c21STomi Valkeinen #define DTG_HORIZ_DISPLAY 0x1908 79f7018c21STomi Valkeinen #define DTG_HSYNC_START 0x190c 80f7018c21STomi Valkeinen #define DTG_HSYNC_END 0x1910 81f7018c21STomi Valkeinen #define DTG_HSYNC_END_COMP 0x1914 82f7018c21STomi Valkeinen #define DTG_VERT_EXTENT 0x1918 83f7018c21STomi Valkeinen #define DTG_VERT_DISPLAY 0x191c 84f7018c21STomi Valkeinen #define DTG_VSYNC_START 0x1920 85f7018c21STomi Valkeinen #define DTG_VSYNC_END 0x1924 86f7018c21STomi Valkeinen #define DTG_VERT_SHORT 0x1928 87f7018c21STomi Valkeinen 88f7018c21STomi Valkeinen /* PLL/RAMDAC registers */ 89f7018c21STomi Valkeinen #define DISP_CTL 0x402c 90f7018c21STomi Valkeinen #define DISP_CTL_OFF 2 91f7018c21STomi Valkeinen #define SYNC_CTL 0x4034 92f7018c21STomi Valkeinen #define SYNC_CTL_SYNC_ON_RGB 1 93f7018c21STomi Valkeinen #define SYNC_CTL_SYNC_OFF 2 94f7018c21STomi Valkeinen #define SYNC_CTL_HSYNC_INV 8 95f7018c21STomi Valkeinen #define SYNC_CTL_VSYNC_INV 0x10 96f7018c21STomi Valkeinen #define SYNC_CTL_HSYNC_OFF 0x20 97f7018c21STomi Valkeinen #define SYNC_CTL_VSYNC_OFF 0x40 98f7018c21STomi Valkeinen 99f7018c21STomi Valkeinen #define PLL_M 0x4040 100f7018c21STomi Valkeinen #define PLL_N 0x4044 101f7018c21STomi Valkeinen #define PLL_POSTDIV 0x4048 102f7018c21STomi Valkeinen #define PLL_C 0x404c 103f7018c21STomi Valkeinen 104f7018c21STomi Valkeinen /* Hardware cursor */ 105f7018c21STomi Valkeinen #define CURSOR_X 0x4078 106f7018c21STomi Valkeinen #define CURSOR_Y 0x407c 107f7018c21STomi Valkeinen #define CURSOR_HOTSPOT 0x4080 108f7018c21STomi Valkeinen #define CURSOR_MODE 0x4084 109f7018c21STomi Valkeinen #define CURSOR_MODE_OFF 0 110f7018c21STomi Valkeinen #define CURSOR_MODE_4BPP 1 111f7018c21STomi Valkeinen #define CURSOR_PIXMAP 0x5000 112f7018c21STomi Valkeinen #define CURSOR_CMAP 0x7400 113f7018c21STomi Valkeinen 114f7018c21STomi Valkeinen /* Window attribute table */ 115f7018c21STomi Valkeinen #define WAT_FMT 0x4100 116f7018c21STomi Valkeinen #define WAT_FMT_24BIT 0 117f7018c21STomi Valkeinen #define WAT_FMT_16BIT_565 1 118f7018c21STomi Valkeinen #define WAT_FMT_16BIT_1555 2 119f7018c21STomi Valkeinen #define WAT_FMT_32BIT 3 /* 0 vs. 3 is a guess */ 120f7018c21STomi Valkeinen #define WAT_FMT_8BIT_332 9 121f7018c21STomi Valkeinen #define WAT_FMT_8BIT 0xa 122f7018c21STomi Valkeinen #define WAT_FMT_NO_CMAP 4 /* ORd in to other values */ 123f7018c21STomi Valkeinen #define WAT_CMAP_OFFSET 0x4104 /* 4-bit value gets << 6 */ 124f7018c21STomi Valkeinen #define WAT_CTRL 0x4108 125f7018c21STomi Valkeinen #define WAT_CTRL_SEL_B 1 /* select B buffer if 1 */ 126f7018c21STomi Valkeinen #define WAT_CTRL_NO_INC 2 127f7018c21STomi Valkeinen #define WAT_GAMMA_CTRL 0x410c 128f7018c21STomi Valkeinen #define WAT_GAMMA_DISABLE 1 /* disables gamma cmap */ 129f7018c21STomi Valkeinen #define WAT_OVL_CTRL 0x430c /* controls overlay */ 130f7018c21STomi Valkeinen 131f7018c21STomi Valkeinen /* Indexed by DFA_PIX_* values */ 132f7018c21STomi Valkeinen static const unsigned char watfmt[] = { 133f7018c21STomi Valkeinen WAT_FMT_8BIT, WAT_FMT_16BIT_565, WAT_FMT_16BIT_1555, 0, 134f7018c21STomi Valkeinen WAT_FMT_24BIT, WAT_FMT_32BIT 135f7018c21STomi Valkeinen }; 136f7018c21STomi Valkeinen 137f7018c21STomi Valkeinen /* Colormap array; 1k entries of 4 bytes each */ 138f7018c21STomi Valkeinen #define CMAP 0x6000 139f7018c21STomi Valkeinen 140f7018c21STomi Valkeinen #define readreg(par, reg) readl((par)->regs + (reg)) 141f7018c21STomi Valkeinen #define writereg(par, reg, val) writel((val), (par)->regs + (reg)) 142f7018c21STomi Valkeinen 143f7018c21STomi Valkeinen struct gxt4500_par { 144f7018c21STomi Valkeinen void __iomem *regs; 145f7018c21STomi Valkeinen 146f7018c21STomi Valkeinen int pixfmt; /* pixel format, see DFA_PIX_* values */ 147f7018c21STomi Valkeinen 148f7018c21STomi Valkeinen /* PLL parameters */ 149f7018c21STomi Valkeinen int refclk_ps; /* ref clock period in picoseconds */ 150f7018c21STomi Valkeinen int pll_m; /* ref clock divisor */ 151f7018c21STomi Valkeinen int pll_n; /* VCO divisor */ 152f7018c21STomi Valkeinen int pll_pd1; /* first post-divisor */ 153f7018c21STomi Valkeinen int pll_pd2; /* second post-divisor */ 154f7018c21STomi Valkeinen 155f7018c21STomi Valkeinen u32 pseudo_palette[16]; /* used in color blits */ 156f7018c21STomi Valkeinen }; 157f7018c21STomi Valkeinen 158f7018c21STomi Valkeinen /* mode requested by user */ 159f7018c21STomi Valkeinen static char *mode_option; 160f7018c21STomi Valkeinen 161f7018c21STomi Valkeinen /* default mode: 1280x1024 @ 60 Hz, 8 bpp */ 162f7018c21STomi Valkeinen static const struct fb_videomode defaultmode = { 163f7018c21STomi Valkeinen .refresh = 60, 164f7018c21STomi Valkeinen .xres = 1280, 165f7018c21STomi Valkeinen .yres = 1024, 166f7018c21STomi Valkeinen .pixclock = 9295, 167f7018c21STomi Valkeinen .left_margin = 248, 168f7018c21STomi Valkeinen .right_margin = 48, 169f7018c21STomi Valkeinen .upper_margin = 38, 170f7018c21STomi Valkeinen .lower_margin = 1, 171f7018c21STomi Valkeinen .hsync_len = 112, 172f7018c21STomi Valkeinen .vsync_len = 3, 173f7018c21STomi Valkeinen .vmode = FB_VMODE_NONINTERLACED 174f7018c21STomi Valkeinen }; 175f7018c21STomi Valkeinen 176f7018c21STomi Valkeinen /* List of supported cards */ 177f7018c21STomi Valkeinen enum gxt_cards { 178f7018c21STomi Valkeinen GXT4500P, 179f7018c21STomi Valkeinen GXT6500P, 180f7018c21STomi Valkeinen GXT4000P, 181f7018c21STomi Valkeinen GXT6000P 182f7018c21STomi Valkeinen }; 183f7018c21STomi Valkeinen 184f7018c21STomi Valkeinen /* Card-specific information */ 185f7018c21STomi Valkeinen static const struct cardinfo { 186f7018c21STomi Valkeinen int refclk_ps; /* period of PLL reference clock in ps */ 187f7018c21STomi Valkeinen const char *cardname; 188f7018c21STomi Valkeinen } cardinfo[] = { 189f7018c21STomi Valkeinen [GXT4500P] = { .refclk_ps = 9259, .cardname = "IBM GXT4500P" }, 190f7018c21STomi Valkeinen [GXT6500P] = { .refclk_ps = 9259, .cardname = "IBM GXT6500P" }, 191f7018c21STomi Valkeinen [GXT4000P] = { .refclk_ps = 40000, .cardname = "IBM GXT4000P" }, 192f7018c21STomi Valkeinen [GXT6000P] = { .refclk_ps = 40000, .cardname = "IBM GXT6000P" }, 193f7018c21STomi Valkeinen }; 194f7018c21STomi Valkeinen 195f7018c21STomi Valkeinen /* 196f7018c21STomi Valkeinen * The refclk and VCO dividers appear to use a linear feedback shift 197f7018c21STomi Valkeinen * register, which gets reloaded when it reaches a terminal value, at 198f7018c21STomi Valkeinen * which point the divider output is toggled. Thus one can obtain 199f7018c21STomi Valkeinen * whatever divisor is required by putting the appropriate value into 200f7018c21STomi Valkeinen * the reload register. For a divisor of N, one puts the value from 201f7018c21STomi Valkeinen * the LFSR sequence that comes N-1 places before the terminal value 202f7018c21STomi Valkeinen * into the reload register. 203f7018c21STomi Valkeinen */ 204f7018c21STomi Valkeinen 205f7018c21STomi Valkeinen static const unsigned char mdivtab[] = { 206f7018c21STomi Valkeinen /* 1 */ 0x3f, 0x00, 0x20, 0x10, 0x28, 0x14, 0x2a, 0x15, 0x0a, 207f7018c21STomi Valkeinen /* 10 */ 0x25, 0x32, 0x19, 0x0c, 0x26, 0x13, 0x09, 0x04, 0x22, 0x11, 208f7018c21STomi Valkeinen /* 20 */ 0x08, 0x24, 0x12, 0x29, 0x34, 0x1a, 0x2d, 0x36, 0x1b, 0x0d, 209f7018c21STomi Valkeinen /* 30 */ 0x06, 0x23, 0x31, 0x38, 0x1c, 0x2e, 0x17, 0x0b, 0x05, 0x02, 210f7018c21STomi Valkeinen /* 40 */ 0x21, 0x30, 0x18, 0x2c, 0x16, 0x2b, 0x35, 0x3a, 0x1d, 0x0e, 211f7018c21STomi Valkeinen /* 50 */ 0x27, 0x33, 0x39, 0x3c, 0x1e, 0x2f, 0x37, 0x3b, 0x3d, 0x3e, 212f7018c21STomi Valkeinen /* 60 */ 0x1f, 0x0f, 0x07, 0x03, 0x01, 213f7018c21STomi Valkeinen }; 214f7018c21STomi Valkeinen 215f7018c21STomi Valkeinen static const unsigned char ndivtab[] = { 216f7018c21STomi Valkeinen /* 2 */ 0x00, 0x80, 0xc0, 0xe0, 0xf0, 0x78, 0xbc, 0x5e, 217f7018c21STomi Valkeinen /* 10 */ 0x2f, 0x17, 0x0b, 0x85, 0xc2, 0xe1, 0x70, 0x38, 0x9c, 0x4e, 218f7018c21STomi Valkeinen /* 20 */ 0xa7, 0xd3, 0xe9, 0xf4, 0xfa, 0xfd, 0xfe, 0x7f, 0xbf, 0xdf, 219f7018c21STomi Valkeinen /* 30 */ 0xef, 0x77, 0x3b, 0x1d, 0x8e, 0xc7, 0xe3, 0x71, 0xb8, 0xdc, 220f7018c21STomi Valkeinen /* 40 */ 0x6e, 0xb7, 0x5b, 0x2d, 0x16, 0x8b, 0xc5, 0xe2, 0xf1, 0xf8, 221f7018c21STomi Valkeinen /* 50 */ 0xfc, 0x7e, 0x3f, 0x9f, 0xcf, 0x67, 0xb3, 0xd9, 0x6c, 0xb6, 222f7018c21STomi Valkeinen /* 60 */ 0xdb, 0x6d, 0x36, 0x9b, 0x4d, 0x26, 0x13, 0x89, 0xc4, 0x62, 223f7018c21STomi Valkeinen /* 70 */ 0xb1, 0xd8, 0xec, 0xf6, 0xfb, 0x7d, 0xbe, 0x5f, 0xaf, 0x57, 224f7018c21STomi Valkeinen /* 80 */ 0x2b, 0x95, 0x4a, 0x25, 0x92, 0x49, 0xa4, 0x52, 0x29, 0x94, 225f7018c21STomi Valkeinen /* 90 */ 0xca, 0x65, 0xb2, 0x59, 0x2c, 0x96, 0xcb, 0xe5, 0xf2, 0x79, 226f7018c21STomi Valkeinen /* 100 */ 0x3c, 0x1e, 0x0f, 0x07, 0x83, 0x41, 0x20, 0x90, 0x48, 0x24, 227f7018c21STomi Valkeinen /* 110 */ 0x12, 0x09, 0x84, 0x42, 0xa1, 0x50, 0x28, 0x14, 0x8a, 0x45, 228f7018c21STomi Valkeinen /* 120 */ 0xa2, 0xd1, 0xe8, 0x74, 0xba, 0xdd, 0xee, 0xf7, 0x7b, 0x3d, 229f7018c21STomi Valkeinen /* 130 */ 0x9e, 0x4f, 0x27, 0x93, 0xc9, 0xe4, 0x72, 0x39, 0x1c, 0x0e, 230f7018c21STomi Valkeinen /* 140 */ 0x87, 0xc3, 0x61, 0x30, 0x18, 0x8c, 0xc6, 0x63, 0x31, 0x98, 231f7018c21STomi Valkeinen /* 150 */ 0xcc, 0xe6, 0x73, 0xb9, 0x5c, 0x2e, 0x97, 0x4b, 0xa5, 0xd2, 232f7018c21STomi Valkeinen /* 160 */ 0x69, 233f7018c21STomi Valkeinen }; 234f7018c21STomi Valkeinen 235f7018c21STomi Valkeinen static int calc_pll(int period_ps, struct gxt4500_par *par) 236f7018c21STomi Valkeinen { 237f7018c21STomi Valkeinen int m, n, pdiv1, pdiv2, postdiv; 238f7018c21STomi Valkeinen int pll_period, best_error, t, intf; 239f7018c21STomi Valkeinen 240f7018c21STomi Valkeinen /* only deal with range 5MHz - 300MHz */ 241f7018c21STomi Valkeinen if (period_ps < 3333 || period_ps > 200000) 242f7018c21STomi Valkeinen return -1; 243f7018c21STomi Valkeinen 244f7018c21STomi Valkeinen best_error = 1000000; 245f7018c21STomi Valkeinen for (pdiv1 = 1; pdiv1 <= 8; ++pdiv1) { 246f7018c21STomi Valkeinen for (pdiv2 = 1; pdiv2 <= pdiv1; ++pdiv2) { 247f7018c21STomi Valkeinen postdiv = pdiv1 * pdiv2; 248f7018c21STomi Valkeinen pll_period = DIV_ROUND_UP(period_ps, postdiv); 249f7018c21STomi Valkeinen /* keep pll in range 350..600 MHz */ 250f7018c21STomi Valkeinen if (pll_period < 1666 || pll_period > 2857) 251f7018c21STomi Valkeinen continue; 252f7018c21STomi Valkeinen for (m = 1; m <= 64; ++m) { 253f7018c21STomi Valkeinen intf = m * par->refclk_ps; 254f7018c21STomi Valkeinen if (intf > 500000) 255f7018c21STomi Valkeinen break; 256f7018c21STomi Valkeinen n = intf * postdiv / period_ps; 257f7018c21STomi Valkeinen if (n < 3 || n > 160) 258f7018c21STomi Valkeinen continue; 259f7018c21STomi Valkeinen t = par->refclk_ps * m * postdiv / n; 260f7018c21STomi Valkeinen t -= period_ps; 261f7018c21STomi Valkeinen if (t >= 0 && t < best_error) { 262f7018c21STomi Valkeinen par->pll_m = m; 263f7018c21STomi Valkeinen par->pll_n = n; 264f7018c21STomi Valkeinen par->pll_pd1 = pdiv1; 265f7018c21STomi Valkeinen par->pll_pd2 = pdiv2; 266f7018c21STomi Valkeinen best_error = t; 267f7018c21STomi Valkeinen } 268f7018c21STomi Valkeinen } 269f7018c21STomi Valkeinen } 270f7018c21STomi Valkeinen } 271f7018c21STomi Valkeinen if (best_error == 1000000) 272f7018c21STomi Valkeinen return -1; 273f7018c21STomi Valkeinen return 0; 274f7018c21STomi Valkeinen } 275f7018c21STomi Valkeinen 276f7018c21STomi Valkeinen static int calc_pixclock(struct gxt4500_par *par) 277f7018c21STomi Valkeinen { 278f7018c21STomi Valkeinen return par->refclk_ps * par->pll_m * par->pll_pd1 * par->pll_pd2 279f7018c21STomi Valkeinen / par->pll_n; 280f7018c21STomi Valkeinen } 281f7018c21STomi Valkeinen 282f7018c21STomi Valkeinen static int gxt4500_var_to_par(struct fb_var_screeninfo *var, 283f7018c21STomi Valkeinen struct gxt4500_par *par) 284f7018c21STomi Valkeinen { 285f7018c21STomi Valkeinen if (var->xres + var->xoffset > var->xres_virtual || 286f7018c21STomi Valkeinen var->yres + var->yoffset > var->yres_virtual || 287f7018c21STomi Valkeinen var->xres_virtual > 4096) 288f7018c21STomi Valkeinen return -EINVAL; 289f7018c21STomi Valkeinen if ((var->vmode & FB_VMODE_MASK) != FB_VMODE_NONINTERLACED) 290f7018c21STomi Valkeinen return -EINVAL; 291f7018c21STomi Valkeinen 292f7018c21STomi Valkeinen if (calc_pll(var->pixclock, par) < 0) 293f7018c21STomi Valkeinen return -EINVAL; 294f7018c21STomi Valkeinen 295f7018c21STomi Valkeinen switch (var->bits_per_pixel) { 296f7018c21STomi Valkeinen case 32: 297f7018c21STomi Valkeinen if (var->transp.length) 298f7018c21STomi Valkeinen par->pixfmt = DFA_PIX_32BIT; 299f7018c21STomi Valkeinen else 300f7018c21STomi Valkeinen par->pixfmt = DFA_PIX_24BIT; 301f7018c21STomi Valkeinen break; 302f7018c21STomi Valkeinen case 24: 303f7018c21STomi Valkeinen par->pixfmt = DFA_PIX_24BIT; 304f7018c21STomi Valkeinen break; 305f7018c21STomi Valkeinen case 16: 306f7018c21STomi Valkeinen if (var->green.length == 5) 307f7018c21STomi Valkeinen par->pixfmt = DFA_PIX_16BIT_1555; 308f7018c21STomi Valkeinen else 309f7018c21STomi Valkeinen par->pixfmt = DFA_PIX_16BIT_565; 310f7018c21STomi Valkeinen break; 311f7018c21STomi Valkeinen case 8: 312f7018c21STomi Valkeinen par->pixfmt = DFA_PIX_8BIT; 313f7018c21STomi Valkeinen break; 314f7018c21STomi Valkeinen default: 315f7018c21STomi Valkeinen return -EINVAL; 316f7018c21STomi Valkeinen } 317f7018c21STomi Valkeinen 318f7018c21STomi Valkeinen return 0; 319f7018c21STomi Valkeinen } 320f7018c21STomi Valkeinen 321f7018c21STomi Valkeinen static const struct fb_bitfield eightbits = {0, 8}; 322f7018c21STomi Valkeinen static const struct fb_bitfield nobits = {0, 0}; 323f7018c21STomi Valkeinen 324f7018c21STomi Valkeinen static void gxt4500_unpack_pixfmt(struct fb_var_screeninfo *var, 325f7018c21STomi Valkeinen int pixfmt) 326f7018c21STomi Valkeinen { 327f7018c21STomi Valkeinen var->bits_per_pixel = pixsize[pixfmt] * 8; 328f7018c21STomi Valkeinen var->red = eightbits; 329f7018c21STomi Valkeinen var->green = eightbits; 330f7018c21STomi Valkeinen var->blue = eightbits; 331f7018c21STomi Valkeinen var->transp = nobits; 332f7018c21STomi Valkeinen 333f7018c21STomi Valkeinen switch (pixfmt) { 334f7018c21STomi Valkeinen case DFA_PIX_16BIT_565: 335f7018c21STomi Valkeinen var->red.length = 5; 336f7018c21STomi Valkeinen var->green.length = 6; 337f7018c21STomi Valkeinen var->blue.length = 5; 338f7018c21STomi Valkeinen break; 339f7018c21STomi Valkeinen case DFA_PIX_16BIT_1555: 340f7018c21STomi Valkeinen var->red.length = 5; 341f7018c21STomi Valkeinen var->green.length = 5; 342f7018c21STomi Valkeinen var->blue.length = 5; 343f7018c21STomi Valkeinen var->transp.length = 1; 344f7018c21STomi Valkeinen break; 345f7018c21STomi Valkeinen case DFA_PIX_32BIT: 346f7018c21STomi Valkeinen var->transp.length = 8; 347f7018c21STomi Valkeinen break; 348f7018c21STomi Valkeinen } 349f7018c21STomi Valkeinen if (pixfmt != DFA_PIX_8BIT) { 350*3c083aa9SOndrej Zary var->blue.offset = 0; 351*3c083aa9SOndrej Zary var->green.offset = var->blue.length; 352*3c083aa9SOndrej Zary var->red.offset = var->green.offset + var->green.length; 353f7018c21STomi Valkeinen if (var->transp.length) 354f7018c21STomi Valkeinen var->transp.offset = 355*3c083aa9SOndrej Zary var->red.offset + var->red.length; 356f7018c21STomi Valkeinen } 357f7018c21STomi Valkeinen } 358f7018c21STomi Valkeinen 359f7018c21STomi Valkeinen static int gxt4500_check_var(struct fb_var_screeninfo *var, 360f7018c21STomi Valkeinen struct fb_info *info) 361f7018c21STomi Valkeinen { 362f7018c21STomi Valkeinen struct gxt4500_par par; 363f7018c21STomi Valkeinen int err; 364f7018c21STomi Valkeinen 365f7018c21STomi Valkeinen par = *(struct gxt4500_par *)info->par; 366f7018c21STomi Valkeinen err = gxt4500_var_to_par(var, &par); 367f7018c21STomi Valkeinen if (!err) { 368f7018c21STomi Valkeinen var->pixclock = calc_pixclock(&par); 369f7018c21STomi Valkeinen gxt4500_unpack_pixfmt(var, par.pixfmt); 370f7018c21STomi Valkeinen } 371f7018c21STomi Valkeinen return err; 372f7018c21STomi Valkeinen } 373f7018c21STomi Valkeinen 374f7018c21STomi Valkeinen static int gxt4500_set_par(struct fb_info *info) 375f7018c21STomi Valkeinen { 376f7018c21STomi Valkeinen struct gxt4500_par *par = info->par; 377f7018c21STomi Valkeinen struct fb_var_screeninfo *var = &info->var; 378f7018c21STomi Valkeinen int err; 379f7018c21STomi Valkeinen u32 ctrlreg, tmp; 380f7018c21STomi Valkeinen unsigned int dfa_ctl, pixfmt, stride; 381f7018c21STomi Valkeinen unsigned int wid_tiles, i; 382f7018c21STomi Valkeinen unsigned int prefetch_pix, htot; 383f7018c21STomi Valkeinen struct gxt4500_par save_par; 384f7018c21STomi Valkeinen 385f7018c21STomi Valkeinen save_par = *par; 386f7018c21STomi Valkeinen err = gxt4500_var_to_par(var, par); 387f7018c21STomi Valkeinen if (err) { 388f7018c21STomi Valkeinen *par = save_par; 389f7018c21STomi Valkeinen return err; 390f7018c21STomi Valkeinen } 391f7018c21STomi Valkeinen 392f7018c21STomi Valkeinen /* turn off DTG for now */ 393f7018c21STomi Valkeinen ctrlreg = readreg(par, DTG_CONTROL); 394f7018c21STomi Valkeinen ctrlreg &= ~(DTG_CTL_ENABLE | DTG_CTL_SCREEN_REFRESH); 395f7018c21STomi Valkeinen writereg(par, DTG_CONTROL, ctrlreg); 396f7018c21STomi Valkeinen 397f7018c21STomi Valkeinen /* set PLL registers */ 398f7018c21STomi Valkeinen tmp = readreg(par, PLL_C) & ~0x7f; 399f7018c21STomi Valkeinen if (par->pll_n < 38) 400f7018c21STomi Valkeinen tmp |= 0x29; 401f7018c21STomi Valkeinen if (par->pll_n < 69) 402f7018c21STomi Valkeinen tmp |= 0x35; 403f7018c21STomi Valkeinen else if (par->pll_n < 100) 404f7018c21STomi Valkeinen tmp |= 0x76; 405f7018c21STomi Valkeinen else 406f7018c21STomi Valkeinen tmp |= 0x7e; 407f7018c21STomi Valkeinen writereg(par, PLL_C, tmp); 408f7018c21STomi Valkeinen writereg(par, PLL_M, mdivtab[par->pll_m - 1]); 409f7018c21STomi Valkeinen writereg(par, PLL_N, ndivtab[par->pll_n - 2]); 410f7018c21STomi Valkeinen tmp = ((8 - par->pll_pd2) << 3) | (8 - par->pll_pd1); 411f7018c21STomi Valkeinen if (par->pll_pd1 == 8 || par->pll_pd2 == 8) { 412f7018c21STomi Valkeinen /* work around erratum */ 413f7018c21STomi Valkeinen writereg(par, PLL_POSTDIV, tmp | 0x9); 414f7018c21STomi Valkeinen udelay(1); 415f7018c21STomi Valkeinen } 416f7018c21STomi Valkeinen writereg(par, PLL_POSTDIV, tmp); 417f7018c21STomi Valkeinen msleep(20); 418f7018c21STomi Valkeinen 419f7018c21STomi Valkeinen /* turn off hardware cursor */ 420f7018c21STomi Valkeinen writereg(par, CURSOR_MODE, CURSOR_MODE_OFF); 421f7018c21STomi Valkeinen 422f7018c21STomi Valkeinen /* reset raster engine */ 423f7018c21STomi Valkeinen writereg(par, CTRL_REG0, CR0_RASTER_RESET | (CR0_RASTER_RESET << 16)); 424f7018c21STomi Valkeinen udelay(10); 425f7018c21STomi Valkeinen writereg(par, CTRL_REG0, CR0_RASTER_RESET << 16); 426f7018c21STomi Valkeinen 427f7018c21STomi Valkeinen /* set display timing generator registers */ 428f7018c21STomi Valkeinen htot = var->xres + var->left_margin + var->right_margin + 429f7018c21STomi Valkeinen var->hsync_len; 430f7018c21STomi Valkeinen writereg(par, DTG_HORIZ_EXTENT, htot - 1); 431f7018c21STomi Valkeinen writereg(par, DTG_HORIZ_DISPLAY, var->xres - 1); 432f7018c21STomi Valkeinen writereg(par, DTG_HSYNC_START, var->xres + var->right_margin - 1); 433f7018c21STomi Valkeinen writereg(par, DTG_HSYNC_END, 434f7018c21STomi Valkeinen var->xres + var->right_margin + var->hsync_len - 1); 435f7018c21STomi Valkeinen writereg(par, DTG_HSYNC_END_COMP, 436f7018c21STomi Valkeinen var->xres + var->right_margin + var->hsync_len - 1); 437f7018c21STomi Valkeinen writereg(par, DTG_VERT_EXTENT, 438f7018c21STomi Valkeinen var->yres + var->upper_margin + var->lower_margin + 439f7018c21STomi Valkeinen var->vsync_len - 1); 440f7018c21STomi Valkeinen writereg(par, DTG_VERT_DISPLAY, var->yres - 1); 441f7018c21STomi Valkeinen writereg(par, DTG_VSYNC_START, var->yres + var->lower_margin - 1); 442f7018c21STomi Valkeinen writereg(par, DTG_VSYNC_END, 443f7018c21STomi Valkeinen var->yres + var->lower_margin + var->vsync_len - 1); 444f7018c21STomi Valkeinen prefetch_pix = 3300000 / var->pixclock; 445f7018c21STomi Valkeinen if (prefetch_pix >= htot) 446f7018c21STomi Valkeinen prefetch_pix = htot - 1; 447f7018c21STomi Valkeinen writereg(par, DTG_VERT_SHORT, htot - prefetch_pix - 1); 448f7018c21STomi Valkeinen ctrlreg |= DTG_CTL_ENABLE | DTG_CTL_SCREEN_REFRESH; 449f7018c21STomi Valkeinen writereg(par, DTG_CONTROL, ctrlreg); 450f7018c21STomi Valkeinen 451f7018c21STomi Valkeinen /* calculate stride in DFA aperture */ 452f7018c21STomi Valkeinen if (var->xres_virtual > 2048) { 453f7018c21STomi Valkeinen stride = 4096; 454f7018c21STomi Valkeinen dfa_ctl = DFA_FB_STRIDE_4k; 455f7018c21STomi Valkeinen } else if (var->xres_virtual > 1024) { 456f7018c21STomi Valkeinen stride = 2048; 457f7018c21STomi Valkeinen dfa_ctl = DFA_FB_STRIDE_2k; 458f7018c21STomi Valkeinen } else { 459f7018c21STomi Valkeinen stride = 1024; 460f7018c21STomi Valkeinen dfa_ctl = DFA_FB_STRIDE_1k; 461f7018c21STomi Valkeinen } 462f7018c21STomi Valkeinen 463f7018c21STomi Valkeinen /* Set up framebuffer definition */ 464f7018c21STomi Valkeinen wid_tiles = (var->xres_virtual + 63) >> 6; 465f7018c21STomi Valkeinen 466f7018c21STomi Valkeinen /* XXX add proper FB allocation here someday */ 467f7018c21STomi Valkeinen writereg(par, FB_AB_CTRL, FB_CTRL_TYPE | (wid_tiles << 16) | 0); 468f7018c21STomi Valkeinen writereg(par, REFRESH_AB_CTRL, FB_CTRL_TYPE | (wid_tiles << 16) | 0); 469f7018c21STomi Valkeinen writereg(par, FB_CD_CTRL, FB_CTRL_TYPE | (wid_tiles << 16) | 0); 470f7018c21STomi Valkeinen writereg(par, REFRESH_CD_CTRL, FB_CTRL_TYPE | (wid_tiles << 16) | 0); 471f7018c21STomi Valkeinen writereg(par, REFRESH_START, (var->xoffset << 16) | var->yoffset); 472f7018c21STomi Valkeinen writereg(par, REFRESH_SIZE, (var->xres << 16) | var->yres); 473f7018c21STomi Valkeinen 474f7018c21STomi Valkeinen /* Set up framebuffer access by CPU */ 475f7018c21STomi Valkeinen 476f7018c21STomi Valkeinen pixfmt = par->pixfmt; 477f7018c21STomi Valkeinen dfa_ctl |= DFA_FB_ENABLE | pixfmt; 478f7018c21STomi Valkeinen writereg(par, DFA_FB_A, dfa_ctl); 479f7018c21STomi Valkeinen 480f7018c21STomi Valkeinen /* 481f7018c21STomi Valkeinen * Set up window attribute table. 482f7018c21STomi Valkeinen * We set all WAT entries the same so it doesn't matter what the 483f7018c21STomi Valkeinen * window ID (WID) plane contains. 484f7018c21STomi Valkeinen */ 485f7018c21STomi Valkeinen for (i = 0; i < 32; ++i) { 486f7018c21STomi Valkeinen writereg(par, WAT_FMT + (i << 4), watfmt[pixfmt]); 487f7018c21STomi Valkeinen writereg(par, WAT_CMAP_OFFSET + (i << 4), 0); 488f7018c21STomi Valkeinen writereg(par, WAT_CTRL + (i << 4), 0); 489f7018c21STomi Valkeinen writereg(par, WAT_GAMMA_CTRL + (i << 4), WAT_GAMMA_DISABLE); 490f7018c21STomi Valkeinen } 491f7018c21STomi Valkeinen 492f7018c21STomi Valkeinen /* Set sync polarity etc. */ 493f7018c21STomi Valkeinen ctrlreg = readreg(par, SYNC_CTL) & 494f7018c21STomi Valkeinen ~(SYNC_CTL_SYNC_ON_RGB | SYNC_CTL_HSYNC_INV | 495f7018c21STomi Valkeinen SYNC_CTL_VSYNC_INV); 496f7018c21STomi Valkeinen if (var->sync & FB_SYNC_ON_GREEN) 497f7018c21STomi Valkeinen ctrlreg |= SYNC_CTL_SYNC_ON_RGB; 498f7018c21STomi Valkeinen if (!(var->sync & FB_SYNC_HOR_HIGH_ACT)) 499f7018c21STomi Valkeinen ctrlreg |= SYNC_CTL_HSYNC_INV; 500f7018c21STomi Valkeinen if (!(var->sync & FB_SYNC_VERT_HIGH_ACT)) 501f7018c21STomi Valkeinen ctrlreg |= SYNC_CTL_VSYNC_INV; 502f7018c21STomi Valkeinen writereg(par, SYNC_CTL, ctrlreg); 503f7018c21STomi Valkeinen 504f7018c21STomi Valkeinen info->fix.line_length = stride * pixsize[pixfmt]; 505f7018c21STomi Valkeinen info->fix.visual = (pixfmt == DFA_PIX_8BIT)? FB_VISUAL_PSEUDOCOLOR: 506f7018c21STomi Valkeinen FB_VISUAL_DIRECTCOLOR; 507f7018c21STomi Valkeinen 508f7018c21STomi Valkeinen return 0; 509f7018c21STomi Valkeinen } 510f7018c21STomi Valkeinen 511f7018c21STomi Valkeinen static int gxt4500_setcolreg(unsigned int reg, unsigned int red, 512f7018c21STomi Valkeinen unsigned int green, unsigned int blue, 513f7018c21STomi Valkeinen unsigned int transp, struct fb_info *info) 514f7018c21STomi Valkeinen { 515f7018c21STomi Valkeinen u32 cmap_entry; 516f7018c21STomi Valkeinen struct gxt4500_par *par = info->par; 517f7018c21STomi Valkeinen 518f7018c21STomi Valkeinen if (reg > 1023) 519f7018c21STomi Valkeinen return 1; 520f7018c21STomi Valkeinen cmap_entry = ((transp & 0xff00) << 16) | ((red & 0xff00) << 8) | 521f7018c21STomi Valkeinen (green & 0xff00) | (blue >> 8); 522f7018c21STomi Valkeinen writereg(par, CMAP + reg * 4, cmap_entry); 523f7018c21STomi Valkeinen 524f7018c21STomi Valkeinen if (reg < 16 && par->pixfmt != DFA_PIX_8BIT) { 525f7018c21STomi Valkeinen u32 *pal = info->pseudo_palette; 526f7018c21STomi Valkeinen u32 val = reg; 527f7018c21STomi Valkeinen switch (par->pixfmt) { 528f7018c21STomi Valkeinen case DFA_PIX_16BIT_565: 52921d44798SOndrej Zary val |= (reg << 11) | (reg << 5); 530f7018c21STomi Valkeinen break; 531f7018c21STomi Valkeinen case DFA_PIX_16BIT_1555: 532f7018c21STomi Valkeinen val |= (reg << 10) | (reg << 5); 533f7018c21STomi Valkeinen break; 534f7018c21STomi Valkeinen case DFA_PIX_32BIT: 535f7018c21STomi Valkeinen val |= (reg << 24); 536f7018c21STomi Valkeinen /* fall through */ 537f7018c21STomi Valkeinen case DFA_PIX_24BIT: 538f7018c21STomi Valkeinen val |= (reg << 16) | (reg << 8); 539f7018c21STomi Valkeinen break; 540f7018c21STomi Valkeinen } 541f7018c21STomi Valkeinen pal[reg] = val; 542f7018c21STomi Valkeinen } 543f7018c21STomi Valkeinen 544f7018c21STomi Valkeinen return 0; 545f7018c21STomi Valkeinen } 546f7018c21STomi Valkeinen 547f7018c21STomi Valkeinen static int gxt4500_pan_display(struct fb_var_screeninfo *var, 548f7018c21STomi Valkeinen struct fb_info *info) 549f7018c21STomi Valkeinen { 550f7018c21STomi Valkeinen struct gxt4500_par *par = info->par; 551f7018c21STomi Valkeinen 552f7018c21STomi Valkeinen if (var->xoffset & 7) 553f7018c21STomi Valkeinen return -EINVAL; 554f7018c21STomi Valkeinen if (var->xoffset + info->var.xres > info->var.xres_virtual || 555f7018c21STomi Valkeinen var->yoffset + info->var.yres > info->var.yres_virtual) 556f7018c21STomi Valkeinen return -EINVAL; 557f7018c21STomi Valkeinen 558f7018c21STomi Valkeinen writereg(par, REFRESH_START, (var->xoffset << 16) | var->yoffset); 559f7018c21STomi Valkeinen return 0; 560f7018c21STomi Valkeinen } 561f7018c21STomi Valkeinen 562f7018c21STomi Valkeinen static int gxt4500_blank(int blank, struct fb_info *info) 563f7018c21STomi Valkeinen { 564f7018c21STomi Valkeinen struct gxt4500_par *par = info->par; 565f7018c21STomi Valkeinen int ctrl, dctl; 566f7018c21STomi Valkeinen 567f7018c21STomi Valkeinen ctrl = readreg(par, SYNC_CTL); 568f7018c21STomi Valkeinen ctrl &= ~(SYNC_CTL_SYNC_OFF | SYNC_CTL_HSYNC_OFF | SYNC_CTL_VSYNC_OFF); 569f7018c21STomi Valkeinen dctl = readreg(par, DISP_CTL); 570f7018c21STomi Valkeinen dctl |= DISP_CTL_OFF; 571f7018c21STomi Valkeinen switch (blank) { 572f7018c21STomi Valkeinen case FB_BLANK_UNBLANK: 573f7018c21STomi Valkeinen dctl &= ~DISP_CTL_OFF; 574f7018c21STomi Valkeinen break; 575f7018c21STomi Valkeinen case FB_BLANK_POWERDOWN: 576f7018c21STomi Valkeinen ctrl |= SYNC_CTL_SYNC_OFF; 577f7018c21STomi Valkeinen break; 578f7018c21STomi Valkeinen case FB_BLANK_HSYNC_SUSPEND: 579f7018c21STomi Valkeinen ctrl |= SYNC_CTL_HSYNC_OFF; 580f7018c21STomi Valkeinen break; 581f7018c21STomi Valkeinen case FB_BLANK_VSYNC_SUSPEND: 582f7018c21STomi Valkeinen ctrl |= SYNC_CTL_VSYNC_OFF; 583f7018c21STomi Valkeinen break; 584f7018c21STomi Valkeinen default: ; 585f7018c21STomi Valkeinen } 586f7018c21STomi Valkeinen writereg(par, SYNC_CTL, ctrl); 587f7018c21STomi Valkeinen writereg(par, DISP_CTL, dctl); 588f7018c21STomi Valkeinen 589f7018c21STomi Valkeinen return 0; 590f7018c21STomi Valkeinen } 591f7018c21STomi Valkeinen 592f7018c21STomi Valkeinen static const struct fb_fix_screeninfo gxt4500_fix = { 593f7018c21STomi Valkeinen .id = "IBM GXT4500P", 594f7018c21STomi Valkeinen .type = FB_TYPE_PACKED_PIXELS, 595f7018c21STomi Valkeinen .visual = FB_VISUAL_PSEUDOCOLOR, 596f7018c21STomi Valkeinen .xpanstep = 8, 597f7018c21STomi Valkeinen .ypanstep = 1, 598f7018c21STomi Valkeinen .mmio_len = 0x20000, 599f7018c21STomi Valkeinen }; 600f7018c21STomi Valkeinen 601f7018c21STomi Valkeinen static struct fb_ops gxt4500_ops = { 602f7018c21STomi Valkeinen .owner = THIS_MODULE, 603f7018c21STomi Valkeinen .fb_check_var = gxt4500_check_var, 604f7018c21STomi Valkeinen .fb_set_par = gxt4500_set_par, 605f7018c21STomi Valkeinen .fb_setcolreg = gxt4500_setcolreg, 606f7018c21STomi Valkeinen .fb_pan_display = gxt4500_pan_display, 607f7018c21STomi Valkeinen .fb_blank = gxt4500_blank, 608f7018c21STomi Valkeinen .fb_fillrect = cfb_fillrect, 609f7018c21STomi Valkeinen .fb_copyarea = cfb_copyarea, 610f7018c21STomi Valkeinen .fb_imageblit = cfb_imageblit, 611f7018c21STomi Valkeinen }; 612f7018c21STomi Valkeinen 613f7018c21STomi Valkeinen /* PCI functions */ 614f7018c21STomi Valkeinen static int gxt4500_probe(struct pci_dev *pdev, const struct pci_device_id *ent) 615f7018c21STomi Valkeinen { 616f7018c21STomi Valkeinen int err; 617f7018c21STomi Valkeinen unsigned long reg_phys, fb_phys; 618f7018c21STomi Valkeinen struct gxt4500_par *par; 619f7018c21STomi Valkeinen struct fb_info *info; 620f7018c21STomi Valkeinen struct fb_var_screeninfo var; 621f7018c21STomi Valkeinen enum gxt_cards cardtype; 622f7018c21STomi Valkeinen 623f7018c21STomi Valkeinen err = pci_enable_device(pdev); 624f7018c21STomi Valkeinen if (err) { 625f7018c21STomi Valkeinen dev_err(&pdev->dev, "gxt4500: cannot enable PCI device: %d\n", 626f7018c21STomi Valkeinen err); 627f7018c21STomi Valkeinen return err; 628f7018c21STomi Valkeinen } 629f7018c21STomi Valkeinen 630f7018c21STomi Valkeinen reg_phys = pci_resource_start(pdev, 0); 631f7018c21STomi Valkeinen if (!request_mem_region(reg_phys, pci_resource_len(pdev, 0), 632f7018c21STomi Valkeinen "gxt4500 regs")) { 633f7018c21STomi Valkeinen dev_err(&pdev->dev, "gxt4500: cannot get registers\n"); 634f7018c21STomi Valkeinen goto err_nodev; 635f7018c21STomi Valkeinen } 636f7018c21STomi Valkeinen 637f7018c21STomi Valkeinen fb_phys = pci_resource_start(pdev, 1); 638f7018c21STomi Valkeinen if (!request_mem_region(fb_phys, pci_resource_len(pdev, 1), 639f7018c21STomi Valkeinen "gxt4500 FB")) { 640f7018c21STomi Valkeinen dev_err(&pdev->dev, "gxt4500: cannot get framebuffer\n"); 641f7018c21STomi Valkeinen goto err_free_regs; 642f7018c21STomi Valkeinen } 643f7018c21STomi Valkeinen 644f7018c21STomi Valkeinen info = framebuffer_alloc(sizeof(struct gxt4500_par), &pdev->dev); 645f7018c21STomi Valkeinen if (!info) { 646f7018c21STomi Valkeinen dev_err(&pdev->dev, "gxt4500: cannot alloc FB info record\n"); 647f7018c21STomi Valkeinen goto err_free_fb; 648f7018c21STomi Valkeinen } 649f7018c21STomi Valkeinen par = info->par; 650f7018c21STomi Valkeinen cardtype = ent->driver_data; 651f7018c21STomi Valkeinen par->refclk_ps = cardinfo[cardtype].refclk_ps; 652f7018c21STomi Valkeinen info->fix = gxt4500_fix; 653f7018c21STomi Valkeinen strlcpy(info->fix.id, cardinfo[cardtype].cardname, 654f7018c21STomi Valkeinen sizeof(info->fix.id)); 655f7018c21STomi Valkeinen info->pseudo_palette = par->pseudo_palette; 656f7018c21STomi Valkeinen 657f7018c21STomi Valkeinen info->fix.mmio_start = reg_phys; 658f7018c21STomi Valkeinen par->regs = pci_ioremap_bar(pdev, 0); 659f7018c21STomi Valkeinen if (!par->regs) { 660f7018c21STomi Valkeinen dev_err(&pdev->dev, "gxt4500: cannot map registers\n"); 661f7018c21STomi Valkeinen goto err_free_all; 662f7018c21STomi Valkeinen } 663f7018c21STomi Valkeinen 664f7018c21STomi Valkeinen info->fix.smem_start = fb_phys; 665f7018c21STomi Valkeinen info->fix.smem_len = pci_resource_len(pdev, 1); 666f3adccbdSLuis R. Rodriguez info->screen_base = pci_ioremap_wc_bar(pdev, 1); 667f7018c21STomi Valkeinen if (!info->screen_base) { 668f7018c21STomi Valkeinen dev_err(&pdev->dev, "gxt4500: cannot map framebuffer\n"); 669f7018c21STomi Valkeinen goto err_unmap_regs; 670f7018c21STomi Valkeinen } 671f7018c21STomi Valkeinen 672f7018c21STomi Valkeinen pci_set_drvdata(pdev, info); 673f7018c21STomi Valkeinen 674031e37f8SOndrej Zary #ifdef __BIG_ENDIAN 675f7018c21STomi Valkeinen /* Set byte-swapping for DFA aperture for all pixel sizes */ 676f7018c21STomi Valkeinen pci_write_config_dword(pdev, CFG_ENDIAN0, 0x333300); 677031e37f8SOndrej Zary #else /* __LITTLE_ENDIAN */ 678031e37f8SOndrej Zary /* not sure what this means but fgl23 driver does that */ 679031e37f8SOndrej Zary pci_write_config_dword(pdev, CFG_ENDIAN0, 0x2300); 680031e37f8SOndrej Zary /* pci_write_config_dword(pdev, CFG_ENDIAN0 + 4, 0x400000);*/ 681031e37f8SOndrej Zary pci_write_config_dword(pdev, CFG_ENDIAN0 + 8, 0x98530000); 682031e37f8SOndrej Zary #endif 683f7018c21STomi Valkeinen 684f7018c21STomi Valkeinen info->fbops = &gxt4500_ops; 685f7018c21STomi Valkeinen info->flags = FBINFO_FLAG_DEFAULT; 686f7018c21STomi Valkeinen 687f7018c21STomi Valkeinen err = fb_alloc_cmap(&info->cmap, 256, 0); 688f7018c21STomi Valkeinen if (err) { 689f7018c21STomi Valkeinen dev_err(&pdev->dev, "gxt4500: cannot allocate cmap\n"); 690f7018c21STomi Valkeinen goto err_unmap_all; 691f7018c21STomi Valkeinen } 692f7018c21STomi Valkeinen 693f7018c21STomi Valkeinen gxt4500_blank(FB_BLANK_UNBLANK, info); 694f7018c21STomi Valkeinen 695f7018c21STomi Valkeinen if (!fb_find_mode(&var, info, mode_option, NULL, 0, &defaultmode, 8)) { 696f7018c21STomi Valkeinen dev_err(&pdev->dev, "gxt4500: cannot find valid video mode\n"); 697f7018c21STomi Valkeinen goto err_free_cmap; 698f7018c21STomi Valkeinen } 699f7018c21STomi Valkeinen info->var = var; 700f7018c21STomi Valkeinen if (gxt4500_set_par(info)) { 701f7018c21STomi Valkeinen printk(KERN_ERR "gxt4500: cannot set video mode\n"); 702f7018c21STomi Valkeinen goto err_free_cmap; 703f7018c21STomi Valkeinen } 704f7018c21STomi Valkeinen 705f7018c21STomi Valkeinen if (register_framebuffer(info) < 0) { 706f7018c21STomi Valkeinen dev_err(&pdev->dev, "gxt4500: cannot register framebuffer\n"); 707f7018c21STomi Valkeinen goto err_free_cmap; 708f7018c21STomi Valkeinen } 709f7018c21STomi Valkeinen fb_info(info, "%s frame buffer device\n", info->fix.id); 710f7018c21STomi Valkeinen 711f7018c21STomi Valkeinen return 0; 712f7018c21STomi Valkeinen 713f7018c21STomi Valkeinen err_free_cmap: 714f7018c21STomi Valkeinen fb_dealloc_cmap(&info->cmap); 715f7018c21STomi Valkeinen err_unmap_all: 716f7018c21STomi Valkeinen iounmap(info->screen_base); 717f7018c21STomi Valkeinen err_unmap_regs: 718f7018c21STomi Valkeinen iounmap(par->regs); 719f7018c21STomi Valkeinen err_free_all: 720f7018c21STomi Valkeinen framebuffer_release(info); 721f7018c21STomi Valkeinen err_free_fb: 722f7018c21STomi Valkeinen release_mem_region(fb_phys, pci_resource_len(pdev, 1)); 723f7018c21STomi Valkeinen err_free_regs: 724f7018c21STomi Valkeinen release_mem_region(reg_phys, pci_resource_len(pdev, 0)); 725f7018c21STomi Valkeinen err_nodev: 726f7018c21STomi Valkeinen return -ENODEV; 727f7018c21STomi Valkeinen } 728f7018c21STomi Valkeinen 729f7018c21STomi Valkeinen static void gxt4500_remove(struct pci_dev *pdev) 730f7018c21STomi Valkeinen { 731f7018c21STomi Valkeinen struct fb_info *info = pci_get_drvdata(pdev); 732f7018c21STomi Valkeinen struct gxt4500_par *par; 733f7018c21STomi Valkeinen 734f7018c21STomi Valkeinen if (!info) 735f7018c21STomi Valkeinen return; 736f7018c21STomi Valkeinen par = info->par; 737f7018c21STomi Valkeinen unregister_framebuffer(info); 738f7018c21STomi Valkeinen fb_dealloc_cmap(&info->cmap); 739f7018c21STomi Valkeinen iounmap(par->regs); 740f7018c21STomi Valkeinen iounmap(info->screen_base); 741f7018c21STomi Valkeinen release_mem_region(pci_resource_start(pdev, 0), 742f7018c21STomi Valkeinen pci_resource_len(pdev, 0)); 743f7018c21STomi Valkeinen release_mem_region(pci_resource_start(pdev, 1), 744f7018c21STomi Valkeinen pci_resource_len(pdev, 1)); 745f7018c21STomi Valkeinen framebuffer_release(info); 746f7018c21STomi Valkeinen } 747f7018c21STomi Valkeinen 748f7018c21STomi Valkeinen /* supported chipsets */ 749f7018c21STomi Valkeinen static const struct pci_device_id gxt4500_pci_tbl[] = { 750f7018c21STomi Valkeinen { PCI_DEVICE(PCI_VENDOR_ID_IBM, PCI_DEVICE_ID_IBM_GXT4500P), 751f7018c21STomi Valkeinen .driver_data = GXT4500P }, 752f7018c21STomi Valkeinen { PCI_DEVICE(PCI_VENDOR_ID_IBM, PCI_DEVICE_ID_IBM_GXT6500P), 753f7018c21STomi Valkeinen .driver_data = GXT6500P }, 754f7018c21STomi Valkeinen { PCI_DEVICE(PCI_VENDOR_ID_IBM, PCI_DEVICE_ID_IBM_GXT4000P), 755f7018c21STomi Valkeinen .driver_data = GXT4000P }, 756f7018c21STomi Valkeinen { PCI_DEVICE(PCI_VENDOR_ID_IBM, PCI_DEVICE_ID_IBM_GXT6000P), 757f7018c21STomi Valkeinen .driver_data = GXT6000P }, 758f7018c21STomi Valkeinen { 0 } 759f7018c21STomi Valkeinen }; 760f7018c21STomi Valkeinen 761f7018c21STomi Valkeinen MODULE_DEVICE_TABLE(pci, gxt4500_pci_tbl); 762f7018c21STomi Valkeinen 763f7018c21STomi Valkeinen static struct pci_driver gxt4500_driver = { 764f7018c21STomi Valkeinen .name = "gxt4500", 765f7018c21STomi Valkeinen .id_table = gxt4500_pci_tbl, 766f7018c21STomi Valkeinen .probe = gxt4500_probe, 767f7018c21STomi Valkeinen .remove = gxt4500_remove, 768f7018c21STomi Valkeinen }; 769f7018c21STomi Valkeinen 770f7018c21STomi Valkeinen static int gxt4500_init(void) 771f7018c21STomi Valkeinen { 772f7018c21STomi Valkeinen #ifndef MODULE 773f7018c21STomi Valkeinen if (fb_get_options("gxt4500", &mode_option)) 774f7018c21STomi Valkeinen return -ENODEV; 775f7018c21STomi Valkeinen #endif 776f7018c21STomi Valkeinen 777f7018c21STomi Valkeinen return pci_register_driver(&gxt4500_driver); 778f7018c21STomi Valkeinen } 779f7018c21STomi Valkeinen module_init(gxt4500_init); 780f7018c21STomi Valkeinen 781f7018c21STomi Valkeinen static void __exit gxt4500_exit(void) 782f7018c21STomi Valkeinen { 783f7018c21STomi Valkeinen pci_unregister_driver(&gxt4500_driver); 784f7018c21STomi Valkeinen } 785f7018c21STomi Valkeinen module_exit(gxt4500_exit); 786f7018c21STomi Valkeinen 787f7018c21STomi Valkeinen MODULE_AUTHOR("Paul Mackerras <paulus@samba.org>"); 788f7018c21STomi Valkeinen MODULE_DESCRIPTION("FBDev driver for IBM GXT4500P/6500P and GXT4000P/6000P"); 789f7018c21STomi Valkeinen MODULE_LICENSE("GPL"); 790f7018c21STomi Valkeinen module_param(mode_option, charp, 0); 791f7018c21STomi Valkeinen MODULE_PARM_DESC(mode_option, "Specify resolution as \"<xres>x<yres>[-<bpp>][@<refresh>]\""); 792