xref: /linux/drivers/video/fbdev/gxt4500.c (revision a1c613ae4c322ddd58d5a8539dbfba2a0380a8c0)
109c434b8SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2f7018c21STomi Valkeinen /*
3f7018c21STomi Valkeinen  * Frame buffer device for IBM GXT4500P/6500P and GXT4000P/6000P
4f7018c21STomi Valkeinen  * display adaptors
5f7018c21STomi Valkeinen  *
6f7018c21STomi Valkeinen  * Copyright (C) 2006 Paul Mackerras, IBM Corp. <paulus@samba.org>
7f7018c21STomi Valkeinen  */
8f7018c21STomi Valkeinen 
9145eed48SThomas Zimmermann #include <linux/aperture.h>
10f7018c21STomi Valkeinen #include <linux/kernel.h>
11f7018c21STomi Valkeinen #include <linux/module.h>
12f7018c21STomi Valkeinen #include <linux/fb.h>
13f7018c21STomi Valkeinen #include <linux/console.h>
14f7018c21STomi Valkeinen #include <linux/pci.h>
15f7018c21STomi Valkeinen #include <linux/pci_ids.h>
16f7018c21STomi Valkeinen #include <linux/delay.h>
17f7018c21STomi Valkeinen #include <linux/string.h>
18f7018c21STomi Valkeinen 
19f7018c21STomi Valkeinen #define PCI_DEVICE_ID_IBM_GXT4500P	0x21c
20f7018c21STomi Valkeinen #define PCI_DEVICE_ID_IBM_GXT6500P	0x21b
21f7018c21STomi Valkeinen #define PCI_DEVICE_ID_IBM_GXT4000P	0x16e
22f7018c21STomi Valkeinen #define PCI_DEVICE_ID_IBM_GXT6000P	0x170
23f7018c21STomi Valkeinen 
24f7018c21STomi Valkeinen /* GXT4500P registers */
25f7018c21STomi Valkeinen 
26f7018c21STomi Valkeinen /* Registers in PCI config space */
27f7018c21STomi Valkeinen #define CFG_ENDIAN0		0x40
28f7018c21STomi Valkeinen 
29f7018c21STomi Valkeinen /* Misc control/status registers */
30f7018c21STomi Valkeinen #define STATUS			0x1000
31f7018c21STomi Valkeinen #define CTRL_REG0		0x1004
32f7018c21STomi Valkeinen #define   CR0_HALT_DMA			0x4
33f7018c21STomi Valkeinen #define   CR0_RASTER_RESET		0x8
34f7018c21STomi Valkeinen #define   CR0_GEOM_RESET		0x10
35f7018c21STomi Valkeinen #define   CR0_MEM_CTRLER_RESET		0x20
36f7018c21STomi Valkeinen 
37f7018c21STomi Valkeinen /* Framebuffer control registers */
38f7018c21STomi Valkeinen #define FB_AB_CTRL		0x1100
39f7018c21STomi Valkeinen #define FB_CD_CTRL		0x1104
40f7018c21STomi Valkeinen #define FB_WID_CTRL		0x1108
41f7018c21STomi Valkeinen #define FB_Z_CTRL		0x110c
42f7018c21STomi Valkeinen #define FB_VGA_CTRL		0x1110
43f7018c21STomi Valkeinen #define REFRESH_AB_CTRL		0x1114
44f7018c21STomi Valkeinen #define REFRESH_CD_CTRL		0x1118
45f7018c21STomi Valkeinen #define FB_OVL_CTRL		0x111c
46f7018c21STomi Valkeinen #define   FB_CTRL_TYPE			0x80000000
47f7018c21STomi Valkeinen #define   FB_CTRL_WIDTH_MASK		0x007f0000
48f7018c21STomi Valkeinen #define   FB_CTRL_WIDTH_SHIFT		16
49f7018c21STomi Valkeinen #define   FB_CTRL_START_SEG_MASK	0x00003fff
50f7018c21STomi Valkeinen 
51f7018c21STomi Valkeinen #define REFRESH_START		0x1098
52f7018c21STomi Valkeinen #define REFRESH_SIZE		0x109c
53f7018c21STomi Valkeinen 
54f7018c21STomi Valkeinen /* "Direct" framebuffer access registers */
55f7018c21STomi Valkeinen #define DFA_FB_A		0x11e0
56f7018c21STomi Valkeinen #define DFA_FB_B		0x11e4
57f7018c21STomi Valkeinen #define DFA_FB_C		0x11e8
58f7018c21STomi Valkeinen #define DFA_FB_D		0x11ec
59f7018c21STomi Valkeinen #define   DFA_FB_ENABLE			0x80000000
60f7018c21STomi Valkeinen #define   DFA_FB_BASE_MASK		0x03f00000
61f7018c21STomi Valkeinen #define   DFA_FB_STRIDE_1k		0x00000000
62f7018c21STomi Valkeinen #define   DFA_FB_STRIDE_2k		0x00000010
63f7018c21STomi Valkeinen #define   DFA_FB_STRIDE_4k		0x00000020
64f7018c21STomi Valkeinen #define   DFA_PIX_8BIT			0x00000000
65f7018c21STomi Valkeinen #define   DFA_PIX_16BIT_565		0x00000001
66f7018c21STomi Valkeinen #define   DFA_PIX_16BIT_1555		0x00000002
67f7018c21STomi Valkeinen #define   DFA_PIX_24BIT			0x00000004
68f7018c21STomi Valkeinen #define   DFA_PIX_32BIT			0x00000005
69f7018c21STomi Valkeinen 
70f7018c21STomi Valkeinen /* maps DFA_PIX_* to pixel size in bytes */
71f7018c21STomi Valkeinen static const unsigned char pixsize[] = {
72f7018c21STomi Valkeinen 	1, 2, 2, 2, 4, 4
73f7018c21STomi Valkeinen };
74f7018c21STomi Valkeinen 
75f7018c21STomi Valkeinen /* Display timing generator registers */
76f7018c21STomi Valkeinen #define DTG_CONTROL		0x1900
77f7018c21STomi Valkeinen #define   DTG_CTL_SCREEN_REFRESH	2
78f7018c21STomi Valkeinen #define   DTG_CTL_ENABLE		1
79f7018c21STomi Valkeinen #define DTG_HORIZ_EXTENT	0x1904
80f7018c21STomi Valkeinen #define DTG_HORIZ_DISPLAY	0x1908
81f7018c21STomi Valkeinen #define DTG_HSYNC_START		0x190c
82f7018c21STomi Valkeinen #define DTG_HSYNC_END		0x1910
83f7018c21STomi Valkeinen #define DTG_HSYNC_END_COMP	0x1914
84f7018c21STomi Valkeinen #define DTG_VERT_EXTENT		0x1918
85f7018c21STomi Valkeinen #define DTG_VERT_DISPLAY	0x191c
86f7018c21STomi Valkeinen #define DTG_VSYNC_START		0x1920
87f7018c21STomi Valkeinen #define DTG_VSYNC_END		0x1924
88f7018c21STomi Valkeinen #define DTG_VERT_SHORT		0x1928
89f7018c21STomi Valkeinen 
90f7018c21STomi Valkeinen /* PLL/RAMDAC registers */
91f7018c21STomi Valkeinen #define DISP_CTL		0x402c
92f7018c21STomi Valkeinen #define   DISP_CTL_OFF			2
93f7018c21STomi Valkeinen #define SYNC_CTL		0x4034
94f7018c21STomi Valkeinen #define   SYNC_CTL_SYNC_ON_RGB		1
95f7018c21STomi Valkeinen #define   SYNC_CTL_SYNC_OFF		2
96f7018c21STomi Valkeinen #define   SYNC_CTL_HSYNC_INV		8
97f7018c21STomi Valkeinen #define   SYNC_CTL_VSYNC_INV		0x10
98f7018c21STomi Valkeinen #define   SYNC_CTL_HSYNC_OFF		0x20
99f7018c21STomi Valkeinen #define   SYNC_CTL_VSYNC_OFF		0x40
100f7018c21STomi Valkeinen 
101f7018c21STomi Valkeinen #define PLL_M			0x4040
102f7018c21STomi Valkeinen #define PLL_N			0x4044
103f7018c21STomi Valkeinen #define PLL_POSTDIV		0x4048
104f7018c21STomi Valkeinen #define PLL_C			0x404c
105f7018c21STomi Valkeinen 
106f7018c21STomi Valkeinen /* Hardware cursor */
107f7018c21STomi Valkeinen #define CURSOR_X		0x4078
108f7018c21STomi Valkeinen #define CURSOR_Y		0x407c
109f7018c21STomi Valkeinen #define CURSOR_HOTSPOT		0x4080
110f7018c21STomi Valkeinen #define CURSOR_MODE		0x4084
111f7018c21STomi Valkeinen #define   CURSOR_MODE_OFF		0
112f7018c21STomi Valkeinen #define   CURSOR_MODE_4BPP		1
113f7018c21STomi Valkeinen #define CURSOR_PIXMAP		0x5000
114f7018c21STomi Valkeinen #define CURSOR_CMAP		0x7400
115f7018c21STomi Valkeinen 
116f7018c21STomi Valkeinen /* Window attribute table */
117f7018c21STomi Valkeinen #define WAT_FMT			0x4100
118f7018c21STomi Valkeinen #define   WAT_FMT_24BIT			0
119f7018c21STomi Valkeinen #define   WAT_FMT_16BIT_565		1
120f7018c21STomi Valkeinen #define   WAT_FMT_16BIT_1555		2
121f7018c21STomi Valkeinen #define   WAT_FMT_32BIT			3	/* 0 vs. 3 is a guess */
122f7018c21STomi Valkeinen #define   WAT_FMT_8BIT_332		9
123f7018c21STomi Valkeinen #define   WAT_FMT_8BIT			0xa
124f7018c21STomi Valkeinen #define   WAT_FMT_NO_CMAP		4	/* ORd in to other values */
125f7018c21STomi Valkeinen #define WAT_CMAP_OFFSET		0x4104		/* 4-bit value gets << 6 */
126f7018c21STomi Valkeinen #define WAT_CTRL		0x4108
127f7018c21STomi Valkeinen #define   WAT_CTRL_SEL_B		1	/* select B buffer if 1 */
128f7018c21STomi Valkeinen #define   WAT_CTRL_NO_INC		2
129f7018c21STomi Valkeinen #define WAT_GAMMA_CTRL		0x410c
130f7018c21STomi Valkeinen #define   WAT_GAMMA_DISABLE		1	/* disables gamma cmap */
131f7018c21STomi Valkeinen #define WAT_OVL_CTRL		0x430c		/* controls overlay */
132f7018c21STomi Valkeinen 
133f7018c21STomi Valkeinen /* Indexed by DFA_PIX_* values */
134f7018c21STomi Valkeinen static const unsigned char watfmt[] = {
135f7018c21STomi Valkeinen 	WAT_FMT_8BIT, WAT_FMT_16BIT_565, WAT_FMT_16BIT_1555, 0,
136f7018c21STomi Valkeinen 	WAT_FMT_24BIT, WAT_FMT_32BIT
137f7018c21STomi Valkeinen };
138f7018c21STomi Valkeinen 
139f7018c21STomi Valkeinen /* Colormap array; 1k entries of 4 bytes each */
140f7018c21STomi Valkeinen #define CMAP			0x6000
141f7018c21STomi Valkeinen 
142f7018c21STomi Valkeinen #define readreg(par, reg)	readl((par)->regs + (reg))
143f7018c21STomi Valkeinen #define writereg(par, reg, val)	writel((val), (par)->regs + (reg))
144f7018c21STomi Valkeinen 
145f7018c21STomi Valkeinen struct gxt4500_par {
146f7018c21STomi Valkeinen 	void __iomem *regs;
14738fc4d45SOndrej Zary 	int wc_cookie;
148f7018c21STomi Valkeinen 	int pixfmt;		/* pixel format, see DFA_PIX_* values */
149f7018c21STomi Valkeinen 
150f7018c21STomi Valkeinen 	/* PLL parameters */
151f7018c21STomi Valkeinen 	int refclk_ps;		/* ref clock period in picoseconds */
152f7018c21STomi Valkeinen 	int pll_m;		/* ref clock divisor */
153f7018c21STomi Valkeinen 	int pll_n;		/* VCO divisor */
154f7018c21STomi Valkeinen 	int pll_pd1;		/* first post-divisor */
155f7018c21STomi Valkeinen 	int pll_pd2;		/* second post-divisor */
156f7018c21STomi Valkeinen 
157f7018c21STomi Valkeinen 	u32 pseudo_palette[16];	/* used in color blits */
158f7018c21STomi Valkeinen };
159f7018c21STomi Valkeinen 
160f7018c21STomi Valkeinen /* mode requested by user */
161f7018c21STomi Valkeinen static char *mode_option;
162f7018c21STomi Valkeinen 
163f7018c21STomi Valkeinen /* default mode: 1280x1024 @ 60 Hz, 8 bpp */
164f7018c21STomi Valkeinen static const struct fb_videomode defaultmode = {
165f7018c21STomi Valkeinen 	.refresh = 60,
166f7018c21STomi Valkeinen 	.xres = 1280,
167f7018c21STomi Valkeinen 	.yres = 1024,
168f7018c21STomi Valkeinen 	.pixclock = 9295,
169f7018c21STomi Valkeinen 	.left_margin = 248,
170f7018c21STomi Valkeinen 	.right_margin = 48,
171f7018c21STomi Valkeinen 	.upper_margin = 38,
172f7018c21STomi Valkeinen 	.lower_margin = 1,
173f7018c21STomi Valkeinen 	.hsync_len = 112,
174f7018c21STomi Valkeinen 	.vsync_len = 3,
175f7018c21STomi Valkeinen 	.vmode = FB_VMODE_NONINTERLACED
176f7018c21STomi Valkeinen };
177f7018c21STomi Valkeinen 
178f7018c21STomi Valkeinen /* List of supported cards */
179f7018c21STomi Valkeinen enum gxt_cards {
180f7018c21STomi Valkeinen 	GXT4500P,
181f7018c21STomi Valkeinen 	GXT6500P,
182f7018c21STomi Valkeinen 	GXT4000P,
183f7018c21STomi Valkeinen 	GXT6000P
184f7018c21STomi Valkeinen };
185f7018c21STomi Valkeinen 
186f7018c21STomi Valkeinen /* Card-specific information */
187f7018c21STomi Valkeinen static const struct cardinfo {
188f7018c21STomi Valkeinen 	int	refclk_ps;	/* period of PLL reference clock in ps */
189f7018c21STomi Valkeinen 	const char *cardname;
190f7018c21STomi Valkeinen } cardinfo[] = {
191f7018c21STomi Valkeinen 	[GXT4500P] = { .refclk_ps = 9259, .cardname = "IBM GXT4500P" },
192f7018c21STomi Valkeinen 	[GXT6500P] = { .refclk_ps = 9259, .cardname = "IBM GXT6500P" },
193f7018c21STomi Valkeinen 	[GXT4000P] = { .refclk_ps = 40000, .cardname = "IBM GXT4000P" },
194f7018c21STomi Valkeinen 	[GXT6000P] = { .refclk_ps = 40000, .cardname = "IBM GXT6000P" },
195f7018c21STomi Valkeinen };
196f7018c21STomi Valkeinen 
197f7018c21STomi Valkeinen /*
198f7018c21STomi Valkeinen  * The refclk and VCO dividers appear to use a linear feedback shift
199f7018c21STomi Valkeinen  * register, which gets reloaded when it reaches a terminal value, at
200f7018c21STomi Valkeinen  * which point the divider output is toggled.  Thus one can obtain
201f7018c21STomi Valkeinen  * whatever divisor is required by putting the appropriate value into
202f7018c21STomi Valkeinen  * the reload register.  For a divisor of N, one puts the value from
203f7018c21STomi Valkeinen  * the LFSR sequence that comes N-1 places before the terminal value
204f7018c21STomi Valkeinen  * into the reload register.
205f7018c21STomi Valkeinen  */
206f7018c21STomi Valkeinen 
207f7018c21STomi Valkeinen static const unsigned char mdivtab[] = {
208f7018c21STomi Valkeinen /* 1 */		      0x3f, 0x00, 0x20, 0x10, 0x28, 0x14, 0x2a, 0x15, 0x0a,
209f7018c21STomi Valkeinen /* 10 */	0x25, 0x32, 0x19, 0x0c, 0x26, 0x13, 0x09, 0x04, 0x22, 0x11,
210f7018c21STomi Valkeinen /* 20 */	0x08, 0x24, 0x12, 0x29, 0x34, 0x1a, 0x2d, 0x36, 0x1b, 0x0d,
211f7018c21STomi Valkeinen /* 30 */	0x06, 0x23, 0x31, 0x38, 0x1c, 0x2e, 0x17, 0x0b, 0x05, 0x02,
212f7018c21STomi Valkeinen /* 40 */	0x21, 0x30, 0x18, 0x2c, 0x16, 0x2b, 0x35, 0x3a, 0x1d, 0x0e,
213f7018c21STomi Valkeinen /* 50 */	0x27, 0x33, 0x39, 0x3c, 0x1e, 0x2f, 0x37, 0x3b, 0x3d, 0x3e,
214f7018c21STomi Valkeinen /* 60 */	0x1f, 0x0f, 0x07, 0x03, 0x01,
215f7018c21STomi Valkeinen };
216f7018c21STomi Valkeinen 
217f7018c21STomi Valkeinen static const unsigned char ndivtab[] = {
218f7018c21STomi Valkeinen /* 2 */		            0x00, 0x80, 0xc0, 0xe0, 0xf0, 0x78, 0xbc, 0x5e,
219f7018c21STomi Valkeinen /* 10 */	0x2f, 0x17, 0x0b, 0x85, 0xc2, 0xe1, 0x70, 0x38, 0x9c, 0x4e,
220f7018c21STomi Valkeinen /* 20 */	0xa7, 0xd3, 0xe9, 0xf4, 0xfa, 0xfd, 0xfe, 0x7f, 0xbf, 0xdf,
221f7018c21STomi Valkeinen /* 30 */	0xef, 0x77, 0x3b, 0x1d, 0x8e, 0xc7, 0xe3, 0x71, 0xb8, 0xdc,
222f7018c21STomi Valkeinen /* 40 */	0x6e, 0xb7, 0x5b, 0x2d, 0x16, 0x8b, 0xc5, 0xe2, 0xf1, 0xf8,
223f7018c21STomi Valkeinen /* 50 */	0xfc, 0x7e, 0x3f, 0x9f, 0xcf, 0x67, 0xb3, 0xd9, 0x6c, 0xb6,
224f7018c21STomi Valkeinen /* 60 */	0xdb, 0x6d, 0x36, 0x9b, 0x4d, 0x26, 0x13, 0x89, 0xc4, 0x62,
225f7018c21STomi Valkeinen /* 70 */	0xb1, 0xd8, 0xec, 0xf6, 0xfb, 0x7d, 0xbe, 0x5f, 0xaf, 0x57,
226f7018c21STomi Valkeinen /* 80 */	0x2b, 0x95, 0x4a, 0x25, 0x92, 0x49, 0xa4, 0x52, 0x29, 0x94,
227f7018c21STomi Valkeinen /* 90 */	0xca, 0x65, 0xb2, 0x59, 0x2c, 0x96, 0xcb, 0xe5, 0xf2, 0x79,
228f7018c21STomi Valkeinen /* 100 */	0x3c, 0x1e, 0x0f, 0x07, 0x83, 0x41, 0x20, 0x90, 0x48, 0x24,
229f7018c21STomi Valkeinen /* 110 */	0x12, 0x09, 0x84, 0x42, 0xa1, 0x50, 0x28, 0x14, 0x8a, 0x45,
230f7018c21STomi Valkeinen /* 120 */	0xa2, 0xd1, 0xe8, 0x74, 0xba, 0xdd, 0xee, 0xf7, 0x7b, 0x3d,
231f7018c21STomi Valkeinen /* 130 */	0x9e, 0x4f, 0x27, 0x93, 0xc9, 0xe4, 0x72, 0x39, 0x1c, 0x0e,
232f7018c21STomi Valkeinen /* 140 */	0x87, 0xc3, 0x61, 0x30, 0x18, 0x8c, 0xc6, 0x63, 0x31, 0x98,
233f7018c21STomi Valkeinen /* 150 */	0xcc, 0xe6, 0x73, 0xb9, 0x5c, 0x2e, 0x97, 0x4b, 0xa5, 0xd2,
234f7018c21STomi Valkeinen /* 160 */	0x69,
235f7018c21STomi Valkeinen };
236f7018c21STomi Valkeinen 
calc_pll(int period_ps,struct gxt4500_par * par)237f7018c21STomi Valkeinen static int calc_pll(int period_ps, struct gxt4500_par *par)
238f7018c21STomi Valkeinen {
239f7018c21STomi Valkeinen 	int m, n, pdiv1, pdiv2, postdiv;
240f7018c21STomi Valkeinen 	int pll_period, best_error, t, intf;
241f7018c21STomi Valkeinen 
242f7018c21STomi Valkeinen 	/* only deal with range 5MHz - 300MHz */
243f7018c21STomi Valkeinen 	if (period_ps < 3333 || period_ps > 200000)
244f7018c21STomi Valkeinen 		return -1;
245f7018c21STomi Valkeinen 
246f7018c21STomi Valkeinen 	best_error = 1000000;
247f7018c21STomi Valkeinen 	for (pdiv1 = 1; pdiv1 <= 8; ++pdiv1) {
248f7018c21STomi Valkeinen 		for (pdiv2 = 1; pdiv2 <= pdiv1; ++pdiv2) {
249f7018c21STomi Valkeinen 			postdiv = pdiv1 * pdiv2;
250f7018c21STomi Valkeinen 			pll_period = DIV_ROUND_UP(period_ps, postdiv);
251f7018c21STomi Valkeinen 			/* keep pll in range 350..600 MHz */
252f7018c21STomi Valkeinen 			if (pll_period < 1666 || pll_period > 2857)
253f7018c21STomi Valkeinen 				continue;
254f7018c21STomi Valkeinen 			for (m = 1; m <= 64; ++m) {
255f7018c21STomi Valkeinen 				intf = m * par->refclk_ps;
256f7018c21STomi Valkeinen 				if (intf > 500000)
257f7018c21STomi Valkeinen 					break;
258f7018c21STomi Valkeinen 				n = intf * postdiv / period_ps;
259f7018c21STomi Valkeinen 				if (n < 3 || n > 160)
260f7018c21STomi Valkeinen 					continue;
261f7018c21STomi Valkeinen 				t = par->refclk_ps * m * postdiv / n;
262f7018c21STomi Valkeinen 				t -= period_ps;
263f7018c21STomi Valkeinen 				if (t >= 0 && t < best_error) {
264f7018c21STomi Valkeinen 					par->pll_m = m;
265f7018c21STomi Valkeinen 					par->pll_n = n;
266f7018c21STomi Valkeinen 					par->pll_pd1 = pdiv1;
267f7018c21STomi Valkeinen 					par->pll_pd2 = pdiv2;
268f7018c21STomi Valkeinen 					best_error = t;
269f7018c21STomi Valkeinen 				}
270f7018c21STomi Valkeinen 			}
271f7018c21STomi Valkeinen 		}
272f7018c21STomi Valkeinen 	}
273f7018c21STomi Valkeinen 	if (best_error == 1000000)
274f7018c21STomi Valkeinen 		return -1;
275f7018c21STomi Valkeinen 	return 0;
276f7018c21STomi Valkeinen }
277f7018c21STomi Valkeinen 
calc_pixclock(struct gxt4500_par * par)278f7018c21STomi Valkeinen static int calc_pixclock(struct gxt4500_par *par)
279f7018c21STomi Valkeinen {
280f7018c21STomi Valkeinen 	return par->refclk_ps * par->pll_m * par->pll_pd1 * par->pll_pd2
281f7018c21STomi Valkeinen 		/ par->pll_n;
282f7018c21STomi Valkeinen }
283f7018c21STomi Valkeinen 
gxt4500_var_to_par(struct fb_var_screeninfo * var,struct gxt4500_par * par)284f7018c21STomi Valkeinen static int gxt4500_var_to_par(struct fb_var_screeninfo *var,
285f7018c21STomi Valkeinen 			      struct gxt4500_par *par)
286f7018c21STomi Valkeinen {
287f7018c21STomi Valkeinen 	if (var->xres + var->xoffset > var->xres_virtual ||
288f7018c21STomi Valkeinen 	    var->yres + var->yoffset > var->yres_virtual ||
289f7018c21STomi Valkeinen 	    var->xres_virtual > 4096)
290f7018c21STomi Valkeinen 		return -EINVAL;
291f7018c21STomi Valkeinen 	if ((var->vmode & FB_VMODE_MASK) != FB_VMODE_NONINTERLACED)
292f7018c21STomi Valkeinen 		return -EINVAL;
293f7018c21STomi Valkeinen 
294f7018c21STomi Valkeinen 	if (calc_pll(var->pixclock, par) < 0)
295f7018c21STomi Valkeinen 		return -EINVAL;
296f7018c21STomi Valkeinen 
297f7018c21STomi Valkeinen 	switch (var->bits_per_pixel) {
298f7018c21STomi Valkeinen 	case 32:
299f7018c21STomi Valkeinen 		if (var->transp.length)
300f7018c21STomi Valkeinen 			par->pixfmt = DFA_PIX_32BIT;
301f7018c21STomi Valkeinen 		else
302f7018c21STomi Valkeinen 			par->pixfmt = DFA_PIX_24BIT;
303f7018c21STomi Valkeinen 		break;
304f7018c21STomi Valkeinen 	case 24:
305f7018c21STomi Valkeinen 		par->pixfmt = DFA_PIX_24BIT;
306f7018c21STomi Valkeinen 		break;
307f7018c21STomi Valkeinen 	case 16:
308f7018c21STomi Valkeinen 		if (var->green.length == 5)
309f7018c21STomi Valkeinen 			par->pixfmt = DFA_PIX_16BIT_1555;
310f7018c21STomi Valkeinen 		else
311f7018c21STomi Valkeinen 			par->pixfmt = DFA_PIX_16BIT_565;
312f7018c21STomi Valkeinen 		break;
313f7018c21STomi Valkeinen 	case 8:
314f7018c21STomi Valkeinen 		par->pixfmt = DFA_PIX_8BIT;
315f7018c21STomi Valkeinen 		break;
316f7018c21STomi Valkeinen 	default:
317f7018c21STomi Valkeinen 		return -EINVAL;
318f7018c21STomi Valkeinen 	}
319f7018c21STomi Valkeinen 
320f7018c21STomi Valkeinen 	return 0;
321f7018c21STomi Valkeinen }
322f7018c21STomi Valkeinen 
323f7018c21STomi Valkeinen static const struct fb_bitfield eightbits = {0, 8};
324f7018c21STomi Valkeinen static const struct fb_bitfield nobits = {0, 0};
325f7018c21STomi Valkeinen 
gxt4500_unpack_pixfmt(struct fb_var_screeninfo * var,int pixfmt)326f7018c21STomi Valkeinen static void gxt4500_unpack_pixfmt(struct fb_var_screeninfo *var,
327f7018c21STomi Valkeinen 				  int pixfmt)
328f7018c21STomi Valkeinen {
329f7018c21STomi Valkeinen 	var->bits_per_pixel = pixsize[pixfmt] * 8;
330f7018c21STomi Valkeinen 	var->red = eightbits;
331f7018c21STomi Valkeinen 	var->green = eightbits;
332f7018c21STomi Valkeinen 	var->blue = eightbits;
333f7018c21STomi Valkeinen 	var->transp = nobits;
334f7018c21STomi Valkeinen 
335f7018c21STomi Valkeinen 	switch (pixfmt) {
336f7018c21STomi Valkeinen 	case DFA_PIX_16BIT_565:
337f7018c21STomi Valkeinen 		var->red.length = 5;
338f7018c21STomi Valkeinen 		var->green.length = 6;
339f7018c21STomi Valkeinen 		var->blue.length = 5;
340f7018c21STomi Valkeinen 		break;
341f7018c21STomi Valkeinen 	case DFA_PIX_16BIT_1555:
342f7018c21STomi Valkeinen 		var->red.length = 5;
343f7018c21STomi Valkeinen 		var->green.length = 5;
344f7018c21STomi Valkeinen 		var->blue.length = 5;
345f7018c21STomi Valkeinen 		var->transp.length = 1;
346f7018c21STomi Valkeinen 		break;
347f7018c21STomi Valkeinen 	case DFA_PIX_32BIT:
348f7018c21STomi Valkeinen 		var->transp.length = 8;
349f7018c21STomi Valkeinen 		break;
350f7018c21STomi Valkeinen 	}
351f7018c21STomi Valkeinen 	if (pixfmt != DFA_PIX_8BIT) {
3523c083aa9SOndrej Zary 		var->blue.offset = 0;
3533c083aa9SOndrej Zary 		var->green.offset = var->blue.length;
3543c083aa9SOndrej Zary 		var->red.offset = var->green.offset + var->green.length;
355f7018c21STomi Valkeinen 		if (var->transp.length)
356f7018c21STomi Valkeinen 			var->transp.offset =
3573c083aa9SOndrej Zary 				var->red.offset + var->red.length;
358f7018c21STomi Valkeinen 	}
359f7018c21STomi Valkeinen }
360f7018c21STomi Valkeinen 
gxt4500_check_var(struct fb_var_screeninfo * var,struct fb_info * info)361f7018c21STomi Valkeinen static int gxt4500_check_var(struct fb_var_screeninfo *var,
362f7018c21STomi Valkeinen 			     struct fb_info *info)
363f7018c21STomi Valkeinen {
364f7018c21STomi Valkeinen 	struct gxt4500_par par;
365f7018c21STomi Valkeinen 	int err;
366f7018c21STomi Valkeinen 
367f7018c21STomi Valkeinen 	par = *(struct gxt4500_par *)info->par;
368f7018c21STomi Valkeinen 	err = gxt4500_var_to_par(var, &par);
369f7018c21STomi Valkeinen 	if (!err) {
370f7018c21STomi Valkeinen 		var->pixclock = calc_pixclock(&par);
371f7018c21STomi Valkeinen 		gxt4500_unpack_pixfmt(var, par.pixfmt);
372f7018c21STomi Valkeinen 	}
373f7018c21STomi Valkeinen 	return err;
374f7018c21STomi Valkeinen }
375f7018c21STomi Valkeinen 
gxt4500_set_par(struct fb_info * info)376f7018c21STomi Valkeinen static int gxt4500_set_par(struct fb_info *info)
377f7018c21STomi Valkeinen {
378f7018c21STomi Valkeinen 	struct gxt4500_par *par = info->par;
379f7018c21STomi Valkeinen 	struct fb_var_screeninfo *var = &info->var;
380f7018c21STomi Valkeinen 	int err;
381f7018c21STomi Valkeinen 	u32 ctrlreg, tmp;
382f7018c21STomi Valkeinen 	unsigned int dfa_ctl, pixfmt, stride;
383f7018c21STomi Valkeinen 	unsigned int wid_tiles, i;
384f7018c21STomi Valkeinen 	unsigned int prefetch_pix, htot;
385f7018c21STomi Valkeinen 	struct gxt4500_par save_par;
386f7018c21STomi Valkeinen 
387f7018c21STomi Valkeinen 	save_par = *par;
388f7018c21STomi Valkeinen 	err = gxt4500_var_to_par(var, par);
389f7018c21STomi Valkeinen 	if (err) {
390f7018c21STomi Valkeinen 		*par = save_par;
391f7018c21STomi Valkeinen 		return err;
392f7018c21STomi Valkeinen 	}
393f7018c21STomi Valkeinen 
394f7018c21STomi Valkeinen 	/* turn off DTG for now */
395f7018c21STomi Valkeinen 	ctrlreg = readreg(par, DTG_CONTROL);
396f7018c21STomi Valkeinen 	ctrlreg &= ~(DTG_CTL_ENABLE | DTG_CTL_SCREEN_REFRESH);
397f7018c21STomi Valkeinen 	writereg(par, DTG_CONTROL, ctrlreg);
398f7018c21STomi Valkeinen 
399f7018c21STomi Valkeinen 	/* set PLL registers */
400f7018c21STomi Valkeinen 	tmp = readreg(par, PLL_C) & ~0x7f;
401f7018c21STomi Valkeinen 	if (par->pll_n < 38)
402f7018c21STomi Valkeinen 		tmp |= 0x29;
403f7018c21STomi Valkeinen 	if (par->pll_n < 69)
404f7018c21STomi Valkeinen 		tmp |= 0x35;
405f7018c21STomi Valkeinen 	else if (par->pll_n < 100)
406f7018c21STomi Valkeinen 		tmp |= 0x76;
407f7018c21STomi Valkeinen 	else
408f7018c21STomi Valkeinen 		tmp |= 0x7e;
409f7018c21STomi Valkeinen 	writereg(par, PLL_C, tmp);
410f7018c21STomi Valkeinen 	writereg(par, PLL_M, mdivtab[par->pll_m - 1]);
411f7018c21STomi Valkeinen 	writereg(par, PLL_N, ndivtab[par->pll_n - 2]);
412f7018c21STomi Valkeinen 	tmp = ((8 - par->pll_pd2) << 3) | (8 - par->pll_pd1);
413f7018c21STomi Valkeinen 	if (par->pll_pd1 == 8 || par->pll_pd2 == 8) {
414f7018c21STomi Valkeinen 		/* work around erratum */
415f7018c21STomi Valkeinen 		writereg(par, PLL_POSTDIV, tmp | 0x9);
416f7018c21STomi Valkeinen 		udelay(1);
417f7018c21STomi Valkeinen 	}
418f7018c21STomi Valkeinen 	writereg(par, PLL_POSTDIV, tmp);
419f7018c21STomi Valkeinen 	msleep(20);
420f7018c21STomi Valkeinen 
421f7018c21STomi Valkeinen 	/* turn off hardware cursor */
422f7018c21STomi Valkeinen 	writereg(par, CURSOR_MODE, CURSOR_MODE_OFF);
423f7018c21STomi Valkeinen 
424f7018c21STomi Valkeinen 	/* reset raster engine */
425f7018c21STomi Valkeinen 	writereg(par, CTRL_REG0, CR0_RASTER_RESET | (CR0_RASTER_RESET << 16));
426f7018c21STomi Valkeinen 	udelay(10);
427f7018c21STomi Valkeinen 	writereg(par, CTRL_REG0, CR0_RASTER_RESET << 16);
428f7018c21STomi Valkeinen 
429f7018c21STomi Valkeinen 	/* set display timing generator registers */
430f7018c21STomi Valkeinen 	htot = var->xres + var->left_margin + var->right_margin +
431f7018c21STomi Valkeinen 		var->hsync_len;
432f7018c21STomi Valkeinen 	writereg(par, DTG_HORIZ_EXTENT, htot - 1);
433f7018c21STomi Valkeinen 	writereg(par, DTG_HORIZ_DISPLAY, var->xres - 1);
434f7018c21STomi Valkeinen 	writereg(par, DTG_HSYNC_START, var->xres + var->right_margin - 1);
435f7018c21STomi Valkeinen 	writereg(par, DTG_HSYNC_END,
436f7018c21STomi Valkeinen 		 var->xres + var->right_margin + var->hsync_len - 1);
437f7018c21STomi Valkeinen 	writereg(par, DTG_HSYNC_END_COMP,
438f7018c21STomi Valkeinen 		 var->xres + var->right_margin + var->hsync_len - 1);
439f7018c21STomi Valkeinen 	writereg(par, DTG_VERT_EXTENT,
440f7018c21STomi Valkeinen 		 var->yres + var->upper_margin + var->lower_margin +
441f7018c21STomi Valkeinen 		 var->vsync_len - 1);
442f7018c21STomi Valkeinen 	writereg(par, DTG_VERT_DISPLAY, var->yres - 1);
443f7018c21STomi Valkeinen 	writereg(par, DTG_VSYNC_START, var->yres + var->lower_margin - 1);
444f7018c21STomi Valkeinen 	writereg(par, DTG_VSYNC_END,
445f7018c21STomi Valkeinen 		 var->yres + var->lower_margin + var->vsync_len - 1);
446f7018c21STomi Valkeinen 	prefetch_pix = 3300000 / var->pixclock;
447f7018c21STomi Valkeinen 	if (prefetch_pix >= htot)
448f7018c21STomi Valkeinen 		prefetch_pix = htot - 1;
449f7018c21STomi Valkeinen 	writereg(par, DTG_VERT_SHORT, htot - prefetch_pix - 1);
450f7018c21STomi Valkeinen 	ctrlreg |= DTG_CTL_ENABLE | DTG_CTL_SCREEN_REFRESH;
451f7018c21STomi Valkeinen 	writereg(par, DTG_CONTROL, ctrlreg);
452f7018c21STomi Valkeinen 
453f7018c21STomi Valkeinen 	/* calculate stride in DFA aperture */
454f7018c21STomi Valkeinen 	if (var->xres_virtual > 2048) {
455f7018c21STomi Valkeinen 		stride = 4096;
456f7018c21STomi Valkeinen 		dfa_ctl = DFA_FB_STRIDE_4k;
457f7018c21STomi Valkeinen 	} else if (var->xres_virtual > 1024) {
458f7018c21STomi Valkeinen 		stride = 2048;
459f7018c21STomi Valkeinen 		dfa_ctl = DFA_FB_STRIDE_2k;
460f7018c21STomi Valkeinen 	} else {
461f7018c21STomi Valkeinen 		stride = 1024;
462f7018c21STomi Valkeinen 		dfa_ctl = DFA_FB_STRIDE_1k;
463f7018c21STomi Valkeinen 	}
464f7018c21STomi Valkeinen 
465f7018c21STomi Valkeinen 	/* Set up framebuffer definition */
466f7018c21STomi Valkeinen 	wid_tiles = (var->xres_virtual + 63) >> 6;
467f7018c21STomi Valkeinen 
468f7018c21STomi Valkeinen 	/* XXX add proper FB allocation here someday */
469f7018c21STomi Valkeinen 	writereg(par, FB_AB_CTRL, FB_CTRL_TYPE | (wid_tiles << 16) | 0);
470f7018c21STomi Valkeinen 	writereg(par, REFRESH_AB_CTRL, FB_CTRL_TYPE | (wid_tiles << 16) | 0);
471f7018c21STomi Valkeinen 	writereg(par, FB_CD_CTRL, FB_CTRL_TYPE | (wid_tiles << 16) | 0);
472f7018c21STomi Valkeinen 	writereg(par, REFRESH_CD_CTRL, FB_CTRL_TYPE | (wid_tiles << 16) | 0);
473f7018c21STomi Valkeinen 	writereg(par, REFRESH_START, (var->xoffset << 16) | var->yoffset);
474f7018c21STomi Valkeinen 	writereg(par, REFRESH_SIZE, (var->xres << 16) | var->yres);
475f7018c21STomi Valkeinen 
476f7018c21STomi Valkeinen 	/* Set up framebuffer access by CPU */
477f7018c21STomi Valkeinen 
478f7018c21STomi Valkeinen 	pixfmt = par->pixfmt;
479f7018c21STomi Valkeinen 	dfa_ctl |= DFA_FB_ENABLE | pixfmt;
480f7018c21STomi Valkeinen 	writereg(par, DFA_FB_A, dfa_ctl);
481f7018c21STomi Valkeinen 
482f7018c21STomi Valkeinen 	/*
483f7018c21STomi Valkeinen 	 * Set up window attribute table.
484f7018c21STomi Valkeinen 	 * We set all WAT entries the same so it doesn't matter what the
485f7018c21STomi Valkeinen 	 * window ID (WID) plane contains.
486f7018c21STomi Valkeinen 	 */
487f7018c21STomi Valkeinen 	for (i = 0; i < 32; ++i) {
488f7018c21STomi Valkeinen 		writereg(par, WAT_FMT + (i << 4), watfmt[pixfmt]);
489f7018c21STomi Valkeinen 		writereg(par, WAT_CMAP_OFFSET + (i << 4), 0);
490f7018c21STomi Valkeinen 		writereg(par, WAT_CTRL + (i << 4), 0);
491f7018c21STomi Valkeinen 		writereg(par, WAT_GAMMA_CTRL + (i << 4), WAT_GAMMA_DISABLE);
492f7018c21STomi Valkeinen 	}
493f7018c21STomi Valkeinen 
494f7018c21STomi Valkeinen 	/* Set sync polarity etc. */
495f7018c21STomi Valkeinen 	ctrlreg = readreg(par, SYNC_CTL) &
496f7018c21STomi Valkeinen 		~(SYNC_CTL_SYNC_ON_RGB | SYNC_CTL_HSYNC_INV |
497f7018c21STomi Valkeinen 		  SYNC_CTL_VSYNC_INV);
498f7018c21STomi Valkeinen 	if (var->sync & FB_SYNC_ON_GREEN)
499f7018c21STomi Valkeinen 		ctrlreg |= SYNC_CTL_SYNC_ON_RGB;
500f7018c21STomi Valkeinen 	if (!(var->sync & FB_SYNC_HOR_HIGH_ACT))
501f7018c21STomi Valkeinen 		ctrlreg |= SYNC_CTL_HSYNC_INV;
502f7018c21STomi Valkeinen 	if (!(var->sync & FB_SYNC_VERT_HIGH_ACT))
503f7018c21STomi Valkeinen 		ctrlreg |= SYNC_CTL_VSYNC_INV;
504f7018c21STomi Valkeinen 	writereg(par, SYNC_CTL, ctrlreg);
505f7018c21STomi Valkeinen 
506f7018c21STomi Valkeinen 	info->fix.line_length = stride * pixsize[pixfmt];
507f7018c21STomi Valkeinen 	info->fix.visual = (pixfmt == DFA_PIX_8BIT)? FB_VISUAL_PSEUDOCOLOR:
508f7018c21STomi Valkeinen 		FB_VISUAL_DIRECTCOLOR;
509f7018c21STomi Valkeinen 
510f7018c21STomi Valkeinen 	return 0;
511f7018c21STomi Valkeinen }
512f7018c21STomi Valkeinen 
gxt4500_setcolreg(unsigned int reg,unsigned int red,unsigned int green,unsigned int blue,unsigned int transp,struct fb_info * info)513f7018c21STomi Valkeinen static int gxt4500_setcolreg(unsigned int reg, unsigned int red,
514f7018c21STomi Valkeinen 			     unsigned int green, unsigned int blue,
515f7018c21STomi Valkeinen 			     unsigned int transp, struct fb_info *info)
516f7018c21STomi Valkeinen {
517f7018c21STomi Valkeinen 	u32 cmap_entry;
518f7018c21STomi Valkeinen 	struct gxt4500_par *par = info->par;
519f7018c21STomi Valkeinen 
520f7018c21STomi Valkeinen 	if (reg > 1023)
521f7018c21STomi Valkeinen 		return 1;
522f7018c21STomi Valkeinen 	cmap_entry = ((transp & 0xff00) << 16) | ((red & 0xff00) << 8) |
523f7018c21STomi Valkeinen 		(green & 0xff00) | (blue >> 8);
524f7018c21STomi Valkeinen 	writereg(par, CMAP + reg * 4, cmap_entry);
525f7018c21STomi Valkeinen 
526f7018c21STomi Valkeinen 	if (reg < 16 && par->pixfmt != DFA_PIX_8BIT) {
527f7018c21STomi Valkeinen 		u32 *pal = info->pseudo_palette;
528f7018c21STomi Valkeinen 		u32 val = reg;
529f7018c21STomi Valkeinen 		switch (par->pixfmt) {
530f7018c21STomi Valkeinen 		case DFA_PIX_16BIT_565:
53121d44798SOndrej Zary 			val |= (reg << 11) | (reg << 5);
532f7018c21STomi Valkeinen 			break;
533f7018c21STomi Valkeinen 		case DFA_PIX_16BIT_1555:
534f7018c21STomi Valkeinen 			val |= (reg << 10) | (reg << 5);
535f7018c21STomi Valkeinen 			break;
536f7018c21STomi Valkeinen 		case DFA_PIX_32BIT:
537f7018c21STomi Valkeinen 			val |= (reg << 24);
538df561f66SGustavo A. R. Silva 			fallthrough;
539f7018c21STomi Valkeinen 		case DFA_PIX_24BIT:
540f7018c21STomi Valkeinen 			val |= (reg << 16) | (reg << 8);
541f7018c21STomi Valkeinen 			break;
542f7018c21STomi Valkeinen 		}
543f7018c21STomi Valkeinen 		pal[reg] = val;
544f7018c21STomi Valkeinen 	}
545f7018c21STomi Valkeinen 
546f7018c21STomi Valkeinen 	return 0;
547f7018c21STomi Valkeinen }
548f7018c21STomi Valkeinen 
gxt4500_pan_display(struct fb_var_screeninfo * var,struct fb_info * info)549f7018c21STomi Valkeinen static int gxt4500_pan_display(struct fb_var_screeninfo *var,
550f7018c21STomi Valkeinen 			       struct fb_info *info)
551f7018c21STomi Valkeinen {
552f7018c21STomi Valkeinen 	struct gxt4500_par *par = info->par;
553f7018c21STomi Valkeinen 
554f7018c21STomi Valkeinen 	if (var->xoffset & 7)
555f7018c21STomi Valkeinen 		return -EINVAL;
556f7018c21STomi Valkeinen 	if (var->xoffset + info->var.xres > info->var.xres_virtual ||
557f7018c21STomi Valkeinen 	    var->yoffset + info->var.yres > info->var.yres_virtual)
558f7018c21STomi Valkeinen 		return -EINVAL;
559f7018c21STomi Valkeinen 
560f7018c21STomi Valkeinen 	writereg(par, REFRESH_START, (var->xoffset << 16) | var->yoffset);
561f7018c21STomi Valkeinen 	return 0;
562f7018c21STomi Valkeinen }
563f7018c21STomi Valkeinen 
gxt4500_blank(int blank,struct fb_info * info)564f7018c21STomi Valkeinen static int gxt4500_blank(int blank, struct fb_info *info)
565f7018c21STomi Valkeinen {
566f7018c21STomi Valkeinen 	struct gxt4500_par *par = info->par;
567f7018c21STomi Valkeinen 	int ctrl, dctl;
568f7018c21STomi Valkeinen 
569f7018c21STomi Valkeinen 	ctrl = readreg(par, SYNC_CTL);
570f7018c21STomi Valkeinen 	ctrl &= ~(SYNC_CTL_SYNC_OFF | SYNC_CTL_HSYNC_OFF | SYNC_CTL_VSYNC_OFF);
571f7018c21STomi Valkeinen 	dctl = readreg(par, DISP_CTL);
572f7018c21STomi Valkeinen 	dctl |= DISP_CTL_OFF;
573f7018c21STomi Valkeinen 	switch (blank) {
574f7018c21STomi Valkeinen 	case FB_BLANK_UNBLANK:
575f7018c21STomi Valkeinen 		dctl &= ~DISP_CTL_OFF;
576f7018c21STomi Valkeinen 		break;
577f7018c21STomi Valkeinen 	case FB_BLANK_POWERDOWN:
578f7018c21STomi Valkeinen 		ctrl |= SYNC_CTL_SYNC_OFF;
579f7018c21STomi Valkeinen 		break;
580f7018c21STomi Valkeinen 	case FB_BLANK_HSYNC_SUSPEND:
581f7018c21STomi Valkeinen 		ctrl |= SYNC_CTL_HSYNC_OFF;
582f7018c21STomi Valkeinen 		break;
583f7018c21STomi Valkeinen 	case FB_BLANK_VSYNC_SUSPEND:
584f7018c21STomi Valkeinen 		ctrl |= SYNC_CTL_VSYNC_OFF;
585f7018c21STomi Valkeinen 		break;
586f7018c21STomi Valkeinen 	default: ;
587f7018c21STomi Valkeinen 	}
588f7018c21STomi Valkeinen 	writereg(par, SYNC_CTL, ctrl);
589f7018c21STomi Valkeinen 	writereg(par, DISP_CTL, dctl);
590f7018c21STomi Valkeinen 
591f7018c21STomi Valkeinen 	return 0;
592f7018c21STomi Valkeinen }
593f7018c21STomi Valkeinen 
594f7018c21STomi Valkeinen static const struct fb_fix_screeninfo gxt4500_fix = {
595f7018c21STomi Valkeinen 	.id = "IBM GXT4500P",
596f7018c21STomi Valkeinen 	.type = FB_TYPE_PACKED_PIXELS,
597f7018c21STomi Valkeinen 	.visual = FB_VISUAL_PSEUDOCOLOR,
598f7018c21STomi Valkeinen 	.xpanstep = 8,
599f7018c21STomi Valkeinen 	.ypanstep = 1,
600f7018c21STomi Valkeinen 	.mmio_len = 0x20000,
601f7018c21STomi Valkeinen };
602f7018c21STomi Valkeinen 
6038a48ac33SJani Nikula static const struct fb_ops gxt4500_ops = {
604f7018c21STomi Valkeinen 	.owner = THIS_MODULE,
605*496c2c8cSThomas Zimmermann 	FB_DEFAULT_IOMEM_OPS,
606f7018c21STomi Valkeinen 	.fb_check_var = gxt4500_check_var,
607f7018c21STomi Valkeinen 	.fb_set_par = gxt4500_set_par,
608f7018c21STomi Valkeinen 	.fb_setcolreg = gxt4500_setcolreg,
609f7018c21STomi Valkeinen 	.fb_pan_display = gxt4500_pan_display,
610f7018c21STomi Valkeinen 	.fb_blank = gxt4500_blank,
611f7018c21STomi Valkeinen };
612f7018c21STomi Valkeinen 
613f7018c21STomi Valkeinen /* PCI functions */
gxt4500_probe(struct pci_dev * pdev,const struct pci_device_id * ent)614f7018c21STomi Valkeinen static int gxt4500_probe(struct pci_dev *pdev, const struct pci_device_id *ent)
615f7018c21STomi Valkeinen {
616f7018c21STomi Valkeinen 	int err;
617f7018c21STomi Valkeinen 	unsigned long reg_phys, fb_phys;
618f7018c21STomi Valkeinen 	struct gxt4500_par *par;
619f7018c21STomi Valkeinen 	struct fb_info *info;
620f7018c21STomi Valkeinen 	struct fb_var_screeninfo var;
621f7018c21STomi Valkeinen 	enum gxt_cards cardtype;
622f7018c21STomi Valkeinen 
623145eed48SThomas Zimmermann 	err = aperture_remove_conflicting_pci_devices(pdev, "gxt4500fb");
624145eed48SThomas Zimmermann 	if (err)
625145eed48SThomas Zimmermann 		return err;
626145eed48SThomas Zimmermann 
627f7018c21STomi Valkeinen 	err = pci_enable_device(pdev);
628f7018c21STomi Valkeinen 	if (err) {
629f7018c21STomi Valkeinen 		dev_err(&pdev->dev, "gxt4500: cannot enable PCI device: %d\n",
630f7018c21STomi Valkeinen 			err);
631f7018c21STomi Valkeinen 		return err;
632f7018c21STomi Valkeinen 	}
633f7018c21STomi Valkeinen 
634f7018c21STomi Valkeinen 	reg_phys = pci_resource_start(pdev, 0);
635f7018c21STomi Valkeinen 	if (!request_mem_region(reg_phys, pci_resource_len(pdev, 0),
636f7018c21STomi Valkeinen 				"gxt4500 regs")) {
637f7018c21STomi Valkeinen 		dev_err(&pdev->dev, "gxt4500: cannot get registers\n");
638f7018c21STomi Valkeinen 		goto err_nodev;
639f7018c21STomi Valkeinen 	}
640f7018c21STomi Valkeinen 
641f7018c21STomi Valkeinen 	fb_phys = pci_resource_start(pdev, 1);
642f7018c21STomi Valkeinen 	if (!request_mem_region(fb_phys, pci_resource_len(pdev, 1),
643f7018c21STomi Valkeinen 				"gxt4500 FB")) {
644f7018c21STomi Valkeinen 		dev_err(&pdev->dev, "gxt4500: cannot get framebuffer\n");
645f7018c21STomi Valkeinen 		goto err_free_regs;
646f7018c21STomi Valkeinen 	}
647f7018c21STomi Valkeinen 
648f7018c21STomi Valkeinen 	info = framebuffer_alloc(sizeof(struct gxt4500_par), &pdev->dev);
6490adcdbcbSBartlomiej Zolnierkiewicz 	if (!info)
650f7018c21STomi Valkeinen 		goto err_free_fb;
6510adcdbcbSBartlomiej Zolnierkiewicz 
652f7018c21STomi Valkeinen 	par = info->par;
653f7018c21STomi Valkeinen 	cardtype = ent->driver_data;
654f7018c21STomi Valkeinen 	par->refclk_ps = cardinfo[cardtype].refclk_ps;
655f7018c21STomi Valkeinen 	info->fix = gxt4500_fix;
6568d026858SWolfram Sang 	strscpy(info->fix.id, cardinfo[cardtype].cardname,
657f7018c21STomi Valkeinen 		sizeof(info->fix.id));
658f7018c21STomi Valkeinen 	info->pseudo_palette = par->pseudo_palette;
659f7018c21STomi Valkeinen 
660f7018c21STomi Valkeinen 	info->fix.mmio_start = reg_phys;
661f7018c21STomi Valkeinen 	par->regs = pci_ioremap_bar(pdev, 0);
662f7018c21STomi Valkeinen 	if (!par->regs) {
663f7018c21STomi Valkeinen 		dev_err(&pdev->dev, "gxt4500: cannot map registers\n");
664f7018c21STomi Valkeinen 		goto err_free_all;
665f7018c21STomi Valkeinen 	}
666f7018c21STomi Valkeinen 
667f7018c21STomi Valkeinen 	info->fix.smem_start = fb_phys;
668f7018c21STomi Valkeinen 	info->fix.smem_len = pci_resource_len(pdev, 1);
669f3adccbdSLuis R. Rodriguez 	info->screen_base = pci_ioremap_wc_bar(pdev, 1);
670f7018c21STomi Valkeinen 	if (!info->screen_base) {
671f7018c21STomi Valkeinen 		dev_err(&pdev->dev, "gxt4500: cannot map framebuffer\n");
672f7018c21STomi Valkeinen 		goto err_unmap_regs;
673f7018c21STomi Valkeinen 	}
674f7018c21STomi Valkeinen 
675f7018c21STomi Valkeinen 	pci_set_drvdata(pdev, info);
676f7018c21STomi Valkeinen 
67738fc4d45SOndrej Zary 	par->wc_cookie = arch_phys_wc_add(info->fix.smem_start,
67838fc4d45SOndrej Zary 					  info->fix.smem_len);
67938fc4d45SOndrej Zary 
680031e37f8SOndrej Zary #ifdef __BIG_ENDIAN
681f7018c21STomi Valkeinen 	/* Set byte-swapping for DFA aperture for all pixel sizes */
682f7018c21STomi Valkeinen 	pci_write_config_dword(pdev, CFG_ENDIAN0, 0x333300);
683031e37f8SOndrej Zary #else /* __LITTLE_ENDIAN */
684031e37f8SOndrej Zary 	/* not sure what this means but fgl23 driver does that */
685031e37f8SOndrej Zary 	pci_write_config_dword(pdev, CFG_ENDIAN0, 0x2300);
686031e37f8SOndrej Zary /*	pci_write_config_dword(pdev, CFG_ENDIAN0 + 4, 0x400000);*/
687031e37f8SOndrej Zary 	pci_write_config_dword(pdev, CFG_ENDIAN0 + 8, 0x98530000);
688031e37f8SOndrej Zary #endif
689f7018c21STomi Valkeinen 
690f7018c21STomi Valkeinen 	info->fbops = &gxt4500_ops;
6918a4675ebSThomas Zimmermann 	info->flags = FBINFO_HWACCEL_XPAN | FBINFO_HWACCEL_YPAN;
692f7018c21STomi Valkeinen 
693f7018c21STomi Valkeinen 	err = fb_alloc_cmap(&info->cmap, 256, 0);
694f7018c21STomi Valkeinen 	if (err) {
695f7018c21STomi Valkeinen 		dev_err(&pdev->dev, "gxt4500: cannot allocate cmap\n");
696f7018c21STomi Valkeinen 		goto err_unmap_all;
697f7018c21STomi Valkeinen 	}
698f7018c21STomi Valkeinen 
699f7018c21STomi Valkeinen 	gxt4500_blank(FB_BLANK_UNBLANK, info);
700f7018c21STomi Valkeinen 
701f7018c21STomi Valkeinen 	if (!fb_find_mode(&var, info, mode_option, NULL, 0, &defaultmode, 8)) {
702f7018c21STomi Valkeinen 		dev_err(&pdev->dev, "gxt4500: cannot find valid video mode\n");
703f7018c21STomi Valkeinen 		goto err_free_cmap;
704f7018c21STomi Valkeinen 	}
705f7018c21STomi Valkeinen 	info->var = var;
706f7018c21STomi Valkeinen 	if (gxt4500_set_par(info)) {
707f7018c21STomi Valkeinen 		printk(KERN_ERR "gxt4500: cannot set video mode\n");
708f7018c21STomi Valkeinen 		goto err_free_cmap;
709f7018c21STomi Valkeinen 	}
710f7018c21STomi Valkeinen 
711f7018c21STomi Valkeinen 	if (register_framebuffer(info) < 0) {
712f7018c21STomi Valkeinen 		dev_err(&pdev->dev, "gxt4500: cannot register framebuffer\n");
713f7018c21STomi Valkeinen 		goto err_free_cmap;
714f7018c21STomi Valkeinen 	}
715f7018c21STomi Valkeinen 	fb_info(info, "%s frame buffer device\n", info->fix.id);
716f7018c21STomi Valkeinen 
717f7018c21STomi Valkeinen 	return 0;
718f7018c21STomi Valkeinen 
719f7018c21STomi Valkeinen  err_free_cmap:
720f7018c21STomi Valkeinen 	fb_dealloc_cmap(&info->cmap);
721f7018c21STomi Valkeinen  err_unmap_all:
722f7018c21STomi Valkeinen 	iounmap(info->screen_base);
723f7018c21STomi Valkeinen  err_unmap_regs:
724f7018c21STomi Valkeinen 	iounmap(par->regs);
725f7018c21STomi Valkeinen  err_free_all:
726f7018c21STomi Valkeinen 	framebuffer_release(info);
727f7018c21STomi Valkeinen  err_free_fb:
728f7018c21STomi Valkeinen 	release_mem_region(fb_phys, pci_resource_len(pdev, 1));
729f7018c21STomi Valkeinen  err_free_regs:
730f7018c21STomi Valkeinen 	release_mem_region(reg_phys, pci_resource_len(pdev, 0));
731f7018c21STomi Valkeinen  err_nodev:
732f7018c21STomi Valkeinen 	return -ENODEV;
733f7018c21STomi Valkeinen }
734f7018c21STomi Valkeinen 
gxt4500_remove(struct pci_dev * pdev)735f7018c21STomi Valkeinen static void gxt4500_remove(struct pci_dev *pdev)
736f7018c21STomi Valkeinen {
737f7018c21STomi Valkeinen 	struct fb_info *info = pci_get_drvdata(pdev);
738f7018c21STomi Valkeinen 	struct gxt4500_par *par;
739f7018c21STomi Valkeinen 
740f7018c21STomi Valkeinen 	if (!info)
741f7018c21STomi Valkeinen 		return;
742f7018c21STomi Valkeinen 	par = info->par;
743f7018c21STomi Valkeinen 	unregister_framebuffer(info);
74438fc4d45SOndrej Zary 	arch_phys_wc_del(par->wc_cookie);
745f7018c21STomi Valkeinen 	fb_dealloc_cmap(&info->cmap);
746f7018c21STomi Valkeinen 	iounmap(par->regs);
747f7018c21STomi Valkeinen 	iounmap(info->screen_base);
748f7018c21STomi Valkeinen 	release_mem_region(pci_resource_start(pdev, 0),
749f7018c21STomi Valkeinen 			   pci_resource_len(pdev, 0));
750f7018c21STomi Valkeinen 	release_mem_region(pci_resource_start(pdev, 1),
751f7018c21STomi Valkeinen 			   pci_resource_len(pdev, 1));
752f7018c21STomi Valkeinen 	framebuffer_release(info);
753f7018c21STomi Valkeinen }
754f7018c21STomi Valkeinen 
755f7018c21STomi Valkeinen /* supported chipsets */
756f7018c21STomi Valkeinen static const struct pci_device_id gxt4500_pci_tbl[] = {
757f7018c21STomi Valkeinen 	{ PCI_DEVICE(PCI_VENDOR_ID_IBM, PCI_DEVICE_ID_IBM_GXT4500P),
758f7018c21STomi Valkeinen 	  .driver_data = GXT4500P },
759f7018c21STomi Valkeinen 	{ PCI_DEVICE(PCI_VENDOR_ID_IBM, PCI_DEVICE_ID_IBM_GXT6500P),
760f7018c21STomi Valkeinen 	  .driver_data = GXT6500P },
761f7018c21STomi Valkeinen 	{ PCI_DEVICE(PCI_VENDOR_ID_IBM, PCI_DEVICE_ID_IBM_GXT4000P),
762f7018c21STomi Valkeinen 	  .driver_data = GXT4000P },
763f7018c21STomi Valkeinen 	{ PCI_DEVICE(PCI_VENDOR_ID_IBM, PCI_DEVICE_ID_IBM_GXT6000P),
764f7018c21STomi Valkeinen 	  .driver_data = GXT6000P },
765f7018c21STomi Valkeinen 	{ 0 }
766f7018c21STomi Valkeinen };
767f7018c21STomi Valkeinen 
768f7018c21STomi Valkeinen MODULE_DEVICE_TABLE(pci, gxt4500_pci_tbl);
769f7018c21STomi Valkeinen 
770f7018c21STomi Valkeinen static struct pci_driver gxt4500_driver = {
771f7018c21STomi Valkeinen 	.name = "gxt4500",
772f7018c21STomi Valkeinen 	.id_table = gxt4500_pci_tbl,
773f7018c21STomi Valkeinen 	.probe = gxt4500_probe,
774f7018c21STomi Valkeinen 	.remove = gxt4500_remove,
775f7018c21STomi Valkeinen };
776f7018c21STomi Valkeinen 
gxt4500_init(void)777f7018c21STomi Valkeinen static int gxt4500_init(void)
778f7018c21STomi Valkeinen {
7790ba2fa8cSThomas Zimmermann 	if (fb_modesetting_disabled("gxt4500"))
7800ba2fa8cSThomas Zimmermann 		return -ENODEV;
7810ba2fa8cSThomas Zimmermann 
782f7018c21STomi Valkeinen #ifndef MODULE
783f7018c21STomi Valkeinen 	if (fb_get_options("gxt4500", &mode_option))
784f7018c21STomi Valkeinen 		return -ENODEV;
785f7018c21STomi Valkeinen #endif
786f7018c21STomi Valkeinen 
787f7018c21STomi Valkeinen 	return pci_register_driver(&gxt4500_driver);
788f7018c21STomi Valkeinen }
789f7018c21STomi Valkeinen module_init(gxt4500_init);
790f7018c21STomi Valkeinen 
gxt4500_exit(void)791f7018c21STomi Valkeinen static void __exit gxt4500_exit(void)
792f7018c21STomi Valkeinen {
793f7018c21STomi Valkeinen 	pci_unregister_driver(&gxt4500_driver);
794f7018c21STomi Valkeinen }
795f7018c21STomi Valkeinen module_exit(gxt4500_exit);
796f7018c21STomi Valkeinen 
797f7018c21STomi Valkeinen MODULE_AUTHOR("Paul Mackerras <paulus@samba.org>");
798f7018c21STomi Valkeinen MODULE_DESCRIPTION("FBDev driver for IBM GXT4500P/6500P and GXT4000P/6000P");
799f7018c21STomi Valkeinen MODULE_LICENSE("GPL");
800f7018c21STomi Valkeinen module_param(mode_option, charp, 0);
801f7018c21STomi Valkeinen MODULE_PARM_DESC(mode_option, "Specify resolution as \"<xres>x<yres>[-<bpp>][@<refresh>]\"");
802