1*9c92ab61SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only 28926fa4fSEduardo Valentin /* 38926fa4fSEduardo Valentin * DRA752 thermal data. 48926fa4fSEduardo Valentin * 58926fa4fSEduardo Valentin * Copyright (C) 2013 Texas Instruments Inc. 68926fa4fSEduardo Valentin * Contact: 78926fa4fSEduardo Valentin * Eduardo Valentin <eduardo.valentin@ti.com> 88926fa4fSEduardo Valentin * Tero Kristo <t-kristo@ti.com> 98926fa4fSEduardo Valentin * 108926fa4fSEduardo Valentin * This file is partially autogenerated. 118926fa4fSEduardo Valentin */ 128926fa4fSEduardo Valentin 138926fa4fSEduardo Valentin #include "ti-thermal.h" 148926fa4fSEduardo Valentin #include "ti-bandgap.h" 158926fa4fSEduardo Valentin #include "dra752-bandgap.h" 168926fa4fSEduardo Valentin 178926fa4fSEduardo Valentin /* 188926fa4fSEduardo Valentin * DRA752 has five instances of thermal sensor: MPU, GPU, CORE, 198926fa4fSEduardo Valentin * IVA and DSPEVE need to describe the individual registers and 208926fa4fSEduardo Valentin * bit fields. 218926fa4fSEduardo Valentin */ 228926fa4fSEduardo Valentin 238926fa4fSEduardo Valentin /* 248926fa4fSEduardo Valentin * DRA752 CORE thermal sensor register offsets and bit-fields 258926fa4fSEduardo Valentin */ 268926fa4fSEduardo Valentin static struct temp_sensor_registers 278926fa4fSEduardo Valentin dra752_core_temp_sensor_registers = { 288926fa4fSEduardo Valentin .temp_sensor_ctrl = DRA752_TEMP_SENSOR_CORE_OFFSET, 298926fa4fSEduardo Valentin .bgap_tempsoff_mask = DRA752_TEMP_SENSOR_TMPSOFF_MASK, 308926fa4fSEduardo Valentin .bgap_eocz_mask = DRA752_TEMP_SENSOR_EOCZ_MASK, 318926fa4fSEduardo Valentin .bgap_dtemp_mask = DRA752_TEMP_SENSOR_DTEMP_MASK, 328926fa4fSEduardo Valentin .bgap_mask_ctrl = DRA752_BANDGAP_CTRL_1_OFFSET, 338926fa4fSEduardo Valentin .mask_hot_mask = DRA752_BANDGAP_CTRL_1_MASK_HOT_CORE_MASK, 348926fa4fSEduardo Valentin .mask_cold_mask = DRA752_BANDGAP_CTRL_1_MASK_COLD_CORE_MASK, 35547f72abSRanganath Krishnan .mask_counter_delay_mask = DRA752_BANDGAP_CTRL_1_COUNTER_DELAY_MASK, 368926fa4fSEduardo Valentin .mask_freeze_mask = DRA752_BANDGAP_CTRL_1_FREEZE_CORE_MASK, 378926fa4fSEduardo Valentin .bgap_threshold = DRA752_BANDGAP_THRESHOLD_CORE_OFFSET, 388926fa4fSEduardo Valentin .threshold_thot_mask = DRA752_BANDGAP_THRESHOLD_HOT_MASK, 398926fa4fSEduardo Valentin .threshold_tcold_mask = DRA752_BANDGAP_THRESHOLD_COLD_MASK, 408926fa4fSEduardo Valentin .bgap_status = DRA752_BANDGAP_STATUS_1_OFFSET, 418926fa4fSEduardo Valentin .status_hot_mask = DRA752_BANDGAP_STATUS_1_HOT_CORE_MASK, 428926fa4fSEduardo Valentin .status_cold_mask = DRA752_BANDGAP_STATUS_1_COLD_CORE_MASK, 438926fa4fSEduardo Valentin .ctrl_dtemp_1 = DRA752_DTEMP_CORE_1_OFFSET, 448926fa4fSEduardo Valentin .ctrl_dtemp_2 = DRA752_DTEMP_CORE_2_OFFSET, 458926fa4fSEduardo Valentin .bgap_efuse = DRA752_STD_FUSE_OPP_BGAP_CORE_OFFSET, 468926fa4fSEduardo Valentin }; 478926fa4fSEduardo Valentin 488926fa4fSEduardo Valentin /* 498926fa4fSEduardo Valentin * DRA752 IVA thermal sensor register offsets and bit-fields 508926fa4fSEduardo Valentin */ 518926fa4fSEduardo Valentin static struct temp_sensor_registers 528926fa4fSEduardo Valentin dra752_iva_temp_sensor_registers = { 538926fa4fSEduardo Valentin .temp_sensor_ctrl = DRA752_TEMP_SENSOR_IVA_OFFSET, 548926fa4fSEduardo Valentin .bgap_tempsoff_mask = DRA752_TEMP_SENSOR_TMPSOFF_MASK, 558926fa4fSEduardo Valentin .bgap_eocz_mask = DRA752_TEMP_SENSOR_EOCZ_MASK, 568926fa4fSEduardo Valentin .bgap_dtemp_mask = DRA752_TEMP_SENSOR_DTEMP_MASK, 578926fa4fSEduardo Valentin .bgap_mask_ctrl = DRA752_BANDGAP_CTRL_2_OFFSET, 588926fa4fSEduardo Valentin .mask_hot_mask = DRA752_BANDGAP_CTRL_2_MASK_HOT_IVA_MASK, 598926fa4fSEduardo Valentin .mask_cold_mask = DRA752_BANDGAP_CTRL_2_MASK_COLD_IVA_MASK, 60547f72abSRanganath Krishnan .mask_counter_delay_mask = DRA752_BANDGAP_CTRL_1_COUNTER_DELAY_MASK, 618926fa4fSEduardo Valentin .mask_freeze_mask = DRA752_BANDGAP_CTRL_2_FREEZE_IVA_MASK, 628926fa4fSEduardo Valentin .bgap_threshold = DRA752_BANDGAP_THRESHOLD_IVA_OFFSET, 638926fa4fSEduardo Valentin .threshold_thot_mask = DRA752_BANDGAP_THRESHOLD_HOT_MASK, 648926fa4fSEduardo Valentin .threshold_tcold_mask = DRA752_BANDGAP_THRESHOLD_COLD_MASK, 658926fa4fSEduardo Valentin .bgap_status = DRA752_BANDGAP_STATUS_2_OFFSET, 668926fa4fSEduardo Valentin .status_hot_mask = DRA752_BANDGAP_STATUS_2_HOT_IVA_MASK, 678926fa4fSEduardo Valentin .status_cold_mask = DRA752_BANDGAP_STATUS_2_COLD_IVA_MASK, 688926fa4fSEduardo Valentin .ctrl_dtemp_1 = DRA752_DTEMP_IVA_1_OFFSET, 698926fa4fSEduardo Valentin .ctrl_dtemp_2 = DRA752_DTEMP_IVA_2_OFFSET, 708926fa4fSEduardo Valentin .bgap_efuse = DRA752_STD_FUSE_OPP_BGAP_IVA_OFFSET, 718926fa4fSEduardo Valentin }; 728926fa4fSEduardo Valentin 738926fa4fSEduardo Valentin /* 748926fa4fSEduardo Valentin * DRA752 MPU thermal sensor register offsets and bit-fields 758926fa4fSEduardo Valentin */ 768926fa4fSEduardo Valentin static struct temp_sensor_registers 778926fa4fSEduardo Valentin dra752_mpu_temp_sensor_registers = { 788926fa4fSEduardo Valentin .temp_sensor_ctrl = DRA752_TEMP_SENSOR_MPU_OFFSET, 798926fa4fSEduardo Valentin .bgap_tempsoff_mask = DRA752_TEMP_SENSOR_TMPSOFF_MASK, 808926fa4fSEduardo Valentin .bgap_eocz_mask = DRA752_TEMP_SENSOR_EOCZ_MASK, 818926fa4fSEduardo Valentin .bgap_dtemp_mask = DRA752_TEMP_SENSOR_DTEMP_MASK, 828926fa4fSEduardo Valentin .bgap_mask_ctrl = DRA752_BANDGAP_CTRL_1_OFFSET, 838926fa4fSEduardo Valentin .mask_hot_mask = DRA752_BANDGAP_CTRL_1_MASK_HOT_MPU_MASK, 848926fa4fSEduardo Valentin .mask_cold_mask = DRA752_BANDGAP_CTRL_1_MASK_COLD_MPU_MASK, 85547f72abSRanganath Krishnan .mask_counter_delay_mask = DRA752_BANDGAP_CTRL_1_COUNTER_DELAY_MASK, 868926fa4fSEduardo Valentin .mask_freeze_mask = DRA752_BANDGAP_CTRL_1_FREEZE_MPU_MASK, 878926fa4fSEduardo Valentin .bgap_threshold = DRA752_BANDGAP_THRESHOLD_MPU_OFFSET, 888926fa4fSEduardo Valentin .threshold_thot_mask = DRA752_BANDGAP_THRESHOLD_HOT_MASK, 898926fa4fSEduardo Valentin .threshold_tcold_mask = DRA752_BANDGAP_THRESHOLD_COLD_MASK, 908926fa4fSEduardo Valentin .bgap_status = DRA752_BANDGAP_STATUS_1_OFFSET, 918926fa4fSEduardo Valentin .status_hot_mask = DRA752_BANDGAP_STATUS_1_HOT_MPU_MASK, 928926fa4fSEduardo Valentin .status_cold_mask = DRA752_BANDGAP_STATUS_1_COLD_MPU_MASK, 938926fa4fSEduardo Valentin .ctrl_dtemp_1 = DRA752_DTEMP_MPU_1_OFFSET, 948926fa4fSEduardo Valentin .ctrl_dtemp_2 = DRA752_DTEMP_MPU_2_OFFSET, 958926fa4fSEduardo Valentin .bgap_efuse = DRA752_STD_FUSE_OPP_BGAP_MPU_OFFSET, 968926fa4fSEduardo Valentin }; 978926fa4fSEduardo Valentin 988926fa4fSEduardo Valentin /* 998926fa4fSEduardo Valentin * DRA752 DSPEVE thermal sensor register offsets and bit-fields 1008926fa4fSEduardo Valentin */ 1018926fa4fSEduardo Valentin static struct temp_sensor_registers 1028926fa4fSEduardo Valentin dra752_dspeve_temp_sensor_registers = { 1038926fa4fSEduardo Valentin .temp_sensor_ctrl = DRA752_TEMP_SENSOR_DSPEVE_OFFSET, 1048926fa4fSEduardo Valentin .bgap_tempsoff_mask = DRA752_TEMP_SENSOR_TMPSOFF_MASK, 1058926fa4fSEduardo Valentin .bgap_eocz_mask = DRA752_TEMP_SENSOR_EOCZ_MASK, 1068926fa4fSEduardo Valentin .bgap_dtemp_mask = DRA752_TEMP_SENSOR_DTEMP_MASK, 1078926fa4fSEduardo Valentin .bgap_mask_ctrl = DRA752_BANDGAP_CTRL_2_OFFSET, 1088926fa4fSEduardo Valentin .mask_hot_mask = DRA752_BANDGAP_CTRL_2_MASK_HOT_DSPEVE_MASK, 1098926fa4fSEduardo Valentin .mask_cold_mask = DRA752_BANDGAP_CTRL_2_MASK_COLD_DSPEVE_MASK, 110547f72abSRanganath Krishnan .mask_counter_delay_mask = DRA752_BANDGAP_CTRL_1_COUNTER_DELAY_MASK, 1118926fa4fSEduardo Valentin .mask_freeze_mask = DRA752_BANDGAP_CTRL_2_FREEZE_DSPEVE_MASK, 1128926fa4fSEduardo Valentin .bgap_threshold = DRA752_BANDGAP_THRESHOLD_DSPEVE_OFFSET, 1138926fa4fSEduardo Valentin .threshold_thot_mask = DRA752_BANDGAP_THRESHOLD_HOT_MASK, 1148926fa4fSEduardo Valentin .threshold_tcold_mask = DRA752_BANDGAP_THRESHOLD_COLD_MASK, 1158926fa4fSEduardo Valentin .bgap_status = DRA752_BANDGAP_STATUS_2_OFFSET, 1168926fa4fSEduardo Valentin .status_hot_mask = DRA752_BANDGAP_STATUS_2_HOT_DSPEVE_MASK, 1178926fa4fSEduardo Valentin .status_cold_mask = DRA752_BANDGAP_STATUS_2_COLD_DSPEVE_MASK, 1188926fa4fSEduardo Valentin .ctrl_dtemp_1 = DRA752_DTEMP_DSPEVE_1_OFFSET, 1198926fa4fSEduardo Valentin .ctrl_dtemp_2 = DRA752_DTEMP_DSPEVE_2_OFFSET, 1208926fa4fSEduardo Valentin .bgap_efuse = DRA752_STD_FUSE_OPP_BGAP_DSPEVE_OFFSET, 1218926fa4fSEduardo Valentin }; 1228926fa4fSEduardo Valentin 1238926fa4fSEduardo Valentin /* 1248926fa4fSEduardo Valentin * DRA752 GPU thermal sensor register offsets and bit-fields 1258926fa4fSEduardo Valentin */ 1268926fa4fSEduardo Valentin static struct temp_sensor_registers 1278926fa4fSEduardo Valentin dra752_gpu_temp_sensor_registers = { 1288926fa4fSEduardo Valentin .temp_sensor_ctrl = DRA752_TEMP_SENSOR_GPU_OFFSET, 1298926fa4fSEduardo Valentin .bgap_tempsoff_mask = DRA752_TEMP_SENSOR_TMPSOFF_MASK, 1308926fa4fSEduardo Valentin .bgap_eocz_mask = DRA752_TEMP_SENSOR_EOCZ_MASK, 1318926fa4fSEduardo Valentin .bgap_dtemp_mask = DRA752_TEMP_SENSOR_DTEMP_MASK, 1328926fa4fSEduardo Valentin .bgap_mask_ctrl = DRA752_BANDGAP_CTRL_1_OFFSET, 1338926fa4fSEduardo Valentin .mask_hot_mask = DRA752_BANDGAP_CTRL_1_MASK_HOT_GPU_MASK, 1348926fa4fSEduardo Valentin .mask_cold_mask = DRA752_BANDGAP_CTRL_1_MASK_COLD_GPU_MASK, 135547f72abSRanganath Krishnan .mask_counter_delay_mask = DRA752_BANDGAP_CTRL_1_COUNTER_DELAY_MASK, 1368926fa4fSEduardo Valentin .mask_freeze_mask = DRA752_BANDGAP_CTRL_1_FREEZE_GPU_MASK, 1378926fa4fSEduardo Valentin .bgap_threshold = DRA752_BANDGAP_THRESHOLD_GPU_OFFSET, 1388926fa4fSEduardo Valentin .threshold_thot_mask = DRA752_BANDGAP_THRESHOLD_HOT_MASK, 1398926fa4fSEduardo Valentin .threshold_tcold_mask = DRA752_BANDGAP_THRESHOLD_COLD_MASK, 1408926fa4fSEduardo Valentin .bgap_status = DRA752_BANDGAP_STATUS_1_OFFSET, 1418926fa4fSEduardo Valentin .status_hot_mask = DRA752_BANDGAP_STATUS_1_HOT_GPU_MASK, 1428926fa4fSEduardo Valentin .status_cold_mask = DRA752_BANDGAP_STATUS_1_COLD_GPU_MASK, 1438926fa4fSEduardo Valentin .ctrl_dtemp_1 = DRA752_DTEMP_GPU_1_OFFSET, 1448926fa4fSEduardo Valentin .ctrl_dtemp_2 = DRA752_DTEMP_GPU_2_OFFSET, 1458926fa4fSEduardo Valentin .bgap_efuse = DRA752_STD_FUSE_OPP_BGAP_GPU_OFFSET, 1468926fa4fSEduardo Valentin }; 1478926fa4fSEduardo Valentin 1488926fa4fSEduardo Valentin /* Thresholds and limits for DRA752 MPU temperature sensor */ 1498926fa4fSEduardo Valentin static struct temp_sensor_data dra752_mpu_temp_sensor_data = { 1508926fa4fSEduardo Valentin .t_hot = DRA752_MPU_T_HOT, 1518926fa4fSEduardo Valentin .t_cold = DRA752_MPU_T_COLD, 1528926fa4fSEduardo Valentin .min_freq = DRA752_MPU_MIN_FREQ, 1538926fa4fSEduardo Valentin .max_freq = DRA752_MPU_MAX_FREQ, 1548926fa4fSEduardo Valentin }; 1558926fa4fSEduardo Valentin 1568926fa4fSEduardo Valentin /* Thresholds and limits for DRA752 GPU temperature sensor */ 1578926fa4fSEduardo Valentin static struct temp_sensor_data dra752_gpu_temp_sensor_data = { 1588926fa4fSEduardo Valentin .t_hot = DRA752_GPU_T_HOT, 1598926fa4fSEduardo Valentin .t_cold = DRA752_GPU_T_COLD, 1608926fa4fSEduardo Valentin .min_freq = DRA752_GPU_MIN_FREQ, 1618926fa4fSEduardo Valentin .max_freq = DRA752_GPU_MAX_FREQ, 1628926fa4fSEduardo Valentin }; 1638926fa4fSEduardo Valentin 1648926fa4fSEduardo Valentin /* Thresholds and limits for DRA752 CORE temperature sensor */ 1658926fa4fSEduardo Valentin static struct temp_sensor_data dra752_core_temp_sensor_data = { 1668926fa4fSEduardo Valentin .t_hot = DRA752_CORE_T_HOT, 1678926fa4fSEduardo Valentin .t_cold = DRA752_CORE_T_COLD, 1688926fa4fSEduardo Valentin .min_freq = DRA752_CORE_MIN_FREQ, 1698926fa4fSEduardo Valentin .max_freq = DRA752_CORE_MAX_FREQ, 1708926fa4fSEduardo Valentin }; 1718926fa4fSEduardo Valentin 1728926fa4fSEduardo Valentin /* Thresholds and limits for DRA752 DSPEVE temperature sensor */ 1738926fa4fSEduardo Valentin static struct temp_sensor_data dra752_dspeve_temp_sensor_data = { 1748926fa4fSEduardo Valentin .t_hot = DRA752_DSPEVE_T_HOT, 1758926fa4fSEduardo Valentin .t_cold = DRA752_DSPEVE_T_COLD, 1768926fa4fSEduardo Valentin .min_freq = DRA752_DSPEVE_MIN_FREQ, 1778926fa4fSEduardo Valentin .max_freq = DRA752_DSPEVE_MAX_FREQ, 1788926fa4fSEduardo Valentin }; 1798926fa4fSEduardo Valentin 1808926fa4fSEduardo Valentin /* Thresholds and limits for DRA752 IVA temperature sensor */ 1818926fa4fSEduardo Valentin static struct temp_sensor_data dra752_iva_temp_sensor_data = { 1828926fa4fSEduardo Valentin .t_hot = DRA752_IVA_T_HOT, 1838926fa4fSEduardo Valentin .t_cold = DRA752_IVA_T_COLD, 1848926fa4fSEduardo Valentin .min_freq = DRA752_IVA_MIN_FREQ, 1858926fa4fSEduardo Valentin .max_freq = DRA752_IVA_MAX_FREQ, 1868926fa4fSEduardo Valentin }; 1878926fa4fSEduardo Valentin 1888926fa4fSEduardo Valentin /* 1898926fa4fSEduardo Valentin * DRA752 : Temperature values in milli degree celsius 1908926fa4fSEduardo Valentin * ADC code values from 540 to 945 1918926fa4fSEduardo Valentin */ 1928926fa4fSEduardo Valentin static 1938926fa4fSEduardo Valentin int dra752_adc_to_temp[DRA752_ADC_END_VALUE - DRA752_ADC_START_VALUE + 1] = { 1948926fa4fSEduardo Valentin /* Index 540 - 549 */ 1958926fa4fSEduardo Valentin -40000, -40000, -40000, -40000, -39800, -39400, -39000, -38600, -38200, 1968926fa4fSEduardo Valentin -37800, 1978926fa4fSEduardo Valentin /* Index 550 - 559 */ 1988926fa4fSEduardo Valentin -37400, -37000, -36600, -36200, -35800, -35300, -34700, -34200, -33800, 1998926fa4fSEduardo Valentin -33400, 2008926fa4fSEduardo Valentin /* Index 560 - 569 */ 2018926fa4fSEduardo Valentin -33000, -32600, -32200, -31800, -31400, -31000, -30600, -30200, -29800, 2028926fa4fSEduardo Valentin -29400, 2038926fa4fSEduardo Valentin /* Index 570 - 579 */ 2048926fa4fSEduardo Valentin -29000, -28600, -28200, -27700, -27100, -26600, -26200, -25800, -25400, 2058926fa4fSEduardo Valentin -25000, 2068926fa4fSEduardo Valentin /* Index 580 - 589 */ 2078926fa4fSEduardo Valentin -24600, -24200, -23800, -23400, -23000, -22600, -22200, -21800, -21400, 2088926fa4fSEduardo Valentin -21000, 2098926fa4fSEduardo Valentin /* Index 590 - 599 */ 2108926fa4fSEduardo Valentin -20500, -19900, -19400, -19000, -18600, -18200, -17800, -17400, -17000, 2118926fa4fSEduardo Valentin -16600, 2128926fa4fSEduardo Valentin /* Index 600 - 609 */ 2138926fa4fSEduardo Valentin -16200, -15800, -15400, -15000, -14600, -14200, -13800, -13400, -13000, 2148926fa4fSEduardo Valentin -12500, 2158926fa4fSEduardo Valentin /* Index 610 - 619 */ 2168926fa4fSEduardo Valentin -11900, -11400, -11000, -10600, -10200, -9800, -9400, -9000, -8600, 2178926fa4fSEduardo Valentin -8200, 2188926fa4fSEduardo Valentin /* Index 620 - 629 */ 2198926fa4fSEduardo Valentin -7800, -7400, -7000, -6600, -6200, -5800, -5400, -5000, -4500, 2208926fa4fSEduardo Valentin -3900, 2218926fa4fSEduardo Valentin /* Index 630 - 639 */ 2228926fa4fSEduardo Valentin -3400, -3000, -2600, -2200, -1800, -1400, -1000, -600, -200, 2238926fa4fSEduardo Valentin 200, 2248926fa4fSEduardo Valentin /* Index 640 - 649 */ 2258926fa4fSEduardo Valentin 600, 1000, 1400, 1800, 2200, 2600, 3000, 3400, 3900, 2268926fa4fSEduardo Valentin 4500, 2278926fa4fSEduardo Valentin /* Index 650 - 659 */ 2288926fa4fSEduardo Valentin 5000, 5400, 5800, 6200, 6600, 7000, 7400, 7800, 8200, 2298926fa4fSEduardo Valentin 8600, 2308926fa4fSEduardo Valentin /* Index 660 - 669 */ 2318926fa4fSEduardo Valentin 9000, 9400, 9800, 10200, 10600, 11000, 11400, 11800, 12200, 2328926fa4fSEduardo Valentin 12700, 2338926fa4fSEduardo Valentin /* Index 670 - 679 */ 2348926fa4fSEduardo Valentin 13300, 13800, 14200, 14600, 15000, 15400, 15800, 16200, 16600, 2358926fa4fSEduardo Valentin 17000, 2368926fa4fSEduardo Valentin /* Index 680 - 689 */ 2378926fa4fSEduardo Valentin 17400, 17800, 18200, 18600, 19000, 19400, 19800, 20200, 20600, 2388926fa4fSEduardo Valentin 21000, 2398926fa4fSEduardo Valentin /* Index 690 - 699 */ 2408926fa4fSEduardo Valentin 21400, 21900, 22500, 23000, 23400, 23800, 24200, 24600, 25000, 2418926fa4fSEduardo Valentin 25400, 2428926fa4fSEduardo Valentin /* Index 700 - 709 */ 2438926fa4fSEduardo Valentin 25800, 26200, 26600, 27000, 27400, 27800, 28200, 28600, 29000, 2448926fa4fSEduardo Valentin 29400, 2458926fa4fSEduardo Valentin /* Index 710 - 719 */ 2468926fa4fSEduardo Valentin 29800, 30200, 30600, 31000, 31400, 31900, 32500, 33000, 33400, 2478926fa4fSEduardo Valentin 33800, 2488926fa4fSEduardo Valentin /* Index 720 - 729 */ 2498926fa4fSEduardo Valentin 34200, 34600, 35000, 35400, 35800, 36200, 36600, 37000, 37400, 2508926fa4fSEduardo Valentin 37800, 2518926fa4fSEduardo Valentin /* Index 730 - 739 */ 2528926fa4fSEduardo Valentin 38200, 38600, 39000, 39400, 39800, 40200, 40600, 41000, 41400, 2538926fa4fSEduardo Valentin 41800, 2548926fa4fSEduardo Valentin /* Index 740 - 749 */ 2558926fa4fSEduardo Valentin 42200, 42600, 43100, 43700, 44200, 44600, 45000, 45400, 45800, 2568926fa4fSEduardo Valentin 46200, 2578926fa4fSEduardo Valentin /* Index 750 - 759 */ 2588926fa4fSEduardo Valentin 46600, 47000, 47400, 47800, 48200, 48600, 49000, 49400, 49800, 2598926fa4fSEduardo Valentin 50200, 2608926fa4fSEduardo Valentin /* Index 760 - 769 */ 2618926fa4fSEduardo Valentin 50600, 51000, 51400, 51800, 52200, 52600, 53000, 53400, 53800, 2628926fa4fSEduardo Valentin 54200, 2638926fa4fSEduardo Valentin /* Index 770 - 779 */ 2648926fa4fSEduardo Valentin 54600, 55000, 55400, 55900, 56500, 57000, 57400, 57800, 58200, 2658926fa4fSEduardo Valentin 58600, 2668926fa4fSEduardo Valentin /* Index 780 - 789 */ 2678926fa4fSEduardo Valentin 59000, 59400, 59800, 60200, 60600, 61000, 61400, 61800, 62200, 2688926fa4fSEduardo Valentin 62600, 2698926fa4fSEduardo Valentin /* Index 790 - 799 */ 2708926fa4fSEduardo Valentin 63000, 63400, 63800, 64200, 64600, 65000, 65400, 65800, 66200, 2718926fa4fSEduardo Valentin 66600, 2728926fa4fSEduardo Valentin /* Index 800 - 809 */ 2738926fa4fSEduardo Valentin 67000, 67400, 67800, 68200, 68600, 69000, 69400, 69800, 70200, 2748926fa4fSEduardo Valentin 70600, 2758926fa4fSEduardo Valentin /* Index 810 - 819 */ 2768926fa4fSEduardo Valentin 71000, 71500, 72100, 72600, 73000, 73400, 73800, 74200, 74600, 2778926fa4fSEduardo Valentin 75000, 2788926fa4fSEduardo Valentin /* Index 820 - 829 */ 2798926fa4fSEduardo Valentin 75400, 75800, 76200, 76600, 77000, 77400, 77800, 78200, 78600, 2808926fa4fSEduardo Valentin 79000, 2818926fa4fSEduardo Valentin /* Index 830 - 839 */ 2828926fa4fSEduardo Valentin 79400, 79800, 80200, 80600, 81000, 81400, 81800, 82200, 82600, 2838926fa4fSEduardo Valentin 83000, 2848926fa4fSEduardo Valentin /* Index 840 - 849 */ 2858926fa4fSEduardo Valentin 83400, 83800, 84200, 84600, 85000, 85400, 85800, 86200, 86600, 2868926fa4fSEduardo Valentin 87000, 2878926fa4fSEduardo Valentin /* Index 850 - 859 */ 2888926fa4fSEduardo Valentin 87400, 87800, 88200, 88600, 89000, 89400, 89800, 90200, 90600, 2898926fa4fSEduardo Valentin 91000, 2908926fa4fSEduardo Valentin /* Index 860 - 869 */ 2918926fa4fSEduardo Valentin 91400, 91800, 92200, 92600, 93000, 93400, 93800, 94200, 94600, 2928926fa4fSEduardo Valentin 95000, 2938926fa4fSEduardo Valentin /* Index 870 - 879 */ 2948926fa4fSEduardo Valentin 95400, 95800, 96200, 96600, 97000, 97500, 98100, 98600, 99000, 2958926fa4fSEduardo Valentin 99400, 2968926fa4fSEduardo Valentin /* Index 880 - 889 */ 2978926fa4fSEduardo Valentin 99800, 100200, 100600, 101000, 101400, 101800, 102200, 102600, 103000, 2988926fa4fSEduardo Valentin 103400, 2998926fa4fSEduardo Valentin /* Index 890 - 899 */ 3008926fa4fSEduardo Valentin 103800, 104200, 104600, 105000, 105400, 105800, 106200, 106600, 107000, 3018926fa4fSEduardo Valentin 107400, 3028926fa4fSEduardo Valentin /* Index 900 - 909 */ 3038926fa4fSEduardo Valentin 107800, 108200, 108600, 109000, 109400, 109800, 110200, 110600, 111000, 3048926fa4fSEduardo Valentin 111400, 3058926fa4fSEduardo Valentin /* Index 910 - 919 */ 3068926fa4fSEduardo Valentin 111800, 112200, 112600, 113000, 113400, 113800, 114200, 114600, 115000, 3078926fa4fSEduardo Valentin 115400, 3088926fa4fSEduardo Valentin /* Index 920 - 929 */ 3098926fa4fSEduardo Valentin 115800, 116200, 116600, 117000, 117400, 117800, 118200, 118600, 119000, 3108926fa4fSEduardo Valentin 119400, 3118926fa4fSEduardo Valentin /* Index 930 - 939 */ 3128926fa4fSEduardo Valentin 119800, 120200, 120600, 121000, 121400, 121800, 122200, 122600, 123000, 3138926fa4fSEduardo Valentin 123400, 3148926fa4fSEduardo Valentin /* Index 940 - 945 */ 3158926fa4fSEduardo Valentin 123800, 124200, 124600, 124900, 125000, 125000, 3168926fa4fSEduardo Valentin }; 3178926fa4fSEduardo Valentin 3188926fa4fSEduardo Valentin /* DRA752 data */ 3198926fa4fSEduardo Valentin const struct ti_bandgap_data dra752_data = { 32096234d44SKeerthy .features = TI_BANDGAP_FEATURE_FREEZE_BIT | 3218926fa4fSEduardo Valentin TI_BANDGAP_FEATURE_TALERT | 3228926fa4fSEduardo Valentin TI_BANDGAP_FEATURE_COUNTER_DELAY | 32379010636SKeerthy TI_BANDGAP_FEATURE_HISTORY_BUFFER | 32479010636SKeerthy TI_BANDGAP_FEATURE_ERRATA_814, 3258926fa4fSEduardo Valentin .fclock_name = "l3instr_ts_gclk_div", 3268926fa4fSEduardo Valentin .div_ck_name = "l3instr_ts_gclk_div", 3278926fa4fSEduardo Valentin .conv_table = dra752_adc_to_temp, 3288926fa4fSEduardo Valentin .adc_start_val = DRA752_ADC_START_VALUE, 3298926fa4fSEduardo Valentin .adc_end_val = DRA752_ADC_END_VALUE, 3308926fa4fSEduardo Valentin .expose_sensor = ti_thermal_expose_sensor, 3318926fa4fSEduardo Valentin .remove_sensor = ti_thermal_remove_sensor, 3328926fa4fSEduardo Valentin .sensors = { 3338926fa4fSEduardo Valentin { 3348926fa4fSEduardo Valentin .registers = &dra752_mpu_temp_sensor_registers, 3358926fa4fSEduardo Valentin .ts_data = &dra752_mpu_temp_sensor_data, 3368926fa4fSEduardo Valentin .domain = "cpu", 3378926fa4fSEduardo Valentin .register_cooling = ti_thermal_register_cpu_cooling, 3388926fa4fSEduardo Valentin .unregister_cooling = ti_thermal_unregister_cpu_cooling, 3398926fa4fSEduardo Valentin .slope_pcb = DRA752_GRADIENT_SLOPE_W_PCB, 3408926fa4fSEduardo Valentin .constant_pcb = DRA752_GRADIENT_CONST_W_PCB, 3418926fa4fSEduardo Valentin }, 3428926fa4fSEduardo Valentin { 3438926fa4fSEduardo Valentin .registers = &dra752_gpu_temp_sensor_registers, 3448926fa4fSEduardo Valentin .ts_data = &dra752_gpu_temp_sensor_data, 3458926fa4fSEduardo Valentin .domain = "gpu", 3468926fa4fSEduardo Valentin .slope_pcb = DRA752_GRADIENT_SLOPE_W_PCB, 3478926fa4fSEduardo Valentin .constant_pcb = DRA752_GRADIENT_CONST_W_PCB, 3488926fa4fSEduardo Valentin }, 3498926fa4fSEduardo Valentin { 3508926fa4fSEduardo Valentin .registers = &dra752_core_temp_sensor_registers, 3518926fa4fSEduardo Valentin .ts_data = &dra752_core_temp_sensor_data, 3528926fa4fSEduardo Valentin .domain = "core", 3538926fa4fSEduardo Valentin .slope_pcb = DRA752_GRADIENT_SLOPE_W_PCB, 3548926fa4fSEduardo Valentin .constant_pcb = DRA752_GRADIENT_CONST_W_PCB, 3558926fa4fSEduardo Valentin }, 3568926fa4fSEduardo Valentin { 3578926fa4fSEduardo Valentin .registers = &dra752_dspeve_temp_sensor_registers, 3588926fa4fSEduardo Valentin .ts_data = &dra752_dspeve_temp_sensor_data, 3598926fa4fSEduardo Valentin .domain = "dspeve", 3608926fa4fSEduardo Valentin .slope_pcb = DRA752_GRADIENT_SLOPE_W_PCB, 3618926fa4fSEduardo Valentin .constant_pcb = DRA752_GRADIENT_CONST_W_PCB, 3628926fa4fSEduardo Valentin }, 3638926fa4fSEduardo Valentin { 3648926fa4fSEduardo Valentin .registers = &dra752_iva_temp_sensor_registers, 3658926fa4fSEduardo Valentin .ts_data = &dra752_iva_temp_sensor_data, 3668926fa4fSEduardo Valentin .domain = "iva", 3678926fa4fSEduardo Valentin .slope_pcb = DRA752_GRADIENT_SLOPE_W_PCB, 3688926fa4fSEduardo Valentin .constant_pcb = DRA752_GRADIENT_CONST_W_PCB, 3698926fa4fSEduardo Valentin }, 3708926fa4fSEduardo Valentin }, 3718926fa4fSEduardo Valentin .sensor_count = 5, 3728926fa4fSEduardo Valentin }; 373