1*9952f691SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only 2783c8f4cSPeter De Schrijver /* 3783c8f4cSPeter De Schrijver * Copyright (c) 2012-2014, NVIDIA CORPORATION. All rights reserved. 4783c8f4cSPeter De Schrijver */ 5783c8f4cSPeter De Schrijver 6783c8f4cSPeter De Schrijver #include <linux/bug.h> 7783c8f4cSPeter De Schrijver #include <linux/device.h> 8783c8f4cSPeter De Schrijver #include <linux/kernel.h> 9783c8f4cSPeter De Schrijver 10783c8f4cSPeter De Schrijver #include <soc/tegra/fuse.h> 11783c8f4cSPeter De Schrijver 12783c8f4cSPeter De Schrijver #include "fuse.h" 13783c8f4cSPeter De Schrijver 14783c8f4cSPeter De Schrijver #define CPU_SPEEDO_LSBIT 20 15783c8f4cSPeter De Schrijver #define CPU_SPEEDO_MSBIT 29 16783c8f4cSPeter De Schrijver #define CPU_SPEEDO_REDUND_LSBIT 30 17783c8f4cSPeter De Schrijver #define CPU_SPEEDO_REDUND_MSBIT 39 18783c8f4cSPeter De Schrijver #define CPU_SPEEDO_REDUND_OFFS (CPU_SPEEDO_REDUND_MSBIT - CPU_SPEEDO_MSBIT) 19783c8f4cSPeter De Schrijver 2003b3f4c8SThierry Reding #define SOC_SPEEDO_LSBIT 40 2103b3f4c8SThierry Reding #define SOC_SPEEDO_MSBIT 47 2203b3f4c8SThierry Reding #define SOC_SPEEDO_REDUND_LSBIT 48 2303b3f4c8SThierry Reding #define SOC_SPEEDO_REDUND_MSBIT 55 2403b3f4c8SThierry Reding #define SOC_SPEEDO_REDUND_OFFS (SOC_SPEEDO_REDUND_MSBIT - SOC_SPEEDO_MSBIT) 25783c8f4cSPeter De Schrijver 26783c8f4cSPeter De Schrijver #define SPEEDO_MULT 4 27783c8f4cSPeter De Schrijver 28783c8f4cSPeter De Schrijver #define PROCESS_CORNERS_NUM 4 29783c8f4cSPeter De Schrijver 30783c8f4cSPeter De Schrijver #define SPEEDO_ID_SELECT_0(rev) ((rev) <= 2) 31783c8f4cSPeter De Schrijver #define SPEEDO_ID_SELECT_1(sku) \ 32783c8f4cSPeter De Schrijver (((sku) != 20) && ((sku) != 23) && ((sku) != 24) && \ 33783c8f4cSPeter De Schrijver ((sku) != 27) && ((sku) != 28)) 34783c8f4cSPeter De Schrijver 35783c8f4cSPeter De Schrijver enum { 36783c8f4cSPeter De Schrijver SPEEDO_ID_0, 37783c8f4cSPeter De Schrijver SPEEDO_ID_1, 38783c8f4cSPeter De Schrijver SPEEDO_ID_2, 39783c8f4cSPeter De Schrijver SPEEDO_ID_COUNT, 40783c8f4cSPeter De Schrijver }; 41783c8f4cSPeter De Schrijver 42783c8f4cSPeter De Schrijver static const u32 __initconst cpu_process_speedos[][PROCESS_CORNERS_NUM] = { 43783c8f4cSPeter De Schrijver {315, 366, 420, UINT_MAX}, 44783c8f4cSPeter De Schrijver {303, 368, 419, UINT_MAX}, 45783c8f4cSPeter De Schrijver {316, 331, 383, UINT_MAX}, 46783c8f4cSPeter De Schrijver }; 47783c8f4cSPeter De Schrijver 4803b3f4c8SThierry Reding static const u32 __initconst soc_process_speedos[][PROCESS_CORNERS_NUM] = { 49783c8f4cSPeter De Schrijver {165, 195, 224, UINT_MAX}, 50783c8f4cSPeter De Schrijver {165, 195, 224, UINT_MAX}, 51783c8f4cSPeter De Schrijver {165, 195, 224, UINT_MAX}, 52783c8f4cSPeter De Schrijver }; 53783c8f4cSPeter De Schrijver 54783c8f4cSPeter De Schrijver void __init tegra20_init_speedo_data(struct tegra_sku_info *sku_info) 55783c8f4cSPeter De Schrijver { 56783c8f4cSPeter De Schrijver u32 reg; 57783c8f4cSPeter De Schrijver u32 val; 58783c8f4cSPeter De Schrijver int i; 59783c8f4cSPeter De Schrijver 60783c8f4cSPeter De Schrijver BUILD_BUG_ON(ARRAY_SIZE(cpu_process_speedos) != SPEEDO_ID_COUNT); 6103b3f4c8SThierry Reding BUILD_BUG_ON(ARRAY_SIZE(soc_process_speedos) != SPEEDO_ID_COUNT); 62783c8f4cSPeter De Schrijver 63783c8f4cSPeter De Schrijver if (SPEEDO_ID_SELECT_0(sku_info->revision)) 64783c8f4cSPeter De Schrijver sku_info->soc_speedo_id = SPEEDO_ID_0; 65783c8f4cSPeter De Schrijver else if (SPEEDO_ID_SELECT_1(sku_info->sku_id)) 66783c8f4cSPeter De Schrijver sku_info->soc_speedo_id = SPEEDO_ID_1; 67783c8f4cSPeter De Schrijver else 68783c8f4cSPeter De Schrijver sku_info->soc_speedo_id = SPEEDO_ID_2; 69783c8f4cSPeter De Schrijver 70783c8f4cSPeter De Schrijver val = 0; 71783c8f4cSPeter De Schrijver for (i = CPU_SPEEDO_MSBIT; i >= CPU_SPEEDO_LSBIT; i--) { 727e939de1SThierry Reding reg = tegra_fuse_read_spare(i) | 737e939de1SThierry Reding tegra_fuse_read_spare(i + CPU_SPEEDO_REDUND_OFFS); 74783c8f4cSPeter De Schrijver val = (val << 1) | (reg & 0x1); 75783c8f4cSPeter De Schrijver } 76783c8f4cSPeter De Schrijver val = val * SPEEDO_MULT; 77783c8f4cSPeter De Schrijver pr_debug("Tegra CPU speedo value %u\n", val); 78783c8f4cSPeter De Schrijver 79783c8f4cSPeter De Schrijver for (i = 0; i < (PROCESS_CORNERS_NUM - 1); i++) { 80783c8f4cSPeter De Schrijver if (val <= cpu_process_speedos[sku_info->soc_speedo_id][i]) 81783c8f4cSPeter De Schrijver break; 82783c8f4cSPeter De Schrijver } 83783c8f4cSPeter De Schrijver sku_info->cpu_process_id = i; 84783c8f4cSPeter De Schrijver 85783c8f4cSPeter De Schrijver val = 0; 8603b3f4c8SThierry Reding for (i = SOC_SPEEDO_MSBIT; i >= SOC_SPEEDO_LSBIT; i--) { 877e939de1SThierry Reding reg = tegra_fuse_read_spare(i) | 8803b3f4c8SThierry Reding tegra_fuse_read_spare(i + SOC_SPEEDO_REDUND_OFFS); 89783c8f4cSPeter De Schrijver val = (val << 1) | (reg & 0x1); 90783c8f4cSPeter De Schrijver } 91783c8f4cSPeter De Schrijver val = val * SPEEDO_MULT; 92783c8f4cSPeter De Schrijver pr_debug("Core speedo value %u\n", val); 93783c8f4cSPeter De Schrijver 94783c8f4cSPeter De Schrijver for (i = 0; i < (PROCESS_CORNERS_NUM - 1); i++) { 9503b3f4c8SThierry Reding if (val <= soc_process_speedos[sku_info->soc_speedo_id][i]) 96783c8f4cSPeter De Schrijver break; 97783c8f4cSPeter De Schrijver } 9803b3f4c8SThierry Reding sku_info->soc_process_id = i; 99783c8f4cSPeter De Schrijver } 100