1c2b39decSFabio Estevam // SPDX-License-Identifier: GPL-2.0+ 2c2b39decSFabio Estevam // 3c2b39decSFabio Estevam // imx6q pinctrl driver based on imx pinmux core 4c2b39decSFabio Estevam // 5c2b39decSFabio Estevam // Copyright (C) 2012 Freescale Semiconductor, Inc. 6c2b39decSFabio Estevam // Copyright (C) 2012 Linaro, Inc. 7c2b39decSFabio Estevam // 8c2b39decSFabio Estevam // Author: Dong Aisheng <dong.aisheng@linaro.org> 9edad3b2aSLinus Walleij 10edad3b2aSLinus Walleij #include <linux/err.h> 11edad3b2aSLinus Walleij #include <linux/init.h> 12edad3b2aSLinus Walleij #include <linux/io.h> 13edad3b2aSLinus Walleij #include <linux/of.h> 14edad3b2aSLinus Walleij #include <linux/of_device.h> 15edad3b2aSLinus Walleij #include <linux/pinctrl/pinctrl.h> 16edad3b2aSLinus Walleij 17edad3b2aSLinus Walleij #include "pinctrl-imx.h" 18edad3b2aSLinus Walleij 19edad3b2aSLinus Walleij enum imx6q_pads { 20edad3b2aSLinus Walleij MX6Q_PAD_RESERVE0 = 0, 21edad3b2aSLinus Walleij MX6Q_PAD_RESERVE1 = 1, 22edad3b2aSLinus Walleij MX6Q_PAD_RESERVE2 = 2, 23edad3b2aSLinus Walleij MX6Q_PAD_RESERVE3 = 3, 24edad3b2aSLinus Walleij MX6Q_PAD_RESERVE4 = 4, 25edad3b2aSLinus Walleij MX6Q_PAD_RESERVE5 = 5, 26edad3b2aSLinus Walleij MX6Q_PAD_RESERVE6 = 6, 27edad3b2aSLinus Walleij MX6Q_PAD_RESERVE7 = 7, 28edad3b2aSLinus Walleij MX6Q_PAD_RESERVE8 = 8, 29edad3b2aSLinus Walleij MX6Q_PAD_RESERVE9 = 9, 30edad3b2aSLinus Walleij MX6Q_PAD_RESERVE10 = 10, 31edad3b2aSLinus Walleij MX6Q_PAD_RESERVE11 = 11, 32edad3b2aSLinus Walleij MX6Q_PAD_RESERVE12 = 12, 33edad3b2aSLinus Walleij MX6Q_PAD_RESERVE13 = 13, 34edad3b2aSLinus Walleij MX6Q_PAD_RESERVE14 = 14, 35edad3b2aSLinus Walleij MX6Q_PAD_RESERVE15 = 15, 36edad3b2aSLinus Walleij MX6Q_PAD_RESERVE16 = 16, 37edad3b2aSLinus Walleij MX6Q_PAD_RESERVE17 = 17, 38edad3b2aSLinus Walleij MX6Q_PAD_RESERVE18 = 18, 39edad3b2aSLinus Walleij MX6Q_PAD_SD2_DAT1 = 19, 40edad3b2aSLinus Walleij MX6Q_PAD_SD2_DAT2 = 20, 41edad3b2aSLinus Walleij MX6Q_PAD_SD2_DAT0 = 21, 42edad3b2aSLinus Walleij MX6Q_PAD_RGMII_TXC = 22, 43edad3b2aSLinus Walleij MX6Q_PAD_RGMII_TD0 = 23, 44edad3b2aSLinus Walleij MX6Q_PAD_RGMII_TD1 = 24, 45edad3b2aSLinus Walleij MX6Q_PAD_RGMII_TD2 = 25, 46edad3b2aSLinus Walleij MX6Q_PAD_RGMII_TD3 = 26, 47edad3b2aSLinus Walleij MX6Q_PAD_RGMII_RX_CTL = 27, 48edad3b2aSLinus Walleij MX6Q_PAD_RGMII_RD0 = 28, 49edad3b2aSLinus Walleij MX6Q_PAD_RGMII_TX_CTL = 29, 50edad3b2aSLinus Walleij MX6Q_PAD_RGMII_RD1 = 30, 51edad3b2aSLinus Walleij MX6Q_PAD_RGMII_RD2 = 31, 52edad3b2aSLinus Walleij MX6Q_PAD_RGMII_RD3 = 32, 53edad3b2aSLinus Walleij MX6Q_PAD_RGMII_RXC = 33, 54edad3b2aSLinus Walleij MX6Q_PAD_EIM_A25 = 34, 55edad3b2aSLinus Walleij MX6Q_PAD_EIM_EB2 = 35, 56edad3b2aSLinus Walleij MX6Q_PAD_EIM_D16 = 36, 57edad3b2aSLinus Walleij MX6Q_PAD_EIM_D17 = 37, 58edad3b2aSLinus Walleij MX6Q_PAD_EIM_D18 = 38, 59edad3b2aSLinus Walleij MX6Q_PAD_EIM_D19 = 39, 60edad3b2aSLinus Walleij MX6Q_PAD_EIM_D20 = 40, 61edad3b2aSLinus Walleij MX6Q_PAD_EIM_D21 = 41, 62edad3b2aSLinus Walleij MX6Q_PAD_EIM_D22 = 42, 63edad3b2aSLinus Walleij MX6Q_PAD_EIM_D23 = 43, 64edad3b2aSLinus Walleij MX6Q_PAD_EIM_EB3 = 44, 65edad3b2aSLinus Walleij MX6Q_PAD_EIM_D24 = 45, 66edad3b2aSLinus Walleij MX6Q_PAD_EIM_D25 = 46, 67edad3b2aSLinus Walleij MX6Q_PAD_EIM_D26 = 47, 68edad3b2aSLinus Walleij MX6Q_PAD_EIM_D27 = 48, 69edad3b2aSLinus Walleij MX6Q_PAD_EIM_D28 = 49, 70edad3b2aSLinus Walleij MX6Q_PAD_EIM_D29 = 50, 71edad3b2aSLinus Walleij MX6Q_PAD_EIM_D30 = 51, 72edad3b2aSLinus Walleij MX6Q_PAD_EIM_D31 = 52, 73edad3b2aSLinus Walleij MX6Q_PAD_EIM_A24 = 53, 74edad3b2aSLinus Walleij MX6Q_PAD_EIM_A23 = 54, 75edad3b2aSLinus Walleij MX6Q_PAD_EIM_A22 = 55, 76edad3b2aSLinus Walleij MX6Q_PAD_EIM_A21 = 56, 77edad3b2aSLinus Walleij MX6Q_PAD_EIM_A20 = 57, 78edad3b2aSLinus Walleij MX6Q_PAD_EIM_A19 = 58, 79edad3b2aSLinus Walleij MX6Q_PAD_EIM_A18 = 59, 80edad3b2aSLinus Walleij MX6Q_PAD_EIM_A17 = 60, 81edad3b2aSLinus Walleij MX6Q_PAD_EIM_A16 = 61, 82edad3b2aSLinus Walleij MX6Q_PAD_EIM_CS0 = 62, 83edad3b2aSLinus Walleij MX6Q_PAD_EIM_CS1 = 63, 84edad3b2aSLinus Walleij MX6Q_PAD_EIM_OE = 64, 85edad3b2aSLinus Walleij MX6Q_PAD_EIM_RW = 65, 86edad3b2aSLinus Walleij MX6Q_PAD_EIM_LBA = 66, 87edad3b2aSLinus Walleij MX6Q_PAD_EIM_EB0 = 67, 88edad3b2aSLinus Walleij MX6Q_PAD_EIM_EB1 = 68, 89edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA0 = 69, 90edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA1 = 70, 91edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA2 = 71, 92edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA3 = 72, 93edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA4 = 73, 94edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA5 = 74, 95edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA6 = 75, 96edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA7 = 76, 97edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA8 = 77, 98edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA9 = 78, 99edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA10 = 79, 100edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA11 = 80, 101edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA12 = 81, 102edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA13 = 82, 103edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA14 = 83, 104edad3b2aSLinus Walleij MX6Q_PAD_EIM_DA15 = 84, 105edad3b2aSLinus Walleij MX6Q_PAD_EIM_WAIT = 85, 106edad3b2aSLinus Walleij MX6Q_PAD_EIM_BCLK = 86, 107edad3b2aSLinus Walleij MX6Q_PAD_DI0_DISP_CLK = 87, 108edad3b2aSLinus Walleij MX6Q_PAD_DI0_PIN15 = 88, 109edad3b2aSLinus Walleij MX6Q_PAD_DI0_PIN2 = 89, 110edad3b2aSLinus Walleij MX6Q_PAD_DI0_PIN3 = 90, 111edad3b2aSLinus Walleij MX6Q_PAD_DI0_PIN4 = 91, 112edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT0 = 92, 113edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT1 = 93, 114edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT2 = 94, 115edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT3 = 95, 116edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT4 = 96, 117edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT5 = 97, 118edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT6 = 98, 119edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT7 = 99, 120edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT8 = 100, 121edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT9 = 101, 122edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT10 = 102, 123edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT11 = 103, 124edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT12 = 104, 125edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT13 = 105, 126edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT14 = 106, 127edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT15 = 107, 128edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT16 = 108, 129edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT17 = 109, 130edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT18 = 110, 131edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT19 = 111, 132edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT20 = 112, 133edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT21 = 113, 134edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT22 = 114, 135edad3b2aSLinus Walleij MX6Q_PAD_DISP0_DAT23 = 115, 136edad3b2aSLinus Walleij MX6Q_PAD_ENET_MDIO = 116, 137edad3b2aSLinus Walleij MX6Q_PAD_ENET_REF_CLK = 117, 138edad3b2aSLinus Walleij MX6Q_PAD_ENET_RX_ER = 118, 139edad3b2aSLinus Walleij MX6Q_PAD_ENET_CRS_DV = 119, 140edad3b2aSLinus Walleij MX6Q_PAD_ENET_RXD1 = 120, 141edad3b2aSLinus Walleij MX6Q_PAD_ENET_RXD0 = 121, 142edad3b2aSLinus Walleij MX6Q_PAD_ENET_TX_EN = 122, 143edad3b2aSLinus Walleij MX6Q_PAD_ENET_TXD1 = 123, 144edad3b2aSLinus Walleij MX6Q_PAD_ENET_TXD0 = 124, 145edad3b2aSLinus Walleij MX6Q_PAD_ENET_MDC = 125, 146edad3b2aSLinus Walleij MX6Q_PAD_KEY_COL0 = 126, 147edad3b2aSLinus Walleij MX6Q_PAD_KEY_ROW0 = 127, 148edad3b2aSLinus Walleij MX6Q_PAD_KEY_COL1 = 128, 149edad3b2aSLinus Walleij MX6Q_PAD_KEY_ROW1 = 129, 150edad3b2aSLinus Walleij MX6Q_PAD_KEY_COL2 = 130, 151edad3b2aSLinus Walleij MX6Q_PAD_KEY_ROW2 = 131, 152edad3b2aSLinus Walleij MX6Q_PAD_KEY_COL3 = 132, 153edad3b2aSLinus Walleij MX6Q_PAD_KEY_ROW3 = 133, 154edad3b2aSLinus Walleij MX6Q_PAD_KEY_COL4 = 134, 155edad3b2aSLinus Walleij MX6Q_PAD_KEY_ROW4 = 135, 156edad3b2aSLinus Walleij MX6Q_PAD_GPIO_0 = 136, 157edad3b2aSLinus Walleij MX6Q_PAD_GPIO_1 = 137, 158edad3b2aSLinus Walleij MX6Q_PAD_GPIO_9 = 138, 159edad3b2aSLinus Walleij MX6Q_PAD_GPIO_3 = 139, 160edad3b2aSLinus Walleij MX6Q_PAD_GPIO_6 = 140, 161edad3b2aSLinus Walleij MX6Q_PAD_GPIO_2 = 141, 162edad3b2aSLinus Walleij MX6Q_PAD_GPIO_4 = 142, 163edad3b2aSLinus Walleij MX6Q_PAD_GPIO_5 = 143, 164edad3b2aSLinus Walleij MX6Q_PAD_GPIO_7 = 144, 165edad3b2aSLinus Walleij MX6Q_PAD_GPIO_8 = 145, 166edad3b2aSLinus Walleij MX6Q_PAD_GPIO_16 = 146, 167edad3b2aSLinus Walleij MX6Q_PAD_GPIO_17 = 147, 168edad3b2aSLinus Walleij MX6Q_PAD_GPIO_18 = 148, 169edad3b2aSLinus Walleij MX6Q_PAD_GPIO_19 = 149, 170edad3b2aSLinus Walleij MX6Q_PAD_CSI0_PIXCLK = 150, 171edad3b2aSLinus Walleij MX6Q_PAD_CSI0_MCLK = 151, 172edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DATA_EN = 152, 173edad3b2aSLinus Walleij MX6Q_PAD_CSI0_VSYNC = 153, 174edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT4 = 154, 175edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT5 = 155, 176edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT6 = 156, 177edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT7 = 157, 178edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT8 = 158, 179edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT9 = 159, 180edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT10 = 160, 181edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT11 = 161, 182edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT12 = 162, 183edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT13 = 163, 184edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT14 = 164, 185edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT15 = 165, 186edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT16 = 166, 187edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT17 = 167, 188edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT18 = 168, 189edad3b2aSLinus Walleij MX6Q_PAD_CSI0_DAT19 = 169, 190edad3b2aSLinus Walleij MX6Q_PAD_SD3_DAT7 = 170, 191edad3b2aSLinus Walleij MX6Q_PAD_SD3_DAT6 = 171, 192edad3b2aSLinus Walleij MX6Q_PAD_SD3_DAT5 = 172, 193edad3b2aSLinus Walleij MX6Q_PAD_SD3_DAT4 = 173, 194edad3b2aSLinus Walleij MX6Q_PAD_SD3_CMD = 174, 195edad3b2aSLinus Walleij MX6Q_PAD_SD3_CLK = 175, 196edad3b2aSLinus Walleij MX6Q_PAD_SD3_DAT0 = 176, 197edad3b2aSLinus Walleij MX6Q_PAD_SD3_DAT1 = 177, 198edad3b2aSLinus Walleij MX6Q_PAD_SD3_DAT2 = 178, 199edad3b2aSLinus Walleij MX6Q_PAD_SD3_DAT3 = 179, 200edad3b2aSLinus Walleij MX6Q_PAD_SD3_RST = 180, 201edad3b2aSLinus Walleij MX6Q_PAD_NANDF_CLE = 181, 202edad3b2aSLinus Walleij MX6Q_PAD_NANDF_ALE = 182, 203edad3b2aSLinus Walleij MX6Q_PAD_NANDF_WP_B = 183, 204edad3b2aSLinus Walleij MX6Q_PAD_NANDF_RB0 = 184, 205edad3b2aSLinus Walleij MX6Q_PAD_NANDF_CS0 = 185, 206edad3b2aSLinus Walleij MX6Q_PAD_NANDF_CS1 = 186, 207edad3b2aSLinus Walleij MX6Q_PAD_NANDF_CS2 = 187, 208edad3b2aSLinus Walleij MX6Q_PAD_NANDF_CS3 = 188, 209edad3b2aSLinus Walleij MX6Q_PAD_SD4_CMD = 189, 210edad3b2aSLinus Walleij MX6Q_PAD_SD4_CLK = 190, 211edad3b2aSLinus Walleij MX6Q_PAD_NANDF_D0 = 191, 212edad3b2aSLinus Walleij MX6Q_PAD_NANDF_D1 = 192, 213edad3b2aSLinus Walleij MX6Q_PAD_NANDF_D2 = 193, 214edad3b2aSLinus Walleij MX6Q_PAD_NANDF_D3 = 194, 215edad3b2aSLinus Walleij MX6Q_PAD_NANDF_D4 = 195, 216edad3b2aSLinus Walleij MX6Q_PAD_NANDF_D5 = 196, 217edad3b2aSLinus Walleij MX6Q_PAD_NANDF_D6 = 197, 218edad3b2aSLinus Walleij MX6Q_PAD_NANDF_D7 = 198, 219edad3b2aSLinus Walleij MX6Q_PAD_SD4_DAT0 = 199, 220edad3b2aSLinus Walleij MX6Q_PAD_SD4_DAT1 = 200, 221edad3b2aSLinus Walleij MX6Q_PAD_SD4_DAT2 = 201, 222edad3b2aSLinus Walleij MX6Q_PAD_SD4_DAT3 = 202, 223edad3b2aSLinus Walleij MX6Q_PAD_SD4_DAT4 = 203, 224edad3b2aSLinus Walleij MX6Q_PAD_SD4_DAT5 = 204, 225edad3b2aSLinus Walleij MX6Q_PAD_SD4_DAT6 = 205, 226edad3b2aSLinus Walleij MX6Q_PAD_SD4_DAT7 = 206, 227edad3b2aSLinus Walleij MX6Q_PAD_SD1_DAT1 = 207, 228edad3b2aSLinus Walleij MX6Q_PAD_SD1_DAT0 = 208, 229edad3b2aSLinus Walleij MX6Q_PAD_SD1_DAT3 = 209, 230edad3b2aSLinus Walleij MX6Q_PAD_SD1_CMD = 210, 231edad3b2aSLinus Walleij MX6Q_PAD_SD1_DAT2 = 211, 232edad3b2aSLinus Walleij MX6Q_PAD_SD1_CLK = 212, 233edad3b2aSLinus Walleij MX6Q_PAD_SD2_CLK = 213, 234edad3b2aSLinus Walleij MX6Q_PAD_SD2_CMD = 214, 235edad3b2aSLinus Walleij MX6Q_PAD_SD2_DAT3 = 215, 236edad3b2aSLinus Walleij }; 237edad3b2aSLinus Walleij 238edad3b2aSLinus Walleij /* Pad names for the pinmux subsystem */ 239edad3b2aSLinus Walleij static const struct pinctrl_pin_desc imx6q_pinctrl_pads[] = { 240edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE0), 241edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE1), 242edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE2), 243edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE3), 244edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE4), 245edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE5), 246edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE6), 247edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE7), 248edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE8), 249edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE9), 250edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE10), 251edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE11), 252edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE12), 253edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE13), 254edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE14), 255edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE15), 256edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE16), 257edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE17), 258edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RESERVE18), 259edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD2_DAT1), 260edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD2_DAT2), 261edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD2_DAT0), 262edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RGMII_TXC), 263edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RGMII_TD0), 264edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RGMII_TD1), 265edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RGMII_TD2), 266edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RGMII_TD3), 267edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RGMII_RX_CTL), 268edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RGMII_RD0), 269edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RGMII_TX_CTL), 270edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RGMII_RD1), 271edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RGMII_RD2), 272edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RGMII_RD3), 273edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_RGMII_RXC), 274edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_A25), 275edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_EB2), 276edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D16), 277edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D17), 278edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D18), 279edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D19), 280edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D20), 281edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D21), 282edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D22), 283edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D23), 284edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_EB3), 285edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D24), 286edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D25), 287edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D26), 288edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D27), 289edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D28), 290edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D29), 291edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D30), 292edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_D31), 293edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_A24), 294edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_A23), 295edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_A22), 296edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_A21), 297edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_A20), 298edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_A19), 299edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_A18), 300edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_A17), 301edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_A16), 302edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_CS0), 303edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_CS1), 304edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_OE), 305edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_RW), 306edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_LBA), 307edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_EB0), 308edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_EB1), 309edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA0), 310edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA1), 311edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA2), 312edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA3), 313edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA4), 314edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA5), 315edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA6), 316edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA7), 317edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA8), 318edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA9), 319edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA10), 320edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA11), 321edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA12), 322edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA13), 323edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA14), 324edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_DA15), 325edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_WAIT), 326edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_EIM_BCLK), 327edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DI0_DISP_CLK), 328edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DI0_PIN15), 329edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DI0_PIN2), 330edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DI0_PIN3), 331edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DI0_PIN4), 332edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT0), 333edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT1), 334edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT2), 335edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT3), 336edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT4), 337edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT5), 338edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT6), 339edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT7), 340edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT8), 341edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT9), 342edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT10), 343edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT11), 344edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT12), 345edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT13), 346edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT14), 347edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT15), 348edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT16), 349edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT17), 350edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT18), 351edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT19), 352edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT20), 353edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT21), 354edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT22), 355edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_DISP0_DAT23), 356edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_ENET_MDIO), 357edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_ENET_REF_CLK), 358edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_ENET_RX_ER), 359edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_ENET_CRS_DV), 360edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_ENET_RXD1), 361edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_ENET_RXD0), 362edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_ENET_TX_EN), 363edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_ENET_TXD1), 364edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_ENET_TXD0), 365edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_ENET_MDC), 366edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_KEY_COL0), 367edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_KEY_ROW0), 368edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_KEY_COL1), 369edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_KEY_ROW1), 370edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_KEY_COL2), 371edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_KEY_ROW2), 372edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_KEY_COL3), 373edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_KEY_ROW3), 374edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_KEY_COL4), 375edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_KEY_ROW4), 376edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_0), 377edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_1), 378edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_9), 379edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_3), 380edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_6), 381edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_2), 382edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_4), 383edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_5), 384edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_7), 385edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_8), 386edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_16), 387edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_17), 388edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_18), 389edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_GPIO_19), 390edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_PIXCLK), 391edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_MCLK), 392edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DATA_EN), 393edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_VSYNC), 394edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT4), 395edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT5), 396edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT6), 397edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT7), 398edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT8), 399edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT9), 400edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT10), 401edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT11), 402edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT12), 403edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT13), 404edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT14), 405edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT15), 406edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT16), 407edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT17), 408edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT18), 409edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_CSI0_DAT19), 410edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD3_DAT7), 411edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD3_DAT6), 412edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD3_DAT5), 413edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD3_DAT4), 414edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD3_CMD), 415edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD3_CLK), 416edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD3_DAT0), 417edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD3_DAT1), 418edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD3_DAT2), 419edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD3_DAT3), 420edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD3_RST), 421edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_CLE), 422edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_ALE), 423edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_WP_B), 424edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_RB0), 425edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_CS0), 426edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_CS1), 427edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_CS2), 428edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_CS3), 429edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD4_CMD), 430edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD4_CLK), 431edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_D0), 432edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_D1), 433edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_D2), 434edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_D3), 435edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_D4), 436edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_D5), 437edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_D6), 438edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_NANDF_D7), 439edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD4_DAT0), 440edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD4_DAT1), 441edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD4_DAT2), 442edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD4_DAT3), 443edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD4_DAT4), 444edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD4_DAT5), 445edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD4_DAT6), 446edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD4_DAT7), 447edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD1_DAT1), 448edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD1_DAT0), 449edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD1_DAT3), 450edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD1_CMD), 451edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD1_DAT2), 452edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD1_CLK), 453edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD2_CLK), 454edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD2_CMD), 455edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX6Q_PAD_SD2_DAT3), 456edad3b2aSLinus Walleij }; 457edad3b2aSLinus Walleij 4587c017687SStefan Agner static const struct imx_pinctrl_soc_info imx6q_pinctrl_info = { 459edad3b2aSLinus Walleij .pins = imx6q_pinctrl_pads, 460edad3b2aSLinus Walleij .npins = ARRAY_SIZE(imx6q_pinctrl_pads), 4618626ada8SPhilipp Zabel .gpr_compatible = "fsl,imx6q-iomuxc-gpr", 462edad3b2aSLinus Walleij }; 463edad3b2aSLinus Walleij 464edad3b2aSLinus Walleij static const struct of_device_id imx6q_pinctrl_of_match[] = { 465edad3b2aSLinus Walleij { .compatible = "fsl,imx6q-iomuxc", }, 466edad3b2aSLinus Walleij { /* sentinel */ } 467edad3b2aSLinus Walleij }; 468edad3b2aSLinus Walleij 469edad3b2aSLinus Walleij static int imx6q_pinctrl_probe(struct platform_device *pdev) 470edad3b2aSLinus Walleij { 471edad3b2aSLinus Walleij return imx_pinctrl_probe(pdev, &imx6q_pinctrl_info); 472edad3b2aSLinus Walleij } 473edad3b2aSLinus Walleij 474edad3b2aSLinus Walleij static struct platform_driver imx6q_pinctrl_driver = { 475edad3b2aSLinus Walleij .driver = { 476edad3b2aSLinus Walleij .name = "imx6q-pinctrl", 477edad3b2aSLinus Walleij .of_match_table = imx6q_pinctrl_of_match, 478*8a83ecd8SFabio Estevam .suppress_bind_attrs = true, 479edad3b2aSLinus Walleij }, 480edad3b2aSLinus Walleij .probe = imx6q_pinctrl_probe, 481edad3b2aSLinus Walleij }; 482edad3b2aSLinus Walleij 483edad3b2aSLinus Walleij static int __init imx6q_pinctrl_init(void) 484edad3b2aSLinus Walleij { 485edad3b2aSLinus Walleij return platform_driver_register(&imx6q_pinctrl_driver); 486edad3b2aSLinus Walleij } 487edad3b2aSLinus Walleij arch_initcall(imx6q_pinctrl_init); 488