1cea3e943SAbel Vesa /* SPDX-License-Identifier: GPL-2.0 */ 2cea3e943SAbel Vesa /* 3cea3e943SAbel Vesa * Copyright (c) 2023, Linaro Limited 4cea3e943SAbel Vesa */ 5cea3e943SAbel Vesa 6cea3e943SAbel Vesa #ifndef QCOM_PHY_QMP_QSERDES_TXRX_PCIE_V6_20_H_ 7cea3e943SAbel Vesa #define QCOM_PHY_QMP_QSERDES_TXRX_PCIE_V6_20_H_ 8cea3e943SAbel Vesa 9cea3e943SAbel Vesa #define QSERDES_V6_20_TX_RES_CODE_LANE_OFFSET_TX 0x30 10cea3e943SAbel Vesa #define QSERDES_V6_20_TX_RES_CODE_LANE_OFFSET_RX 0x34 11cea3e943SAbel Vesa #define QSERDES_V6_20_TX_TRAN_DRVR_EMP_EN 0xac 12cea3e943SAbel Vesa #define QSERDES_V6_20_TX_LANE_MODE_1 0x78 13cea3e943SAbel Vesa #define QSERDES_V6_20_TX_LANE_MODE_2 0x7c 14cea3e943SAbel Vesa #define QSERDES_V6_20_TX_LANE_MODE_3 0x80 15cea3e943SAbel Vesa 16cea3e943SAbel Vesa #define QSERDES_V6_20_RX_UCDR_FO_GAIN_RATE_2 0x08 17cea3e943SAbel Vesa #define QSERDES_V6_20_RX_UCDR_FO_GAIN_RATE_3 0x0c 18*a4054250SAbel Vesa #define QSERDES_V6_20_RX_UCDR_SO_GAIN_RATE_2 0x18 19cea3e943SAbel Vesa #define QSERDES_V6_20_RX_UCDR_PI_CONTROLS 0x20 20cea3e943SAbel Vesa #define QSERDES_V6_20_RX_UCDR_SO_ACC_DEFAULT_VAL_RATE3 0x34 21cea3e943SAbel Vesa #define QSERDES_V6_20_RX_IVCM_CAL_CTRL2 0x9c 22cea3e943SAbel Vesa #define QSERDES_V6_20_RX_IVCM_POSTCAL_OFFSET 0xa0 23*a4054250SAbel Vesa #define QSERDES_V6_20_RX_DFE_1 0xac 24*a4054250SAbel Vesa #define QSERDES_V6_20_RX_DFE_2 0xb0 25cea3e943SAbel Vesa #define QSERDES_V6_20_RX_DFE_3 0xb4 26cea3e943SAbel Vesa #define QSERDES_V6_20_RX_VGA_CAL_MAN_VAL 0xe8 27cea3e943SAbel Vesa #define QSERDES_V6_20_RX_GM_CAL 0x10c 28cea3e943SAbel Vesa #define QSERDES_V6_20_RX_EQU_ADAPTOR_CNTRL4 0x120 29cea3e943SAbel Vesa #define QSERDES_V6_20_RX_SIGDET_ENABLES 0x148 30cea3e943SAbel Vesa #define QSERDES_V6_20_RX_PHPRE_CTRL 0x188 31cea3e943SAbel Vesa #define QSERDES_V6_20_RX_DFE_CTLE_POST_CAL_OFFSET 0x194 32cea3e943SAbel Vesa #define QSERDES_V6_20_RX_Q_PI_INTRINSIC_BIAS_RATE32 0x1dc 33cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE2_B0 0x1f4 34cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE2_B1 0x1f8 35cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE2_B2 0x1fc 36cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE2_B3 0x200 37cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE2_B4 0x204 38cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE2_B5 0x208 39cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE2_B6 0x20c 40cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE3_B0 0x210 41cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE3_B1 0x214 42cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE3_B2 0x218 43cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE3_B3 0x21c 44cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE3_B4 0x220 45cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE3_B5 0x224 46cea3e943SAbel Vesa #define QSERDES_V6_20_RX_MODE_RATE3_B6 0x228 47*a4054250SAbel Vesa #define QSERDES_V6_20_RX_BKUP_CTRL1 0x22c 48cea3e943SAbel Vesa 49cea3e943SAbel Vesa #endif 50