1*65e3c803SKrzysztof Wilczynski /* SPDX-License-Identifier: GPL-2.0+ */ 26e0832faSShawn Lin /* 36e0832faSShawn Lin * Rockchip AXI PCIe controller driver 46e0832faSShawn Lin * 56e0832faSShawn Lin * Copyright (c) 2018 Rockchip, Inc. 66e0832faSShawn Lin * 76e0832faSShawn Lin * Author: Shawn Lin <shawn.lin@rock-chips.com> 86e0832faSShawn Lin * 96e0832faSShawn Lin */ 106e0832faSShawn Lin 116e0832faSShawn Lin #ifndef _PCIE_ROCKCHIP_H 126e0832faSShawn Lin #define _PCIE_ROCKCHIP_H 136e0832faSShawn Lin 146e0832faSShawn Lin #include <linux/kernel.h> 156e0832faSShawn Lin #include <linux/pci.h> 166e0832faSShawn Lin 176e0832faSShawn Lin /* 186e0832faSShawn Lin * The upper 16 bits of PCIE_CLIENT_CONFIG are a write mask for the lower 16 196e0832faSShawn Lin * bits. This allows atomic updates of the register without locking. 206e0832faSShawn Lin */ 216e0832faSShawn Lin #define HIWORD_UPDATE(mask, val) (((mask) << 16) | (val)) 226e0832faSShawn Lin #define HIWORD_UPDATE_BIT(val) HIWORD_UPDATE(val, val) 236e0832faSShawn Lin 246e0832faSShawn Lin #define ENCODE_LANES(x) ((((x) >> 1) & 3) << 4) 256e0832faSShawn Lin #define MAX_LANE_NUM 4 266e0832faSShawn Lin #define MAX_REGION_LIMIT 32 276e0832faSShawn Lin #define MIN_EP_APERTURE 28 286e0832faSShawn Lin 296e0832faSShawn Lin #define PCIE_CLIENT_BASE 0x0 306e0832faSShawn Lin #define PCIE_CLIENT_CONFIG (PCIE_CLIENT_BASE + 0x00) 316e0832faSShawn Lin #define PCIE_CLIENT_CONF_ENABLE HIWORD_UPDATE_BIT(0x0001) 326e0832faSShawn Lin #define PCIE_CLIENT_CONF_DISABLE HIWORD_UPDATE(0x0001, 0) 336e0832faSShawn Lin #define PCIE_CLIENT_LINK_TRAIN_ENABLE HIWORD_UPDATE_BIT(0x0002) 346e0832faSShawn Lin #define PCIE_CLIENT_ARI_ENABLE HIWORD_UPDATE_BIT(0x0008) 356e0832faSShawn Lin #define PCIE_CLIENT_CONF_LANE_NUM(x) HIWORD_UPDATE(0x0030, ENCODE_LANES(x)) 366e0832faSShawn Lin #define PCIE_CLIENT_MODE_RC HIWORD_UPDATE_BIT(0x0040) 376e0832faSShawn Lin #define PCIE_CLIENT_MODE_EP HIWORD_UPDATE(0x0040, 0) 386e0832faSShawn Lin #define PCIE_CLIENT_GEN_SEL_1 HIWORD_UPDATE(0x0080, 0) 396e0832faSShawn Lin #define PCIE_CLIENT_GEN_SEL_2 HIWORD_UPDATE_BIT(0x0080) 406e0832faSShawn Lin #define PCIE_CLIENT_DEBUG_OUT_0 (PCIE_CLIENT_BASE + 0x3c) 416e0832faSShawn Lin #define PCIE_CLIENT_DEBUG_LTSSM_MASK GENMASK(5, 0) 426e0832faSShawn Lin #define PCIE_CLIENT_DEBUG_LTSSM_L1 0x18 436e0832faSShawn Lin #define PCIE_CLIENT_DEBUG_LTSSM_L2 0x19 446e0832faSShawn Lin #define PCIE_CLIENT_BASIC_STATUS1 (PCIE_CLIENT_BASE + 0x48) 456e0832faSShawn Lin #define PCIE_CLIENT_LINK_STATUS_UP 0x00300000 466e0832faSShawn Lin #define PCIE_CLIENT_LINK_STATUS_MASK 0x00300000 476e0832faSShawn Lin #define PCIE_CLIENT_INT_MASK (PCIE_CLIENT_BASE + 0x4c) 486e0832faSShawn Lin #define PCIE_CLIENT_INT_STATUS (PCIE_CLIENT_BASE + 0x50) 496e0832faSShawn Lin #define PCIE_CLIENT_INTR_MASK GENMASK(8, 5) 506e0832faSShawn Lin #define PCIE_CLIENT_INTR_SHIFT 5 516e0832faSShawn Lin #define PCIE_CLIENT_INT_LEGACY_DONE BIT(15) 526e0832faSShawn Lin #define PCIE_CLIENT_INT_MSG BIT(14) 536e0832faSShawn Lin #define PCIE_CLIENT_INT_HOT_RST BIT(13) 546e0832faSShawn Lin #define PCIE_CLIENT_INT_DPA BIT(12) 556e0832faSShawn Lin #define PCIE_CLIENT_INT_FATAL_ERR BIT(11) 566e0832faSShawn Lin #define PCIE_CLIENT_INT_NFATAL_ERR BIT(10) 576e0832faSShawn Lin #define PCIE_CLIENT_INT_CORR_ERR BIT(9) 586e0832faSShawn Lin #define PCIE_CLIENT_INT_INTD BIT(8) 596e0832faSShawn Lin #define PCIE_CLIENT_INT_INTC BIT(7) 606e0832faSShawn Lin #define PCIE_CLIENT_INT_INTB BIT(6) 616e0832faSShawn Lin #define PCIE_CLIENT_INT_INTA BIT(5) 626e0832faSShawn Lin #define PCIE_CLIENT_INT_LOCAL BIT(4) 636e0832faSShawn Lin #define PCIE_CLIENT_INT_UDMA BIT(3) 646e0832faSShawn Lin #define PCIE_CLIENT_INT_PHY BIT(2) 656e0832faSShawn Lin #define PCIE_CLIENT_INT_HOT_PLUG BIT(1) 666e0832faSShawn Lin #define PCIE_CLIENT_INT_PWR_STCG BIT(0) 676e0832faSShawn Lin 686e0832faSShawn Lin #define PCIE_CLIENT_INT_LEGACY \ 696e0832faSShawn Lin (PCIE_CLIENT_INT_INTA | PCIE_CLIENT_INT_INTB | \ 706e0832faSShawn Lin PCIE_CLIENT_INT_INTC | PCIE_CLIENT_INT_INTD) 716e0832faSShawn Lin 726e0832faSShawn Lin #define PCIE_CLIENT_INT_CLI \ 736e0832faSShawn Lin (PCIE_CLIENT_INT_CORR_ERR | PCIE_CLIENT_INT_NFATAL_ERR | \ 746e0832faSShawn Lin PCIE_CLIENT_INT_FATAL_ERR | PCIE_CLIENT_INT_DPA | \ 756e0832faSShawn Lin PCIE_CLIENT_INT_HOT_RST | PCIE_CLIENT_INT_MSG | \ 766e0832faSShawn Lin PCIE_CLIENT_INT_LEGACY_DONE | PCIE_CLIENT_INT_LEGACY | \ 776e0832faSShawn Lin PCIE_CLIENT_INT_PHY) 786e0832faSShawn Lin 796e0832faSShawn Lin #define PCIE_CORE_CTRL_MGMT_BASE 0x900000 806e0832faSShawn Lin #define PCIE_CORE_CTRL (PCIE_CORE_CTRL_MGMT_BASE + 0x000) 816e0832faSShawn Lin #define PCIE_CORE_PL_CONF_SPEED_5G 0x00000008 826e0832faSShawn Lin #define PCIE_CORE_PL_CONF_SPEED_MASK 0x00000018 836e0832faSShawn Lin #define PCIE_CORE_PL_CONF_LANE_MASK 0x00000006 846e0832faSShawn Lin #define PCIE_CORE_PL_CONF_LANE_SHIFT 1 856e0832faSShawn Lin #define PCIE_CORE_CTRL_PLC1 (PCIE_CORE_CTRL_MGMT_BASE + 0x004) 866e0832faSShawn Lin #define PCIE_CORE_CTRL_PLC1_FTS_MASK GENMASK(23, 8) 876e0832faSShawn Lin #define PCIE_CORE_CTRL_PLC1_FTS_SHIFT 8 886e0832faSShawn Lin #define PCIE_CORE_CTRL_PLC1_FTS_CNT 0xffff 896e0832faSShawn Lin #define PCIE_CORE_TXCREDIT_CFG1 (PCIE_CORE_CTRL_MGMT_BASE + 0x020) 906e0832faSShawn Lin #define PCIE_CORE_TXCREDIT_CFG1_MUI_MASK 0xFFFF0000 916e0832faSShawn Lin #define PCIE_CORE_TXCREDIT_CFG1_MUI_SHIFT 16 926e0832faSShawn Lin #define PCIE_CORE_TXCREDIT_CFG1_MUI_ENCODE(x) \ 936e0832faSShawn Lin (((x) >> 3) << PCIE_CORE_TXCREDIT_CFG1_MUI_SHIFT) 946e0832faSShawn Lin #define PCIE_CORE_LANE_MAP (PCIE_CORE_CTRL_MGMT_BASE + 0x200) 956e0832faSShawn Lin #define PCIE_CORE_LANE_MAP_MASK 0x0000000f 966e0832faSShawn Lin #define PCIE_CORE_LANE_MAP_REVERSE BIT(16) 976e0832faSShawn Lin #define PCIE_CORE_INT_STATUS (PCIE_CORE_CTRL_MGMT_BASE + 0x20c) 986e0832faSShawn Lin #define PCIE_CORE_INT_PRFPE BIT(0) 996e0832faSShawn Lin #define PCIE_CORE_INT_CRFPE BIT(1) 1006e0832faSShawn Lin #define PCIE_CORE_INT_RRPE BIT(2) 1016e0832faSShawn Lin #define PCIE_CORE_INT_PRFO BIT(3) 1026e0832faSShawn Lin #define PCIE_CORE_INT_CRFO BIT(4) 1036e0832faSShawn Lin #define PCIE_CORE_INT_RT BIT(5) 1046e0832faSShawn Lin #define PCIE_CORE_INT_RTR BIT(6) 1056e0832faSShawn Lin #define PCIE_CORE_INT_PE BIT(7) 1066e0832faSShawn Lin #define PCIE_CORE_INT_MTR BIT(8) 1076e0832faSShawn Lin #define PCIE_CORE_INT_UCR BIT(9) 1086e0832faSShawn Lin #define PCIE_CORE_INT_FCE BIT(10) 1096e0832faSShawn Lin #define PCIE_CORE_INT_CT BIT(11) 1106e0832faSShawn Lin #define PCIE_CORE_INT_UTC BIT(18) 1116e0832faSShawn Lin #define PCIE_CORE_INT_MMVC BIT(19) 1126e0832faSShawn Lin #define PCIE_CORE_CONFIG_VENDOR (PCIE_CORE_CTRL_MGMT_BASE + 0x44) 1136e0832faSShawn Lin #define PCIE_CORE_INT_MASK (PCIE_CORE_CTRL_MGMT_BASE + 0x210) 1146e0832faSShawn Lin #define PCIE_CORE_PHY_FUNC_CFG (PCIE_CORE_CTRL_MGMT_BASE + 0x2c0) 1156e0832faSShawn Lin #define PCIE_RC_BAR_CONF (PCIE_CORE_CTRL_MGMT_BASE + 0x300) 1166e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_DISABLED 0x0 1176e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_IO_32BITS 0x1 1186e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_MEM_32BITS 0x4 1196e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_PREFETCH_MEM_32BITS 0x5 1206e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_MEM_64BITS 0x6 1216e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_PREFETCH_MEM_64BITS 0x7 1226e0832faSShawn Lin 1236e0832faSShawn Lin #define PCIE_CORE_INT \ 1246e0832faSShawn Lin (PCIE_CORE_INT_PRFPE | PCIE_CORE_INT_CRFPE | \ 1256e0832faSShawn Lin PCIE_CORE_INT_RRPE | PCIE_CORE_INT_CRFO | \ 1266e0832faSShawn Lin PCIE_CORE_INT_RT | PCIE_CORE_INT_RTR | \ 1276e0832faSShawn Lin PCIE_CORE_INT_PE | PCIE_CORE_INT_MTR | \ 1286e0832faSShawn Lin PCIE_CORE_INT_UCR | PCIE_CORE_INT_FCE | \ 1296e0832faSShawn Lin PCIE_CORE_INT_CT | PCIE_CORE_INT_UTC | \ 1306e0832faSShawn Lin PCIE_CORE_INT_MMVC) 1316e0832faSShawn Lin 1326e0832faSShawn Lin #define PCIE_RC_RP_ATS_BASE 0x400000 1336e0832faSShawn Lin #define PCIE_RC_CONFIG_NORMAL_BASE 0x800000 1346e0832faSShawn Lin #define PCIE_RC_CONFIG_BASE 0xa00000 1356e0832faSShawn Lin #define PCIE_RC_CONFIG_RID_CCR (PCIE_RC_CONFIG_BASE + 0x08) 1366e0832faSShawn Lin #define PCIE_RC_CONFIG_SCC_SHIFT 16 1376e0832faSShawn Lin #define PCIE_RC_CONFIG_DCR (PCIE_RC_CONFIG_BASE + 0xc4) 1386e0832faSShawn Lin #define PCIE_RC_CONFIG_DCR_CSPL_SHIFT 18 1396e0832faSShawn Lin #define PCIE_RC_CONFIG_DCR_CSPL_LIMIT 0xff 1406e0832faSShawn Lin #define PCIE_RC_CONFIG_DCR_CPLS_SHIFT 26 1416e0832faSShawn Lin #define PCIE_RC_CONFIG_DCSR (PCIE_RC_CONFIG_BASE + 0xc8) 1426e0832faSShawn Lin #define PCIE_RC_CONFIG_DCSR_MPS_MASK GENMASK(7, 5) 1436e0832faSShawn Lin #define PCIE_RC_CONFIG_DCSR_MPS_256 (0x1 << 5) 1446e0832faSShawn Lin #define PCIE_RC_CONFIG_LINK_CAP (PCIE_RC_CONFIG_BASE + 0xcc) 1456e0832faSShawn Lin #define PCIE_RC_CONFIG_LINK_CAP_L0S BIT(10) 1466e0832faSShawn Lin #define PCIE_RC_CONFIG_LCS (PCIE_RC_CONFIG_BASE + 0xd0) 1476e0832faSShawn Lin #define PCIE_RC_CONFIG_L1_SUBSTATE_CTRL2 (PCIE_RC_CONFIG_BASE + 0x90c) 1486e0832faSShawn Lin #define PCIE_RC_CONFIG_THP_CAP (PCIE_RC_CONFIG_BASE + 0x274) 1496e0832faSShawn Lin #define PCIE_RC_CONFIG_THP_CAP_NEXT_MASK GENMASK(31, 20) 1506e0832faSShawn Lin 1516e0832faSShawn Lin #define PCIE_CORE_AXI_CONF_BASE 0xc00000 1526e0832faSShawn Lin #define PCIE_CORE_OB_REGION_ADDR0 (PCIE_CORE_AXI_CONF_BASE + 0x0) 1536e0832faSShawn Lin #define PCIE_CORE_OB_REGION_ADDR0_NUM_BITS 0x3f 1546e0832faSShawn Lin #define PCIE_CORE_OB_REGION_ADDR0_LO_ADDR 0xffffff00 1556e0832faSShawn Lin #define PCIE_CORE_OB_REGION_ADDR1 (PCIE_CORE_AXI_CONF_BASE + 0x4) 1566e0832faSShawn Lin #define PCIE_CORE_OB_REGION_DESC0 (PCIE_CORE_AXI_CONF_BASE + 0x8) 1576e0832faSShawn Lin #define PCIE_CORE_OB_REGION_DESC1 (PCIE_CORE_AXI_CONF_BASE + 0xc) 1586e0832faSShawn Lin 1596e0832faSShawn Lin #define PCIE_CORE_AXI_INBOUND_BASE 0xc00800 1606e0832faSShawn Lin #define PCIE_RP_IB_ADDR0 (PCIE_CORE_AXI_INBOUND_BASE + 0x0) 1616e0832faSShawn Lin #define PCIE_CORE_IB_REGION_ADDR0_NUM_BITS 0x3f 1626e0832faSShawn Lin #define PCIE_CORE_IB_REGION_ADDR0_LO_ADDR 0xffffff00 1636e0832faSShawn Lin #define PCIE_RP_IB_ADDR1 (PCIE_CORE_AXI_INBOUND_BASE + 0x4) 1646e0832faSShawn Lin 1656e0832faSShawn Lin /* Size of one AXI Region (not Region 0) */ 1666e0832faSShawn Lin #define AXI_REGION_SIZE BIT(20) 1676e0832faSShawn Lin /* Size of Region 0, equal to sum of sizes of other regions */ 1686e0832faSShawn Lin #define AXI_REGION_0_SIZE (32 * (0x1 << 20)) 1696e0832faSShawn Lin #define OB_REG_SIZE_SHIFT 5 1706e0832faSShawn Lin #define IB_ROOT_PORT_REG_SIZE_SHIFT 3 1716e0832faSShawn Lin #define AXI_WRAPPER_IO_WRITE 0x6 1726e0832faSShawn Lin #define AXI_WRAPPER_MEM_WRITE 0x2 1736e0832faSShawn Lin #define AXI_WRAPPER_TYPE0_CFG 0xa 1746e0832faSShawn Lin #define AXI_WRAPPER_TYPE1_CFG 0xb 1756e0832faSShawn Lin #define AXI_WRAPPER_NOR_MSG 0xc 1766e0832faSShawn Lin 1776e0832faSShawn Lin #define MAX_AXI_IB_ROOTPORT_REGION_NUM 3 1786e0832faSShawn Lin #define MIN_AXI_ADDR_BITS_PASSED 8 1796e0832faSShawn Lin #define PCIE_RC_SEND_PME_OFF 0x11960 1806e0832faSShawn Lin #define ROCKCHIP_VENDOR_ID 0x1d87 1816e0832faSShawn Lin #define PCIE_ECAM_BUS(x) (((x) & 0xff) << 20) 1826e0832faSShawn Lin #define PCIE_ECAM_DEV(x) (((x) & 0x1f) << 15) 1836e0832faSShawn Lin #define PCIE_ECAM_FUNC(x) (((x) & 0x7) << 12) 1846e0832faSShawn Lin #define PCIE_ECAM_REG(x) (((x) & 0xfff) << 0) 1856e0832faSShawn Lin #define PCIE_ECAM_ADDR(bus, dev, func, reg) \ 1866e0832faSShawn Lin (PCIE_ECAM_BUS(bus) | PCIE_ECAM_DEV(dev) | \ 1876e0832faSShawn Lin PCIE_ECAM_FUNC(func) | PCIE_ECAM_REG(reg)) 1886e0832faSShawn Lin #define PCIE_LINK_IS_L2(x) \ 1896e0832faSShawn Lin (((x) & PCIE_CLIENT_DEBUG_LTSSM_MASK) == PCIE_CLIENT_DEBUG_LTSSM_L2) 1906e0832faSShawn Lin #define PCIE_LINK_UP(x) \ 1916e0832faSShawn Lin (((x) & PCIE_CLIENT_LINK_STATUS_MASK) == PCIE_CLIENT_LINK_STATUS_UP) 1926e0832faSShawn Lin #define PCIE_LINK_IS_GEN2(x) \ 1936e0832faSShawn Lin (((x) & PCIE_CORE_PL_CONF_SPEED_MASK) == PCIE_CORE_PL_CONF_SPEED_5G) 1946e0832faSShawn Lin 1956e0832faSShawn Lin #define RC_REGION_0_ADDR_TRANS_H 0x00000000 1966e0832faSShawn Lin #define RC_REGION_0_ADDR_TRANS_L 0x00000000 1976e0832faSShawn Lin #define RC_REGION_0_PASS_BITS (25 - 1) 1986e0832faSShawn Lin #define RC_REGION_0_TYPE_MASK GENMASK(3, 0) 1996e0832faSShawn Lin #define MAX_AXI_WRAPPER_REGION_NUM 33 2006e0832faSShawn Lin 2016e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_TO_RC 0x0 2026e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_VIA_ADDR 0x1 2036e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_VIA_ID 0x2 2046e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_BROADCAST 0x3 2056e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_LOCAL_INTX 0x4 2066e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_PME_ACK 0x5 2076e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_ASSERT_INTA 0x20 2086e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_ASSERT_INTB 0x21 2096e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_ASSERT_INTC 0x22 2106e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_ASSERT_INTD 0x23 2116e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_DEASSERT_INTA 0x24 2126e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_DEASSERT_INTB 0x25 2136e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_DEASSERT_INTC 0x26 2146e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_DEASSERT_INTD 0x27 2156e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_MASK GENMASK(7, 5) 2166e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING(route) \ 2176e0832faSShawn Lin (((route) << 5) & ROCKCHIP_PCIE_MSG_ROUTING_MASK) 2186e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_MASK GENMASK(15, 8) 2196e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE(code) \ 2206e0832faSShawn Lin (((code) << 8) & ROCKCHIP_PCIE_MSG_CODE_MASK) 2216e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_NO_DATA BIT(16) 2226e0832faSShawn Lin 2236e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_CMD_STATUS 0x4 2246e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_CMD_STATUS_IS BIT(19) 2256e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_REG 0x90 2266e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_MMC_OFFSET 17 2276e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_MMC_MASK GENMASK(19, 17) 2286e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_MME_OFFSET 20 2296e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_MME_MASK GENMASK(22, 20) 2306e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_ME BIT(16) 2316e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_MASK_MSI_CAP BIT(24) 2326e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_DUMMY_IRQ_ADDR 0x1 2336e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_PCI_LEGACY_IRQ_ADDR 0x3 2346e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_FUNC_BASE(fn) (((fn) << 12) & GENMASK(19, 12)) 2356e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_IB_EP_FUNC_BAR_ADDR0(fn, bar) \ 2366e0832faSShawn Lin (PCIE_RC_RP_ATS_BASE + 0x0840 + (fn) * 0x0040 + (bar) * 0x0008) 2376e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_IB_EP_FUNC_BAR_ADDR1(fn, bar) \ 2386e0832faSShawn Lin (PCIE_RC_RP_ATS_BASE + 0x0844 + (fn) * 0x0040 + (bar) * 0x0008) 2396e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0(r) \ 2406e0832faSShawn Lin (PCIE_RC_RP_ATS_BASE + 0x0000 + ((r) & 0x1f) * 0x0020) 2416e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_DEVFN_MASK GENMASK(19, 12) 2426e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_DEVFN(devfn) \ 2436e0832faSShawn Lin (((devfn) << 12) & \ 2446e0832faSShawn Lin ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_DEVFN_MASK) 2456e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_BUS_MASK GENMASK(27, 20) 2466e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_BUS(bus) \ 2476e0832faSShawn Lin (((bus) << 20) & ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_BUS_MASK) 2486e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR1(r) \ 2496e0832faSShawn Lin (PCIE_RC_RP_ATS_BASE + 0x0004 + ((r) & 0x1f) * 0x0020) 2506e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_DESC0_HARDCODED_RID BIT(23) 2516e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_DESC0_DEVFN_MASK GENMASK(31, 24) 2526e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_DESC0_DEVFN(devfn) \ 2536e0832faSShawn Lin (((devfn) << 24) & ROCKCHIP_PCIE_AT_OB_REGION_DESC0_DEVFN_MASK) 2546e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_DESC0(r) \ 2556e0832faSShawn Lin (PCIE_RC_RP_ATS_BASE + 0x0008 + ((r) & 0x1f) * 0x0020) 2566e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_DESC1(r) \ 2576e0832faSShawn Lin (PCIE_RC_RP_ATS_BASE + 0x000c + ((r) & 0x1f) * 0x0020) 2586e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_CPU_ADDR0(r) \ 2596e0832faSShawn Lin (PCIE_RC_RP_ATS_BASE + 0x0018 + ((r) & 0x1f) * 0x0020) 2606e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_CPU_ADDR1(r) \ 2616e0832faSShawn Lin (PCIE_RC_RP_ATS_BASE + 0x001c + ((r) & 0x1f) * 0x0020) 2626e0832faSShawn Lin 2636e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG0(fn) \ 2646e0832faSShawn Lin (PCIE_CORE_CTRL_MGMT_BASE + 0x0240 + (fn) * 0x0008) 2656e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG1(fn) \ 2666e0832faSShawn Lin (PCIE_CORE_CTRL_MGMT_BASE + 0x0244 + (fn) * 0x0008) 2676e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_APERTURE_MASK(b) \ 2686e0832faSShawn Lin (GENMASK(4, 0) << ((b) * 8)) 2696e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_APERTURE(b, a) \ 2706e0832faSShawn Lin (((a) << ((b) * 8)) & \ 2716e0832faSShawn Lin ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_APERTURE_MASK(b)) 2726e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_CTRL_MASK(b) \ 2736e0832faSShawn Lin (GENMASK(7, 5) << ((b) * 8)) 2746e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_CTRL(b, c) \ 2756e0832faSShawn Lin (((c) << ((b) * 8 + 5)) & \ 2766e0832faSShawn Lin ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_CTRL_MASK(b)) 2776e0832faSShawn Lin 2786e0832faSShawn Lin struct rockchip_pcie { 2796e0832faSShawn Lin void __iomem *reg_base; /* DT axi-base */ 2806e0832faSShawn Lin void __iomem *apb_base; /* DT apb-base */ 2816e0832faSShawn Lin bool legacy_phy; 2826e0832faSShawn Lin struct phy *phys[MAX_LANE_NUM]; 2836e0832faSShawn Lin struct reset_control *core_rst; 2846e0832faSShawn Lin struct reset_control *mgmt_rst; 2856e0832faSShawn Lin struct reset_control *mgmt_sticky_rst; 2866e0832faSShawn Lin struct reset_control *pipe_rst; 2876e0832faSShawn Lin struct reset_control *pm_rst; 2886e0832faSShawn Lin struct reset_control *aclk_rst; 2896e0832faSShawn Lin struct reset_control *pclk_rst; 2906e0832faSShawn Lin struct clk *aclk_pcie; 2916e0832faSShawn Lin struct clk *aclk_perf_pcie; 2926e0832faSShawn Lin struct clk *hclk_pcie; 2936e0832faSShawn Lin struct clk *clk_pcie_pm; 2946e0832faSShawn Lin struct regulator *vpcie12v; /* 12V power supply */ 2956e0832faSShawn Lin struct regulator *vpcie3v3; /* 3.3V power supply */ 2966e0832faSShawn Lin struct regulator *vpcie1v8; /* 1.8V power supply */ 2976e0832faSShawn Lin struct regulator *vpcie0v9; /* 0.9V power supply */ 2986e0832faSShawn Lin struct gpio_desc *ep_gpio; 2996e0832faSShawn Lin u32 lanes; 3006e0832faSShawn Lin u8 lanes_map; 3016e0832faSShawn Lin u8 root_bus_nr; 3026e0832faSShawn Lin int link_gen; 3036e0832faSShawn Lin struct device *dev; 3046e0832faSShawn Lin struct irq_domain *irq_domain; 3056e0832faSShawn Lin int offset; 3066e0832faSShawn Lin struct pci_bus *root_bus; 3076e0832faSShawn Lin struct resource *io; 3086e0832faSShawn Lin phys_addr_t io_bus_addr; 3096e0832faSShawn Lin u32 io_size; 3106e0832faSShawn Lin void __iomem *msg_region; 3116e0832faSShawn Lin u32 mem_size; 3126e0832faSShawn Lin phys_addr_t msg_bus_addr; 3136e0832faSShawn Lin phys_addr_t mem_bus_addr; 3146e0832faSShawn Lin bool is_rc; 3156e0832faSShawn Lin struct resource *mem_res; 3166e0832faSShawn Lin }; 3176e0832faSShawn Lin 3186e0832faSShawn Lin static u32 rockchip_pcie_read(struct rockchip_pcie *rockchip, u32 reg) 3196e0832faSShawn Lin { 3206e0832faSShawn Lin return readl(rockchip->apb_base + reg); 3216e0832faSShawn Lin } 3226e0832faSShawn Lin 3236e0832faSShawn Lin static void rockchip_pcie_write(struct rockchip_pcie *rockchip, u32 val, 3246e0832faSShawn Lin u32 reg) 3256e0832faSShawn Lin { 3266e0832faSShawn Lin writel(val, rockchip->apb_base + reg); 3276e0832faSShawn Lin } 3286e0832faSShawn Lin 3296e0832faSShawn Lin int rockchip_pcie_parse_dt(struct rockchip_pcie *rockchip); 3306e0832faSShawn Lin int rockchip_pcie_init_port(struct rockchip_pcie *rockchip); 3316e0832faSShawn Lin int rockchip_pcie_get_phys(struct rockchip_pcie *rockchip); 3326e0832faSShawn Lin void rockchip_pcie_deinit_phys(struct rockchip_pcie *rockchip); 3336e0832faSShawn Lin int rockchip_pcie_enable_clocks(struct rockchip_pcie *rockchip); 3346e0832faSShawn Lin void rockchip_pcie_disable_clocks(void *data); 3356e0832faSShawn Lin void rockchip_pcie_cfg_configuration_accesses( 3366e0832faSShawn Lin struct rockchip_pcie *rockchip, u32 type); 3376e0832faSShawn Lin 3386e0832faSShawn Lin #endif /* _PCIE_ROCKCHIP_H */ 339