165e3c803SKrzysztof Wilczynski /* SPDX-License-Identifier: GPL-2.0+ */
26e0832faSShawn Lin /*
36e0832faSShawn Lin * Rockchip AXI PCIe controller driver
46e0832faSShawn Lin *
56e0832faSShawn Lin * Copyright (c) 2018 Rockchip, Inc.
66e0832faSShawn Lin *
76e0832faSShawn Lin * Author: Shawn Lin <shawn.lin@rock-chips.com>
86e0832faSShawn Lin *
96e0832faSShawn Lin */
106e0832faSShawn Lin
116e0832faSShawn Lin #ifndef _PCIE_ROCKCHIP_H
126e0832faSShawn Lin #define _PCIE_ROCKCHIP_H
136e0832faSShawn Lin
146e0832faSShawn Lin #include <linux/kernel.h>
156e0832faSShawn Lin #include <linux/pci.h>
16e7708f5bSKrzysztof Wilczyński #include <linux/pci-ecam.h>
176e0832faSShawn Lin
186e0832faSShawn Lin /*
196e0832faSShawn Lin * The upper 16 bits of PCIE_CLIENT_CONFIG are a write mask for the lower 16
206e0832faSShawn Lin * bits. This allows atomic updates of the register without locking.
216e0832faSShawn Lin */
226e0832faSShawn Lin #define HIWORD_UPDATE(mask, val) (((mask) << 16) | (val))
236e0832faSShawn Lin #define HIWORD_UPDATE_BIT(val) HIWORD_UPDATE(val, val)
246e0832faSShawn Lin
256e0832faSShawn Lin #define ENCODE_LANES(x) ((((x) >> 1) & 3) << 4)
266e0832faSShawn Lin #define MAX_LANE_NUM 4
276e0832faSShawn Lin #define MAX_REGION_LIMIT 32
286e0832faSShawn Lin #define MIN_EP_APERTURE 28
296e0832faSShawn Lin
306e0832faSShawn Lin #define PCIE_CLIENT_BASE 0x0
316e0832faSShawn Lin #define PCIE_CLIENT_CONFIG (PCIE_CLIENT_BASE + 0x00)
326e0832faSShawn Lin #define PCIE_CLIENT_CONF_ENABLE HIWORD_UPDATE_BIT(0x0001)
336e0832faSShawn Lin #define PCIE_CLIENT_CONF_DISABLE HIWORD_UPDATE(0x0001, 0)
346e0832faSShawn Lin #define PCIE_CLIENT_LINK_TRAIN_ENABLE HIWORD_UPDATE_BIT(0x0002)
356e0832faSShawn Lin #define PCIE_CLIENT_ARI_ENABLE HIWORD_UPDATE_BIT(0x0008)
366e0832faSShawn Lin #define PCIE_CLIENT_CONF_LANE_NUM(x) HIWORD_UPDATE(0x0030, ENCODE_LANES(x))
376e0832faSShawn Lin #define PCIE_CLIENT_MODE_RC HIWORD_UPDATE_BIT(0x0040)
386e0832faSShawn Lin #define PCIE_CLIENT_MODE_EP HIWORD_UPDATE(0x0040, 0)
396e0832faSShawn Lin #define PCIE_CLIENT_GEN_SEL_1 HIWORD_UPDATE(0x0080, 0)
406e0832faSShawn Lin #define PCIE_CLIENT_GEN_SEL_2 HIWORD_UPDATE_BIT(0x0080)
41166e89d9SRick Wertenbroek #define PCIE_CLIENT_LEGACY_INT_CTRL (PCIE_CLIENT_BASE + 0x0c)
42166e89d9SRick Wertenbroek #define PCIE_CLIENT_INT_IN_ASSERT HIWORD_UPDATE_BIT(0x0002)
43166e89d9SRick Wertenbroek #define PCIE_CLIENT_INT_IN_DEASSERT HIWORD_UPDATE(0x0002, 0)
44166e89d9SRick Wertenbroek #define PCIE_CLIENT_INT_PEND_ST_PEND HIWORD_UPDATE_BIT(0x0001)
45166e89d9SRick Wertenbroek #define PCIE_CLIENT_INT_PEND_ST_NORMAL HIWORD_UPDATE(0x0001, 0)
469dd3c7c4SRick Wertenbroek #define PCIE_CLIENT_SIDE_BAND_STATUS (PCIE_CLIENT_BASE + 0x20)
479dd3c7c4SRick Wertenbroek #define PCIE_CLIENT_PHY_ST BIT(12)
486e0832faSShawn Lin #define PCIE_CLIENT_DEBUG_OUT_0 (PCIE_CLIENT_BASE + 0x3c)
496e0832faSShawn Lin #define PCIE_CLIENT_DEBUG_LTSSM_MASK GENMASK(5, 0)
506e0832faSShawn Lin #define PCIE_CLIENT_DEBUG_LTSSM_L1 0x18
516e0832faSShawn Lin #define PCIE_CLIENT_DEBUG_LTSSM_L2 0x19
526e0832faSShawn Lin #define PCIE_CLIENT_BASIC_STATUS1 (PCIE_CLIENT_BASE + 0x48)
536e0832faSShawn Lin #define PCIE_CLIENT_LINK_STATUS_UP 0x00300000
546e0832faSShawn Lin #define PCIE_CLIENT_LINK_STATUS_MASK 0x00300000
556e0832faSShawn Lin #define PCIE_CLIENT_INT_MASK (PCIE_CLIENT_BASE + 0x4c)
566e0832faSShawn Lin #define PCIE_CLIENT_INT_STATUS (PCIE_CLIENT_BASE + 0x50)
576e0832faSShawn Lin #define PCIE_CLIENT_INTR_MASK GENMASK(8, 5)
586e0832faSShawn Lin #define PCIE_CLIENT_INTR_SHIFT 5
596e0832faSShawn Lin #define PCIE_CLIENT_INT_LEGACY_DONE BIT(15)
606e0832faSShawn Lin #define PCIE_CLIENT_INT_MSG BIT(14)
616e0832faSShawn Lin #define PCIE_CLIENT_INT_HOT_RST BIT(13)
626e0832faSShawn Lin #define PCIE_CLIENT_INT_DPA BIT(12)
636e0832faSShawn Lin #define PCIE_CLIENT_INT_FATAL_ERR BIT(11)
646e0832faSShawn Lin #define PCIE_CLIENT_INT_NFATAL_ERR BIT(10)
656e0832faSShawn Lin #define PCIE_CLIENT_INT_CORR_ERR BIT(9)
666e0832faSShawn Lin #define PCIE_CLIENT_INT_INTD BIT(8)
676e0832faSShawn Lin #define PCIE_CLIENT_INT_INTC BIT(7)
686e0832faSShawn Lin #define PCIE_CLIENT_INT_INTB BIT(6)
696e0832faSShawn Lin #define PCIE_CLIENT_INT_INTA BIT(5)
706e0832faSShawn Lin #define PCIE_CLIENT_INT_LOCAL BIT(4)
716e0832faSShawn Lin #define PCIE_CLIENT_INT_UDMA BIT(3)
726e0832faSShawn Lin #define PCIE_CLIENT_INT_PHY BIT(2)
736e0832faSShawn Lin #define PCIE_CLIENT_INT_HOT_PLUG BIT(1)
746e0832faSShawn Lin #define PCIE_CLIENT_INT_PWR_STCG BIT(0)
756e0832faSShawn Lin
766e0832faSShawn Lin #define PCIE_CLIENT_INT_LEGACY \
776e0832faSShawn Lin (PCIE_CLIENT_INT_INTA | PCIE_CLIENT_INT_INTB | \
786e0832faSShawn Lin PCIE_CLIENT_INT_INTC | PCIE_CLIENT_INT_INTD)
796e0832faSShawn Lin
806e0832faSShawn Lin #define PCIE_CLIENT_INT_CLI \
816e0832faSShawn Lin (PCIE_CLIENT_INT_CORR_ERR | PCIE_CLIENT_INT_NFATAL_ERR | \
826e0832faSShawn Lin PCIE_CLIENT_INT_FATAL_ERR | PCIE_CLIENT_INT_DPA | \
836e0832faSShawn Lin PCIE_CLIENT_INT_HOT_RST | PCIE_CLIENT_INT_MSG | \
846e0832faSShawn Lin PCIE_CLIENT_INT_LEGACY_DONE | PCIE_CLIENT_INT_LEGACY | \
856e0832faSShawn Lin PCIE_CLIENT_INT_PHY)
866e0832faSShawn Lin
876e0832faSShawn Lin #define PCIE_CORE_CTRL_MGMT_BASE 0x900000
886e0832faSShawn Lin #define PCIE_CORE_CTRL (PCIE_CORE_CTRL_MGMT_BASE + 0x000)
896e0832faSShawn Lin #define PCIE_CORE_PL_CONF_SPEED_5G 0x00000008
906e0832faSShawn Lin #define PCIE_CORE_PL_CONF_SPEED_MASK 0x00000018
916e0832faSShawn Lin #define PCIE_CORE_PL_CONF_LANE_MASK 0x00000006
926e0832faSShawn Lin #define PCIE_CORE_PL_CONF_LANE_SHIFT 1
936e0832faSShawn Lin #define PCIE_CORE_CTRL_PLC1 (PCIE_CORE_CTRL_MGMT_BASE + 0x004)
946e0832faSShawn Lin #define PCIE_CORE_CTRL_PLC1_FTS_MASK GENMASK(23, 8)
956e0832faSShawn Lin #define PCIE_CORE_CTRL_PLC1_FTS_SHIFT 8
966e0832faSShawn Lin #define PCIE_CORE_CTRL_PLC1_FTS_CNT 0xffff
976e0832faSShawn Lin #define PCIE_CORE_TXCREDIT_CFG1 (PCIE_CORE_CTRL_MGMT_BASE + 0x020)
986e0832faSShawn Lin #define PCIE_CORE_TXCREDIT_CFG1_MUI_MASK 0xFFFF0000
996e0832faSShawn Lin #define PCIE_CORE_TXCREDIT_CFG1_MUI_SHIFT 16
1006e0832faSShawn Lin #define PCIE_CORE_TXCREDIT_CFG1_MUI_ENCODE(x) \
1016e0832faSShawn Lin (((x) >> 3) << PCIE_CORE_TXCREDIT_CFG1_MUI_SHIFT)
1026e0832faSShawn Lin #define PCIE_CORE_LANE_MAP (PCIE_CORE_CTRL_MGMT_BASE + 0x200)
1036e0832faSShawn Lin #define PCIE_CORE_LANE_MAP_MASK 0x0000000f
1046e0832faSShawn Lin #define PCIE_CORE_LANE_MAP_REVERSE BIT(16)
1056e0832faSShawn Lin #define PCIE_CORE_INT_STATUS (PCIE_CORE_CTRL_MGMT_BASE + 0x20c)
1066e0832faSShawn Lin #define PCIE_CORE_INT_PRFPE BIT(0)
1076e0832faSShawn Lin #define PCIE_CORE_INT_CRFPE BIT(1)
1086e0832faSShawn Lin #define PCIE_CORE_INT_RRPE BIT(2)
1096e0832faSShawn Lin #define PCIE_CORE_INT_PRFO BIT(3)
1106e0832faSShawn Lin #define PCIE_CORE_INT_CRFO BIT(4)
1116e0832faSShawn Lin #define PCIE_CORE_INT_RT BIT(5)
1126e0832faSShawn Lin #define PCIE_CORE_INT_RTR BIT(6)
1136e0832faSShawn Lin #define PCIE_CORE_INT_PE BIT(7)
1146e0832faSShawn Lin #define PCIE_CORE_INT_MTR BIT(8)
1156e0832faSShawn Lin #define PCIE_CORE_INT_UCR BIT(9)
1166e0832faSShawn Lin #define PCIE_CORE_INT_FCE BIT(10)
1176e0832faSShawn Lin #define PCIE_CORE_INT_CT BIT(11)
1186e0832faSShawn Lin #define PCIE_CORE_INT_UTC BIT(18)
1196e0832faSShawn Lin #define PCIE_CORE_INT_MMVC BIT(19)
1206e0832faSShawn Lin #define PCIE_CORE_CONFIG_VENDOR (PCIE_CORE_CTRL_MGMT_BASE + 0x44)
1216e0832faSShawn Lin #define PCIE_CORE_INT_MASK (PCIE_CORE_CTRL_MGMT_BASE + 0x210)
1226e0832faSShawn Lin #define PCIE_CORE_PHY_FUNC_CFG (PCIE_CORE_CTRL_MGMT_BASE + 0x2c0)
1236e0832faSShawn Lin #define PCIE_RC_BAR_CONF (PCIE_CORE_CTRL_MGMT_BASE + 0x300)
1246e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_DISABLED 0x0
1256e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_IO_32BITS 0x1
1266e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_MEM_32BITS 0x4
1276e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_PREFETCH_MEM_32BITS 0x5
1286e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_MEM_64BITS 0x6
1296e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_PREFETCH_MEM_64BITS 0x7
1306e0832faSShawn Lin
1316e0832faSShawn Lin #define PCIE_CORE_INT \
1326e0832faSShawn Lin (PCIE_CORE_INT_PRFPE | PCIE_CORE_INT_CRFPE | \
1336e0832faSShawn Lin PCIE_CORE_INT_RRPE | PCIE_CORE_INT_CRFO | \
1346e0832faSShawn Lin PCIE_CORE_INT_RT | PCIE_CORE_INT_RTR | \
1356e0832faSShawn Lin PCIE_CORE_INT_PE | PCIE_CORE_INT_MTR | \
1366e0832faSShawn Lin PCIE_CORE_INT_UCR | PCIE_CORE_INT_FCE | \
1376e0832faSShawn Lin PCIE_CORE_INT_CT | PCIE_CORE_INT_UTC | \
1386e0832faSShawn Lin PCIE_CORE_INT_MMVC)
1396e0832faSShawn Lin
1406e0832faSShawn Lin #define PCIE_RC_RP_ATS_BASE 0x400000
1416e0832faSShawn Lin #define PCIE_RC_CONFIG_NORMAL_BASE 0x800000
142dc73ed0fSRick Wertenbroek #define PCIE_EP_PF_CONFIG_REGS_BASE 0x800000
1436e0832faSShawn Lin #define PCIE_RC_CONFIG_BASE 0xa00000
1441f1c42ecSRick Wertenbroek #define PCIE_EP_CONFIG_BASE 0xa00000
1451f1c42ecSRick Wertenbroek #define PCIE_EP_CONFIG_DID_VID (PCIE_EP_CONFIG_BASE + 0x00)
1466e0832faSShawn Lin #define PCIE_RC_CONFIG_RID_CCR (PCIE_RC_CONFIG_BASE + 0x08)
1476e0832faSShawn Lin #define PCIE_RC_CONFIG_DCR (PCIE_RC_CONFIG_BASE + 0xc4)
1486e0832faSShawn Lin #define PCIE_RC_CONFIG_DCR_CSPL_SHIFT 18
1496e0832faSShawn Lin #define PCIE_RC_CONFIG_DCR_CSPL_LIMIT 0xff
1506e0832faSShawn Lin #define PCIE_RC_CONFIG_DCR_CPLS_SHIFT 26
1516e0832faSShawn Lin #define PCIE_RC_CONFIG_DCSR (PCIE_RC_CONFIG_BASE + 0xc8)
1526e0832faSShawn Lin #define PCIE_RC_CONFIG_DCSR_MPS_MASK GENMASK(7, 5)
1536e0832faSShawn Lin #define PCIE_RC_CONFIG_DCSR_MPS_256 (0x1 << 5)
1546e0832faSShawn Lin #define PCIE_RC_CONFIG_LINK_CAP (PCIE_RC_CONFIG_BASE + 0xcc)
1556e0832faSShawn Lin #define PCIE_RC_CONFIG_LINK_CAP_L0S BIT(10)
1566e0832faSShawn Lin #define PCIE_RC_CONFIG_LCS (PCIE_RC_CONFIG_BASE + 0xd0)
1576e0832faSShawn Lin #define PCIE_RC_CONFIG_L1_SUBSTATE_CTRL2 (PCIE_RC_CONFIG_BASE + 0x90c)
1586e0832faSShawn Lin #define PCIE_RC_CONFIG_THP_CAP (PCIE_RC_CONFIG_BASE + 0x274)
1596e0832faSShawn Lin #define PCIE_RC_CONFIG_THP_CAP_NEXT_MASK GENMASK(31, 20)
1606e0832faSShawn Lin
161*cdb50033SRick Wertenbroek #define MAX_AXI_IB_ROOTPORT_REGION_NUM 3
162*cdb50033SRick Wertenbroek #define MIN_AXI_ADDR_BITS_PASSED 8
163*cdb50033SRick Wertenbroek #define PCIE_ADDR_MASK GENMASK_ULL(63, MIN_AXI_ADDR_BITS_PASSED)
1646e0832faSShawn Lin #define PCIE_CORE_AXI_CONF_BASE 0xc00000
1656e0832faSShawn Lin #define PCIE_CORE_OB_REGION_ADDR0 (PCIE_CORE_AXI_CONF_BASE + 0x0)
1666e0832faSShawn Lin #define PCIE_CORE_OB_REGION_ADDR0_NUM_BITS 0x3f
167dc73ed0fSRick Wertenbroek #define PCIE_CORE_OB_REGION_ADDR0_LO_ADDR PCIE_ADDR_MASK
1686e0832faSShawn Lin #define PCIE_CORE_OB_REGION_ADDR1 (PCIE_CORE_AXI_CONF_BASE + 0x4)
1696e0832faSShawn Lin #define PCIE_CORE_OB_REGION_DESC0 (PCIE_CORE_AXI_CONF_BASE + 0x8)
1706e0832faSShawn Lin #define PCIE_CORE_OB_REGION_DESC1 (PCIE_CORE_AXI_CONF_BASE + 0xc)
1716e0832faSShawn Lin
1726e0832faSShawn Lin #define PCIE_CORE_AXI_INBOUND_BASE 0xc00800
1736e0832faSShawn Lin #define PCIE_RP_IB_ADDR0 (PCIE_CORE_AXI_INBOUND_BASE + 0x0)
1746e0832faSShawn Lin #define PCIE_CORE_IB_REGION_ADDR0_NUM_BITS 0x3f
175dc73ed0fSRick Wertenbroek #define PCIE_CORE_IB_REGION_ADDR0_LO_ADDR PCIE_ADDR_MASK
1766e0832faSShawn Lin #define PCIE_RP_IB_ADDR1 (PCIE_CORE_AXI_INBOUND_BASE + 0x4)
1776e0832faSShawn Lin
1786e0832faSShawn Lin /* Size of one AXI Region (not Region 0) */
1796e0832faSShawn Lin #define AXI_REGION_SIZE BIT(20)
1806e0832faSShawn Lin /* Size of Region 0, equal to sum of sizes of other regions */
1816e0832faSShawn Lin #define AXI_REGION_0_SIZE (32 * (0x1 << 20))
1826e0832faSShawn Lin #define OB_REG_SIZE_SHIFT 5
1836e0832faSShawn Lin #define IB_ROOT_PORT_REG_SIZE_SHIFT 3
1846e0832faSShawn Lin #define AXI_WRAPPER_IO_WRITE 0x6
1856e0832faSShawn Lin #define AXI_WRAPPER_MEM_WRITE 0x2
1866e0832faSShawn Lin #define AXI_WRAPPER_TYPE0_CFG 0xa
1876e0832faSShawn Lin #define AXI_WRAPPER_TYPE1_CFG 0xb
1886e0832faSShawn Lin #define AXI_WRAPPER_NOR_MSG 0xc
1896e0832faSShawn Lin
1906e0832faSShawn Lin #define PCIE_RC_SEND_PME_OFF 0x11960
1916e0832faSShawn Lin #define ROCKCHIP_VENDOR_ID 0x1d87
1926e0832faSShawn Lin #define PCIE_LINK_IS_L2(x) \
1936e0832faSShawn Lin (((x) & PCIE_CLIENT_DEBUG_LTSSM_MASK) == PCIE_CLIENT_DEBUG_LTSSM_L2)
1946e0832faSShawn Lin #define PCIE_LINK_UP(x) \
1956e0832faSShawn Lin (((x) & PCIE_CLIENT_LINK_STATUS_MASK) == PCIE_CLIENT_LINK_STATUS_UP)
1966e0832faSShawn Lin #define PCIE_LINK_IS_GEN2(x) \
1976e0832faSShawn Lin (((x) & PCIE_CORE_PL_CONF_SPEED_MASK) == PCIE_CORE_PL_CONF_SPEED_5G)
1986e0832faSShawn Lin
1996e0832faSShawn Lin #define RC_REGION_0_ADDR_TRANS_H 0x00000000
2006e0832faSShawn Lin #define RC_REGION_0_ADDR_TRANS_L 0x00000000
2016e0832faSShawn Lin #define RC_REGION_0_PASS_BITS (25 - 1)
2026e0832faSShawn Lin #define RC_REGION_0_TYPE_MASK GENMASK(3, 0)
2036e0832faSShawn Lin #define MAX_AXI_WRAPPER_REGION_NUM 33
2046e0832faSShawn Lin
2056e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_TO_RC 0x0
2066e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_VIA_ADDR 0x1
2076e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_VIA_ID 0x2
2086e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_BROADCAST 0x3
2096e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_LOCAL_INTX 0x4
2106e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_PME_ACK 0x5
2116e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_ASSERT_INTA 0x20
2126e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_ASSERT_INTB 0x21
2136e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_ASSERT_INTC 0x22
2146e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_ASSERT_INTD 0x23
2156e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_DEASSERT_INTA 0x24
2166e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_DEASSERT_INTB 0x25
2176e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_DEASSERT_INTC 0x26
2186e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_DEASSERT_INTD 0x27
2196e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING_MASK GENMASK(7, 5)
2206e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_ROUTING(route) \
2216e0832faSShawn Lin (((route) << 5) & ROCKCHIP_PCIE_MSG_ROUTING_MASK)
2226e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE_MASK GENMASK(15, 8)
2236e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_CODE(code) \
2246e0832faSShawn Lin (((code) << 8) & ROCKCHIP_PCIE_MSG_CODE_MASK)
2256e0832faSShawn Lin #define ROCKCHIP_PCIE_MSG_NO_DATA BIT(16)
2266e0832faSShawn Lin
2276e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_CMD_STATUS 0x4
2286e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_CMD_STATUS_IS BIT(19)
2296e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_REG 0x90
230a52587e0SRick Wertenbroek #define ROCKCHIP_PCIE_EP_MSI_CP1_OFFSET 8
231a52587e0SRick Wertenbroek #define ROCKCHIP_PCIE_EP_MSI_CP1_MASK GENMASK(15, 8)
2328962b2cbSRick Wertenbroek #define ROCKCHIP_PCIE_EP_MSI_FLAGS_OFFSET 16
2336e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_MMC_OFFSET 17
2346e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_MMC_MASK GENMASK(19, 17)
2356e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_MME_OFFSET 20
2366e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_MME_MASK GENMASK(22, 20)
2376e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_ME BIT(16)
2386e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_MSI_CTRL_MASK_MSI_CAP BIT(24)
239a52587e0SRick Wertenbroek #define ROCKCHIP_PCIE_EP_MSIX_CAP_REG 0xb0
240a52587e0SRick Wertenbroek #define ROCKCHIP_PCIE_EP_MSIX_CAP_CP_OFFSET 8
241a52587e0SRick Wertenbroek #define ROCKCHIP_PCIE_EP_MSIX_CAP_CP_MASK GENMASK(15, 8)
2426e0832faSShawn Lin #define ROCKCHIP_PCIE_EP_DUMMY_IRQ_ADDR 0x1
243dc73ed0fSRick Wertenbroek #define ROCKCHIP_PCIE_EP_PCI_LEGACY_IRQ_ADDR 0x3
244dc73ed0fSRick Wertenbroek #define ROCKCHIP_PCIE_EP_FUNC_BASE(fn) \
245dc73ed0fSRick Wertenbroek (PCIE_EP_PF_CONFIG_REGS_BASE + (((fn) << 12) & GENMASK(19, 12)))
246dc73ed0fSRick Wertenbroek #define ROCKCHIP_PCIE_EP_VIRT_FUNC_BASE(fn) \
247dc73ed0fSRick Wertenbroek (PCIE_EP_PF_CONFIG_REGS_BASE + 0x10000 + (((fn) << 12) & GENMASK(19, 12)))
2486e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_IB_EP_FUNC_BAR_ADDR0(fn, bar) \
249dc73ed0fSRick Wertenbroek (PCIE_CORE_AXI_CONF_BASE + 0x0828 + (fn) * 0x0040 + (bar) * 0x0008)
2506e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_IB_EP_FUNC_BAR_ADDR1(fn, bar) \
251dc73ed0fSRick Wertenbroek (PCIE_CORE_AXI_CONF_BASE + 0x082c + (fn) * 0x0040 + (bar) * 0x0008)
2526e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_DEVFN_MASK GENMASK(19, 12)
2536e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_DEVFN(devfn) \
2546e0832faSShawn Lin (((devfn) << 12) & \
2556e0832faSShawn Lin ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_DEVFN_MASK)
2566e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_BUS_MASK GENMASK(27, 20)
2576e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_BUS(bus) \
2586e0832faSShawn Lin (((bus) << 20) & ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_BUS_MASK)
259dc73ed0fSRick Wertenbroek #define PCIE_RC_EP_ATR_OB_REGIONS_1_32 (PCIE_CORE_AXI_CONF_BASE + 0x0020)
260dc73ed0fSRick Wertenbroek #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0(r) \
261dc73ed0fSRick Wertenbroek (PCIE_RC_EP_ATR_OB_REGIONS_1_32 + 0x0000 + ((r) & 0x1f) * 0x0020)
2626e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR1(r) \
263dc73ed0fSRick Wertenbroek (PCIE_RC_EP_ATR_OB_REGIONS_1_32 + 0x0004 + ((r) & 0x1f) * 0x0020)
2646e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_DESC0_HARDCODED_RID BIT(23)
2656e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_DESC0_DEVFN_MASK GENMASK(31, 24)
2666e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_DESC0_DEVFN(devfn) \
2676e0832faSShawn Lin (((devfn) << 24) & ROCKCHIP_PCIE_AT_OB_REGION_DESC0_DEVFN_MASK)
2686e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_DESC0(r) \
269dc73ed0fSRick Wertenbroek (PCIE_RC_EP_ATR_OB_REGIONS_1_32 + 0x0008 + ((r) & 0x1f) * 0x0020)
2706e0832faSShawn Lin #define ROCKCHIP_PCIE_AT_OB_REGION_DESC1(r) \
271dc73ed0fSRick Wertenbroek (PCIE_RC_EP_ATR_OB_REGIONS_1_32 + 0x000c + ((r) & 0x1f) * 0x0020)
272dc73ed0fSRick Wertenbroek #define ROCKCHIP_PCIE_AT_OB_REGION_DESC2(r) \
273dc73ed0fSRick Wertenbroek (PCIE_RC_EP_ATR_OB_REGIONS_1_32 + 0x0010 + ((r) & 0x1f) * 0x0020)
2746e0832faSShawn Lin
2756e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG0(fn) \
2766e0832faSShawn Lin (PCIE_CORE_CTRL_MGMT_BASE + 0x0240 + (fn) * 0x0008)
2776e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG1(fn) \
2786e0832faSShawn Lin (PCIE_CORE_CTRL_MGMT_BASE + 0x0244 + (fn) * 0x0008)
2796e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_APERTURE_MASK(b) \
2806e0832faSShawn Lin (GENMASK(4, 0) << ((b) * 8))
2816e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_APERTURE(b, a) \
2826e0832faSShawn Lin (((a) << ((b) * 8)) & \
2836e0832faSShawn Lin ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_APERTURE_MASK(b))
2846e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_CTRL_MASK(b) \
2856e0832faSShawn Lin (GENMASK(7, 5) << ((b) * 8))
2866e0832faSShawn Lin #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_CTRL(b, c) \
2876e0832faSShawn Lin (((c) << ((b) * 8 + 5)) & \
2886e0832faSShawn Lin ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_CTRL_MASK(b))
2896e0832faSShawn Lin
2906e0832faSShawn Lin struct rockchip_pcie {
2916e0832faSShawn Lin void __iomem *reg_base; /* DT axi-base */
2926e0832faSShawn Lin void __iomem *apb_base; /* DT apb-base */
2936e0832faSShawn Lin bool legacy_phy;
2946e0832faSShawn Lin struct phy *phys[MAX_LANE_NUM];
2956e0832faSShawn Lin struct reset_control *core_rst;
2966e0832faSShawn Lin struct reset_control *mgmt_rst;
2976e0832faSShawn Lin struct reset_control *mgmt_sticky_rst;
2986e0832faSShawn Lin struct reset_control *pipe_rst;
2996e0832faSShawn Lin struct reset_control *pm_rst;
3006e0832faSShawn Lin struct reset_control *aclk_rst;
3016e0832faSShawn Lin struct reset_control *pclk_rst;
3026e0832faSShawn Lin struct clk *aclk_pcie;
3036e0832faSShawn Lin struct clk *aclk_perf_pcie;
3046e0832faSShawn Lin struct clk *hclk_pcie;
3056e0832faSShawn Lin struct clk *clk_pcie_pm;
3066e0832faSShawn Lin struct regulator *vpcie12v; /* 12V power supply */
3076e0832faSShawn Lin struct regulator *vpcie3v3; /* 3.3V power supply */
3086e0832faSShawn Lin struct regulator *vpcie1v8; /* 1.8V power supply */
3096e0832faSShawn Lin struct regulator *vpcie0v9; /* 0.9V power supply */
3106e0832faSShawn Lin struct gpio_desc *ep_gpio;
3116e0832faSShawn Lin u32 lanes;
3126e0832faSShawn Lin u8 lanes_map;
3136e0832faSShawn Lin int link_gen;
3146e0832faSShawn Lin struct device *dev;
3156e0832faSShawn Lin struct irq_domain *irq_domain;
3166e0832faSShawn Lin int offset;
3176e0832faSShawn Lin void __iomem *msg_region;
3186e0832faSShawn Lin phys_addr_t msg_bus_addr;
3196e0832faSShawn Lin bool is_rc;
3206e0832faSShawn Lin struct resource *mem_res;
3216e0832faSShawn Lin };
3226e0832faSShawn Lin
rockchip_pcie_read(struct rockchip_pcie * rockchip,u32 reg)3236e0832faSShawn Lin static u32 rockchip_pcie_read(struct rockchip_pcie *rockchip, u32 reg)
3246e0832faSShawn Lin {
3256e0832faSShawn Lin return readl(rockchip->apb_base + reg);
3266e0832faSShawn Lin }
3276e0832faSShawn Lin
rockchip_pcie_write(struct rockchip_pcie * rockchip,u32 val,u32 reg)3286e0832faSShawn Lin static void rockchip_pcie_write(struct rockchip_pcie *rockchip, u32 val,
3296e0832faSShawn Lin u32 reg)
3306e0832faSShawn Lin {
3316e0832faSShawn Lin writel(val, rockchip->apb_base + reg);
3326e0832faSShawn Lin }
3336e0832faSShawn Lin
3346e0832faSShawn Lin int rockchip_pcie_parse_dt(struct rockchip_pcie *rockchip);
3356e0832faSShawn Lin int rockchip_pcie_init_port(struct rockchip_pcie *rockchip);
3366e0832faSShawn Lin int rockchip_pcie_get_phys(struct rockchip_pcie *rockchip);
3376e0832faSShawn Lin void rockchip_pcie_deinit_phys(struct rockchip_pcie *rockchip);
3386e0832faSShawn Lin int rockchip_pcie_enable_clocks(struct rockchip_pcie *rockchip);
3396e0832faSShawn Lin void rockchip_pcie_disable_clocks(void *data);
3406e0832faSShawn Lin void rockchip_pcie_cfg_configuration_accesses(
3416e0832faSShawn Lin struct rockchip_pcie *rockchip, u32 type);
3426e0832faSShawn Lin
3436e0832faSShawn Lin #endif /* _PCIE_ROCKCHIP_H */
344