xref: /linux/drivers/pci/controller/dwc/pcie-designware-host.c (revision 7ecd4a8175104b55de120dd8847e0bfabf7d75aa)
16e0832faSShawn Lin // SPDX-License-Identifier: GPL-2.0
26e0832faSShawn Lin /*
36e0832faSShawn Lin  * Synopsys DesignWare PCIe host controller driver
46e0832faSShawn Lin  *
56e0832faSShawn Lin  * Copyright (C) 2013 Samsung Electronics Co., Ltd.
6*7ecd4a81SAlexander A. Klimov  *		https://www.samsung.com
76e0832faSShawn Lin  *
86e0832faSShawn Lin  * Author: Jingoo Han <jg1.han@samsung.com>
96e0832faSShawn Lin  */
106e0832faSShawn Lin 
116e0832faSShawn Lin #include <linux/irqchip/chained_irq.h>
126e0832faSShawn Lin #include <linux/irqdomain.h>
13bbd8810dSKrzysztof Wilczynski #include <linux/msi.h>
146e0832faSShawn Lin #include <linux/of_address.h>
156e0832faSShawn Lin #include <linux/of_pci.h>
166e0832faSShawn Lin #include <linux/pci_regs.h>
176e0832faSShawn Lin #include <linux/platform_device.h>
186e0832faSShawn Lin 
196e0832faSShawn Lin #include "../../pci.h"
206e0832faSShawn Lin #include "pcie-designware.h"
216e0832faSShawn Lin 
226e0832faSShawn Lin static struct pci_ops dw_pcie_ops;
236e0832faSShawn Lin 
246e0832faSShawn Lin static int dw_pcie_rd_own_conf(struct pcie_port *pp, int where, int size,
256e0832faSShawn Lin 			       u32 *val)
266e0832faSShawn Lin {
276e0832faSShawn Lin 	struct dw_pcie *pci;
286e0832faSShawn Lin 
296e0832faSShawn Lin 	if (pp->ops->rd_own_conf)
306e0832faSShawn Lin 		return pp->ops->rd_own_conf(pp, where, size, val);
316e0832faSShawn Lin 
326e0832faSShawn Lin 	pci = to_dw_pcie_from_pp(pp);
336e0832faSShawn Lin 	return dw_pcie_read(pci->dbi_base + where, size, val);
346e0832faSShawn Lin }
356e0832faSShawn Lin 
366e0832faSShawn Lin static int dw_pcie_wr_own_conf(struct pcie_port *pp, int where, int size,
376e0832faSShawn Lin 			       u32 val)
386e0832faSShawn Lin {
396e0832faSShawn Lin 	struct dw_pcie *pci;
406e0832faSShawn Lin 
416e0832faSShawn Lin 	if (pp->ops->wr_own_conf)
426e0832faSShawn Lin 		return pp->ops->wr_own_conf(pp, where, size, val);
436e0832faSShawn Lin 
446e0832faSShawn Lin 	pci = to_dw_pcie_from_pp(pp);
456e0832faSShawn Lin 	return dw_pcie_write(pci->dbi_base + where, size, val);
466e0832faSShawn Lin }
476e0832faSShawn Lin 
486e0832faSShawn Lin static void dw_msi_ack_irq(struct irq_data *d)
496e0832faSShawn Lin {
506e0832faSShawn Lin 	irq_chip_ack_parent(d);
516e0832faSShawn Lin }
526e0832faSShawn Lin 
536e0832faSShawn Lin static void dw_msi_mask_irq(struct irq_data *d)
546e0832faSShawn Lin {
556e0832faSShawn Lin 	pci_msi_mask_irq(d);
566e0832faSShawn Lin 	irq_chip_mask_parent(d);
576e0832faSShawn Lin }
586e0832faSShawn Lin 
596e0832faSShawn Lin static void dw_msi_unmask_irq(struct irq_data *d)
606e0832faSShawn Lin {
616e0832faSShawn Lin 	pci_msi_unmask_irq(d);
626e0832faSShawn Lin 	irq_chip_unmask_parent(d);
636e0832faSShawn Lin }
646e0832faSShawn Lin 
656e0832faSShawn Lin static struct irq_chip dw_pcie_msi_irq_chip = {
666e0832faSShawn Lin 	.name = "PCI-MSI",
676e0832faSShawn Lin 	.irq_ack = dw_msi_ack_irq,
686e0832faSShawn Lin 	.irq_mask = dw_msi_mask_irq,
696e0832faSShawn Lin 	.irq_unmask = dw_msi_unmask_irq,
706e0832faSShawn Lin };
716e0832faSShawn Lin 
726e0832faSShawn Lin static struct msi_domain_info dw_pcie_msi_domain_info = {
736e0832faSShawn Lin 	.flags	= (MSI_FLAG_USE_DEF_DOM_OPS | MSI_FLAG_USE_DEF_CHIP_OPS |
746e0832faSShawn Lin 		   MSI_FLAG_PCI_MSIX | MSI_FLAG_MULTI_PCI_MSI),
756e0832faSShawn Lin 	.chip	= &dw_pcie_msi_irq_chip,
766e0832faSShawn Lin };
776e0832faSShawn Lin 
786e0832faSShawn Lin /* MSI int handler */
796e0832faSShawn Lin irqreturn_t dw_handle_msi_irq(struct pcie_port *pp)
806e0832faSShawn Lin {
816e0832faSShawn Lin 	int i, pos, irq;
821137e61dSNiklas Cassel 	unsigned long val;
831137e61dSNiklas Cassel 	u32 status, num_ctrls;
846e0832faSShawn Lin 	irqreturn_t ret = IRQ_NONE;
856e0832faSShawn Lin 
866e0832faSShawn Lin 	num_ctrls = pp->num_vectors / MAX_MSI_IRQS_PER_CTRL;
876e0832faSShawn Lin 
886e0832faSShawn Lin 	for (i = 0; i < num_ctrls; i++) {
896e0832faSShawn Lin 		dw_pcie_rd_own_conf(pp, PCIE_MSI_INTR0_STATUS +
906e0832faSShawn Lin 					(i * MSI_REG_CTRL_BLOCK_SIZE),
911137e61dSNiklas Cassel 				    4, &status);
921137e61dSNiklas Cassel 		if (!status)
936e0832faSShawn Lin 			continue;
946e0832faSShawn Lin 
956e0832faSShawn Lin 		ret = IRQ_HANDLED;
961137e61dSNiklas Cassel 		val = status;
976e0832faSShawn Lin 		pos = 0;
981137e61dSNiklas Cassel 		while ((pos = find_next_bit(&val, MAX_MSI_IRQS_PER_CTRL,
996e0832faSShawn Lin 					    pos)) != MAX_MSI_IRQS_PER_CTRL) {
1006e0832faSShawn Lin 			irq = irq_find_mapping(pp->irq_domain,
1016e0832faSShawn Lin 					       (i * MAX_MSI_IRQS_PER_CTRL) +
1026e0832faSShawn Lin 					       pos);
1036e0832faSShawn Lin 			generic_handle_irq(irq);
1046e0832faSShawn Lin 			pos++;
1056e0832faSShawn Lin 		}
1066e0832faSShawn Lin 	}
1076e0832faSShawn Lin 
1086e0832faSShawn Lin 	return ret;
1096e0832faSShawn Lin }
1106e0832faSShawn Lin 
1116e0832faSShawn Lin /* Chained MSI interrupt service routine */
1126e0832faSShawn Lin static void dw_chained_msi_isr(struct irq_desc *desc)
1136e0832faSShawn Lin {
1146e0832faSShawn Lin 	struct irq_chip *chip = irq_desc_get_chip(desc);
1156e0832faSShawn Lin 	struct pcie_port *pp;
1166e0832faSShawn Lin 
1176e0832faSShawn Lin 	chained_irq_enter(chip, desc);
1186e0832faSShawn Lin 
1196e0832faSShawn Lin 	pp = irq_desc_get_handler_data(desc);
1206e0832faSShawn Lin 	dw_handle_msi_irq(pp);
1216e0832faSShawn Lin 
1226e0832faSShawn Lin 	chained_irq_exit(chip, desc);
1236e0832faSShawn Lin }
1246e0832faSShawn Lin 
12559ea68b3SGustavo Pimentel static void dw_pci_setup_msi_msg(struct irq_data *d, struct msi_msg *msg)
1266e0832faSShawn Lin {
12759ea68b3SGustavo Pimentel 	struct pcie_port *pp = irq_data_get_irq_chip_data(d);
1286e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
1296e0832faSShawn Lin 	u64 msi_target;
1306e0832faSShawn Lin 
1316e0832faSShawn Lin 	msi_target = (u64)pp->msi_data;
1326e0832faSShawn Lin 
1336e0832faSShawn Lin 	msg->address_lo = lower_32_bits(msi_target);
1346e0832faSShawn Lin 	msg->address_hi = upper_32_bits(msi_target);
1356e0832faSShawn Lin 
13659ea68b3SGustavo Pimentel 	msg->data = d->hwirq;
1376e0832faSShawn Lin 
1386e0832faSShawn Lin 	dev_dbg(pci->dev, "msi#%d address_hi %#x address_lo %#x\n",
13959ea68b3SGustavo Pimentel 		(int)d->hwirq, msg->address_hi, msg->address_lo);
1406e0832faSShawn Lin }
1416e0832faSShawn Lin 
142fd5288a3SGustavo Pimentel static int dw_pci_msi_set_affinity(struct irq_data *d,
1436e0832faSShawn Lin 				   const struct cpumask *mask, bool force)
1446e0832faSShawn Lin {
1456e0832faSShawn Lin 	return -EINVAL;
1466e0832faSShawn Lin }
1476e0832faSShawn Lin 
14840e9892eSGustavo Pimentel static void dw_pci_bottom_mask(struct irq_data *d)
1496e0832faSShawn Lin {
15040e9892eSGustavo Pimentel 	struct pcie_port *pp = irq_data_get_irq_chip_data(d);
1516e0832faSShawn Lin 	unsigned int res, bit, ctrl;
1526e0832faSShawn Lin 	unsigned long flags;
1536e0832faSShawn Lin 
1546e0832faSShawn Lin 	raw_spin_lock_irqsave(&pp->lock, flags);
1556e0832faSShawn Lin 
15640e9892eSGustavo Pimentel 	ctrl = d->hwirq / MAX_MSI_IRQS_PER_CTRL;
1576e0832faSShawn Lin 	res = ctrl * MSI_REG_CTRL_BLOCK_SIZE;
15840e9892eSGustavo Pimentel 	bit = d->hwirq % MAX_MSI_IRQS_PER_CTRL;
1596e0832faSShawn Lin 
16065772257SGustavo Pimentel 	pp->irq_mask[ctrl] |= BIT(bit);
161830920e0SMarc Zyngier 	dw_pcie_wr_own_conf(pp, PCIE_MSI_INTR0_MASK + res, 4,
162a348d015SGustavo Pimentel 			    pp->irq_mask[ctrl]);
1636e0832faSShawn Lin 
1646e0832faSShawn Lin 	raw_spin_unlock_irqrestore(&pp->lock, flags);
1656e0832faSShawn Lin }
1666e0832faSShawn Lin 
16740e9892eSGustavo Pimentel static void dw_pci_bottom_unmask(struct irq_data *d)
1686e0832faSShawn Lin {
16940e9892eSGustavo Pimentel 	struct pcie_port *pp = irq_data_get_irq_chip_data(d);
1706e0832faSShawn Lin 	unsigned int res, bit, ctrl;
1716e0832faSShawn Lin 	unsigned long flags;
1726e0832faSShawn Lin 
1736e0832faSShawn Lin 	raw_spin_lock_irqsave(&pp->lock, flags);
1746e0832faSShawn Lin 
17540e9892eSGustavo Pimentel 	ctrl = d->hwirq / MAX_MSI_IRQS_PER_CTRL;
1766e0832faSShawn Lin 	res = ctrl * MSI_REG_CTRL_BLOCK_SIZE;
17740e9892eSGustavo Pimentel 	bit = d->hwirq % MAX_MSI_IRQS_PER_CTRL;
1786e0832faSShawn Lin 
17965772257SGustavo Pimentel 	pp->irq_mask[ctrl] &= ~BIT(bit);
180830920e0SMarc Zyngier 	dw_pcie_wr_own_conf(pp, PCIE_MSI_INTR0_MASK + res, 4,
181a348d015SGustavo Pimentel 			    pp->irq_mask[ctrl]);
1826e0832faSShawn Lin 
1836e0832faSShawn Lin 	raw_spin_unlock_irqrestore(&pp->lock, flags);
1846e0832faSShawn Lin }
1856e0832faSShawn Lin 
1866e0832faSShawn Lin static void dw_pci_bottom_ack(struct irq_data *d)
1876e0832faSShawn Lin {
1883f7bb2ecSMarc Zyngier 	struct pcie_port *pp  = irq_data_get_irq_chip_data(d);
1893f7bb2ecSMarc Zyngier 	unsigned int res, bit, ctrl;
1906e0832faSShawn Lin 
1913f7bb2ecSMarc Zyngier 	ctrl = d->hwirq / MAX_MSI_IRQS_PER_CTRL;
1923f7bb2ecSMarc Zyngier 	res = ctrl * MSI_REG_CTRL_BLOCK_SIZE;
1933f7bb2ecSMarc Zyngier 	bit = d->hwirq % MAX_MSI_IRQS_PER_CTRL;
1946e0832faSShawn Lin 
19565772257SGustavo Pimentel 	dw_pcie_wr_own_conf(pp, PCIE_MSI_INTR0_STATUS + res, 4, BIT(bit));
1966e0832faSShawn Lin }
1976e0832faSShawn Lin 
1986e0832faSShawn Lin static struct irq_chip dw_pci_msi_bottom_irq_chip = {
1996e0832faSShawn Lin 	.name = "DWPCI-MSI",
2006e0832faSShawn Lin 	.irq_ack = dw_pci_bottom_ack,
2016e0832faSShawn Lin 	.irq_compose_msi_msg = dw_pci_setup_msi_msg,
2026e0832faSShawn Lin 	.irq_set_affinity = dw_pci_msi_set_affinity,
2036e0832faSShawn Lin 	.irq_mask = dw_pci_bottom_mask,
2046e0832faSShawn Lin 	.irq_unmask = dw_pci_bottom_unmask,
2056e0832faSShawn Lin };
2066e0832faSShawn Lin 
2076e0832faSShawn Lin static int dw_pcie_irq_domain_alloc(struct irq_domain *domain,
2086e0832faSShawn Lin 				    unsigned int virq, unsigned int nr_irqs,
2096e0832faSShawn Lin 				    void *args)
2106e0832faSShawn Lin {
2116e0832faSShawn Lin 	struct pcie_port *pp = domain->host_data;
2126e0832faSShawn Lin 	unsigned long flags;
2136e0832faSShawn Lin 	u32 i;
2146e0832faSShawn Lin 	int bit;
2156e0832faSShawn Lin 
2166e0832faSShawn Lin 	raw_spin_lock_irqsave(&pp->lock, flags);
2176e0832faSShawn Lin 
2186e0832faSShawn Lin 	bit = bitmap_find_free_region(pp->msi_irq_in_use, pp->num_vectors,
2196e0832faSShawn Lin 				      order_base_2(nr_irqs));
2206e0832faSShawn Lin 
2216e0832faSShawn Lin 	raw_spin_unlock_irqrestore(&pp->lock, flags);
2226e0832faSShawn Lin 
2236e0832faSShawn Lin 	if (bit < 0)
2246e0832faSShawn Lin 		return -ENOSPC;
2256e0832faSShawn Lin 
2266e0832faSShawn Lin 	for (i = 0; i < nr_irqs; i++)
2276e0832faSShawn Lin 		irq_domain_set_info(domain, virq + i, bit + i,
2289f67437bSKishon Vijay Abraham I 				    pp->msi_irq_chip,
2296e0832faSShawn Lin 				    pp, handle_edge_irq,
2306e0832faSShawn Lin 				    NULL, NULL);
2316e0832faSShawn Lin 
2326e0832faSShawn Lin 	return 0;
2336e0832faSShawn Lin }
2346e0832faSShawn Lin 
2356e0832faSShawn Lin static void dw_pcie_irq_domain_free(struct irq_domain *domain,
2366e0832faSShawn Lin 				    unsigned int virq, unsigned int nr_irqs)
2376e0832faSShawn Lin {
2384cfae0f1SGustavo Pimentel 	struct irq_data *d = irq_domain_get_irq_data(domain, virq);
23903f8c1b3SKishon Vijay Abraham I 	struct pcie_port *pp = domain->host_data;
2406e0832faSShawn Lin 	unsigned long flags;
2416e0832faSShawn Lin 
2426e0832faSShawn Lin 	raw_spin_lock_irqsave(&pp->lock, flags);
2436e0832faSShawn Lin 
2444cfae0f1SGustavo Pimentel 	bitmap_release_region(pp->msi_irq_in_use, d->hwirq,
2456e0832faSShawn Lin 			      order_base_2(nr_irqs));
2466e0832faSShawn Lin 
2476e0832faSShawn Lin 	raw_spin_unlock_irqrestore(&pp->lock, flags);
2486e0832faSShawn Lin }
2496e0832faSShawn Lin 
2506e0832faSShawn Lin static const struct irq_domain_ops dw_pcie_msi_domain_ops = {
2516e0832faSShawn Lin 	.alloc	= dw_pcie_irq_domain_alloc,
2526e0832faSShawn Lin 	.free	= dw_pcie_irq_domain_free,
2536e0832faSShawn Lin };
2546e0832faSShawn Lin 
2556e0832faSShawn Lin int dw_pcie_allocate_domains(struct pcie_port *pp)
2566e0832faSShawn Lin {
2576e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
2586e0832faSShawn Lin 	struct fwnode_handle *fwnode = of_node_to_fwnode(pci->dev->of_node);
2596e0832faSShawn Lin 
2606e0832faSShawn Lin 	pp->irq_domain = irq_domain_create_linear(fwnode, pp->num_vectors,
2616e0832faSShawn Lin 					       &dw_pcie_msi_domain_ops, pp);
2626e0832faSShawn Lin 	if (!pp->irq_domain) {
2636e0832faSShawn Lin 		dev_err(pci->dev, "Failed to create IRQ domain\n");
2646e0832faSShawn Lin 		return -ENOMEM;
2656e0832faSShawn Lin 	}
2666e0832faSShawn Lin 
2670414b93eSMarc Zyngier 	irq_domain_update_bus_token(pp->irq_domain, DOMAIN_BUS_NEXUS);
2680414b93eSMarc Zyngier 
2696e0832faSShawn Lin 	pp->msi_domain = pci_msi_create_irq_domain(fwnode,
2706e0832faSShawn Lin 						   &dw_pcie_msi_domain_info,
2716e0832faSShawn Lin 						   pp->irq_domain);
2726e0832faSShawn Lin 	if (!pp->msi_domain) {
2736e0832faSShawn Lin 		dev_err(pci->dev, "Failed to create MSI domain\n");
2746e0832faSShawn Lin 		irq_domain_remove(pp->irq_domain);
2756e0832faSShawn Lin 		return -ENOMEM;
2766e0832faSShawn Lin 	}
2776e0832faSShawn Lin 
2786e0832faSShawn Lin 	return 0;
2796e0832faSShawn Lin }
2806e0832faSShawn Lin 
2816e0832faSShawn Lin void dw_pcie_free_msi(struct pcie_port *pp)
2826e0832faSShawn Lin {
2833ebc269cSJisheng Zhang 	if (pp->msi_irq) {
2846e0832faSShawn Lin 		irq_set_chained_handler(pp->msi_irq, NULL);
2856e0832faSShawn Lin 		irq_set_handler_data(pp->msi_irq, NULL);
2863ebc269cSJisheng Zhang 	}
2876e0832faSShawn Lin 
2886e0832faSShawn Lin 	irq_domain_remove(pp->msi_domain);
2896e0832faSShawn Lin 	irq_domain_remove(pp->irq_domain);
290dc69a3d5SJisheng Zhang 
291dc69a3d5SJisheng Zhang 	if (pp->msi_page)
292dc69a3d5SJisheng Zhang 		__free_page(pp->msi_page);
2936e0832faSShawn Lin }
2946e0832faSShawn Lin 
2956e0832faSShawn Lin void dw_pcie_msi_init(struct pcie_port *pp)
2966e0832faSShawn Lin {
2976e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
2986e0832faSShawn Lin 	struct device *dev = pci->dev;
2996e0832faSShawn Lin 	u64 msi_target;
3006e0832faSShawn Lin 
301dc69a3d5SJisheng Zhang 	pp->msi_page = alloc_page(GFP_KERNEL);
302dc69a3d5SJisheng Zhang 	pp->msi_data = dma_map_page(dev, pp->msi_page, 0, PAGE_SIZE,
303dc69a3d5SJisheng Zhang 				    DMA_FROM_DEVICE);
3046e0832faSShawn Lin 	if (dma_mapping_error(dev, pp->msi_data)) {
3056e0832faSShawn Lin 		dev_err(dev, "Failed to map MSI data\n");
306dc69a3d5SJisheng Zhang 		__free_page(pp->msi_page);
307dc69a3d5SJisheng Zhang 		pp->msi_page = NULL;
3086e0832faSShawn Lin 		return;
3096e0832faSShawn Lin 	}
3106e0832faSShawn Lin 	msi_target = (u64)pp->msi_data;
3116e0832faSShawn Lin 
3126e0832faSShawn Lin 	/* Program the msi_data */
3136e0832faSShawn Lin 	dw_pcie_wr_own_conf(pp, PCIE_MSI_ADDR_LO, 4,
3146e0832faSShawn Lin 			    lower_32_bits(msi_target));
3156e0832faSShawn Lin 	dw_pcie_wr_own_conf(pp, PCIE_MSI_ADDR_HI, 4,
3166e0832faSShawn Lin 			    upper_32_bits(msi_target));
3176e0832faSShawn Lin }
318ca98329dSVidya Sagar EXPORT_SYMBOL_GPL(dw_pcie_msi_init);
3196e0832faSShawn Lin 
3206e0832faSShawn Lin int dw_pcie_host_init(struct pcie_port *pp)
3216e0832faSShawn Lin {
3226e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
3236e0832faSShawn Lin 	struct device *dev = pci->dev;
3246e0832faSShawn Lin 	struct device_node *np = dev->of_node;
3256e0832faSShawn Lin 	struct platform_device *pdev = to_platform_device(dev);
3267fe71aa8SRob Herring 	struct resource_entry *win;
327fe23274fSJisheng Zhang 	struct pci_bus *child;
3286e0832faSShawn Lin 	struct pci_host_bridge *bridge;
3296e0832faSShawn Lin 	struct resource *cfg_res;
3300b24134fSJonathan Chocron 	u32 hdr_type;
3316e0832faSShawn Lin 	int ret;
3326e0832faSShawn Lin 
3336e0832faSShawn Lin 	raw_spin_lock_init(&pci->pp.lock);
3346e0832faSShawn Lin 
3356e0832faSShawn Lin 	cfg_res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "config");
3366e0832faSShawn Lin 	if (cfg_res) {
3376e0832faSShawn Lin 		pp->cfg0_size = resource_size(cfg_res) >> 1;
3386e0832faSShawn Lin 		pp->cfg1_size = resource_size(cfg_res) >> 1;
3396e0832faSShawn Lin 		pp->cfg0_base = cfg_res->start;
3406e0832faSShawn Lin 		pp->cfg1_base = cfg_res->start + pp->cfg0_size;
3416e0832faSShawn Lin 	} else if (!pp->va_cfg0_base) {
3426e0832faSShawn Lin 		dev_err(dev, "Missing *config* reg space\n");
3436e0832faSShawn Lin 	}
3446e0832faSShawn Lin 
345e6fdd3bfSJisheng Zhang 	bridge = devm_pci_alloc_host_bridge(dev, 0);
3466e0832faSShawn Lin 	if (!bridge)
3476e0832faSShawn Lin 		return -ENOMEM;
3486e0832faSShawn Lin 
349331f6345SRob Herring 	ret = pci_parse_request_of_pci_ranges(dev, &bridge->windows,
350331f6345SRob Herring 					      &bridge->dma_ranges, NULL);
3516e0832faSShawn Lin 	if (ret)
352e6fdd3bfSJisheng Zhang 		return ret;
3536e0832faSShawn Lin 
3546e0832faSShawn Lin 	/* Get the I/O and memory ranges from DT */
3557fe71aa8SRob Herring 	resource_list_for_each_entry(win, &bridge->windows) {
3566e0832faSShawn Lin 		switch (resource_type(win->res)) {
3576e0832faSShawn Lin 		case IORESOURCE_IO:
3586e0832faSShawn Lin 			pp->io = win->res;
3596e0832faSShawn Lin 			pp->io->name = "I/O";
3606e0832faSShawn Lin 			pp->io_size = resource_size(pp->io);
3616e0832faSShawn Lin 			pp->io_bus_addr = pp->io->start - win->offset;
3627fe71aa8SRob Herring 			pp->io_base = pci_pio_to_address(pp->io->start);
3636e0832faSShawn Lin 			break;
3646e0832faSShawn Lin 		case IORESOURCE_MEM:
3656e0832faSShawn Lin 			pp->mem = win->res;
3666e0832faSShawn Lin 			pp->mem->name = "MEM";
3676e0832faSShawn Lin 			pp->mem_size = resource_size(pp->mem);
3686e0832faSShawn Lin 			pp->mem_bus_addr = pp->mem->start - win->offset;
3696e0832faSShawn Lin 			break;
3706e0832faSShawn Lin 		case 0:
3716e0832faSShawn Lin 			pp->cfg = win->res;
3726e0832faSShawn Lin 			pp->cfg0_size = resource_size(pp->cfg) >> 1;
3736e0832faSShawn Lin 			pp->cfg1_size = resource_size(pp->cfg) >> 1;
3746e0832faSShawn Lin 			pp->cfg0_base = pp->cfg->start;
3756e0832faSShawn Lin 			pp->cfg1_base = pp->cfg->start + pp->cfg0_size;
3766e0832faSShawn Lin 			break;
3776e0832faSShawn Lin 		case IORESOURCE_BUS:
3786e0832faSShawn Lin 			pp->busn = win->res;
3796e0832faSShawn Lin 			break;
3806e0832faSShawn Lin 		}
3816e0832faSShawn Lin 	}
3826e0832faSShawn Lin 
3836e0832faSShawn Lin 	if (!pci->dbi_base) {
3846e0832faSShawn Lin 		pci->dbi_base = devm_pci_remap_cfgspace(dev,
3856e0832faSShawn Lin 						pp->cfg->start,
3866e0832faSShawn Lin 						resource_size(pp->cfg));
3876e0832faSShawn Lin 		if (!pci->dbi_base) {
3886e0832faSShawn Lin 			dev_err(dev, "Error with ioremap\n");
389e6fdd3bfSJisheng Zhang 			return -ENOMEM;
3906e0832faSShawn Lin 		}
3916e0832faSShawn Lin 	}
3926e0832faSShawn Lin 
3936e0832faSShawn Lin 	pp->mem_base = pp->mem->start;
3946e0832faSShawn Lin 
3956e0832faSShawn Lin 	if (!pp->va_cfg0_base) {
3966e0832faSShawn Lin 		pp->va_cfg0_base = devm_pci_remap_cfgspace(dev,
3976e0832faSShawn Lin 					pp->cfg0_base, pp->cfg0_size);
3986e0832faSShawn Lin 		if (!pp->va_cfg0_base) {
3996e0832faSShawn Lin 			dev_err(dev, "Error with ioremap in function\n");
400e6fdd3bfSJisheng Zhang 			return -ENOMEM;
4016e0832faSShawn Lin 		}
4026e0832faSShawn Lin 	}
4036e0832faSShawn Lin 
4046e0832faSShawn Lin 	if (!pp->va_cfg1_base) {
4056e0832faSShawn Lin 		pp->va_cfg1_base = devm_pci_remap_cfgspace(dev,
4066e0832faSShawn Lin 						pp->cfg1_base,
4076e0832faSShawn Lin 						pp->cfg1_size);
4086e0832faSShawn Lin 		if (!pp->va_cfg1_base) {
4096e0832faSShawn Lin 			dev_err(dev, "Error with ioremap\n");
410e6fdd3bfSJisheng Zhang 			return -ENOMEM;
4116e0832faSShawn Lin 		}
4126e0832faSShawn Lin 	}
4136e0832faSShawn Lin 
4146e0832faSShawn Lin 	ret = of_property_read_u32(np, "num-viewport", &pci->num_viewport);
4156e0832faSShawn Lin 	if (ret)
4166e0832faSShawn Lin 		pci->num_viewport = 2;
4176e0832faSShawn Lin 
4189e2b5de5SJisheng Zhang 	if (pci_msi_enabled()) {
4196e0832faSShawn Lin 		/*
4206e0832faSShawn Lin 		 * If a specific SoC driver needs to change the
4216e0832faSShawn Lin 		 * default number of vectors, it needs to implement
4226e0832faSShawn Lin 		 * the set_num_vectors callback.
4236e0832faSShawn Lin 		 */
4246e0832faSShawn Lin 		if (!pp->ops->set_num_vectors) {
4256e0832faSShawn Lin 			pp->num_vectors = MSI_DEF_NUM_VECTORS;
4266e0832faSShawn Lin 		} else {
4276e0832faSShawn Lin 			pp->ops->set_num_vectors(pp);
4286e0832faSShawn Lin 
4296e0832faSShawn Lin 			if (pp->num_vectors > MAX_MSI_IRQS ||
4306e0832faSShawn Lin 			    pp->num_vectors == 0) {
4316e0832faSShawn Lin 				dev_err(dev,
4326e0832faSShawn Lin 					"Invalid number of vectors\n");
433e6fdd3bfSJisheng Zhang 				return -EINVAL;
4346e0832faSShawn Lin 			}
4356e0832faSShawn Lin 		}
4366e0832faSShawn Lin 
4376e0832faSShawn Lin 		if (!pp->ops->msi_host_init) {
438117c3b60SKishon Vijay Abraham I 			pp->msi_irq_chip = &dw_pci_msi_bottom_irq_chip;
439117c3b60SKishon Vijay Abraham I 
4406e0832faSShawn Lin 			ret = dw_pcie_allocate_domains(pp);
4416e0832faSShawn Lin 			if (ret)
442e6fdd3bfSJisheng Zhang 				return ret;
4436e0832faSShawn Lin 
4446e0832faSShawn Lin 			if (pp->msi_irq)
4456e0832faSShawn Lin 				irq_set_chained_handler_and_data(pp->msi_irq,
4466e0832faSShawn Lin 							    dw_chained_msi_isr,
4476e0832faSShawn Lin 							    pp);
4486e0832faSShawn Lin 		} else {
4496e0832faSShawn Lin 			ret = pp->ops->msi_host_init(pp);
4506e0832faSShawn Lin 			if (ret < 0)
451e6fdd3bfSJisheng Zhang 				return ret;
4526e0832faSShawn Lin 		}
4536e0832faSShawn Lin 	}
4546e0832faSShawn Lin 
4556e0832faSShawn Lin 	if (pp->ops->host_init) {
4566e0832faSShawn Lin 		ret = pp->ops->host_init(pp);
4576e0832faSShawn Lin 		if (ret)
4589e2b5de5SJisheng Zhang 			goto err_free_msi;
4596e0832faSShawn Lin 	}
4606e0832faSShawn Lin 
4610b24134fSJonathan Chocron 	ret = dw_pcie_rd_own_conf(pp, PCI_HEADER_TYPE, 1, &hdr_type);
4620b24134fSJonathan Chocron 	if (ret != PCIBIOS_SUCCESSFUL) {
4630b24134fSJonathan Chocron 		dev_err(pci->dev, "Failed reading PCI_HEADER_TYPE cfg space reg (ret: 0x%x)\n",
4640b24134fSJonathan Chocron 			ret);
4650b24134fSJonathan Chocron 		ret = pcibios_err_to_errno(ret);
4660b24134fSJonathan Chocron 		goto err_free_msi;
4670b24134fSJonathan Chocron 	}
4680b24134fSJonathan Chocron 	if (hdr_type != PCI_HEADER_TYPE_BRIDGE) {
4690b24134fSJonathan Chocron 		dev_err(pci->dev,
4700b24134fSJonathan Chocron 			"PCIe controller is not set to bridge type (hdr_type: 0x%x)!\n",
4710b24134fSJonathan Chocron 			hdr_type);
4720b24134fSJonathan Chocron 		ret = -EIO;
4730b24134fSJonathan Chocron 		goto err_free_msi;
4740b24134fSJonathan Chocron 	}
4750b24134fSJonathan Chocron 
4766e0832faSShawn Lin 	pp->root_bus_nr = pp->busn->start;
4776e0832faSShawn Lin 
4786e0832faSShawn Lin 	bridge->dev.parent = dev;
4796e0832faSShawn Lin 	bridge->sysdata = pp;
4806e0832faSShawn Lin 	bridge->busnr = pp->root_bus_nr;
4816e0832faSShawn Lin 	bridge->ops = &dw_pcie_ops;
4826e0832faSShawn Lin 	bridge->map_irq = of_irq_parse_and_map_pci;
4836e0832faSShawn Lin 	bridge->swizzle_irq = pci_common_swizzle;
4846e0832faSShawn Lin 
4856e0832faSShawn Lin 	ret = pci_scan_root_bus_bridge(bridge);
4866e0832faSShawn Lin 	if (ret)
4879e2b5de5SJisheng Zhang 		goto err_free_msi;
4886e0832faSShawn Lin 
489fe23274fSJisheng Zhang 	pp->root_bus = bridge->bus;
4906e0832faSShawn Lin 
4916e0832faSShawn Lin 	if (pp->ops->scan_bus)
4926e0832faSShawn Lin 		pp->ops->scan_bus(pp);
4936e0832faSShawn Lin 
494fe23274fSJisheng Zhang 	pci_bus_size_bridges(pp->root_bus);
495fe23274fSJisheng Zhang 	pci_bus_assign_resources(pp->root_bus);
4966e0832faSShawn Lin 
497fe23274fSJisheng Zhang 	list_for_each_entry(child, &pp->root_bus->children, node)
4986e0832faSShawn Lin 		pcie_bus_configure_settings(child);
4996e0832faSShawn Lin 
500fe23274fSJisheng Zhang 	pci_bus_add_devices(pp->root_bus);
5016e0832faSShawn Lin 	return 0;
5026e0832faSShawn Lin 
5039e2b5de5SJisheng Zhang err_free_msi:
5049e2b5de5SJisheng Zhang 	if (pci_msi_enabled() && !pp->ops->msi_host_init)
5059e2b5de5SJisheng Zhang 		dw_pcie_free_msi(pp);
5066e0832faSShawn Lin 	return ret;
5076e0832faSShawn Lin }
508ca98329dSVidya Sagar EXPORT_SYMBOL_GPL(dw_pcie_host_init);
5096e0832faSShawn Lin 
5109d071cadSVidya Sagar void dw_pcie_host_deinit(struct pcie_port *pp)
5119d071cadSVidya Sagar {
5129d071cadSVidya Sagar 	pci_stop_root_bus(pp->root_bus);
5139d071cadSVidya Sagar 	pci_remove_root_bus(pp->root_bus);
5149d071cadSVidya Sagar 	if (pci_msi_enabled() && !pp->ops->msi_host_init)
5159d071cadSVidya Sagar 		dw_pcie_free_msi(pp);
5169d071cadSVidya Sagar }
517ca98329dSVidya Sagar EXPORT_SYMBOL_GPL(dw_pcie_host_deinit);
5189d071cadSVidya Sagar 
519689e349aSAndrey Smirnov static int dw_pcie_access_other_conf(struct pcie_port *pp, struct pci_bus *bus,
520689e349aSAndrey Smirnov 				     u32 devfn, int where, int size, u32 *val,
521689e349aSAndrey Smirnov 				     bool write)
5226e0832faSShawn Lin {
5236e0832faSShawn Lin 	int ret, type;
5246e0832faSShawn Lin 	u32 busdev, cfg_size;
5256e0832faSShawn Lin 	u64 cpu_addr;
5266e0832faSShawn Lin 	void __iomem *va_cfg_base;
5276e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
5286e0832faSShawn Lin 
5296e0832faSShawn Lin 	busdev = PCIE_ATU_BUS(bus->number) | PCIE_ATU_DEV(PCI_SLOT(devfn)) |
5306e0832faSShawn Lin 		 PCIE_ATU_FUNC(PCI_FUNC(devfn));
5316e0832faSShawn Lin 
5326e0832faSShawn Lin 	if (bus->parent->number == pp->root_bus_nr) {
5336e0832faSShawn Lin 		type = PCIE_ATU_TYPE_CFG0;
5346e0832faSShawn Lin 		cpu_addr = pp->cfg0_base;
5356e0832faSShawn Lin 		cfg_size = pp->cfg0_size;
5366e0832faSShawn Lin 		va_cfg_base = pp->va_cfg0_base;
5376e0832faSShawn Lin 	} else {
5386e0832faSShawn Lin 		type = PCIE_ATU_TYPE_CFG1;
5396e0832faSShawn Lin 		cpu_addr = pp->cfg1_base;
5406e0832faSShawn Lin 		cfg_size = pp->cfg1_size;
5416e0832faSShawn Lin 		va_cfg_base = pp->va_cfg1_base;
5426e0832faSShawn Lin 	}
5436e0832faSShawn Lin 
5446e0832faSShawn Lin 	dw_pcie_prog_outbound_atu(pci, PCIE_ATU_REGION_INDEX1,
5456e0832faSShawn Lin 				  type, cpu_addr,
5466e0832faSShawn Lin 				  busdev, cfg_size);
547689e349aSAndrey Smirnov 	if (write)
548689e349aSAndrey Smirnov 		ret = dw_pcie_write(va_cfg_base + where, size, *val);
549689e349aSAndrey Smirnov 	else
5506e0832faSShawn Lin 		ret = dw_pcie_read(va_cfg_base + where, size, val);
551689e349aSAndrey Smirnov 
5526e0832faSShawn Lin 	if (pci->num_viewport <= 2)
5536e0832faSShawn Lin 		dw_pcie_prog_outbound_atu(pci, PCIE_ATU_REGION_INDEX1,
5546e0832faSShawn Lin 					  PCIE_ATU_TYPE_IO, pp->io_base,
5556e0832faSShawn Lin 					  pp->io_bus_addr, pp->io_size);
5566e0832faSShawn Lin 
5576e0832faSShawn Lin 	return ret;
5586e0832faSShawn Lin }
5596e0832faSShawn Lin 
560689e349aSAndrey Smirnov static int dw_pcie_rd_other_conf(struct pcie_port *pp, struct pci_bus *bus,
561689e349aSAndrey Smirnov 				 u32 devfn, int where, int size, u32 *val)
562689e349aSAndrey Smirnov {
563689e349aSAndrey Smirnov 	if (pp->ops->rd_other_conf)
564689e349aSAndrey Smirnov 		return pp->ops->rd_other_conf(pp, bus, devfn, where,
565689e349aSAndrey Smirnov 					      size, val);
566689e349aSAndrey Smirnov 
567689e349aSAndrey Smirnov 	return dw_pcie_access_other_conf(pp, bus, devfn, where, size, val,
568689e349aSAndrey Smirnov 					 false);
569689e349aSAndrey Smirnov }
570689e349aSAndrey Smirnov 
5716e0832faSShawn Lin static int dw_pcie_wr_other_conf(struct pcie_port *pp, struct pci_bus *bus,
5726e0832faSShawn Lin 				 u32 devfn, int where, int size, u32 val)
5736e0832faSShawn Lin {
5746e0832faSShawn Lin 	if (pp->ops->wr_other_conf)
575689e349aSAndrey Smirnov 		return pp->ops->wr_other_conf(pp, bus, devfn, where,
576689e349aSAndrey Smirnov 					      size, val);
5776e0832faSShawn Lin 
578689e349aSAndrey Smirnov 	return dw_pcie_access_other_conf(pp, bus, devfn, where, size, &val,
579689e349aSAndrey Smirnov 					 true);
5806e0832faSShawn Lin }
5816e0832faSShawn Lin 
5826e0832faSShawn Lin static int dw_pcie_valid_device(struct pcie_port *pp, struct pci_bus *bus,
5836e0832faSShawn Lin 				int dev)
5846e0832faSShawn Lin {
5856e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
5866e0832faSShawn Lin 
5876e0832faSShawn Lin 	/* If there is no link, then there is no device */
5886e0832faSShawn Lin 	if (bus->number != pp->root_bus_nr) {
5896e0832faSShawn Lin 		if (!dw_pcie_link_up(pci))
5906e0832faSShawn Lin 			return 0;
5916e0832faSShawn Lin 	}
5926e0832faSShawn Lin 
5936e0832faSShawn Lin 	/* Access only one slot on each root port */
5946e0832faSShawn Lin 	if (bus->number == pp->root_bus_nr && dev > 0)
5956e0832faSShawn Lin 		return 0;
5966e0832faSShawn Lin 
5976e0832faSShawn Lin 	return 1;
5986e0832faSShawn Lin }
5996e0832faSShawn Lin 
6006e0832faSShawn Lin static int dw_pcie_rd_conf(struct pci_bus *bus, u32 devfn, int where,
6016e0832faSShawn Lin 			   int size, u32 *val)
6026e0832faSShawn Lin {
6036e0832faSShawn Lin 	struct pcie_port *pp = bus->sysdata;
6046e0832faSShawn Lin 
6056e0832faSShawn Lin 	if (!dw_pcie_valid_device(pp, bus, PCI_SLOT(devfn))) {
6066e0832faSShawn Lin 		*val = 0xffffffff;
6076e0832faSShawn Lin 		return PCIBIOS_DEVICE_NOT_FOUND;
6086e0832faSShawn Lin 	}
6096e0832faSShawn Lin 
6106e0832faSShawn Lin 	if (bus->number == pp->root_bus_nr)
6116e0832faSShawn Lin 		return dw_pcie_rd_own_conf(pp, where, size, val);
6126e0832faSShawn Lin 
6136e0832faSShawn Lin 	return dw_pcie_rd_other_conf(pp, bus, devfn, where, size, val);
6146e0832faSShawn Lin }
6156e0832faSShawn Lin 
6166e0832faSShawn Lin static int dw_pcie_wr_conf(struct pci_bus *bus, u32 devfn,
6176e0832faSShawn Lin 			   int where, int size, u32 val)
6186e0832faSShawn Lin {
6196e0832faSShawn Lin 	struct pcie_port *pp = bus->sysdata;
6206e0832faSShawn Lin 
6216e0832faSShawn Lin 	if (!dw_pcie_valid_device(pp, bus, PCI_SLOT(devfn)))
6226e0832faSShawn Lin 		return PCIBIOS_DEVICE_NOT_FOUND;
6236e0832faSShawn Lin 
6246e0832faSShawn Lin 	if (bus->number == pp->root_bus_nr)
6256e0832faSShawn Lin 		return dw_pcie_wr_own_conf(pp, where, size, val);
6266e0832faSShawn Lin 
6276e0832faSShawn Lin 	return dw_pcie_wr_other_conf(pp, bus, devfn, where, size, val);
6286e0832faSShawn Lin }
6296e0832faSShawn Lin 
6306e0832faSShawn Lin static struct pci_ops dw_pcie_ops = {
6316e0832faSShawn Lin 	.read = dw_pcie_rd_conf,
6326e0832faSShawn Lin 	.write = dw_pcie_wr_conf,
6336e0832faSShawn Lin };
6346e0832faSShawn Lin 
6356e0832faSShawn Lin void dw_pcie_setup_rc(struct pcie_port *pp)
6366e0832faSShawn Lin {
6376e0832faSShawn Lin 	u32 val, ctrl, num_ctrls;
6386e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
6396e0832faSShawn Lin 
6403924bc2fSVidya Sagar 	/*
6413924bc2fSVidya Sagar 	 * Enable DBI read-only registers for writing/updating configuration.
6423924bc2fSVidya Sagar 	 * Write permission gets disabled towards the end of this function.
6433924bc2fSVidya Sagar 	 */
6443924bc2fSVidya Sagar 	dw_pcie_dbi_ro_wr_en(pci);
6453924bc2fSVidya Sagar 
6466e0832faSShawn Lin 	dw_pcie_setup(pci);
6476e0832faSShawn Lin 
648fd8a44bdSKishon Vijay Abraham I 	if (!pp->ops->msi_host_init) {
6496e0832faSShawn Lin 		num_ctrls = pp->num_vectors / MAX_MSI_IRQS_PER_CTRL;
6506e0832faSShawn Lin 
6516e0832faSShawn Lin 		/* Initialize IRQ Status array */
652830920e0SMarc Zyngier 		for (ctrl = 0; ctrl < num_ctrls; ctrl++) {
653a348d015SGustavo Pimentel 			pp->irq_mask[ctrl] = ~0;
654830920e0SMarc Zyngier 			dw_pcie_wr_own_conf(pp, PCIE_MSI_INTR0_MASK +
6556e0832faSShawn Lin 					    (ctrl * MSI_REG_CTRL_BLOCK_SIZE),
656a348d015SGustavo Pimentel 					    4, pp->irq_mask[ctrl]);
657830920e0SMarc Zyngier 			dw_pcie_wr_own_conf(pp, PCIE_MSI_INTR0_ENABLE +
658830920e0SMarc Zyngier 					    (ctrl * MSI_REG_CTRL_BLOCK_SIZE),
659830920e0SMarc Zyngier 					    4, ~0);
660830920e0SMarc Zyngier 		}
661fd8a44bdSKishon Vijay Abraham I 	}
6626e0832faSShawn Lin 
6636e0832faSShawn Lin 	/* Setup RC BARs */
6646e0832faSShawn Lin 	dw_pcie_writel_dbi(pci, PCI_BASE_ADDRESS_0, 0x00000004);
6656e0832faSShawn Lin 	dw_pcie_writel_dbi(pci, PCI_BASE_ADDRESS_1, 0x00000000);
6666e0832faSShawn Lin 
6676e0832faSShawn Lin 	/* Setup interrupt pins */
6686e0832faSShawn Lin 	val = dw_pcie_readl_dbi(pci, PCI_INTERRUPT_LINE);
6696e0832faSShawn Lin 	val &= 0xffff00ff;
6706e0832faSShawn Lin 	val |= 0x00000100;
6716e0832faSShawn Lin 	dw_pcie_writel_dbi(pci, PCI_INTERRUPT_LINE, val);
6726e0832faSShawn Lin 
6736e0832faSShawn Lin 	/* Setup bus numbers */
6746e0832faSShawn Lin 	val = dw_pcie_readl_dbi(pci, PCI_PRIMARY_BUS);
6756e0832faSShawn Lin 	val &= 0xff000000;
6766e0832faSShawn Lin 	val |= 0x00ff0100;
6776e0832faSShawn Lin 	dw_pcie_writel_dbi(pci, PCI_PRIMARY_BUS, val);
6786e0832faSShawn Lin 
6796e0832faSShawn Lin 	/* Setup command register */
6806e0832faSShawn Lin 	val = dw_pcie_readl_dbi(pci, PCI_COMMAND);
6816e0832faSShawn Lin 	val &= 0xffff0000;
6826e0832faSShawn Lin 	val |= PCI_COMMAND_IO | PCI_COMMAND_MEMORY |
6836e0832faSShawn Lin 		PCI_COMMAND_MASTER | PCI_COMMAND_SERR;
6846e0832faSShawn Lin 	dw_pcie_writel_dbi(pci, PCI_COMMAND, val);
6856e0832faSShawn Lin 
6866e0832faSShawn Lin 	/*
6876e0832faSShawn Lin 	 * If the platform provides ->rd_other_conf, it means the platform
6886e0832faSShawn Lin 	 * uses its own address translation component rather than ATU, so
6896e0832faSShawn Lin 	 * we should not program the ATU here.
6906e0832faSShawn Lin 	 */
6916e0832faSShawn Lin 	if (!pp->ops->rd_other_conf) {
6926e0832faSShawn Lin 		dw_pcie_prog_outbound_atu(pci, PCIE_ATU_REGION_INDEX0,
6936e0832faSShawn Lin 					  PCIE_ATU_TYPE_MEM, pp->mem_base,
6946e0832faSShawn Lin 					  pp->mem_bus_addr, pp->mem_size);
6956e0832faSShawn Lin 		if (pci->num_viewport > 2)
6966e0832faSShawn Lin 			dw_pcie_prog_outbound_atu(pci, PCIE_ATU_REGION_INDEX2,
6976e0832faSShawn Lin 						  PCIE_ATU_TYPE_IO, pp->io_base,
6986e0832faSShawn Lin 						  pp->io_bus_addr, pp->io_size);
6996e0832faSShawn Lin 	}
7006e0832faSShawn Lin 
7016e0832faSShawn Lin 	dw_pcie_wr_own_conf(pp, PCI_BASE_ADDRESS_0, 4, 0);
7026e0832faSShawn Lin 
7036e0832faSShawn Lin 	/* Program correct class for RC */
7046e0832faSShawn Lin 	dw_pcie_wr_own_conf(pp, PCI_CLASS_DEVICE, 2, PCI_CLASS_BRIDGE_PCI);
7056e0832faSShawn Lin 
7066e0832faSShawn Lin 	dw_pcie_rd_own_conf(pp, PCIE_LINK_WIDTH_SPEED_CONTROL, 4, &val);
7076e0832faSShawn Lin 	val |= PORT_LOGIC_SPEED_CHANGE;
7086e0832faSShawn Lin 	dw_pcie_wr_own_conf(pp, PCIE_LINK_WIDTH_SPEED_CONTROL, 4, val);
7093924bc2fSVidya Sagar 
7103924bc2fSVidya Sagar 	dw_pcie_dbi_ro_wr_dis(pci);
7116e0832faSShawn Lin }
712ca98329dSVidya Sagar EXPORT_SYMBOL_GPL(dw_pcie_setup_rc);
713