xref: /linux/drivers/pci/controller/dwc/pcie-designware-host.c (revision 1137e61dcb99f7f8b54e77ed83f68b5b485a3e34)
16e0832faSShawn Lin // SPDX-License-Identifier: GPL-2.0
26e0832faSShawn Lin /*
36e0832faSShawn Lin  * Synopsys DesignWare PCIe host controller driver
46e0832faSShawn Lin  *
56e0832faSShawn Lin  * Copyright (C) 2013 Samsung Electronics Co., Ltd.
66e0832faSShawn Lin  *		http://www.samsung.com
76e0832faSShawn Lin  *
86e0832faSShawn Lin  * Author: Jingoo Han <jg1.han@samsung.com>
96e0832faSShawn Lin  */
106e0832faSShawn Lin 
116e0832faSShawn Lin #include <linux/irqchip/chained_irq.h>
126e0832faSShawn Lin #include <linux/irqdomain.h>
136e0832faSShawn Lin #include <linux/of_address.h>
146e0832faSShawn Lin #include <linux/of_pci.h>
156e0832faSShawn Lin #include <linux/pci_regs.h>
166e0832faSShawn Lin #include <linux/platform_device.h>
176e0832faSShawn Lin 
186e0832faSShawn Lin #include "../../pci.h"
196e0832faSShawn Lin #include "pcie-designware.h"
206e0832faSShawn Lin 
216e0832faSShawn Lin static struct pci_ops dw_pcie_ops;
226e0832faSShawn Lin 
236e0832faSShawn Lin static int dw_pcie_rd_own_conf(struct pcie_port *pp, int where, int size,
246e0832faSShawn Lin 			       u32 *val)
256e0832faSShawn Lin {
266e0832faSShawn Lin 	struct dw_pcie *pci;
276e0832faSShawn Lin 
286e0832faSShawn Lin 	if (pp->ops->rd_own_conf)
296e0832faSShawn Lin 		return pp->ops->rd_own_conf(pp, where, size, val);
306e0832faSShawn Lin 
316e0832faSShawn Lin 	pci = to_dw_pcie_from_pp(pp);
326e0832faSShawn Lin 	return dw_pcie_read(pci->dbi_base + where, size, val);
336e0832faSShawn Lin }
346e0832faSShawn Lin 
356e0832faSShawn Lin static int dw_pcie_wr_own_conf(struct pcie_port *pp, int where, int size,
366e0832faSShawn Lin 			       u32 val)
376e0832faSShawn Lin {
386e0832faSShawn Lin 	struct dw_pcie *pci;
396e0832faSShawn Lin 
406e0832faSShawn Lin 	if (pp->ops->wr_own_conf)
416e0832faSShawn Lin 		return pp->ops->wr_own_conf(pp, where, size, val);
426e0832faSShawn Lin 
436e0832faSShawn Lin 	pci = to_dw_pcie_from_pp(pp);
446e0832faSShawn Lin 	return dw_pcie_write(pci->dbi_base + where, size, val);
456e0832faSShawn Lin }
466e0832faSShawn Lin 
476e0832faSShawn Lin static void dw_msi_ack_irq(struct irq_data *d)
486e0832faSShawn Lin {
496e0832faSShawn Lin 	irq_chip_ack_parent(d);
506e0832faSShawn Lin }
516e0832faSShawn Lin 
526e0832faSShawn Lin static void dw_msi_mask_irq(struct irq_data *d)
536e0832faSShawn Lin {
546e0832faSShawn Lin 	pci_msi_mask_irq(d);
556e0832faSShawn Lin 	irq_chip_mask_parent(d);
566e0832faSShawn Lin }
576e0832faSShawn Lin 
586e0832faSShawn Lin static void dw_msi_unmask_irq(struct irq_data *d)
596e0832faSShawn Lin {
606e0832faSShawn Lin 	pci_msi_unmask_irq(d);
616e0832faSShawn Lin 	irq_chip_unmask_parent(d);
626e0832faSShawn Lin }
636e0832faSShawn Lin 
646e0832faSShawn Lin static struct irq_chip dw_pcie_msi_irq_chip = {
656e0832faSShawn Lin 	.name = "PCI-MSI",
666e0832faSShawn Lin 	.irq_ack = dw_msi_ack_irq,
676e0832faSShawn Lin 	.irq_mask = dw_msi_mask_irq,
686e0832faSShawn Lin 	.irq_unmask = dw_msi_unmask_irq,
696e0832faSShawn Lin };
706e0832faSShawn Lin 
716e0832faSShawn Lin static struct msi_domain_info dw_pcie_msi_domain_info = {
726e0832faSShawn Lin 	.flags	= (MSI_FLAG_USE_DEF_DOM_OPS | MSI_FLAG_USE_DEF_CHIP_OPS |
736e0832faSShawn Lin 		   MSI_FLAG_PCI_MSIX | MSI_FLAG_MULTI_PCI_MSI),
746e0832faSShawn Lin 	.chip	= &dw_pcie_msi_irq_chip,
756e0832faSShawn Lin };
766e0832faSShawn Lin 
776e0832faSShawn Lin /* MSI int handler */
786e0832faSShawn Lin irqreturn_t dw_handle_msi_irq(struct pcie_port *pp)
796e0832faSShawn Lin {
806e0832faSShawn Lin 	int i, pos, irq;
81*1137e61dSNiklas Cassel 	unsigned long val;
82*1137e61dSNiklas Cassel 	u32 status, num_ctrls;
836e0832faSShawn Lin 	irqreturn_t ret = IRQ_NONE;
846e0832faSShawn Lin 
856e0832faSShawn Lin 	num_ctrls = pp->num_vectors / MAX_MSI_IRQS_PER_CTRL;
866e0832faSShawn Lin 
876e0832faSShawn Lin 	for (i = 0; i < num_ctrls; i++) {
886e0832faSShawn Lin 		dw_pcie_rd_own_conf(pp, PCIE_MSI_INTR0_STATUS +
896e0832faSShawn Lin 					(i * MSI_REG_CTRL_BLOCK_SIZE),
90*1137e61dSNiklas Cassel 				    4, &status);
91*1137e61dSNiklas Cassel 		if (!status)
926e0832faSShawn Lin 			continue;
936e0832faSShawn Lin 
946e0832faSShawn Lin 		ret = IRQ_HANDLED;
95*1137e61dSNiklas Cassel 		val = status;
966e0832faSShawn Lin 		pos = 0;
97*1137e61dSNiklas Cassel 		while ((pos = find_next_bit(&val, MAX_MSI_IRQS_PER_CTRL,
986e0832faSShawn Lin 					    pos)) != MAX_MSI_IRQS_PER_CTRL) {
996e0832faSShawn Lin 			irq = irq_find_mapping(pp->irq_domain,
1006e0832faSShawn Lin 					       (i * MAX_MSI_IRQS_PER_CTRL) +
1016e0832faSShawn Lin 					       pos);
1026e0832faSShawn Lin 			generic_handle_irq(irq);
1036e0832faSShawn Lin 			pos++;
1046e0832faSShawn Lin 		}
1056e0832faSShawn Lin 	}
1066e0832faSShawn Lin 
1076e0832faSShawn Lin 	return ret;
1086e0832faSShawn Lin }
1096e0832faSShawn Lin 
1106e0832faSShawn Lin /* Chained MSI interrupt service routine */
1116e0832faSShawn Lin static void dw_chained_msi_isr(struct irq_desc *desc)
1126e0832faSShawn Lin {
1136e0832faSShawn Lin 	struct irq_chip *chip = irq_desc_get_chip(desc);
1146e0832faSShawn Lin 	struct pcie_port *pp;
1156e0832faSShawn Lin 
1166e0832faSShawn Lin 	chained_irq_enter(chip, desc);
1176e0832faSShawn Lin 
1186e0832faSShawn Lin 	pp = irq_desc_get_handler_data(desc);
1196e0832faSShawn Lin 	dw_handle_msi_irq(pp);
1206e0832faSShawn Lin 
1216e0832faSShawn Lin 	chained_irq_exit(chip, desc);
1226e0832faSShawn Lin }
1236e0832faSShawn Lin 
12459ea68b3SGustavo Pimentel static void dw_pci_setup_msi_msg(struct irq_data *d, struct msi_msg *msg)
1256e0832faSShawn Lin {
12659ea68b3SGustavo Pimentel 	struct pcie_port *pp = irq_data_get_irq_chip_data(d);
1276e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
1286e0832faSShawn Lin 	u64 msi_target;
1296e0832faSShawn Lin 
1306e0832faSShawn Lin 	msi_target = (u64)pp->msi_data;
1316e0832faSShawn Lin 
1326e0832faSShawn Lin 	msg->address_lo = lower_32_bits(msi_target);
1336e0832faSShawn Lin 	msg->address_hi = upper_32_bits(msi_target);
1346e0832faSShawn Lin 
13559ea68b3SGustavo Pimentel 	msg->data = d->hwirq;
1366e0832faSShawn Lin 
1376e0832faSShawn Lin 	dev_dbg(pci->dev, "msi#%d address_hi %#x address_lo %#x\n",
13859ea68b3SGustavo Pimentel 		(int)d->hwirq, msg->address_hi, msg->address_lo);
1396e0832faSShawn Lin }
1406e0832faSShawn Lin 
141fd5288a3SGustavo Pimentel static int dw_pci_msi_set_affinity(struct irq_data *d,
1426e0832faSShawn Lin 				   const struct cpumask *mask, bool force)
1436e0832faSShawn Lin {
1446e0832faSShawn Lin 	return -EINVAL;
1456e0832faSShawn Lin }
1466e0832faSShawn Lin 
14740e9892eSGustavo Pimentel static void dw_pci_bottom_mask(struct irq_data *d)
1486e0832faSShawn Lin {
14940e9892eSGustavo Pimentel 	struct pcie_port *pp = irq_data_get_irq_chip_data(d);
1506e0832faSShawn Lin 	unsigned int res, bit, ctrl;
1516e0832faSShawn Lin 	unsigned long flags;
1526e0832faSShawn Lin 
1536e0832faSShawn Lin 	raw_spin_lock_irqsave(&pp->lock, flags);
1546e0832faSShawn Lin 
15540e9892eSGustavo Pimentel 	ctrl = d->hwirq / MAX_MSI_IRQS_PER_CTRL;
1566e0832faSShawn Lin 	res = ctrl * MSI_REG_CTRL_BLOCK_SIZE;
15740e9892eSGustavo Pimentel 	bit = d->hwirq % MAX_MSI_IRQS_PER_CTRL;
1586e0832faSShawn Lin 
15965772257SGustavo Pimentel 	pp->irq_mask[ctrl] |= BIT(bit);
160830920e0SMarc Zyngier 	dw_pcie_wr_own_conf(pp, PCIE_MSI_INTR0_MASK + res, 4,
161a348d015SGustavo Pimentel 			    pp->irq_mask[ctrl]);
1626e0832faSShawn Lin 
1636e0832faSShawn Lin 	raw_spin_unlock_irqrestore(&pp->lock, flags);
1646e0832faSShawn Lin }
1656e0832faSShawn Lin 
16640e9892eSGustavo Pimentel static void dw_pci_bottom_unmask(struct irq_data *d)
1676e0832faSShawn Lin {
16840e9892eSGustavo Pimentel 	struct pcie_port *pp = irq_data_get_irq_chip_data(d);
1696e0832faSShawn Lin 	unsigned int res, bit, ctrl;
1706e0832faSShawn Lin 	unsigned long flags;
1716e0832faSShawn Lin 
1726e0832faSShawn Lin 	raw_spin_lock_irqsave(&pp->lock, flags);
1736e0832faSShawn Lin 
17440e9892eSGustavo Pimentel 	ctrl = d->hwirq / MAX_MSI_IRQS_PER_CTRL;
1756e0832faSShawn Lin 	res = ctrl * MSI_REG_CTRL_BLOCK_SIZE;
17640e9892eSGustavo Pimentel 	bit = d->hwirq % MAX_MSI_IRQS_PER_CTRL;
1776e0832faSShawn Lin 
17865772257SGustavo Pimentel 	pp->irq_mask[ctrl] &= ~BIT(bit);
179830920e0SMarc Zyngier 	dw_pcie_wr_own_conf(pp, PCIE_MSI_INTR0_MASK + res, 4,
180a348d015SGustavo Pimentel 			    pp->irq_mask[ctrl]);
1816e0832faSShawn Lin 
1826e0832faSShawn Lin 	raw_spin_unlock_irqrestore(&pp->lock, flags);
1836e0832faSShawn Lin }
1846e0832faSShawn Lin 
1856e0832faSShawn Lin static void dw_pci_bottom_ack(struct irq_data *d)
1866e0832faSShawn Lin {
1873f7bb2ecSMarc Zyngier 	struct pcie_port *pp  = irq_data_get_irq_chip_data(d);
1883f7bb2ecSMarc Zyngier 	unsigned int res, bit, ctrl;
1896e0832faSShawn Lin 
1903f7bb2ecSMarc Zyngier 	ctrl = d->hwirq / MAX_MSI_IRQS_PER_CTRL;
1913f7bb2ecSMarc Zyngier 	res = ctrl * MSI_REG_CTRL_BLOCK_SIZE;
1923f7bb2ecSMarc Zyngier 	bit = d->hwirq % MAX_MSI_IRQS_PER_CTRL;
1936e0832faSShawn Lin 
19465772257SGustavo Pimentel 	dw_pcie_wr_own_conf(pp, PCIE_MSI_INTR0_STATUS + res, 4, BIT(bit));
1956e0832faSShawn Lin }
1966e0832faSShawn Lin 
1976e0832faSShawn Lin static struct irq_chip dw_pci_msi_bottom_irq_chip = {
1986e0832faSShawn Lin 	.name = "DWPCI-MSI",
1996e0832faSShawn Lin 	.irq_ack = dw_pci_bottom_ack,
2006e0832faSShawn Lin 	.irq_compose_msi_msg = dw_pci_setup_msi_msg,
2016e0832faSShawn Lin 	.irq_set_affinity = dw_pci_msi_set_affinity,
2026e0832faSShawn Lin 	.irq_mask = dw_pci_bottom_mask,
2036e0832faSShawn Lin 	.irq_unmask = dw_pci_bottom_unmask,
2046e0832faSShawn Lin };
2056e0832faSShawn Lin 
2066e0832faSShawn Lin static int dw_pcie_irq_domain_alloc(struct irq_domain *domain,
2076e0832faSShawn Lin 				    unsigned int virq, unsigned int nr_irqs,
2086e0832faSShawn Lin 				    void *args)
2096e0832faSShawn Lin {
2106e0832faSShawn Lin 	struct pcie_port *pp = domain->host_data;
2116e0832faSShawn Lin 	unsigned long flags;
2126e0832faSShawn Lin 	u32 i;
2136e0832faSShawn Lin 	int bit;
2146e0832faSShawn Lin 
2156e0832faSShawn Lin 	raw_spin_lock_irqsave(&pp->lock, flags);
2166e0832faSShawn Lin 
2176e0832faSShawn Lin 	bit = bitmap_find_free_region(pp->msi_irq_in_use, pp->num_vectors,
2186e0832faSShawn Lin 				      order_base_2(nr_irqs));
2196e0832faSShawn Lin 
2206e0832faSShawn Lin 	raw_spin_unlock_irqrestore(&pp->lock, flags);
2216e0832faSShawn Lin 
2226e0832faSShawn Lin 	if (bit < 0)
2236e0832faSShawn Lin 		return -ENOSPC;
2246e0832faSShawn Lin 
2256e0832faSShawn Lin 	for (i = 0; i < nr_irqs; i++)
2266e0832faSShawn Lin 		irq_domain_set_info(domain, virq + i, bit + i,
2279f67437bSKishon Vijay Abraham I 				    pp->msi_irq_chip,
2286e0832faSShawn Lin 				    pp, handle_edge_irq,
2296e0832faSShawn Lin 				    NULL, NULL);
2306e0832faSShawn Lin 
2316e0832faSShawn Lin 	return 0;
2326e0832faSShawn Lin }
2336e0832faSShawn Lin 
2346e0832faSShawn Lin static void dw_pcie_irq_domain_free(struct irq_domain *domain,
2356e0832faSShawn Lin 				    unsigned int virq, unsigned int nr_irqs)
2366e0832faSShawn Lin {
2374cfae0f1SGustavo Pimentel 	struct irq_data *d = irq_domain_get_irq_data(domain, virq);
2384cfae0f1SGustavo Pimentel 	struct pcie_port *pp = irq_data_get_irq_chip_data(d);
2396e0832faSShawn Lin 	unsigned long flags;
2406e0832faSShawn Lin 
2416e0832faSShawn Lin 	raw_spin_lock_irqsave(&pp->lock, flags);
2426e0832faSShawn Lin 
2434cfae0f1SGustavo Pimentel 	bitmap_release_region(pp->msi_irq_in_use, d->hwirq,
2446e0832faSShawn Lin 			      order_base_2(nr_irqs));
2456e0832faSShawn Lin 
2466e0832faSShawn Lin 	raw_spin_unlock_irqrestore(&pp->lock, flags);
2476e0832faSShawn Lin }
2486e0832faSShawn Lin 
2496e0832faSShawn Lin static const struct irq_domain_ops dw_pcie_msi_domain_ops = {
2506e0832faSShawn Lin 	.alloc	= dw_pcie_irq_domain_alloc,
2516e0832faSShawn Lin 	.free	= dw_pcie_irq_domain_free,
2526e0832faSShawn Lin };
2536e0832faSShawn Lin 
2546e0832faSShawn Lin int dw_pcie_allocate_domains(struct pcie_port *pp)
2556e0832faSShawn Lin {
2566e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
2576e0832faSShawn Lin 	struct fwnode_handle *fwnode = of_node_to_fwnode(pci->dev->of_node);
2586e0832faSShawn Lin 
2596e0832faSShawn Lin 	pp->irq_domain = irq_domain_create_linear(fwnode, pp->num_vectors,
2606e0832faSShawn Lin 					       &dw_pcie_msi_domain_ops, pp);
2616e0832faSShawn Lin 	if (!pp->irq_domain) {
2626e0832faSShawn Lin 		dev_err(pci->dev, "Failed to create IRQ domain\n");
2636e0832faSShawn Lin 		return -ENOMEM;
2646e0832faSShawn Lin 	}
2656e0832faSShawn Lin 
2666e0832faSShawn Lin 	pp->msi_domain = pci_msi_create_irq_domain(fwnode,
2676e0832faSShawn Lin 						   &dw_pcie_msi_domain_info,
2686e0832faSShawn Lin 						   pp->irq_domain);
2696e0832faSShawn Lin 	if (!pp->msi_domain) {
2706e0832faSShawn Lin 		dev_err(pci->dev, "Failed to create MSI domain\n");
2716e0832faSShawn Lin 		irq_domain_remove(pp->irq_domain);
2726e0832faSShawn Lin 		return -ENOMEM;
2736e0832faSShawn Lin 	}
2746e0832faSShawn Lin 
2756e0832faSShawn Lin 	return 0;
2766e0832faSShawn Lin }
2776e0832faSShawn Lin 
2786e0832faSShawn Lin void dw_pcie_free_msi(struct pcie_port *pp)
2796e0832faSShawn Lin {
2803ebc269cSJisheng Zhang 	if (pp->msi_irq) {
2816e0832faSShawn Lin 		irq_set_chained_handler(pp->msi_irq, NULL);
2826e0832faSShawn Lin 		irq_set_handler_data(pp->msi_irq, NULL);
2833ebc269cSJisheng Zhang 	}
2846e0832faSShawn Lin 
2856e0832faSShawn Lin 	irq_domain_remove(pp->msi_domain);
2866e0832faSShawn Lin 	irq_domain_remove(pp->irq_domain);
287dc69a3d5SJisheng Zhang 
288dc69a3d5SJisheng Zhang 	if (pp->msi_page)
289dc69a3d5SJisheng Zhang 		__free_page(pp->msi_page);
2906e0832faSShawn Lin }
2916e0832faSShawn Lin 
2926e0832faSShawn Lin void dw_pcie_msi_init(struct pcie_port *pp)
2936e0832faSShawn Lin {
2946e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
2956e0832faSShawn Lin 	struct device *dev = pci->dev;
2966e0832faSShawn Lin 	u64 msi_target;
2976e0832faSShawn Lin 
298dc69a3d5SJisheng Zhang 	pp->msi_page = alloc_page(GFP_KERNEL);
299dc69a3d5SJisheng Zhang 	pp->msi_data = dma_map_page(dev, pp->msi_page, 0, PAGE_SIZE,
300dc69a3d5SJisheng Zhang 				    DMA_FROM_DEVICE);
3016e0832faSShawn Lin 	if (dma_mapping_error(dev, pp->msi_data)) {
3026e0832faSShawn Lin 		dev_err(dev, "Failed to map MSI data\n");
303dc69a3d5SJisheng Zhang 		__free_page(pp->msi_page);
304dc69a3d5SJisheng Zhang 		pp->msi_page = NULL;
3056e0832faSShawn Lin 		return;
3066e0832faSShawn Lin 	}
3076e0832faSShawn Lin 	msi_target = (u64)pp->msi_data;
3086e0832faSShawn Lin 
3096e0832faSShawn Lin 	/* Program the msi_data */
3106e0832faSShawn Lin 	dw_pcie_wr_own_conf(pp, PCIE_MSI_ADDR_LO, 4,
3116e0832faSShawn Lin 			    lower_32_bits(msi_target));
3126e0832faSShawn Lin 	dw_pcie_wr_own_conf(pp, PCIE_MSI_ADDR_HI, 4,
3136e0832faSShawn Lin 			    upper_32_bits(msi_target));
3146e0832faSShawn Lin }
315ca98329dSVidya Sagar EXPORT_SYMBOL_GPL(dw_pcie_msi_init);
3166e0832faSShawn Lin 
3176e0832faSShawn Lin int dw_pcie_host_init(struct pcie_port *pp)
3186e0832faSShawn Lin {
3196e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
3206e0832faSShawn Lin 	struct device *dev = pci->dev;
3216e0832faSShawn Lin 	struct device_node *np = dev->of_node;
3226e0832faSShawn Lin 	struct platform_device *pdev = to_platform_device(dev);
3236e0832faSShawn Lin 	struct resource_entry *win, *tmp;
324fe23274fSJisheng Zhang 	struct pci_bus *child;
3256e0832faSShawn Lin 	struct pci_host_bridge *bridge;
3266e0832faSShawn Lin 	struct resource *cfg_res;
3270b24134fSJonathan Chocron 	u32 hdr_type;
3286e0832faSShawn Lin 	int ret;
3296e0832faSShawn Lin 
3306e0832faSShawn Lin 	raw_spin_lock_init(&pci->pp.lock);
3316e0832faSShawn Lin 
3326e0832faSShawn Lin 	cfg_res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "config");
3336e0832faSShawn Lin 	if (cfg_res) {
3346e0832faSShawn Lin 		pp->cfg0_size = resource_size(cfg_res) >> 1;
3356e0832faSShawn Lin 		pp->cfg1_size = resource_size(cfg_res) >> 1;
3366e0832faSShawn Lin 		pp->cfg0_base = cfg_res->start;
3376e0832faSShawn Lin 		pp->cfg1_base = cfg_res->start + pp->cfg0_size;
3386e0832faSShawn Lin 	} else if (!pp->va_cfg0_base) {
3396e0832faSShawn Lin 		dev_err(dev, "Missing *config* reg space\n");
3406e0832faSShawn Lin 	}
3416e0832faSShawn Lin 
342e6fdd3bfSJisheng Zhang 	bridge = devm_pci_alloc_host_bridge(dev, 0);
3436e0832faSShawn Lin 	if (!bridge)
3446e0832faSShawn Lin 		return -ENOMEM;
3456e0832faSShawn Lin 
3466e0832faSShawn Lin 	ret = devm_of_pci_get_host_bridge_resources(dev, 0, 0xff,
3476e0832faSShawn Lin 					&bridge->windows, &pp->io_base);
3486e0832faSShawn Lin 	if (ret)
3496e0832faSShawn Lin 		return ret;
3506e0832faSShawn Lin 
3516e0832faSShawn Lin 	ret = devm_request_pci_bus_resources(dev, &bridge->windows);
3526e0832faSShawn Lin 	if (ret)
353e6fdd3bfSJisheng Zhang 		return ret;
3546e0832faSShawn Lin 
3556e0832faSShawn Lin 	/* Get the I/O and memory ranges from DT */
3566e0832faSShawn Lin 	resource_list_for_each_entry_safe(win, tmp, &bridge->windows) {
3576e0832faSShawn Lin 		switch (resource_type(win->res)) {
3586e0832faSShawn Lin 		case IORESOURCE_IO:
359fd07f5e1SSergei Shtylyov 			ret = devm_pci_remap_iospace(dev, win->res,
360fd07f5e1SSergei Shtylyov 						     pp->io_base);
3616e0832faSShawn Lin 			if (ret) {
3626e0832faSShawn Lin 				dev_warn(dev, "Error %d: failed to map resource %pR\n",
3636e0832faSShawn Lin 					 ret, win->res);
3646e0832faSShawn Lin 				resource_list_destroy_entry(win);
3656e0832faSShawn Lin 			} else {
3666e0832faSShawn Lin 				pp->io = win->res;
3676e0832faSShawn Lin 				pp->io->name = "I/O";
3686e0832faSShawn Lin 				pp->io_size = resource_size(pp->io);
3696e0832faSShawn Lin 				pp->io_bus_addr = pp->io->start - win->offset;
3706e0832faSShawn Lin 			}
3716e0832faSShawn Lin 			break;
3726e0832faSShawn Lin 		case IORESOURCE_MEM:
3736e0832faSShawn Lin 			pp->mem = win->res;
3746e0832faSShawn Lin 			pp->mem->name = "MEM";
3756e0832faSShawn Lin 			pp->mem_size = resource_size(pp->mem);
3766e0832faSShawn Lin 			pp->mem_bus_addr = pp->mem->start - win->offset;
3776e0832faSShawn Lin 			break;
3786e0832faSShawn Lin 		case 0:
3796e0832faSShawn Lin 			pp->cfg = win->res;
3806e0832faSShawn Lin 			pp->cfg0_size = resource_size(pp->cfg) >> 1;
3816e0832faSShawn Lin 			pp->cfg1_size = resource_size(pp->cfg) >> 1;
3826e0832faSShawn Lin 			pp->cfg0_base = pp->cfg->start;
3836e0832faSShawn Lin 			pp->cfg1_base = pp->cfg->start + pp->cfg0_size;
3846e0832faSShawn Lin 			break;
3856e0832faSShawn Lin 		case IORESOURCE_BUS:
3866e0832faSShawn Lin 			pp->busn = win->res;
3876e0832faSShawn Lin 			break;
3886e0832faSShawn Lin 		}
3896e0832faSShawn Lin 	}
3906e0832faSShawn Lin 
3916e0832faSShawn Lin 	if (!pci->dbi_base) {
3926e0832faSShawn Lin 		pci->dbi_base = devm_pci_remap_cfgspace(dev,
3936e0832faSShawn Lin 						pp->cfg->start,
3946e0832faSShawn Lin 						resource_size(pp->cfg));
3956e0832faSShawn Lin 		if (!pci->dbi_base) {
3966e0832faSShawn Lin 			dev_err(dev, "Error with ioremap\n");
397e6fdd3bfSJisheng Zhang 			return -ENOMEM;
3986e0832faSShawn Lin 		}
3996e0832faSShawn Lin 	}
4006e0832faSShawn Lin 
4016e0832faSShawn Lin 	pp->mem_base = pp->mem->start;
4026e0832faSShawn Lin 
4036e0832faSShawn Lin 	if (!pp->va_cfg0_base) {
4046e0832faSShawn Lin 		pp->va_cfg0_base = devm_pci_remap_cfgspace(dev,
4056e0832faSShawn Lin 					pp->cfg0_base, pp->cfg0_size);
4066e0832faSShawn Lin 		if (!pp->va_cfg0_base) {
4076e0832faSShawn Lin 			dev_err(dev, "Error with ioremap in function\n");
408e6fdd3bfSJisheng Zhang 			return -ENOMEM;
4096e0832faSShawn Lin 		}
4106e0832faSShawn Lin 	}
4116e0832faSShawn Lin 
4126e0832faSShawn Lin 	if (!pp->va_cfg1_base) {
4136e0832faSShawn Lin 		pp->va_cfg1_base = devm_pci_remap_cfgspace(dev,
4146e0832faSShawn Lin 						pp->cfg1_base,
4156e0832faSShawn Lin 						pp->cfg1_size);
4166e0832faSShawn Lin 		if (!pp->va_cfg1_base) {
4176e0832faSShawn Lin 			dev_err(dev, "Error with ioremap\n");
418e6fdd3bfSJisheng Zhang 			return -ENOMEM;
4196e0832faSShawn Lin 		}
4206e0832faSShawn Lin 	}
4216e0832faSShawn Lin 
4226e0832faSShawn Lin 	ret = of_property_read_u32(np, "num-viewport", &pci->num_viewport);
4236e0832faSShawn Lin 	if (ret)
4246e0832faSShawn Lin 		pci->num_viewport = 2;
4256e0832faSShawn Lin 
4269e2b5de5SJisheng Zhang 	if (pci_msi_enabled()) {
4276e0832faSShawn Lin 		/*
4286e0832faSShawn Lin 		 * If a specific SoC driver needs to change the
4296e0832faSShawn Lin 		 * default number of vectors, it needs to implement
4306e0832faSShawn Lin 		 * the set_num_vectors callback.
4316e0832faSShawn Lin 		 */
4326e0832faSShawn Lin 		if (!pp->ops->set_num_vectors) {
4336e0832faSShawn Lin 			pp->num_vectors = MSI_DEF_NUM_VECTORS;
4346e0832faSShawn Lin 		} else {
4356e0832faSShawn Lin 			pp->ops->set_num_vectors(pp);
4366e0832faSShawn Lin 
4376e0832faSShawn Lin 			if (pp->num_vectors > MAX_MSI_IRQS ||
4386e0832faSShawn Lin 			    pp->num_vectors == 0) {
4396e0832faSShawn Lin 				dev_err(dev,
4406e0832faSShawn Lin 					"Invalid number of vectors\n");
441e6fdd3bfSJisheng Zhang 				return -EINVAL;
4426e0832faSShawn Lin 			}
4436e0832faSShawn Lin 		}
4446e0832faSShawn Lin 
4456e0832faSShawn Lin 		if (!pp->ops->msi_host_init) {
446117c3b60SKishon Vijay Abraham I 			pp->msi_irq_chip = &dw_pci_msi_bottom_irq_chip;
447117c3b60SKishon Vijay Abraham I 
4486e0832faSShawn Lin 			ret = dw_pcie_allocate_domains(pp);
4496e0832faSShawn Lin 			if (ret)
450e6fdd3bfSJisheng Zhang 				return ret;
4516e0832faSShawn Lin 
4526e0832faSShawn Lin 			if (pp->msi_irq)
4536e0832faSShawn Lin 				irq_set_chained_handler_and_data(pp->msi_irq,
4546e0832faSShawn Lin 							    dw_chained_msi_isr,
4556e0832faSShawn Lin 							    pp);
4566e0832faSShawn Lin 		} else {
4576e0832faSShawn Lin 			ret = pp->ops->msi_host_init(pp);
4586e0832faSShawn Lin 			if (ret < 0)
459e6fdd3bfSJisheng Zhang 				return ret;
4606e0832faSShawn Lin 		}
4616e0832faSShawn Lin 	}
4626e0832faSShawn Lin 
4636e0832faSShawn Lin 	if (pp->ops->host_init) {
4646e0832faSShawn Lin 		ret = pp->ops->host_init(pp);
4656e0832faSShawn Lin 		if (ret)
4669e2b5de5SJisheng Zhang 			goto err_free_msi;
4676e0832faSShawn Lin 	}
4686e0832faSShawn Lin 
4690b24134fSJonathan Chocron 	ret = dw_pcie_rd_own_conf(pp, PCI_HEADER_TYPE, 1, &hdr_type);
4700b24134fSJonathan Chocron 	if (ret != PCIBIOS_SUCCESSFUL) {
4710b24134fSJonathan Chocron 		dev_err(pci->dev, "Failed reading PCI_HEADER_TYPE cfg space reg (ret: 0x%x)\n",
4720b24134fSJonathan Chocron 			ret);
4730b24134fSJonathan Chocron 		ret = pcibios_err_to_errno(ret);
4740b24134fSJonathan Chocron 		goto err_free_msi;
4750b24134fSJonathan Chocron 	}
4760b24134fSJonathan Chocron 	if (hdr_type != PCI_HEADER_TYPE_BRIDGE) {
4770b24134fSJonathan Chocron 		dev_err(pci->dev,
4780b24134fSJonathan Chocron 			"PCIe controller is not set to bridge type (hdr_type: 0x%x)!\n",
4790b24134fSJonathan Chocron 			hdr_type);
4800b24134fSJonathan Chocron 		ret = -EIO;
4810b24134fSJonathan Chocron 		goto err_free_msi;
4820b24134fSJonathan Chocron 	}
4830b24134fSJonathan Chocron 
4846e0832faSShawn Lin 	pp->root_bus_nr = pp->busn->start;
4856e0832faSShawn Lin 
4866e0832faSShawn Lin 	bridge->dev.parent = dev;
4876e0832faSShawn Lin 	bridge->sysdata = pp;
4886e0832faSShawn Lin 	bridge->busnr = pp->root_bus_nr;
4896e0832faSShawn Lin 	bridge->ops = &dw_pcie_ops;
4906e0832faSShawn Lin 	bridge->map_irq = of_irq_parse_and_map_pci;
4916e0832faSShawn Lin 	bridge->swizzle_irq = pci_common_swizzle;
4926e0832faSShawn Lin 
4936e0832faSShawn Lin 	ret = pci_scan_root_bus_bridge(bridge);
4946e0832faSShawn Lin 	if (ret)
4959e2b5de5SJisheng Zhang 		goto err_free_msi;
4966e0832faSShawn Lin 
497fe23274fSJisheng Zhang 	pp->root_bus = bridge->bus;
4986e0832faSShawn Lin 
4996e0832faSShawn Lin 	if (pp->ops->scan_bus)
5006e0832faSShawn Lin 		pp->ops->scan_bus(pp);
5016e0832faSShawn Lin 
502fe23274fSJisheng Zhang 	pci_bus_size_bridges(pp->root_bus);
503fe23274fSJisheng Zhang 	pci_bus_assign_resources(pp->root_bus);
5046e0832faSShawn Lin 
505fe23274fSJisheng Zhang 	list_for_each_entry(child, &pp->root_bus->children, node)
5066e0832faSShawn Lin 		pcie_bus_configure_settings(child);
5076e0832faSShawn Lin 
508fe23274fSJisheng Zhang 	pci_bus_add_devices(pp->root_bus);
5096e0832faSShawn Lin 	return 0;
5106e0832faSShawn Lin 
5119e2b5de5SJisheng Zhang err_free_msi:
5129e2b5de5SJisheng Zhang 	if (pci_msi_enabled() && !pp->ops->msi_host_init)
5139e2b5de5SJisheng Zhang 		dw_pcie_free_msi(pp);
5146e0832faSShawn Lin 	return ret;
5156e0832faSShawn Lin }
516ca98329dSVidya Sagar EXPORT_SYMBOL_GPL(dw_pcie_host_init);
5176e0832faSShawn Lin 
5189d071cadSVidya Sagar void dw_pcie_host_deinit(struct pcie_port *pp)
5199d071cadSVidya Sagar {
5209d071cadSVidya Sagar 	pci_stop_root_bus(pp->root_bus);
5219d071cadSVidya Sagar 	pci_remove_root_bus(pp->root_bus);
5229d071cadSVidya Sagar 	if (pci_msi_enabled() && !pp->ops->msi_host_init)
5239d071cadSVidya Sagar 		dw_pcie_free_msi(pp);
5249d071cadSVidya Sagar }
525ca98329dSVidya Sagar EXPORT_SYMBOL_GPL(dw_pcie_host_deinit);
5269d071cadSVidya Sagar 
527689e349aSAndrey Smirnov static int dw_pcie_access_other_conf(struct pcie_port *pp, struct pci_bus *bus,
528689e349aSAndrey Smirnov 				     u32 devfn, int where, int size, u32 *val,
529689e349aSAndrey Smirnov 				     bool write)
5306e0832faSShawn Lin {
5316e0832faSShawn Lin 	int ret, type;
5326e0832faSShawn Lin 	u32 busdev, cfg_size;
5336e0832faSShawn Lin 	u64 cpu_addr;
5346e0832faSShawn Lin 	void __iomem *va_cfg_base;
5356e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
5366e0832faSShawn Lin 
5376e0832faSShawn Lin 	busdev = PCIE_ATU_BUS(bus->number) | PCIE_ATU_DEV(PCI_SLOT(devfn)) |
5386e0832faSShawn Lin 		 PCIE_ATU_FUNC(PCI_FUNC(devfn));
5396e0832faSShawn Lin 
5406e0832faSShawn Lin 	if (bus->parent->number == pp->root_bus_nr) {
5416e0832faSShawn Lin 		type = PCIE_ATU_TYPE_CFG0;
5426e0832faSShawn Lin 		cpu_addr = pp->cfg0_base;
5436e0832faSShawn Lin 		cfg_size = pp->cfg0_size;
5446e0832faSShawn Lin 		va_cfg_base = pp->va_cfg0_base;
5456e0832faSShawn Lin 	} else {
5466e0832faSShawn Lin 		type = PCIE_ATU_TYPE_CFG1;
5476e0832faSShawn Lin 		cpu_addr = pp->cfg1_base;
5486e0832faSShawn Lin 		cfg_size = pp->cfg1_size;
5496e0832faSShawn Lin 		va_cfg_base = pp->va_cfg1_base;
5506e0832faSShawn Lin 	}
5516e0832faSShawn Lin 
5526e0832faSShawn Lin 	dw_pcie_prog_outbound_atu(pci, PCIE_ATU_REGION_INDEX1,
5536e0832faSShawn Lin 				  type, cpu_addr,
5546e0832faSShawn Lin 				  busdev, cfg_size);
555689e349aSAndrey Smirnov 	if (write)
556689e349aSAndrey Smirnov 		ret = dw_pcie_write(va_cfg_base + where, size, *val);
557689e349aSAndrey Smirnov 	else
5586e0832faSShawn Lin 		ret = dw_pcie_read(va_cfg_base + where, size, val);
559689e349aSAndrey Smirnov 
5606e0832faSShawn Lin 	if (pci->num_viewport <= 2)
5616e0832faSShawn Lin 		dw_pcie_prog_outbound_atu(pci, PCIE_ATU_REGION_INDEX1,
5626e0832faSShawn Lin 					  PCIE_ATU_TYPE_IO, pp->io_base,
5636e0832faSShawn Lin 					  pp->io_bus_addr, pp->io_size);
5646e0832faSShawn Lin 
5656e0832faSShawn Lin 	return ret;
5666e0832faSShawn Lin }
5676e0832faSShawn Lin 
568689e349aSAndrey Smirnov static int dw_pcie_rd_other_conf(struct pcie_port *pp, struct pci_bus *bus,
569689e349aSAndrey Smirnov 				 u32 devfn, int where, int size, u32 *val)
570689e349aSAndrey Smirnov {
571689e349aSAndrey Smirnov 	if (pp->ops->rd_other_conf)
572689e349aSAndrey Smirnov 		return pp->ops->rd_other_conf(pp, bus, devfn, where,
573689e349aSAndrey Smirnov 					      size, val);
574689e349aSAndrey Smirnov 
575689e349aSAndrey Smirnov 	return dw_pcie_access_other_conf(pp, bus, devfn, where, size, val,
576689e349aSAndrey Smirnov 					 false);
577689e349aSAndrey Smirnov }
578689e349aSAndrey Smirnov 
5796e0832faSShawn Lin static int dw_pcie_wr_other_conf(struct pcie_port *pp, struct pci_bus *bus,
5806e0832faSShawn Lin 				 u32 devfn, int where, int size, u32 val)
5816e0832faSShawn Lin {
5826e0832faSShawn Lin 	if (pp->ops->wr_other_conf)
583689e349aSAndrey Smirnov 		return pp->ops->wr_other_conf(pp, bus, devfn, where,
584689e349aSAndrey Smirnov 					      size, val);
5856e0832faSShawn Lin 
586689e349aSAndrey Smirnov 	return dw_pcie_access_other_conf(pp, bus, devfn, where, size, &val,
587689e349aSAndrey Smirnov 					 true);
5886e0832faSShawn Lin }
5896e0832faSShawn Lin 
5906e0832faSShawn Lin static int dw_pcie_valid_device(struct pcie_port *pp, struct pci_bus *bus,
5916e0832faSShawn Lin 				int dev)
5926e0832faSShawn Lin {
5936e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
5946e0832faSShawn Lin 
5956e0832faSShawn Lin 	/* If there is no link, then there is no device */
5966e0832faSShawn Lin 	if (bus->number != pp->root_bus_nr) {
5976e0832faSShawn Lin 		if (!dw_pcie_link_up(pci))
5986e0832faSShawn Lin 			return 0;
5996e0832faSShawn Lin 	}
6006e0832faSShawn Lin 
6016e0832faSShawn Lin 	/* Access only one slot on each root port */
6026e0832faSShawn Lin 	if (bus->number == pp->root_bus_nr && dev > 0)
6036e0832faSShawn Lin 		return 0;
6046e0832faSShawn Lin 
6056e0832faSShawn Lin 	return 1;
6066e0832faSShawn Lin }
6076e0832faSShawn Lin 
6086e0832faSShawn Lin static int dw_pcie_rd_conf(struct pci_bus *bus, u32 devfn, int where,
6096e0832faSShawn Lin 			   int size, u32 *val)
6106e0832faSShawn Lin {
6116e0832faSShawn Lin 	struct pcie_port *pp = bus->sysdata;
6126e0832faSShawn Lin 
6136e0832faSShawn Lin 	if (!dw_pcie_valid_device(pp, bus, PCI_SLOT(devfn))) {
6146e0832faSShawn Lin 		*val = 0xffffffff;
6156e0832faSShawn Lin 		return PCIBIOS_DEVICE_NOT_FOUND;
6166e0832faSShawn Lin 	}
6176e0832faSShawn Lin 
6186e0832faSShawn Lin 	if (bus->number == pp->root_bus_nr)
6196e0832faSShawn Lin 		return dw_pcie_rd_own_conf(pp, where, size, val);
6206e0832faSShawn Lin 
6216e0832faSShawn Lin 	return dw_pcie_rd_other_conf(pp, bus, devfn, where, size, val);
6226e0832faSShawn Lin }
6236e0832faSShawn Lin 
6246e0832faSShawn Lin static int dw_pcie_wr_conf(struct pci_bus *bus, u32 devfn,
6256e0832faSShawn Lin 			   int where, int size, u32 val)
6266e0832faSShawn Lin {
6276e0832faSShawn Lin 	struct pcie_port *pp = bus->sysdata;
6286e0832faSShawn Lin 
6296e0832faSShawn Lin 	if (!dw_pcie_valid_device(pp, bus, PCI_SLOT(devfn)))
6306e0832faSShawn Lin 		return PCIBIOS_DEVICE_NOT_FOUND;
6316e0832faSShawn Lin 
6326e0832faSShawn Lin 	if (bus->number == pp->root_bus_nr)
6336e0832faSShawn Lin 		return dw_pcie_wr_own_conf(pp, where, size, val);
6346e0832faSShawn Lin 
6356e0832faSShawn Lin 	return dw_pcie_wr_other_conf(pp, bus, devfn, where, size, val);
6366e0832faSShawn Lin }
6376e0832faSShawn Lin 
6386e0832faSShawn Lin static struct pci_ops dw_pcie_ops = {
6396e0832faSShawn Lin 	.read = dw_pcie_rd_conf,
6406e0832faSShawn Lin 	.write = dw_pcie_wr_conf,
6416e0832faSShawn Lin };
6426e0832faSShawn Lin 
6436e0832faSShawn Lin void dw_pcie_setup_rc(struct pcie_port *pp)
6446e0832faSShawn Lin {
6456e0832faSShawn Lin 	u32 val, ctrl, num_ctrls;
6466e0832faSShawn Lin 	struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
6476e0832faSShawn Lin 
6483924bc2fSVidya Sagar 	/*
6493924bc2fSVidya Sagar 	 * Enable DBI read-only registers for writing/updating configuration.
6503924bc2fSVidya Sagar 	 * Write permission gets disabled towards the end of this function.
6513924bc2fSVidya Sagar 	 */
6523924bc2fSVidya Sagar 	dw_pcie_dbi_ro_wr_en(pci);
6533924bc2fSVidya Sagar 
6546e0832faSShawn Lin 	dw_pcie_setup(pci);
6556e0832faSShawn Lin 
656fd8a44bdSKishon Vijay Abraham I 	if (!pp->ops->msi_host_init) {
6576e0832faSShawn Lin 		num_ctrls = pp->num_vectors / MAX_MSI_IRQS_PER_CTRL;
6586e0832faSShawn Lin 
6596e0832faSShawn Lin 		/* Initialize IRQ Status array */
660830920e0SMarc Zyngier 		for (ctrl = 0; ctrl < num_ctrls; ctrl++) {
661a348d015SGustavo Pimentel 			pp->irq_mask[ctrl] = ~0;
662830920e0SMarc Zyngier 			dw_pcie_wr_own_conf(pp, PCIE_MSI_INTR0_MASK +
6636e0832faSShawn Lin 					    (ctrl * MSI_REG_CTRL_BLOCK_SIZE),
664a348d015SGustavo Pimentel 					    4, pp->irq_mask[ctrl]);
665830920e0SMarc Zyngier 			dw_pcie_wr_own_conf(pp, PCIE_MSI_INTR0_ENABLE +
666830920e0SMarc Zyngier 					    (ctrl * MSI_REG_CTRL_BLOCK_SIZE),
667830920e0SMarc Zyngier 					    4, ~0);
668830920e0SMarc Zyngier 		}
669fd8a44bdSKishon Vijay Abraham I 	}
6706e0832faSShawn Lin 
6716e0832faSShawn Lin 	/* Setup RC BARs */
6726e0832faSShawn Lin 	dw_pcie_writel_dbi(pci, PCI_BASE_ADDRESS_0, 0x00000004);
6736e0832faSShawn Lin 	dw_pcie_writel_dbi(pci, PCI_BASE_ADDRESS_1, 0x00000000);
6746e0832faSShawn Lin 
6756e0832faSShawn Lin 	/* Setup interrupt pins */
6766e0832faSShawn Lin 	val = dw_pcie_readl_dbi(pci, PCI_INTERRUPT_LINE);
6776e0832faSShawn Lin 	val &= 0xffff00ff;
6786e0832faSShawn Lin 	val |= 0x00000100;
6796e0832faSShawn Lin 	dw_pcie_writel_dbi(pci, PCI_INTERRUPT_LINE, val);
6806e0832faSShawn Lin 
6816e0832faSShawn Lin 	/* Setup bus numbers */
6826e0832faSShawn Lin 	val = dw_pcie_readl_dbi(pci, PCI_PRIMARY_BUS);
6836e0832faSShawn Lin 	val &= 0xff000000;
6846e0832faSShawn Lin 	val |= 0x00ff0100;
6856e0832faSShawn Lin 	dw_pcie_writel_dbi(pci, PCI_PRIMARY_BUS, val);
6866e0832faSShawn Lin 
6876e0832faSShawn Lin 	/* Setup command register */
6886e0832faSShawn Lin 	val = dw_pcie_readl_dbi(pci, PCI_COMMAND);
6896e0832faSShawn Lin 	val &= 0xffff0000;
6906e0832faSShawn Lin 	val |= PCI_COMMAND_IO | PCI_COMMAND_MEMORY |
6916e0832faSShawn Lin 		PCI_COMMAND_MASTER | PCI_COMMAND_SERR;
6926e0832faSShawn Lin 	dw_pcie_writel_dbi(pci, PCI_COMMAND, val);
6936e0832faSShawn Lin 
6946e0832faSShawn Lin 	/*
6956e0832faSShawn Lin 	 * If the platform provides ->rd_other_conf, it means the platform
6966e0832faSShawn Lin 	 * uses its own address translation component rather than ATU, so
6976e0832faSShawn Lin 	 * we should not program the ATU here.
6986e0832faSShawn Lin 	 */
6996e0832faSShawn Lin 	if (!pp->ops->rd_other_conf) {
7006e0832faSShawn Lin 		dw_pcie_prog_outbound_atu(pci, PCIE_ATU_REGION_INDEX0,
7016e0832faSShawn Lin 					  PCIE_ATU_TYPE_MEM, pp->mem_base,
7026e0832faSShawn Lin 					  pp->mem_bus_addr, pp->mem_size);
7036e0832faSShawn Lin 		if (pci->num_viewport > 2)
7046e0832faSShawn Lin 			dw_pcie_prog_outbound_atu(pci, PCIE_ATU_REGION_INDEX2,
7056e0832faSShawn Lin 						  PCIE_ATU_TYPE_IO, pp->io_base,
7066e0832faSShawn Lin 						  pp->io_bus_addr, pp->io_size);
7076e0832faSShawn Lin 	}
7086e0832faSShawn Lin 
7096e0832faSShawn Lin 	dw_pcie_wr_own_conf(pp, PCI_BASE_ADDRESS_0, 4, 0);
7106e0832faSShawn Lin 
7116e0832faSShawn Lin 	/* Program correct class for RC */
7126e0832faSShawn Lin 	dw_pcie_wr_own_conf(pp, PCI_CLASS_DEVICE, 2, PCI_CLASS_BRIDGE_PCI);
7136e0832faSShawn Lin 
7146e0832faSShawn Lin 	dw_pcie_rd_own_conf(pp, PCIE_LINK_WIDTH_SPEED_CONTROL, 4, &val);
7156e0832faSShawn Lin 	val |= PORT_LOGIC_SPEED_CHANGE;
7166e0832faSShawn Lin 	dw_pcie_wr_own_conf(pp, PCIE_LINK_WIDTH_SPEED_CONTROL, 4, val);
7173924bc2fSVidya Sagar 
7183924bc2fSVidya Sagar 	dw_pcie_dbi_ro_wr_dis(pci);
7196e0832faSShawn Lin }
720ca98329dSVidya Sagar EXPORT_SYMBOL_GPL(dw_pcie_setup_rc);
721