xref: /linux/drivers/net/ethernet/microchip/sparx5/sparx5_port.h (revision 1c07425e902cd3137961c3d45b4271bf8a9b8eb9)
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /* Microchip Sparx5 Switch driver
3  *
4  * Copyright (c) 2021 Microchip Technology Inc. and its subsidiaries.
5  */
6 
7 #ifndef __SPARX5_PORT_H__
8 #define __SPARX5_PORT_H__
9 
10 #include "sparx5_main.h"
11 
12 static inline bool sparx5_port_is_2g5(int portno)
13 {
14 	return portno >= 16 && portno <= 47;
15 }
16 
17 static inline bool sparx5_port_is_5g(int portno)
18 {
19 	return portno <= 11 || portno == 64;
20 }
21 
22 static inline bool sparx5_port_is_10g(int portno)
23 {
24 	return (portno >= 12 && portno <= 15) || (portno >= 48 && portno <= 55);
25 }
26 
27 static inline bool sparx5_port_is_25g(int portno)
28 {
29 	return portno >= 56 && portno <= 63;
30 }
31 
32 static inline u32 sparx5_to_high_dev(int port)
33 {
34 	if (sparx5_port_is_5g(port))
35 		return TARGET_DEV5G;
36 	if (sparx5_port_is_10g(port))
37 		return TARGET_DEV10G;
38 	return TARGET_DEV25G;
39 }
40 
41 static inline u32 sparx5_to_pcs_dev(int port)
42 {
43 	if (sparx5_port_is_5g(port))
44 		return TARGET_PCS5G_BR;
45 	if (sparx5_port_is_10g(port))
46 		return TARGET_PCS10G_BR;
47 	return TARGET_PCS25G_BR;
48 }
49 
50 static inline int sparx5_port_dev_index(int port)
51 {
52 	if (sparx5_port_is_2g5(port))
53 		return port;
54 	if (sparx5_port_is_5g(port))
55 		return (port <= 11 ? port : 12);
56 	if (sparx5_port_is_10g(port))
57 		return (port >= 12 && port <= 15) ?
58 			port - 12 : port - 44;
59 	return (port - 56);
60 }
61 
62 int sparx5_port_init(struct sparx5 *sparx5,
63 		     struct sparx5_port *spx5_port,
64 		     struct sparx5_port_config *conf);
65 
66 int sparx5_port_config(struct sparx5 *sparx5,
67 		       struct sparx5_port *spx5_port,
68 		       struct sparx5_port_config *conf);
69 
70 int sparx5_port_pcs_set(struct sparx5 *sparx5,
71 			struct sparx5_port *port,
72 			struct sparx5_port_config *conf);
73 
74 int sparx5_serdes_set(struct sparx5 *sparx5,
75 		      struct sparx5_port *spx5_port,
76 		      struct sparx5_port_config *conf);
77 
78 struct sparx5_port_status {
79 	bool link;
80 	bool link_down;
81 	int  speed;
82 	bool an_complete;
83 	int  duplex;
84 	int  pause;
85 };
86 
87 int sparx5_get_port_status(struct sparx5 *sparx5,
88 			   struct sparx5_port *port,
89 			   struct sparx5_port_status *status);
90 
91 void sparx5_port_enable(struct sparx5_port *port, bool enable);
92 int sparx5_port_fwd_urg(struct sparx5 *sparx5, u32 speed);
93 
94 #define SPARX5_PORT_QOS_PCP_COUNT 8
95 #define SPARX5_PORT_QOS_DEI_COUNT 8
96 #define SPARX5_PORT_QOS_PCP_DEI_COUNT \
97 	(SPARX5_PORT_QOS_PCP_COUNT + SPARX5_PORT_QOS_DEI_COUNT)
98 struct sparx5_port_qos_pcp_map {
99 	u8 map[SPARX5_PORT_QOS_PCP_DEI_COUNT];
100 };
101 
102 #define SPARX5_PORT_QOS_DSCP_COUNT 64
103 struct sparx5_port_qos_dscp_map {
104 	u8 map[SPARX5_PORT_QOS_DSCP_COUNT];
105 };
106 
107 struct sparx5_port_qos_pcp {
108 	struct sparx5_port_qos_pcp_map map;
109 	bool qos_enable;
110 	bool dp_enable;
111 };
112 
113 struct sparx5_port_qos_dscp {
114 	struct sparx5_port_qos_dscp_map map;
115 	bool qos_enable;
116 	bool dp_enable;
117 };
118 
119 struct sparx5_port_qos {
120 	struct sparx5_port_qos_pcp pcp;
121 	struct sparx5_port_qos_dscp dscp;
122 	u8 default_prio;
123 };
124 
125 int sparx5_port_qos_set(struct sparx5_port *port, struct sparx5_port_qos *qos);
126 
127 int sparx5_port_qos_pcp_set(const struct sparx5_port *port,
128 			    struct sparx5_port_qos_pcp *qos);
129 
130 int sparx5_port_qos_dscp_set(const struct sparx5_port *port,
131 			     struct sparx5_port_qos_dscp *qos);
132 
133 int sparx5_port_qos_default_set(const struct sparx5_port *port,
134 				const struct sparx5_port_qos *qos);
135 
136 #endif	/* __SPARX5_PORT_H__ */
137