xref: /linux/drivers/media/tuners/tda18250_priv.h (revision 75bf465f0bc33e9b776a46d6a1b9b990f5fb7c37)
1*c942fddfSThomas Gleixner /* SPDX-License-Identifier: GPL-2.0-or-later */
2148abd3bSOlli Salonen /*
3148abd3bSOlli Salonen  * NXP TDA18250BHN silicon tuner driver
4148abd3bSOlli Salonen  *
5148abd3bSOlli Salonen  * Copyright (C) 2017 Olli Salonen <olli.salonen@iki.fi>
6148abd3bSOlli Salonen  */
7148abd3bSOlli Salonen 
8148abd3bSOlli Salonen #ifndef TDA18250_PRIV_H
9148abd3bSOlli Salonen #define TDA18250_PRIV_H
10148abd3bSOlli Salonen 
11148abd3bSOlli Salonen #include "tda18250.h"
12148abd3bSOlli Salonen 
13148abd3bSOlli Salonen #define R00_ID1		0x00	/* ID byte 1 */
14148abd3bSOlli Salonen #define R01_ID2		0x01	/* ID byte 2 */
15148abd3bSOlli Salonen #define R02_ID3		0x02	/* ID byte 3 */
16148abd3bSOlli Salonen #define R03_THERMO1	0x03	/* Thermo byte 1 */
17148abd3bSOlli Salonen #define R04_THERMO2	0x04	/* Thermo byte 2 */
18148abd3bSOlli Salonen #define R05_POWER1	0x05	/* Power byte 1 */
19148abd3bSOlli Salonen #define R06_POWER2	0x06	/* Power byte 2 */
20148abd3bSOlli Salonen #define R07_GPIO	0x07	/* GPIO */
21148abd3bSOlli Salonen #define R08_IRQ1	0x08	/* IRQ */
22148abd3bSOlli Salonen #define R09_IRQ2	0x09	/* IRQ */
23148abd3bSOlli Salonen #define R0A_IRQ3	0x0a	/* IRQ */
24148abd3bSOlli Salonen #define R0B_IRQ4	0x0b	/* IRQ */
25148abd3bSOlli Salonen #define R0C_AGC11	0x0c	/* AGC1 byte 1 */
26148abd3bSOlli Salonen #define R0D_AGC12	0x0d	/* AGC1 byte 2 */
27148abd3bSOlli Salonen #define R0E_AGC13	0x0e	/* AGC1 byte 3 */
28148abd3bSOlli Salonen #define R0F_AGC14	0x0f	/* AGC1 byte 4 */
29148abd3bSOlli Salonen #define R10_LT1		0x10	/* LT byte 1 */
30148abd3bSOlli Salonen #define R11_LT2		0x11	/* LT byte 2 */
31148abd3bSOlli Salonen #define R12_AGC21	0x12	/* AGC2 byte 1 */
32148abd3bSOlli Salonen #define R13_AGC22	0x13	/* AGC2 byte 2 */
33148abd3bSOlli Salonen #define R14_AGC23	0x14	/* AGC2 byte 3 */
34148abd3bSOlli Salonen #define R15_AGC24	0x15	/* AGC2 byte 4 */
35148abd3bSOlli Salonen #define R16_AGC25	0x16	/* AGC2 byte 5 */
36148abd3bSOlli Salonen #define R17_AGC31	0x17	/* AGC3 byte 1 */
37148abd3bSOlli Salonen #define R18_AGC32	0x18	/* AGC3 byte 2 */
38148abd3bSOlli Salonen #define R19_AGC33	0x19	/* AGC3 byte 3 */
39148abd3bSOlli Salonen #define R1A_AGCK	0x1a
40148abd3bSOlli Salonen #define R1B_GAIN1	0x1b
41148abd3bSOlli Salonen #define R1C_GAIN2	0x1c
42148abd3bSOlli Salonen #define R1D_GAIN3	0x1d
43148abd3bSOlli Salonen #define R1E_WI_FI	0x1e	/* Wireless Filter */
44148abd3bSOlli Salonen #define R1F_RF_BPF	0x1f	/* RF Band Pass Filter */
45148abd3bSOlli Salonen #define R20_IR_MIX	0x20	/* IR Mixer */
46148abd3bSOlli Salonen #define R21_IF_AGC	0x21
47148abd3bSOlli Salonen #define R22_IF1		0x22	/* IF byte 1 */
48148abd3bSOlli Salonen #define R23_IF2		0x23	/* IF byte 2 */
49148abd3bSOlli Salonen #define R24_IF3		0x24	/* IF byte 3 */
50148abd3bSOlli Salonen #define R25_REF		0x25	/* reference byte */
51148abd3bSOlli Salonen #define R26_IF		0x26	/* IF frequency */
52148abd3bSOlli Salonen #define R27_RF1		0x27	/* RF frequency byte 1 */
53148abd3bSOlli Salonen #define R28_RF2		0x28	/* RF frequency byte 2 */
54148abd3bSOlli Salonen #define R29_RF3		0x29	/* RF frequency byte 3 */
55148abd3bSOlli Salonen #define R2A_MSM1	0x2a
56148abd3bSOlli Salonen #define R2B_MSM2	0x2b
57148abd3bSOlli Salonen #define R2C_PS1		0x2c	/* power saving mode byte 1 */
58148abd3bSOlli Salonen #define R2D_PS2		0x2d	/* power saving mode byte 2 */
59148abd3bSOlli Salonen #define R2E_PS3		0x2e	/* power saving mode byte 3 */
60148abd3bSOlli Salonen #define R2F_RSSI1	0x2f
61148abd3bSOlli Salonen #define R30_RSSI2	0x30
62148abd3bSOlli Salonen #define R31_IRQ_CTRL	0x31
63148abd3bSOlli Salonen #define R32_DUMMY	0x32
64148abd3bSOlli Salonen #define R33_TEST	0x33
65148abd3bSOlli Salonen #define R34_MD1		0x34
66148abd3bSOlli Salonen #define R35_SD1		0x35
67148abd3bSOlli Salonen #define R36_SD2		0x36
68148abd3bSOlli Salonen #define R37_SD3		0x37
69148abd3bSOlli Salonen #define R38_SD4		0x38
70148abd3bSOlli Salonen #define R39_SD5		0x39
71148abd3bSOlli Salonen #define R3A_SD_TEST	0x3a
72148abd3bSOlli Salonen #define R3B_REGU	0x3b
73148abd3bSOlli Salonen #define R3C_RCCAL1	0x3c
74148abd3bSOlli Salonen #define R3D_RCCAL2	0x3d
75148abd3bSOlli Salonen #define R3E_IRCAL1	0x3e
76148abd3bSOlli Salonen #define R3F_IRCAL2	0x3f
77148abd3bSOlli Salonen #define R40_IRCAL3	0x40
78148abd3bSOlli Salonen #define R41_IRCAL4	0x41
79148abd3bSOlli Salonen #define R42_IRCAL5	0x42
80148abd3bSOlli Salonen #define R43_PD1		0x43	/* power down byte 1 */
81148abd3bSOlli Salonen #define R44_PD2		0x44	/* power down byte 2 */
82148abd3bSOlli Salonen #define R45_PD		0x45	/* power down */
83148abd3bSOlli Salonen #define R46_CPUMP	0x46	/* charge pump */
84148abd3bSOlli Salonen #define R47_LNAPOL	0x47	/* LNA polar casc */
85148abd3bSOlli Salonen #define R48_SMOOTH1	0x48	/* smooth test byte 1 */
86148abd3bSOlli Salonen #define R49_SMOOTH2	0x49	/* smooth test byte 2 */
87148abd3bSOlli Salonen #define R4A_SMOOTH3	0x4a	/* smooth test byte 3 */
88148abd3bSOlli Salonen #define R4B_XTALOSC1	0x4b
89148abd3bSOlli Salonen #define R4C_XTALOSC2	0x4c
90148abd3bSOlli Salonen #define R4D_XTALFLX1	0x4d
91148abd3bSOlli Salonen #define R4E_XTALFLX2	0x4e
92148abd3bSOlli Salonen #define R4F_XTALFLX3	0x4f
93148abd3bSOlli Salonen #define R50_XTALFLX4	0x50
94148abd3bSOlli Salonen #define R51_XTALFLX5	0x51
95148abd3bSOlli Salonen #define R52_IRLOOP0	0x52
96148abd3bSOlli Salonen #define R53_IRLOOP1	0x53
97148abd3bSOlli Salonen #define R54_IRLOOP2	0x54
98148abd3bSOlli Salonen #define R55_IRLOOP3	0x55
99148abd3bSOlli Salonen #define R56_IRLOOP4	0x56
100148abd3bSOlli Salonen #define R57_PLL_LOG	0x57
101148abd3bSOlli Salonen #define R58_AGC2_UP1	0x58
102148abd3bSOlli Salonen #define R59_AGC2_UP2	0x59
103148abd3bSOlli Salonen #define R5A_H3H5	0x5a
104148abd3bSOlli Salonen #define R5B_AGC_AUTO	0x5b
105148abd3bSOlli Salonen #define R5C_AGC_DEBUG	0x5c
106148abd3bSOlli Salonen 
107148abd3bSOlli Salonen #define TDA18250_NUM_REGS 93
108148abd3bSOlli Salonen 
109148abd3bSOlli Salonen #define TDA18250_POWER_STANDBY 0
110148abd3bSOlli Salonen #define TDA18250_POWER_NORMAL 1
111148abd3bSOlli Salonen 
112148abd3bSOlli Salonen #define TDA18250_IRQ_CAL     0x81
113148abd3bSOlli Salonen #define TDA18250_IRQ_HW_INIT 0x82
114148abd3bSOlli Salonen #define TDA18250_IRQ_TUNE    0x88
115148abd3bSOlli Salonen 
116148abd3bSOlli Salonen struct tda18250_dev {
117148abd3bSOlli Salonen 	struct mutex i2c_mutex;
118148abd3bSOlli Salonen 	struct dvb_frontend *fe;
119148abd3bSOlli Salonen 	struct i2c_adapter *i2c;
120148abd3bSOlli Salonen 	struct regmap *regmap;
121148abd3bSOlli Salonen 	u8 xtal_freq;
122148abd3bSOlli Salonen 	/* IF in kHz */
123148abd3bSOlli Salonen 	u16 if_dvbt_6;
124148abd3bSOlli Salonen 	u16 if_dvbt_7;
125148abd3bSOlli Salonen 	u16 if_dvbt_8;
126148abd3bSOlli Salonen 	u16 if_dvbc_6;
127148abd3bSOlli Salonen 	u16 if_dvbc_8;
128148abd3bSOlli Salonen 	u16 if_atsc;
129148abd3bSOlli Salonen 	u16 if_frequency;
130148abd3bSOlli Salonen 	bool slave;
131148abd3bSOlli Salonen 	bool loopthrough;
132148abd3bSOlli Salonen 	bool warm;
133148abd3bSOlli Salonen 	u8 regs[TDA18250_NUM_REGS];
134148abd3bSOlli Salonen };
135148abd3bSOlli Salonen 
136148abd3bSOlli Salonen #endif
137