xref: /linux/drivers/media/rc/ite-cir.h (revision c942fddf8793b2013be8c901b47d0a8dc02bf99f)
1*c942fddfSThomas Gleixner /* SPDX-License-Identifier: GPL-2.0-or-later */
2620a32bbSJuan J. Garcia de Soria /*
3620a32bbSJuan J. Garcia de Soria  * Driver for ITE Tech Inc. IT8712F/IT8512F CIR
4620a32bbSJuan J. Garcia de Soria  *
5620a32bbSJuan J. Garcia de Soria  * Copyright (C) 2010 Juan Jesús García de Soria <skandalfo@gmail.com>
6620a32bbSJuan J. Garcia de Soria  */
7620a32bbSJuan J. Garcia de Soria 
8620a32bbSJuan J. Garcia de Soria /* platform driver name to register */
9620a32bbSJuan J. Garcia de Soria #define ITE_DRIVER_NAME "ite-cir"
10620a32bbSJuan J. Garcia de Soria 
11620a32bbSJuan J. Garcia de Soria /* logging macros */
12620a32bbSJuan J. Garcia de Soria #define ite_pr(level, text, ...) \
13620a32bbSJuan J. Garcia de Soria 	printk(level KBUILD_MODNAME ": " text, ## __VA_ARGS__)
142ccb24ffSMauro Carvalho Chehab #define ite_dbg(text, ...) do { \
15620a32bbSJuan J. Garcia de Soria 	if (debug) \
16620a32bbSJuan J. Garcia de Soria 		printk(KERN_DEBUG \
172ccb24ffSMauro Carvalho Chehab 			KBUILD_MODNAME ": " text "\n" , ## __VA_ARGS__); \
182ccb24ffSMauro Carvalho Chehab } while (0)
192ccb24ffSMauro Carvalho Chehab 
202ccb24ffSMauro Carvalho Chehab #define ite_dbg_verbose(text, ...) do {\
21620a32bbSJuan J. Garcia de Soria 	if (debug > 1) \
22620a32bbSJuan J. Garcia de Soria 		printk(KERN_DEBUG \
232ccb24ffSMauro Carvalho Chehab 			KBUILD_MODNAME ": " text "\n" , ## __VA_ARGS__); \
242ccb24ffSMauro Carvalho Chehab } while (0)
25620a32bbSJuan J. Garcia de Soria 
26620a32bbSJuan J. Garcia de Soria /* FIFO sizes */
27620a32bbSJuan J. Garcia de Soria #define ITE_TX_FIFO_LEN 32
28620a32bbSJuan J. Garcia de Soria #define ITE_RX_FIFO_LEN 32
29620a32bbSJuan J. Garcia de Soria 
30620a32bbSJuan J. Garcia de Soria /* interrupt types */
31620a32bbSJuan J. Garcia de Soria #define ITE_IRQ_TX_FIFO        1
32620a32bbSJuan J. Garcia de Soria #define ITE_IRQ_RX_FIFO        2
33620a32bbSJuan J. Garcia de Soria #define ITE_IRQ_RX_FIFO_OVERRUN    4
34620a32bbSJuan J. Garcia de Soria 
35620a32bbSJuan J. Garcia de Soria /* forward declaration */
36620a32bbSJuan J. Garcia de Soria struct ite_dev;
37620a32bbSJuan J. Garcia de Soria 
38620a32bbSJuan J. Garcia de Soria /* struct for storing the parameters of different recognized devices */
39620a32bbSJuan J. Garcia de Soria struct ite_dev_params {
40620a32bbSJuan J. Garcia de Soria 	/* model of the device */
41620a32bbSJuan J. Garcia de Soria 	const char *model;
42620a32bbSJuan J. Garcia de Soria 
43620a32bbSJuan J. Garcia de Soria 	/* size of the I/O region */
44620a32bbSJuan J. Garcia de Soria 	int io_region_size;
45620a32bbSJuan J. Garcia de Soria 
4635d136c8SJarod Wilson 	/* IR pnp I/O resource number */
4735d136c8SJarod Wilson 	int io_rsrc_no;
4835d136c8SJarod Wilson 
49620a32bbSJuan J. Garcia de Soria 	/* true if the hardware supports transmission */
50620a32bbSJuan J. Garcia de Soria 	bool hw_tx_capable;
51620a32bbSJuan J. Garcia de Soria 
52620a32bbSJuan J. Garcia de Soria 	/* base sampling period, in ns */
53620a32bbSJuan J. Garcia de Soria 	u32 sample_period;
54620a32bbSJuan J. Garcia de Soria 
55620a32bbSJuan J. Garcia de Soria 	/* rx low carrier frequency, in Hz, 0 means no demodulation */
56620a32bbSJuan J. Garcia de Soria 	unsigned int rx_low_carrier_freq;
57620a32bbSJuan J. Garcia de Soria 
58620a32bbSJuan J. Garcia de Soria 	/* tx high carrier frequency, in Hz, 0 means no demodulation */
59620a32bbSJuan J. Garcia de Soria 	unsigned int rx_high_carrier_freq;
60620a32bbSJuan J. Garcia de Soria 
61620a32bbSJuan J. Garcia de Soria 	/* tx carrier frequency, in Hz */
62620a32bbSJuan J. Garcia de Soria 	unsigned int tx_carrier_freq;
63620a32bbSJuan J. Garcia de Soria 
64620a32bbSJuan J. Garcia de Soria 	/* duty cycle, 0-100 */
65620a32bbSJuan J. Garcia de Soria 	int tx_duty_cycle;
66620a32bbSJuan J. Garcia de Soria 
67620a32bbSJuan J. Garcia de Soria 	/* hw-specific operation function pointers; most of these must be
68620a32bbSJuan J. Garcia de Soria 	 * called while holding the spin lock, except for the TX FIFO length
69620a32bbSJuan J. Garcia de Soria 	 * one */
70620a32bbSJuan J. Garcia de Soria 	/* get pending interrupt causes */
71620a32bbSJuan J. Garcia de Soria 	int (*get_irq_causes) (struct ite_dev *dev);
72620a32bbSJuan J. Garcia de Soria 
73620a32bbSJuan J. Garcia de Soria 	/* enable rx */
74620a32bbSJuan J. Garcia de Soria 	void (*enable_rx) (struct ite_dev *dev);
75620a32bbSJuan J. Garcia de Soria 
76620a32bbSJuan J. Garcia de Soria 	/* make rx enter the idle state; keep listening for a pulse, but stop
77620a32bbSJuan J. Garcia de Soria 	 * streaming space bytes */
78620a32bbSJuan J. Garcia de Soria 	void (*idle_rx) (struct ite_dev *dev);
79620a32bbSJuan J. Garcia de Soria 
80620a32bbSJuan J. Garcia de Soria 	/* disable rx completely */
81620a32bbSJuan J. Garcia de Soria 	void (*disable_rx) (struct ite_dev *dev);
82620a32bbSJuan J. Garcia de Soria 
83620a32bbSJuan J. Garcia de Soria 	/* read bytes from RX FIFO; return read count */
84620a32bbSJuan J. Garcia de Soria 	int (*get_rx_bytes) (struct ite_dev *dev, u8 *buf, int buf_size);
85620a32bbSJuan J. Garcia de Soria 
86620a32bbSJuan J. Garcia de Soria 	/* enable tx FIFO space available interrupt */
87620a32bbSJuan J. Garcia de Soria 	void (*enable_tx_interrupt) (struct ite_dev *dev);
88620a32bbSJuan J. Garcia de Soria 
89620a32bbSJuan J. Garcia de Soria 	/* disable tx FIFO space available interrupt */
90620a32bbSJuan J. Garcia de Soria 	void (*disable_tx_interrupt) (struct ite_dev *dev);
91620a32bbSJuan J. Garcia de Soria 
92620a32bbSJuan J. Garcia de Soria 	/* get number of full TX FIFO slots */
93620a32bbSJuan J. Garcia de Soria 	int (*get_tx_used_slots) (struct ite_dev *dev);
94620a32bbSJuan J. Garcia de Soria 
95620a32bbSJuan J. Garcia de Soria 	/* put a byte to the TX FIFO */
96620a32bbSJuan J. Garcia de Soria 	void (*put_tx_byte) (struct ite_dev *dev, u8 value);
97620a32bbSJuan J. Garcia de Soria 
98620a32bbSJuan J. Garcia de Soria 	/* disable hardware completely */
99620a32bbSJuan J. Garcia de Soria 	void (*disable) (struct ite_dev *dev);
100620a32bbSJuan J. Garcia de Soria 
101620a32bbSJuan J. Garcia de Soria 	/* initialize the hardware */
102620a32bbSJuan J. Garcia de Soria 	void (*init_hardware) (struct ite_dev *dev);
103620a32bbSJuan J. Garcia de Soria 
104620a32bbSJuan J. Garcia de Soria 	/* set the carrier parameters */
105620a32bbSJuan J. Garcia de Soria 	void (*set_carrier_params) (struct ite_dev *dev, bool high_freq,
106620a32bbSJuan J. Garcia de Soria 				    bool use_demodulator, u8 carrier_freq_bits,
107620a32bbSJuan J. Garcia de Soria 				    u8 allowance_bits, u8 pulse_width_bits);
108620a32bbSJuan J. Garcia de Soria };
109620a32bbSJuan J. Garcia de Soria 
110620a32bbSJuan J. Garcia de Soria /* ITE CIR device structure */
111620a32bbSJuan J. Garcia de Soria struct ite_dev {
112620a32bbSJuan J. Garcia de Soria 	struct pnp_dev *pdev;
113620a32bbSJuan J. Garcia de Soria 	struct rc_dev *rdev;
114620a32bbSJuan J. Garcia de Soria 	struct ir_raw_event rawir;
115620a32bbSJuan J. Garcia de Soria 
116620a32bbSJuan J. Garcia de Soria 	/* sync data */
117620a32bbSJuan J. Garcia de Soria 	spinlock_t lock;
118620a32bbSJuan J. Garcia de Soria 	bool in_use, transmitting;
119620a32bbSJuan J. Garcia de Soria 
120620a32bbSJuan J. Garcia de Soria 	/* transmit support */
121620a32bbSJuan J. Garcia de Soria 	int tx_fifo_allowance;
122620a32bbSJuan J. Garcia de Soria 	wait_queue_head_t tx_queue, tx_ended;
123620a32bbSJuan J. Garcia de Soria 
124620a32bbSJuan J. Garcia de Soria 	/* hardware I/O settings */
125620a32bbSJuan J. Garcia de Soria 	unsigned long cir_addr;
126620a32bbSJuan J. Garcia de Soria 	int cir_irq;
127620a32bbSJuan J. Garcia de Soria 
128620a32bbSJuan J. Garcia de Soria 	/* overridable copy of model parameters */
129620a32bbSJuan J. Garcia de Soria 	struct ite_dev_params params;
130620a32bbSJuan J. Garcia de Soria };
131620a32bbSJuan J. Garcia de Soria 
132620a32bbSJuan J. Garcia de Soria /* common values for all kinds of hardware */
133620a32bbSJuan J. Garcia de Soria 
134620a32bbSJuan J. Garcia de Soria /* baud rate divisor default */
135620a32bbSJuan J. Garcia de Soria #define ITE_BAUDRATE_DIVISOR		1
136620a32bbSJuan J. Garcia de Soria 
137620a32bbSJuan J. Garcia de Soria /* low-speed carrier frequency limits (Hz) */
138620a32bbSJuan J. Garcia de Soria #define ITE_LCF_MIN_CARRIER_FREQ	27000
139620a32bbSJuan J. Garcia de Soria #define ITE_LCF_MAX_CARRIER_FREQ	58000
140620a32bbSJuan J. Garcia de Soria 
141620a32bbSJuan J. Garcia de Soria /* high-speed carrier frequency limits (Hz) */
142620a32bbSJuan J. Garcia de Soria #define ITE_HCF_MIN_CARRIER_FREQ	400000
143620a32bbSJuan J. Garcia de Soria #define ITE_HCF_MAX_CARRIER_FREQ	500000
144620a32bbSJuan J. Garcia de Soria 
145620a32bbSJuan J. Garcia de Soria /* default carrier freq for when demodulator is off (Hz) */
146620a32bbSJuan J. Garcia de Soria #define ITE_DEFAULT_CARRIER_FREQ	38000
147620a32bbSJuan J. Garcia de Soria 
148620a32bbSJuan J. Garcia de Soria /* convert bits to us */
149620a32bbSJuan J. Garcia de Soria #define ITE_BITS_TO_NS(bits, sample_period) \
150620a32bbSJuan J. Garcia de Soria ((u32) ((bits) * ITE_BAUDRATE_DIVISOR * sample_period))
151620a32bbSJuan J. Garcia de Soria 
152620a32bbSJuan J. Garcia de Soria /*
153620a32bbSJuan J. Garcia de Soria  * n in RDCR produces a tolerance of +/- n * 6.25% around the center
154620a32bbSJuan J. Garcia de Soria  * carrier frequency...
155620a32bbSJuan J. Garcia de Soria  *
156620a32bbSJuan J. Garcia de Soria  * From two limit frequencies, L (low) and H (high), we can get both the
157620a32bbSJuan J. Garcia de Soria  * center frequency F = (L + H) / 2 and the variation from the center
158620a32bbSJuan J. Garcia de Soria  * frequency A = (H - L) / (H + L). We can use this in order to honor the
159620a32bbSJuan J. Garcia de Soria  * s_rx_carrier_range() call in ir-core. We'll suppose that any request
160620a32bbSJuan J. Garcia de Soria  * setting L=0 means we must shut down the demodulator.
161620a32bbSJuan J. Garcia de Soria  */
162620a32bbSJuan J. Garcia de Soria #define ITE_RXDCR_PER_10000_STEP 625
163620a32bbSJuan J. Garcia de Soria 
164620a32bbSJuan J. Garcia de Soria /* high speed carrier freq values */
165620a32bbSJuan J. Garcia de Soria #define ITE_CFQ_400		0x03
166620a32bbSJuan J. Garcia de Soria #define ITE_CFQ_450		0x08
167620a32bbSJuan J. Garcia de Soria #define ITE_CFQ_480		0x0b
168620a32bbSJuan J. Garcia de Soria #define ITE_CFQ_500		0x0d
169620a32bbSJuan J. Garcia de Soria 
170620a32bbSJuan J. Garcia de Soria /* values for pulse widths */
171620a32bbSJuan J. Garcia de Soria #define ITE_TXMPW_A		0x02
172620a32bbSJuan J. Garcia de Soria #define ITE_TXMPW_B		0x03
173620a32bbSJuan J. Garcia de Soria #define ITE_TXMPW_C		0x04
174620a32bbSJuan J. Garcia de Soria #define ITE_TXMPW_D		0x05
175620a32bbSJuan J. Garcia de Soria #define ITE_TXMPW_E		0x06
176620a32bbSJuan J. Garcia de Soria 
177620a32bbSJuan J. Garcia de Soria /* values for demodulator carrier range allowance */
178620a32bbSJuan J. Garcia de Soria #define ITE_RXDCR_DEFAULT	0x01	/* default carrier range */
179620a32bbSJuan J. Garcia de Soria #define ITE_RXDCR_MAX		0x07	/* default carrier range */
180620a32bbSJuan J. Garcia de Soria 
181620a32bbSJuan J. Garcia de Soria /* DR TX bits */
182620a32bbSJuan J. Garcia de Soria #define ITE_TX_PULSE		0x00
183620a32bbSJuan J. Garcia de Soria #define ITE_TX_SPACE		0x80
184620a32bbSJuan J. Garcia de Soria #define ITE_TX_MAX_RLE		0x80
185620a32bbSJuan J. Garcia de Soria #define ITE_TX_RLE_MASK		0x7f
186620a32bbSJuan J. Garcia de Soria 
187620a32bbSJuan J. Garcia de Soria /*
188620a32bbSJuan J. Garcia de Soria  * IT8712F
189620a32bbSJuan J. Garcia de Soria  *
190620a32bbSJuan J. Garcia de Soria  * hardware data obtained from:
191620a32bbSJuan J. Garcia de Soria  *
192620a32bbSJuan J. Garcia de Soria  * IT8712F
193620a32bbSJuan J. Garcia de Soria  * Environment Control – Low Pin Count Input / Output
194620a32bbSJuan J. Garcia de Soria  * (EC - LPC I/O)
195620a32bbSJuan J. Garcia de Soria  * Preliminary Specification V0. 81
196620a32bbSJuan J. Garcia de Soria  */
197620a32bbSJuan J. Garcia de Soria 
198620a32bbSJuan J. Garcia de Soria /* register offsets */
199620a32bbSJuan J. Garcia de Soria #define IT87_DR		0x00	/* data register */
200620a32bbSJuan J. Garcia de Soria #define IT87_IER	0x01	/* interrupt enable register */
201620a32bbSJuan J. Garcia de Soria #define IT87_RCR	0x02	/* receiver control register */
202620a32bbSJuan J. Garcia de Soria #define IT87_TCR1	0x03	/* transmitter control register 1 */
203620a32bbSJuan J. Garcia de Soria #define IT87_TCR2	0x04	/* transmitter control register 2 */
204620a32bbSJuan J. Garcia de Soria #define IT87_TSR	0x05	/* transmitter status register */
205620a32bbSJuan J. Garcia de Soria #define IT87_RSR	0x06	/* receiver status register */
206620a32bbSJuan J. Garcia de Soria #define IT87_BDLR	0x05	/* baud rate divisor low byte register */
207620a32bbSJuan J. Garcia de Soria #define IT87_BDHR	0x06	/* baud rate divisor high byte register */
208620a32bbSJuan J. Garcia de Soria #define IT87_IIR	0x07	/* interrupt identification register */
209620a32bbSJuan J. Garcia de Soria 
210620a32bbSJuan J. Garcia de Soria #define IT87_IOREG_LENGTH 0x08	/* length of register file */
211620a32bbSJuan J. Garcia de Soria 
212620a32bbSJuan J. Garcia de Soria /* IER bits */
213620a32bbSJuan J. Garcia de Soria #define IT87_TLDLIE	0x01	/* transmitter low data interrupt enable */
214620a32bbSJuan J. Garcia de Soria #define IT87_RDAIE	0x02	/* receiver data available interrupt enable */
215620a32bbSJuan J. Garcia de Soria #define IT87_RFOIE	0x04	/* receiver FIFO overrun interrupt enable */
216620a32bbSJuan J. Garcia de Soria #define IT87_IEC	0x08	/* interrupt enable control */
217620a32bbSJuan J. Garcia de Soria #define IT87_BR		0x10	/* baud rate register enable */
218620a32bbSJuan J. Garcia de Soria #define IT87_RESET	0x20	/* reset */
219620a32bbSJuan J. Garcia de Soria 
220620a32bbSJuan J. Garcia de Soria /* RCR bits */
221620a32bbSJuan J. Garcia de Soria #define IT87_RXDCR	0x07	/* receiver demodulation carrier range mask */
222620a32bbSJuan J. Garcia de Soria #define IT87_RXACT	0x08	/* receiver active */
223620a32bbSJuan J. Garcia de Soria #define IT87_RXEND	0x10	/* receiver demodulation enable */
224620a32bbSJuan J. Garcia de Soria #define IT87_RXEN	0x20	/* receiver enable */
225620a32bbSJuan J. Garcia de Soria #define IT87_HCFS	0x40	/* high-speed carrier frequency select */
226620a32bbSJuan J. Garcia de Soria #define IT87_RDWOS	0x80	/* receiver data without sync */
227620a32bbSJuan J. Garcia de Soria 
228620a32bbSJuan J. Garcia de Soria /* TCR1 bits */
229620a32bbSJuan J. Garcia de Soria #define IT87_TXMPM	0x03	/* transmitter modulation pulse mode mask */
230620a32bbSJuan J. Garcia de Soria #define IT87_TXMPM_DEFAULT 0x00	/* modulation pulse mode default */
231620a32bbSJuan J. Garcia de Soria #define IT87_TXENDF	0x04	/* transmitter deferral */
232620a32bbSJuan J. Garcia de Soria #define IT87_TXRLE	0x08	/* transmitter run length enable */
233620a32bbSJuan J. Garcia de Soria #define IT87_FIFOTL	0x30	/* FIFO level threshold mask */
234620a32bbSJuan J. Garcia de Soria #define IT87_FIFOTL_DEFAULT 0x20	/* FIFO level threshold default
235620a32bbSJuan J. Garcia de Soria 					 * 0x00 -> 1, 0x10 -> 7, 0x20 -> 17,
236620a32bbSJuan J. Garcia de Soria 					 * 0x30 -> 25 */
237620a32bbSJuan J. Garcia de Soria #define IT87_ILE	0x40	/* internal loopback enable */
238620a32bbSJuan J. Garcia de Soria #define IT87_FIFOCLR	0x80	/* FIFO clear bit */
239620a32bbSJuan J. Garcia de Soria 
240620a32bbSJuan J. Garcia de Soria /* TCR2 bits */
241620a32bbSJuan J. Garcia de Soria #define IT87_TXMPW	0x07	/* transmitter modulation pulse width mask */
242620a32bbSJuan J. Garcia de Soria #define IT87_TXMPW_DEFAULT 0x04	/* default modulation pulse width */
243620a32bbSJuan J. Garcia de Soria #define IT87_CFQ	0xf8	/* carrier frequency mask */
244620a32bbSJuan J. Garcia de Soria #define IT87_CFQ_SHIFT	3	/* carrier frequency bit shift */
245620a32bbSJuan J. Garcia de Soria 
246620a32bbSJuan J. Garcia de Soria /* TSR bits */
247620a32bbSJuan J. Garcia de Soria #define IT87_TXFBC	0x3f	/* transmitter FIFO byte count mask */
248620a32bbSJuan J. Garcia de Soria 
249620a32bbSJuan J. Garcia de Soria /* RSR bits */
250620a32bbSJuan J. Garcia de Soria #define IT87_RXFBC	0x3f	/* receiver FIFO byte count mask */
251620a32bbSJuan J. Garcia de Soria #define IT87_RXFTO	0x80	/* receiver FIFO time-out */
252620a32bbSJuan J. Garcia de Soria 
253620a32bbSJuan J. Garcia de Soria /* IIR bits */
254620a32bbSJuan J. Garcia de Soria #define IT87_IP		0x01	/* interrupt pending */
255620a32bbSJuan J. Garcia de Soria #define IT87_II		0x06	/* interrupt identification mask */
256620a32bbSJuan J. Garcia de Soria #define IT87_II_NOINT	0x00	/* no interrupt */
257620a32bbSJuan J. Garcia de Soria #define IT87_II_TXLDL	0x02	/* transmitter low data level */
258620a32bbSJuan J. Garcia de Soria #define IT87_II_RXDS	0x04	/* receiver data stored */
259620a32bbSJuan J. Garcia de Soria #define IT87_II_RXFO	0x06	/* receiver FIFO overrun */
260620a32bbSJuan J. Garcia de Soria 
261620a32bbSJuan J. Garcia de Soria /*
262620a32bbSJuan J. Garcia de Soria  * IT8512E/F
263620a32bbSJuan J. Garcia de Soria  *
264620a32bbSJuan J. Garcia de Soria  * Hardware data obtained from:
265620a32bbSJuan J. Garcia de Soria  *
266620a32bbSJuan J. Garcia de Soria  * IT8512E/F
267620a32bbSJuan J. Garcia de Soria  * Embedded Controller
268620a32bbSJuan J. Garcia de Soria  * Preliminary Specification V0.4.1
269620a32bbSJuan J. Garcia de Soria  *
270620a32bbSJuan J. Garcia de Soria  * Note that the CIR registers are not directly available to the host, because
271620a32bbSJuan J. Garcia de Soria  * they only are accessible to the integrated microcontroller. Thus, in order
272620a32bbSJuan J. Garcia de Soria  * use it, some kind of bridging is required. As the bridging may depend on
273620a32bbSJuan J. Garcia de Soria  * the controller firmware in use, we are going to use the PNP ID in order to
274620a32bbSJuan J. Garcia de Soria  * determine the strategy and ports available. See after these generic
275620a32bbSJuan J. Garcia de Soria  * IT8512E/F register definitions for register definitions for those
276620a32bbSJuan J. Garcia de Soria  * strategies.
277620a32bbSJuan J. Garcia de Soria  */
278620a32bbSJuan J. Garcia de Soria 
279620a32bbSJuan J. Garcia de Soria /* register offsets */
280620a32bbSJuan J. Garcia de Soria #define IT85_C0DR	0x00	/* data register */
281620a32bbSJuan J. Garcia de Soria #define IT85_C0MSTCR	0x01	/* master control register */
282620a32bbSJuan J. Garcia de Soria #define IT85_C0IER	0x02	/* interrupt enable register */
283620a32bbSJuan J. Garcia de Soria #define IT85_C0IIR	0x03	/* interrupt identification register */
284620a32bbSJuan J. Garcia de Soria #define IT85_C0CFR	0x04	/* carrier frequency register */
285620a32bbSJuan J. Garcia de Soria #define IT85_C0RCR	0x05	/* receiver control register */
286620a32bbSJuan J. Garcia de Soria #define IT85_C0TCR	0x06	/* transmitter control register */
287620a32bbSJuan J. Garcia de Soria #define IT85_C0SCK	0x07	/* slow clock control register */
288620a32bbSJuan J. Garcia de Soria #define IT85_C0BDLR	0x08	/* baud rate divisor low byte register */
289620a32bbSJuan J. Garcia de Soria #define IT85_C0BDHR	0x09	/* baud rate divisor high byte register */
290620a32bbSJuan J. Garcia de Soria #define IT85_C0TFSR	0x0a	/* transmitter FIFO status register */
291620a32bbSJuan J. Garcia de Soria #define IT85_C0RFSR	0x0b	/* receiver FIFO status register */
292620a32bbSJuan J. Garcia de Soria #define IT85_C0WCL	0x0d	/* wakeup code length register */
293620a32bbSJuan J. Garcia de Soria #define IT85_C0WCR	0x0e	/* wakeup code read/write register */
294620a32bbSJuan J. Garcia de Soria #define IT85_C0WPS	0x0f	/* wakeup power control/status register */
295620a32bbSJuan J. Garcia de Soria 
296620a32bbSJuan J. Garcia de Soria #define IT85_IOREG_LENGTH 0x10	/* length of register file */
297620a32bbSJuan J. Garcia de Soria 
298620a32bbSJuan J. Garcia de Soria /* C0MSTCR bits */
299620a32bbSJuan J. Garcia de Soria #define IT85_RESET	0x01	/* reset */
300620a32bbSJuan J. Garcia de Soria #define IT85_FIFOCLR	0x02	/* FIFO clear bit */
301620a32bbSJuan J. Garcia de Soria #define IT85_FIFOTL	0x0c	/* FIFO level threshold mask */
302620a32bbSJuan J. Garcia de Soria #define IT85_FIFOTL_DEFAULT 0x08	/* FIFO level threshold default
303620a32bbSJuan J. Garcia de Soria 					 * 0x00 -> 1, 0x04 -> 7, 0x08 -> 17,
304620a32bbSJuan J. Garcia de Soria 					 * 0x0c -> 25 */
305620a32bbSJuan J. Garcia de Soria #define IT85_ILE	0x10	/* internal loopback enable */
306620a32bbSJuan J. Garcia de Soria #define IT85_ILSEL	0x20	/* internal loopback select */
307620a32bbSJuan J. Garcia de Soria 
308620a32bbSJuan J. Garcia de Soria /* C0IER bits */
309620a32bbSJuan J. Garcia de Soria #define IT85_TLDLIE	0x01	/* TX low data level interrupt enable */
310620a32bbSJuan J. Garcia de Soria #define IT85_RDAIE	0x02	/* RX data available interrupt enable */
311620a32bbSJuan J. Garcia de Soria #define IT85_RFOIE	0x04	/* RX FIFO overrun interrupt enable */
312620a32bbSJuan J. Garcia de Soria #define IT85_IEC	0x80	/* interrupt enable function control */
313620a32bbSJuan J. Garcia de Soria 
314620a32bbSJuan J. Garcia de Soria /* C0IIR bits */
315620a32bbSJuan J. Garcia de Soria #define IT85_TLDLI	0x01	/* transmitter low data level interrupt */
316620a32bbSJuan J. Garcia de Soria #define IT85_RDAI	0x02	/* receiver data available interrupt */
317620a32bbSJuan J. Garcia de Soria #define IT85_RFOI	0x04	/* receiver FIFO overrun interrupt */
318620a32bbSJuan J. Garcia de Soria #define IT85_NIP	0x80	/* no interrupt pending */
319620a32bbSJuan J. Garcia de Soria 
320620a32bbSJuan J. Garcia de Soria /* C0CFR bits */
321620a32bbSJuan J. Garcia de Soria #define IT85_CFQ	0x1f	/* carrier frequency mask */
322620a32bbSJuan J. Garcia de Soria #define IT85_HCFS	0x20	/* high speed carrier frequency select */
323620a32bbSJuan J. Garcia de Soria 
324620a32bbSJuan J. Garcia de Soria /* C0RCR bits */
325620a32bbSJuan J. Garcia de Soria #define IT85_RXDCR	0x07	/* receiver demodulation carrier range mask */
326620a32bbSJuan J. Garcia de Soria #define IT85_RXACT	0x08	/* receiver active */
327620a32bbSJuan J. Garcia de Soria #define IT85_RXEND	0x10	/* receiver demodulation enable */
328620a32bbSJuan J. Garcia de Soria #define IT85_RDWOS	0x20	/* receiver data without sync */
329620a32bbSJuan J. Garcia de Soria #define IT85_RXEN	0x80	/* receiver enable */
330620a32bbSJuan J. Garcia de Soria 
331620a32bbSJuan J. Garcia de Soria /* C0TCR bits */
332620a32bbSJuan J. Garcia de Soria #define IT85_TXMPW	0x07	/* transmitter modulation pulse width mask */
333620a32bbSJuan J. Garcia de Soria #define IT85_TXMPW_DEFAULT 0x04	/* default modulation pulse width */
334620a32bbSJuan J. Garcia de Soria #define IT85_TXMPM	0x18	/* transmitter modulation pulse mode mask */
335620a32bbSJuan J. Garcia de Soria #define IT85_TXMPM_DEFAULT 0x00	/* modulation pulse mode default */
336620a32bbSJuan J. Garcia de Soria #define IT85_TXENDF	0x20	/* transmitter deferral */
337620a32bbSJuan J. Garcia de Soria #define IT85_TXRLE	0x40	/* transmitter run length enable */
338620a32bbSJuan J. Garcia de Soria 
339620a32bbSJuan J. Garcia de Soria /* C0SCK bits */
340620a32bbSJuan J. Garcia de Soria #define IT85_SCKS	0x01	/* slow clock select */
341620a32bbSJuan J. Garcia de Soria #define IT85_TXDCKG	0x02	/* TXD clock gating */
342620a32bbSJuan J. Garcia de Soria #define IT85_DLL1P8E	0x04	/* DLL 1.8432M enable */
343620a32bbSJuan J. Garcia de Soria #define IT85_DLLTE	0x08	/* DLL test enable */
344620a32bbSJuan J. Garcia de Soria #define IT85_BRCM	0x70	/* baud rate count mode */
345620a32bbSJuan J. Garcia de Soria #define IT85_DLLOCK	0x80	/* DLL lock */
346620a32bbSJuan J. Garcia de Soria 
347620a32bbSJuan J. Garcia de Soria /* C0TFSR bits */
348620a32bbSJuan J. Garcia de Soria #define IT85_TXFBC	0x3f	/* transmitter FIFO count mask */
349620a32bbSJuan J. Garcia de Soria 
350620a32bbSJuan J. Garcia de Soria /* C0RFSR bits */
351620a32bbSJuan J. Garcia de Soria #define IT85_RXFBC	0x3f	/* receiver FIFO count mask */
352620a32bbSJuan J. Garcia de Soria #define IT85_RXFTO	0x80	/* receiver FIFO time-out */
353620a32bbSJuan J. Garcia de Soria 
354620a32bbSJuan J. Garcia de Soria /* C0WCL bits */
355620a32bbSJuan J. Garcia de Soria #define IT85_WCL	0x3f	/* wakeup code length mask */
356620a32bbSJuan J. Garcia de Soria 
357620a32bbSJuan J. Garcia de Soria /* C0WPS bits */
358620a32bbSJuan J. Garcia de Soria #define IT85_CIRPOSIE	0x01	/* power on/off status interrupt enable */
359620a32bbSJuan J. Garcia de Soria #define IT85_CIRPOIS	0x02	/* power on/off interrupt status */
360620a32bbSJuan J. Garcia de Soria #define IT85_CIRPOII	0x04	/* power on/off interrupt identification */
361620a32bbSJuan J. Garcia de Soria #define IT85_RCRST	0x10	/* wakeup code reading counter reset bit */
362620a32bbSJuan J. Garcia de Soria #define IT85_WCRST	0x20	/* wakeup code writing counter reset bit */
363620a32bbSJuan J. Garcia de Soria 
364620a32bbSJuan J. Garcia de Soria /*
365620a32bbSJuan J. Garcia de Soria  * ITE8708
366620a32bbSJuan J. Garcia de Soria  *
367620a32bbSJuan J. Garcia de Soria  * Hardware data obtained from hacked driver for IT8512 in this forum post:
368620a32bbSJuan J. Garcia de Soria  *
369620a32bbSJuan J. Garcia de Soria  *  http://ubuntuforums.org/showthread.php?t=1028640
370620a32bbSJuan J. Garcia de Soria  *
371620a32bbSJuan J. Garcia de Soria  * Although there's no official documentation for that driver, analysis would
372620a32bbSJuan J. Garcia de Soria  * suggest that it maps the 16 registers of IT8512 onto two 8-register banks,
373620a32bbSJuan J. Garcia de Soria  * selectable by a single bank-select bit that's mapped onto both banks. The
374620a32bbSJuan J. Garcia de Soria  * IT8512 registers are mapped in a different order, so that the first bank
375620a32bbSJuan J. Garcia de Soria  * maps the ones that are used more often, and two registers that share a
376620a32bbSJuan J. Garcia de Soria  * reserved high-order bit are placed at the same offset in both banks in
377620a32bbSJuan J. Garcia de Soria  * order to reuse the reserved bit as the bank select bit.
378620a32bbSJuan J. Garcia de Soria  */
379620a32bbSJuan J. Garcia de Soria 
380620a32bbSJuan J. Garcia de Soria /* register offsets */
381620a32bbSJuan J. Garcia de Soria 
382620a32bbSJuan J. Garcia de Soria /* mapped onto both banks */
383620a32bbSJuan J. Garcia de Soria #define IT8708_BANKSEL	0x07	/* bank select register */
384620a32bbSJuan J. Garcia de Soria #define IT8708_HRAE	0x80	/* high registers access enable */
385620a32bbSJuan J. Garcia de Soria 
386620a32bbSJuan J. Garcia de Soria /* mapped onto the low bank */
387620a32bbSJuan J. Garcia de Soria #define IT8708_C0DR	0x00	/* data register */
388620a32bbSJuan J. Garcia de Soria #define IT8708_C0MSTCR	0x01	/* master control register */
389620a32bbSJuan J. Garcia de Soria #define IT8708_C0IER	0x02	/* interrupt enable register */
390620a32bbSJuan J. Garcia de Soria #define IT8708_C0IIR	0x03	/* interrupt identification register */
391620a32bbSJuan J. Garcia de Soria #define IT8708_C0RFSR	0x04	/* receiver FIFO status register */
392620a32bbSJuan J. Garcia de Soria #define IT8708_C0RCR	0x05	/* receiver control register */
393620a32bbSJuan J. Garcia de Soria #define IT8708_C0TFSR	0x06	/* transmitter FIFO status register */
394620a32bbSJuan J. Garcia de Soria #define IT8708_C0TCR	0x07	/* transmitter control register */
395620a32bbSJuan J. Garcia de Soria 
396620a32bbSJuan J. Garcia de Soria /* mapped onto the high bank */
397620a32bbSJuan J. Garcia de Soria #define IT8708_C0BDLR	0x01	/* baud rate divisor low byte register */
398620a32bbSJuan J. Garcia de Soria #define IT8708_C0BDHR	0x02	/* baud rate divisor high byte register */
399620a32bbSJuan J. Garcia de Soria #define IT8708_C0CFR	0x04	/* carrier frequency register */
400620a32bbSJuan J. Garcia de Soria 
401620a32bbSJuan J. Garcia de Soria /* registers whose bank mapping we don't know, since they weren't being used
402620a32bbSJuan J. Garcia de Soria  * in the hacked driver... most probably they belong to the high bank too,
403620a32bbSJuan J. Garcia de Soria  * since they fit in the holes the other registers leave */
404620a32bbSJuan J. Garcia de Soria #define IT8708_C0SCK	0x03	/* slow clock control register */
405620a32bbSJuan J. Garcia de Soria #define IT8708_C0WCL	0x05	/* wakeup code length register */
406620a32bbSJuan J. Garcia de Soria #define IT8708_C0WCR	0x06	/* wakeup code read/write register */
407620a32bbSJuan J. Garcia de Soria #define IT8708_C0WPS	0x07	/* wakeup power control/status register */
408620a32bbSJuan J. Garcia de Soria 
409620a32bbSJuan J. Garcia de Soria #define IT8708_IOREG_LENGTH 0x08	/* length of register file */
410620a32bbSJuan J. Garcia de Soria 
411620a32bbSJuan J. Garcia de Soria /* two more registers that are defined in the hacked driver, but can't be
412620a32bbSJuan J. Garcia de Soria  * found in the data sheets; no idea what they are or how they are accessed,
413620a32bbSJuan J. Garcia de Soria  * since the hacked driver doesn't seem to use them */
414620a32bbSJuan J. Garcia de Soria #define IT8708_CSCRR	0x00
415620a32bbSJuan J. Garcia de Soria #define IT8708_CGPINTR	0x01
416620a32bbSJuan J. Garcia de Soria 
417620a32bbSJuan J. Garcia de Soria /* CSCRR bits */
418620a32bbSJuan J. Garcia de Soria #define IT8708_CSCRR_SCRB 0x3f
419620a32bbSJuan J. Garcia de Soria #define IT8708_CSCRR_PM	0x80
420620a32bbSJuan J. Garcia de Soria 
421620a32bbSJuan J. Garcia de Soria /* CGPINTR bits */
422620a32bbSJuan J. Garcia de Soria #define IT8708_CGPINT	0x01
423620a32bbSJuan J. Garcia de Soria 
424620a32bbSJuan J. Garcia de Soria /*
425620a32bbSJuan J. Garcia de Soria  * ITE8709
426620a32bbSJuan J. Garcia de Soria  *
427620a32bbSJuan J. Garcia de Soria  * Hardware interfacing data obtained from the original lirc_ite8709 driver.
428620a32bbSJuan J. Garcia de Soria  * Verbatim from its sources:
429620a32bbSJuan J. Garcia de Soria  *
430620a32bbSJuan J. Garcia de Soria  * The ITE8709 device seems to be the combination of IT8512 superIO chip and
431620a32bbSJuan J. Garcia de Soria  * a specific firmware running on the IT8512's embedded micro-controller.
432620a32bbSJuan J. Garcia de Soria  * In addition of the embedded micro-controller, the IT8512 chip contains a
433620a32bbSJuan J. Garcia de Soria  * CIR module and several other modules. A few modules are directly accessible
434620a32bbSJuan J. Garcia de Soria  * by the host CPU, but most of them are only accessible by the
435620a32bbSJuan J. Garcia de Soria  * micro-controller. The CIR module is only accessible by the
436620a32bbSJuan J. Garcia de Soria  * micro-controller.
437620a32bbSJuan J. Garcia de Soria  *
438620a32bbSJuan J. Garcia de Soria  * The battery-backed SRAM module is accessible by the host CPU and the
439620a32bbSJuan J. Garcia de Soria  * micro-controller. So one of the MC's firmware role is to act as a bridge
440620a32bbSJuan J. Garcia de Soria  * between the host CPU and the CIR module. The firmware implements a kind of
441620a32bbSJuan J. Garcia de Soria  * communication protocol using the SRAM module as a shared memory. The IT8512
442620a32bbSJuan J. Garcia de Soria  * specification is publicly available on ITE's web site, but the
443620a32bbSJuan J. Garcia de Soria  * communication protocol is not, so it was reverse-engineered.
444620a32bbSJuan J. Garcia de Soria  */
445620a32bbSJuan J. Garcia de Soria 
446620a32bbSJuan J. Garcia de Soria /* register offsets */
447620a32bbSJuan J. Garcia de Soria #define IT8709_RAM_IDX	0x00	/* index into the SRAM module bytes */
448620a32bbSJuan J. Garcia de Soria #define IT8709_RAM_VAL	0x01	/* read/write data to the indexed byte */
449620a32bbSJuan J. Garcia de Soria 
450620a32bbSJuan J. Garcia de Soria #define IT8709_IOREG_LENGTH 0x02	/* length of register file */
451620a32bbSJuan J. Garcia de Soria 
452620a32bbSJuan J. Garcia de Soria /* register offsets inside the SRAM module */
453620a32bbSJuan J. Garcia de Soria #define IT8709_MODE	0x1a	/* request/ack byte */
454620a32bbSJuan J. Garcia de Soria #define IT8709_REG_IDX	0x1b	/* index of the CIR register to access */
455620a32bbSJuan J. Garcia de Soria #define IT8709_REG_VAL	0x1c	/* value read/to be written */
456620a32bbSJuan J. Garcia de Soria #define IT8709_IIR	0x1e	/* interrupt identification register */
457620a32bbSJuan J. Garcia de Soria #define IT8709_RFSR	0x1f	/* receiver FIFO status register */
458620a32bbSJuan J. Garcia de Soria #define IT8709_FIFO	0x20	/* start of in RAM RX FIFO copy */
459620a32bbSJuan J. Garcia de Soria 
460620a32bbSJuan J. Garcia de Soria /* MODE values */
461620a32bbSJuan J. Garcia de Soria #define IT8709_IDLE	0x00
462620a32bbSJuan J. Garcia de Soria #define IT8709_WRITE	0x01
463620a32bbSJuan J. Garcia de Soria #define IT8709_READ	0x02
464