1ce38815dSXudong Chen /* 2ce38815dSXudong Chen * Copyright (c) 2014 MediaTek Inc. 3ce38815dSXudong Chen * Author: Xudong Chen <xudong.chen@mediatek.com> 4ce38815dSXudong Chen * 5ce38815dSXudong Chen * This program is free software; you can redistribute it and/or modify 6ce38815dSXudong Chen * it under the terms of the GNU General Public License version 2 as 7ce38815dSXudong Chen * published by the Free Software Foundation. 8ce38815dSXudong Chen * 9ce38815dSXudong Chen * This program is distributed in the hope that it will be useful, 10ce38815dSXudong Chen * but WITHOUT ANY WARRANTY; without even the implied warranty of 11ce38815dSXudong Chen * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 12ce38815dSXudong Chen * GNU General Public License for more details. 13ce38815dSXudong Chen */ 14ce38815dSXudong Chen 15ce38815dSXudong Chen #include <linux/clk.h> 16ce38815dSXudong Chen #include <linux/completion.h> 17ce38815dSXudong Chen #include <linux/delay.h> 18ce38815dSXudong Chen #include <linux/device.h> 19ce38815dSXudong Chen #include <linux/dma-mapping.h> 20ce38815dSXudong Chen #include <linux/err.h> 21ce38815dSXudong Chen #include <linux/errno.h> 22ce38815dSXudong Chen #include <linux/i2c.h> 23ce38815dSXudong Chen #include <linux/init.h> 24ce38815dSXudong Chen #include <linux/interrupt.h> 25ce38815dSXudong Chen #include <linux/io.h> 26ce38815dSXudong Chen #include <linux/kernel.h> 27ce38815dSXudong Chen #include <linux/mm.h> 28ce38815dSXudong Chen #include <linux/module.h> 29ce38815dSXudong Chen #include <linux/of_address.h> 30ce38815dSXudong Chen #include <linux/of_irq.h> 31ce38815dSXudong Chen #include <linux/platform_device.h> 32ce38815dSXudong Chen #include <linux/scatterlist.h> 33ce38815dSXudong Chen #include <linux/sched.h> 34ce38815dSXudong Chen #include <linux/slab.h> 35ce38815dSXudong Chen 36b2ed11e2SEddie Huang #define I2C_RS_TRANSFER (1 << 4) 37ce38815dSXudong Chen #define I2C_HS_NACKERR (1 << 2) 38ce38815dSXudong Chen #define I2C_ACKERR (1 << 1) 39ce38815dSXudong Chen #define I2C_TRANSAC_COMP (1 << 0) 40ce38815dSXudong Chen #define I2C_TRANSAC_START (1 << 0) 41b2ed11e2SEddie Huang #define I2C_RS_MUL_CNFG (1 << 15) 42b2ed11e2SEddie Huang #define I2C_RS_MUL_TRIG (1 << 14) 43ce38815dSXudong Chen #define I2C_DCM_DISABLE 0x0000 44ce38815dSXudong Chen #define I2C_IO_CONFIG_OPEN_DRAIN 0x0003 45ce38815dSXudong Chen #define I2C_IO_CONFIG_PUSH_PULL 0x0000 46ce38815dSXudong Chen #define I2C_SOFT_RST 0x0001 47ce38815dSXudong Chen #define I2C_FIFO_ADDR_CLR 0x0001 48ce38815dSXudong Chen #define I2C_DELAY_LEN 0x0002 49ce38815dSXudong Chen #define I2C_ST_START_CON 0x8001 50ce38815dSXudong Chen #define I2C_FS_START_CON 0x1800 51ce38815dSXudong Chen #define I2C_TIME_CLR_VALUE 0x0000 52ce38815dSXudong Chen #define I2C_TIME_DEFAULT_VALUE 0x0003 53ce38815dSXudong Chen #define I2C_FS_TIME_INIT_VALUE 0x1303 54ce38815dSXudong Chen #define I2C_WRRD_TRANAC_VALUE 0x0002 55ce38815dSXudong Chen #define I2C_RD_TRANAC_VALUE 0x0001 56ce38815dSXudong Chen 57ce38815dSXudong Chen #define I2C_DMA_CON_TX 0x0000 58ce38815dSXudong Chen #define I2C_DMA_CON_RX 0x0001 59ce38815dSXudong Chen #define I2C_DMA_START_EN 0x0001 60ce38815dSXudong Chen #define I2C_DMA_INT_FLAG_NONE 0x0000 61ce38815dSXudong Chen #define I2C_DMA_CLR_FLAG 0x0000 62ea89ef1fSEddie Huang #define I2C_DMA_HARD_RST 0x0002 63f4f4fed6SLiguo Zhang #define I2C_DMA_4G_MODE 0x0001 64ce38815dSXudong Chen 65ce38815dSXudong Chen #define I2C_DEFAULT_SPEED 100000 /* hz */ 66ce38815dSXudong Chen #define MAX_FS_MODE_SPEED 400000 67ce38815dSXudong Chen #define MAX_HS_MODE_SPEED 3400000 68ce38815dSXudong Chen #define MAX_SAMPLE_CNT_DIV 8 69ce38815dSXudong Chen #define MAX_STEP_CNT_DIV 64 70ce38815dSXudong Chen #define MAX_HS_STEP_CNT_DIV 8 71ce38815dSXudong Chen 72ce38815dSXudong Chen #define I2C_CONTROL_RS (0x1 << 1) 73ce38815dSXudong Chen #define I2C_CONTROL_DMA_EN (0x1 << 2) 74ce38815dSXudong Chen #define I2C_CONTROL_CLK_EXT_EN (0x1 << 3) 75ce38815dSXudong Chen #define I2C_CONTROL_DIR_CHANGE (0x1 << 4) 76ce38815dSXudong Chen #define I2C_CONTROL_ACKERR_DET_EN (0x1 << 5) 77ce38815dSXudong Chen #define I2C_CONTROL_TRANSFER_LEN_CHANGE (0x1 << 6) 78ce38815dSXudong Chen #define I2C_CONTROL_WRAPPER (0x1 << 0) 79ce38815dSXudong Chen 80ce38815dSXudong Chen #define I2C_DRV_NAME "i2c-mt65xx" 81ce38815dSXudong Chen 82ce38815dSXudong Chen enum DMA_REGS_OFFSET { 83ce38815dSXudong Chen OFFSET_INT_FLAG = 0x0, 84ce38815dSXudong Chen OFFSET_INT_EN = 0x04, 85ce38815dSXudong Chen OFFSET_EN = 0x08, 86ea89ef1fSEddie Huang OFFSET_RST = 0x0c, 87ce38815dSXudong Chen OFFSET_CON = 0x18, 88ce38815dSXudong Chen OFFSET_TX_MEM_ADDR = 0x1c, 89ce38815dSXudong Chen OFFSET_RX_MEM_ADDR = 0x20, 90ce38815dSXudong Chen OFFSET_TX_LEN = 0x24, 91ce38815dSXudong Chen OFFSET_RX_LEN = 0x28, 92f4f4fed6SLiguo Zhang OFFSET_TX_4G_MODE = 0x54, 93f4f4fed6SLiguo Zhang OFFSET_RX_4G_MODE = 0x58, 94ce38815dSXudong Chen }; 95ce38815dSXudong Chen 96ce38815dSXudong Chen enum i2c_trans_st_rs { 97ce38815dSXudong Chen I2C_TRANS_STOP = 0, 98ce38815dSXudong Chen I2C_TRANS_REPEATED_START, 99ce38815dSXudong Chen }; 100ce38815dSXudong Chen 101ce38815dSXudong Chen enum mtk_trans_op { 102ce38815dSXudong Chen I2C_MASTER_WR = 1, 103ce38815dSXudong Chen I2C_MASTER_RD, 104ce38815dSXudong Chen I2C_MASTER_WRRD, 105ce38815dSXudong Chen }; 106ce38815dSXudong Chen 107ce38815dSXudong Chen enum I2C_REGS_OFFSET { 108ce38815dSXudong Chen OFFSET_DATA_PORT = 0x0, 109ce38815dSXudong Chen OFFSET_SLAVE_ADDR = 0x04, 110ce38815dSXudong Chen OFFSET_INTR_MASK = 0x08, 111ce38815dSXudong Chen OFFSET_INTR_STAT = 0x0c, 112ce38815dSXudong Chen OFFSET_CONTROL = 0x10, 113ce38815dSXudong Chen OFFSET_TRANSFER_LEN = 0x14, 114ce38815dSXudong Chen OFFSET_TRANSAC_LEN = 0x18, 115ce38815dSXudong Chen OFFSET_DELAY_LEN = 0x1c, 116ce38815dSXudong Chen OFFSET_TIMING = 0x20, 117ce38815dSXudong Chen OFFSET_START = 0x24, 118ce38815dSXudong Chen OFFSET_EXT_CONF = 0x28, 119ce38815dSXudong Chen OFFSET_FIFO_STAT = 0x30, 120ce38815dSXudong Chen OFFSET_FIFO_THRESH = 0x34, 121ce38815dSXudong Chen OFFSET_FIFO_ADDR_CLR = 0x38, 122ce38815dSXudong Chen OFFSET_IO_CONFIG = 0x40, 123ce38815dSXudong Chen OFFSET_RSV_DEBUG = 0x44, 124ce38815dSXudong Chen OFFSET_HS = 0x48, 125ce38815dSXudong Chen OFFSET_SOFTRESET = 0x50, 126ce38815dSXudong Chen OFFSET_DCM_EN = 0x54, 127ce38815dSXudong Chen OFFSET_PATH_DIR = 0x60, 128ce38815dSXudong Chen OFFSET_DEBUGSTAT = 0x64, 129ce38815dSXudong Chen OFFSET_DEBUGCTRL = 0x68, 130ce38815dSXudong Chen OFFSET_TRANSFER_LEN_AUX = 0x6c, 131ce38815dSXudong Chen }; 132ce38815dSXudong Chen 133ce38815dSXudong Chen struct mtk_i2c_compatible { 134ce38815dSXudong Chen const struct i2c_adapter_quirks *quirks; 135ce38815dSXudong Chen unsigned char pmic_i2c: 1; 136ce38815dSXudong Chen unsigned char dcm: 1; 137b2ed11e2SEddie Huang unsigned char auto_restart: 1; 138173b77e8SLiguo Zhang unsigned char aux_len_reg: 1; 139f4f4fed6SLiguo Zhang unsigned char support_33bits: 1; 140ce38815dSXudong Chen }; 141ce38815dSXudong Chen 142ce38815dSXudong Chen struct mtk_i2c { 143ce38815dSXudong Chen struct i2c_adapter adap; /* i2c host adapter */ 144ce38815dSXudong Chen struct device *dev; 145ce38815dSXudong Chen struct completion msg_complete; 146ce38815dSXudong Chen 147ce38815dSXudong Chen /* set in i2c probe */ 148ce38815dSXudong Chen void __iomem *base; /* i2c base addr */ 149ce38815dSXudong Chen void __iomem *pdmabase; /* dma base address*/ 150ce38815dSXudong Chen struct clk *clk_main; /* main clock for i2c bus */ 151ce38815dSXudong Chen struct clk *clk_dma; /* DMA clock for i2c via DMA */ 152ce38815dSXudong Chen struct clk *clk_pmic; /* PMIC clock for i2c from PMIC */ 153ce38815dSXudong Chen bool have_pmic; /* can use i2c pins from PMIC */ 154ce38815dSXudong Chen bool use_push_pull; /* IO config push-pull mode */ 155ce38815dSXudong Chen 156ce38815dSXudong Chen u16 irq_stat; /* interrupt status */ 157ce38815dSXudong Chen unsigned int speed_hz; /* The speed in transfer */ 158ce38815dSXudong Chen enum mtk_trans_op op; 159ce38815dSXudong Chen u16 timing_reg; 160ce38815dSXudong Chen u16 high_speed_reg; 161173b77e8SLiguo Zhang unsigned char auto_restart; 1628378d01fSLiguo Zhang bool ignore_restart_irq; 163ce38815dSXudong Chen const struct mtk_i2c_compatible *dev_comp; 164ce38815dSXudong Chen }; 165ce38815dSXudong Chen 166ce38815dSXudong Chen static const struct i2c_adapter_quirks mt6577_i2c_quirks = { 167ce38815dSXudong Chen .flags = I2C_AQ_COMB_WRITE_THEN_READ, 168ce38815dSXudong Chen .max_num_msgs = 1, 169ce38815dSXudong Chen .max_write_len = 255, 170ce38815dSXudong Chen .max_read_len = 255, 171ce38815dSXudong Chen .max_comb_1st_msg_len = 255, 172ce38815dSXudong Chen .max_comb_2nd_msg_len = 31, 173ce38815dSXudong Chen }; 174ce38815dSXudong Chen 175b2ed11e2SEddie Huang static const struct i2c_adapter_quirks mt8173_i2c_quirks = { 176b2ed11e2SEddie Huang .max_num_msgs = 65535, 177b2ed11e2SEddie Huang .max_write_len = 65535, 178b2ed11e2SEddie Huang .max_read_len = 65535, 179b2ed11e2SEddie Huang .max_comb_1st_msg_len = 65535, 180b2ed11e2SEddie Huang .max_comb_2nd_msg_len = 65535, 181b2ed11e2SEddie Huang }; 182b2ed11e2SEddie Huang 183ce38815dSXudong Chen static const struct mtk_i2c_compatible mt6577_compat = { 184ce38815dSXudong Chen .quirks = &mt6577_i2c_quirks, 185ce38815dSXudong Chen .pmic_i2c = 0, 186ce38815dSXudong Chen .dcm = 1, 187b2ed11e2SEddie Huang .auto_restart = 0, 188173b77e8SLiguo Zhang .aux_len_reg = 0, 189f4f4fed6SLiguo Zhang .support_33bits = 0, 190ce38815dSXudong Chen }; 191ce38815dSXudong Chen 192ce38815dSXudong Chen static const struct mtk_i2c_compatible mt6589_compat = { 193ce38815dSXudong Chen .quirks = &mt6577_i2c_quirks, 194ce38815dSXudong Chen .pmic_i2c = 1, 195ce38815dSXudong Chen .dcm = 0, 196b2ed11e2SEddie Huang .auto_restart = 0, 197173b77e8SLiguo Zhang .aux_len_reg = 0, 198f4f4fed6SLiguo Zhang .support_33bits = 0, 199b2ed11e2SEddie Huang }; 200b2ed11e2SEddie Huang 201b2ed11e2SEddie Huang static const struct mtk_i2c_compatible mt8173_compat = { 202b2ed11e2SEddie Huang .quirks = &mt8173_i2c_quirks, 203b2ed11e2SEddie Huang .pmic_i2c = 0, 204b2ed11e2SEddie Huang .dcm = 1, 205b2ed11e2SEddie Huang .auto_restart = 1, 206173b77e8SLiguo Zhang .aux_len_reg = 1, 207f4f4fed6SLiguo Zhang .support_33bits = 1, 208ce38815dSXudong Chen }; 209ce38815dSXudong Chen 210ce38815dSXudong Chen static const struct of_device_id mtk_i2c_of_match[] = { 211ce38815dSXudong Chen { .compatible = "mediatek,mt6577-i2c", .data = &mt6577_compat }, 212ce38815dSXudong Chen { .compatible = "mediatek,mt6589-i2c", .data = &mt6589_compat }, 213b2ed11e2SEddie Huang { .compatible = "mediatek,mt8173-i2c", .data = &mt8173_compat }, 214ce38815dSXudong Chen {} 215ce38815dSXudong Chen }; 216ce38815dSXudong Chen MODULE_DEVICE_TABLE(of, mtk_i2c_of_match); 217ce38815dSXudong Chen 218ce38815dSXudong Chen static int mtk_i2c_clock_enable(struct mtk_i2c *i2c) 219ce38815dSXudong Chen { 220ce38815dSXudong Chen int ret; 221ce38815dSXudong Chen 222ce38815dSXudong Chen ret = clk_prepare_enable(i2c->clk_dma); 223ce38815dSXudong Chen if (ret) 224ce38815dSXudong Chen return ret; 225ce38815dSXudong Chen 226ce38815dSXudong Chen ret = clk_prepare_enable(i2c->clk_main); 227ce38815dSXudong Chen if (ret) 228ce38815dSXudong Chen goto err_main; 229ce38815dSXudong Chen 230ce38815dSXudong Chen if (i2c->have_pmic) { 231ce38815dSXudong Chen ret = clk_prepare_enable(i2c->clk_pmic); 232ce38815dSXudong Chen if (ret) 233ce38815dSXudong Chen goto err_pmic; 234ce38815dSXudong Chen } 235ce38815dSXudong Chen return 0; 236ce38815dSXudong Chen 237ce38815dSXudong Chen err_pmic: 238ce38815dSXudong Chen clk_disable_unprepare(i2c->clk_main); 239ce38815dSXudong Chen err_main: 240ce38815dSXudong Chen clk_disable_unprepare(i2c->clk_dma); 241ce38815dSXudong Chen 242ce38815dSXudong Chen return ret; 243ce38815dSXudong Chen } 244ce38815dSXudong Chen 245ce38815dSXudong Chen static void mtk_i2c_clock_disable(struct mtk_i2c *i2c) 246ce38815dSXudong Chen { 247ce38815dSXudong Chen if (i2c->have_pmic) 248ce38815dSXudong Chen clk_disable_unprepare(i2c->clk_pmic); 249ce38815dSXudong Chen 250ce38815dSXudong Chen clk_disable_unprepare(i2c->clk_main); 251ce38815dSXudong Chen clk_disable_unprepare(i2c->clk_dma); 252ce38815dSXudong Chen } 253ce38815dSXudong Chen 254ce38815dSXudong Chen static void mtk_i2c_init_hw(struct mtk_i2c *i2c) 255ce38815dSXudong Chen { 256ce38815dSXudong Chen u16 control_reg; 257ce38815dSXudong Chen 258ce38815dSXudong Chen writew(I2C_SOFT_RST, i2c->base + OFFSET_SOFTRESET); 259ce38815dSXudong Chen 260ce38815dSXudong Chen /* Set ioconfig */ 261ce38815dSXudong Chen if (i2c->use_push_pull) 262ce38815dSXudong Chen writew(I2C_IO_CONFIG_PUSH_PULL, i2c->base + OFFSET_IO_CONFIG); 263ce38815dSXudong Chen else 264ce38815dSXudong Chen writew(I2C_IO_CONFIG_OPEN_DRAIN, i2c->base + OFFSET_IO_CONFIG); 265ce38815dSXudong Chen 266ce38815dSXudong Chen if (i2c->dev_comp->dcm) 267ce38815dSXudong Chen writew(I2C_DCM_DISABLE, i2c->base + OFFSET_DCM_EN); 268ce38815dSXudong Chen 269ce38815dSXudong Chen writew(i2c->timing_reg, i2c->base + OFFSET_TIMING); 270ce38815dSXudong Chen writew(i2c->high_speed_reg, i2c->base + OFFSET_HS); 271ce38815dSXudong Chen 272ce38815dSXudong Chen /* If use i2c pin from PMIC mt6397 side, need set PATH_DIR first */ 273ce38815dSXudong Chen if (i2c->have_pmic) 274ce38815dSXudong Chen writew(I2C_CONTROL_WRAPPER, i2c->base + OFFSET_PATH_DIR); 275ce38815dSXudong Chen 276ce38815dSXudong Chen control_reg = I2C_CONTROL_ACKERR_DET_EN | 277ce38815dSXudong Chen I2C_CONTROL_CLK_EXT_EN | I2C_CONTROL_DMA_EN; 278ce38815dSXudong Chen writew(control_reg, i2c->base + OFFSET_CONTROL); 279ce38815dSXudong Chen writew(I2C_DELAY_LEN, i2c->base + OFFSET_DELAY_LEN); 280ea89ef1fSEddie Huang 281ea89ef1fSEddie Huang writel(I2C_DMA_HARD_RST, i2c->pdmabase + OFFSET_RST); 282ea89ef1fSEddie Huang udelay(50); 283ea89ef1fSEddie Huang writel(I2C_DMA_CLR_FLAG, i2c->pdmabase + OFFSET_RST); 284ce38815dSXudong Chen } 285ce38815dSXudong Chen 286ce38815dSXudong Chen /* 287ce38815dSXudong Chen * Calculate i2c port speed 288ce38815dSXudong Chen * 289ce38815dSXudong Chen * Hardware design: 290ce38815dSXudong Chen * i2c_bus_freq = parent_clk / (clock_div * 2 * sample_cnt * step_cnt) 291ce38815dSXudong Chen * clock_div: fixed in hardware, but may be various in different SoCs 292ce38815dSXudong Chen * 293ce38815dSXudong Chen * The calculation want to pick the highest bus frequency that is still 294ce38815dSXudong Chen * less than or equal to i2c->speed_hz. The calculation try to get 295ce38815dSXudong Chen * sample_cnt and step_cn 296ce38815dSXudong Chen */ 297ce38815dSXudong Chen static int mtk_i2c_set_speed(struct mtk_i2c *i2c, unsigned int parent_clk, 298ce38815dSXudong Chen unsigned int clock_div) 299ce38815dSXudong Chen { 300ce38815dSXudong Chen unsigned int clk_src; 301ce38815dSXudong Chen unsigned int step_cnt; 302ce38815dSXudong Chen unsigned int sample_cnt; 303ce38815dSXudong Chen unsigned int max_step_cnt; 304ce38815dSXudong Chen unsigned int target_speed; 305ce38815dSXudong Chen unsigned int base_sample_cnt = MAX_SAMPLE_CNT_DIV; 306ce38815dSXudong Chen unsigned int base_step_cnt; 307ce38815dSXudong Chen unsigned int opt_div; 308ce38815dSXudong Chen unsigned int best_mul; 309ce38815dSXudong Chen unsigned int cnt_mul; 310ce38815dSXudong Chen 311ce38815dSXudong Chen clk_src = parent_clk / clock_div; 312ce38815dSXudong Chen target_speed = i2c->speed_hz; 313ce38815dSXudong Chen 314ce38815dSXudong Chen if (target_speed > MAX_HS_MODE_SPEED) 315ce38815dSXudong Chen target_speed = MAX_HS_MODE_SPEED; 316ce38815dSXudong Chen 317ce38815dSXudong Chen if (target_speed > MAX_FS_MODE_SPEED) 318ce38815dSXudong Chen max_step_cnt = MAX_HS_STEP_CNT_DIV; 319ce38815dSXudong Chen else 320ce38815dSXudong Chen max_step_cnt = MAX_STEP_CNT_DIV; 321ce38815dSXudong Chen 322ce38815dSXudong Chen base_step_cnt = max_step_cnt; 323ce38815dSXudong Chen /* Find the best combination */ 324ce38815dSXudong Chen opt_div = DIV_ROUND_UP(clk_src >> 1, target_speed); 325ce38815dSXudong Chen best_mul = MAX_SAMPLE_CNT_DIV * max_step_cnt; 326ce38815dSXudong Chen 327ce38815dSXudong Chen /* Search for the best pair (sample_cnt, step_cnt) with 328ce38815dSXudong Chen * 0 < sample_cnt < MAX_SAMPLE_CNT_DIV 329ce38815dSXudong Chen * 0 < step_cnt < max_step_cnt 330ce38815dSXudong Chen * sample_cnt * step_cnt >= opt_div 331ce38815dSXudong Chen * optimizing for sample_cnt * step_cnt being minimal 332ce38815dSXudong Chen */ 333ce38815dSXudong Chen for (sample_cnt = 1; sample_cnt <= MAX_SAMPLE_CNT_DIV; sample_cnt++) { 334ce38815dSXudong Chen step_cnt = DIV_ROUND_UP(opt_div, sample_cnt); 335ce38815dSXudong Chen cnt_mul = step_cnt * sample_cnt; 336ce38815dSXudong Chen if (step_cnt > max_step_cnt) 337ce38815dSXudong Chen continue; 338ce38815dSXudong Chen 339ce38815dSXudong Chen if (cnt_mul < best_mul) { 340ce38815dSXudong Chen best_mul = cnt_mul; 341ce38815dSXudong Chen base_sample_cnt = sample_cnt; 342ce38815dSXudong Chen base_step_cnt = step_cnt; 343ce38815dSXudong Chen if (best_mul == opt_div) 344ce38815dSXudong Chen break; 345ce38815dSXudong Chen } 346ce38815dSXudong Chen } 347ce38815dSXudong Chen 348ce38815dSXudong Chen sample_cnt = base_sample_cnt; 349ce38815dSXudong Chen step_cnt = base_step_cnt; 350ce38815dSXudong Chen 351ce38815dSXudong Chen if ((clk_src / (2 * sample_cnt * step_cnt)) > target_speed) { 352ce38815dSXudong Chen /* In this case, hardware can't support such 353ce38815dSXudong Chen * low i2c_bus_freq 354ce38815dSXudong Chen */ 355ce38815dSXudong Chen dev_dbg(i2c->dev, "Unsupported speed (%uhz)\n", target_speed); 356ce38815dSXudong Chen return -EINVAL; 357ce38815dSXudong Chen } 358ce38815dSXudong Chen 359ce38815dSXudong Chen step_cnt--; 360ce38815dSXudong Chen sample_cnt--; 361ce38815dSXudong Chen 362ce38815dSXudong Chen if (target_speed > MAX_FS_MODE_SPEED) { 363ce38815dSXudong Chen /* Set the high speed mode register */ 364ce38815dSXudong Chen i2c->timing_reg = I2C_FS_TIME_INIT_VALUE; 365ce38815dSXudong Chen i2c->high_speed_reg = I2C_TIME_DEFAULT_VALUE | 366ce38815dSXudong Chen (sample_cnt << 12) | (step_cnt << 8); 367ce38815dSXudong Chen } else { 368ce38815dSXudong Chen i2c->timing_reg = (sample_cnt << 8) | (step_cnt << 0); 369ce38815dSXudong Chen /* Disable the high speed transaction */ 370ce38815dSXudong Chen i2c->high_speed_reg = I2C_TIME_CLR_VALUE; 371ce38815dSXudong Chen } 372ce38815dSXudong Chen 373ce38815dSXudong Chen return 0; 374ce38815dSXudong Chen } 375ce38815dSXudong Chen 376f4f4fed6SLiguo Zhang static inline u32 mtk_i2c_set_4g_mode(dma_addr_t addr) 377f4f4fed6SLiguo Zhang { 378f4f4fed6SLiguo Zhang return (addr & BIT_ULL(32)) ? I2C_DMA_4G_MODE : I2C_DMA_CLR_FLAG; 379f4f4fed6SLiguo Zhang } 380f4f4fed6SLiguo Zhang 381b2ed11e2SEddie Huang static int mtk_i2c_do_transfer(struct mtk_i2c *i2c, struct i2c_msg *msgs, 382b2ed11e2SEddie Huang int num, int left_num) 383ce38815dSXudong Chen { 384ce38815dSXudong Chen u16 addr_reg; 385b2ed11e2SEddie Huang u16 start_reg; 386ce38815dSXudong Chen u16 control_reg; 387b2ed11e2SEddie Huang u16 restart_flag = 0; 388f4f4fed6SLiguo Zhang u32 reg_4g_mode; 389ce38815dSXudong Chen dma_addr_t rpaddr = 0; 390ce38815dSXudong Chen dma_addr_t wpaddr = 0; 391ce38815dSXudong Chen int ret; 392ce38815dSXudong Chen 393ce38815dSXudong Chen i2c->irq_stat = 0; 394ce38815dSXudong Chen 395173b77e8SLiguo Zhang if (i2c->auto_restart) 396b2ed11e2SEddie Huang restart_flag = I2C_RS_TRANSFER; 397b2ed11e2SEddie Huang 398ce38815dSXudong Chen reinit_completion(&i2c->msg_complete); 399ce38815dSXudong Chen 400ce38815dSXudong Chen control_reg = readw(i2c->base + OFFSET_CONTROL) & 401ce38815dSXudong Chen ~(I2C_CONTROL_DIR_CHANGE | I2C_CONTROL_RS); 402b2ed11e2SEddie Huang if ((i2c->speed_hz > 400000) || (left_num >= 1)) 403ce38815dSXudong Chen control_reg |= I2C_CONTROL_RS; 404ce38815dSXudong Chen 405ce38815dSXudong Chen if (i2c->op == I2C_MASTER_WRRD) 406ce38815dSXudong Chen control_reg |= I2C_CONTROL_DIR_CHANGE | I2C_CONTROL_RS; 407ce38815dSXudong Chen 408ce38815dSXudong Chen writew(control_reg, i2c->base + OFFSET_CONTROL); 409ce38815dSXudong Chen 410ce38815dSXudong Chen /* set start condition */ 411ce38815dSXudong Chen if (i2c->speed_hz <= 100000) 412ce38815dSXudong Chen writew(I2C_ST_START_CON, i2c->base + OFFSET_EXT_CONF); 413ce38815dSXudong Chen else 414ce38815dSXudong Chen writew(I2C_FS_START_CON, i2c->base + OFFSET_EXT_CONF); 415ce38815dSXudong Chen 4160d47ce21SWolfram Sang addr_reg = i2c_8bit_addr_from_msg(msgs); 417ce38815dSXudong Chen writew(addr_reg, i2c->base + OFFSET_SLAVE_ADDR); 418ce38815dSXudong Chen 419ce38815dSXudong Chen /* Clear interrupt status */ 420b2ed11e2SEddie Huang writew(restart_flag | I2C_HS_NACKERR | I2C_ACKERR | 421b2ed11e2SEddie Huang I2C_TRANSAC_COMP, i2c->base + OFFSET_INTR_STAT); 422ce38815dSXudong Chen writew(I2C_FIFO_ADDR_CLR, i2c->base + OFFSET_FIFO_ADDR_CLR); 423ce38815dSXudong Chen 424ce38815dSXudong Chen /* Enable interrupt */ 425b2ed11e2SEddie Huang writew(restart_flag | I2C_HS_NACKERR | I2C_ACKERR | 426b2ed11e2SEddie Huang I2C_TRANSAC_COMP, i2c->base + OFFSET_INTR_MASK); 427ce38815dSXudong Chen 428ce38815dSXudong Chen /* Set transfer and transaction len */ 429ce38815dSXudong Chen if (i2c->op == I2C_MASTER_WRRD) { 430173b77e8SLiguo Zhang if (i2c->dev_comp->aux_len_reg) { 431173b77e8SLiguo Zhang writew(msgs->len, i2c->base + OFFSET_TRANSFER_LEN); 432173b77e8SLiguo Zhang writew((msgs + 1)->len, i2c->base + 433173b77e8SLiguo Zhang OFFSET_TRANSFER_LEN_AUX); 434173b77e8SLiguo Zhang } else { 435ce38815dSXudong Chen writew(msgs->len | ((msgs + 1)->len) << 8, 436ce38815dSXudong Chen i2c->base + OFFSET_TRANSFER_LEN); 437173b77e8SLiguo Zhang } 438ce38815dSXudong Chen writew(I2C_WRRD_TRANAC_VALUE, i2c->base + OFFSET_TRANSAC_LEN); 439ce38815dSXudong Chen } else { 440ce38815dSXudong Chen writew(msgs->len, i2c->base + OFFSET_TRANSFER_LEN); 441b2ed11e2SEddie Huang writew(num, i2c->base + OFFSET_TRANSAC_LEN); 442ce38815dSXudong Chen } 443ce38815dSXudong Chen 444ce38815dSXudong Chen /* Prepare buffer data to start transfer */ 445ce38815dSXudong Chen if (i2c->op == I2C_MASTER_RD) { 446ce38815dSXudong Chen writel(I2C_DMA_INT_FLAG_NONE, i2c->pdmabase + OFFSET_INT_FLAG); 447ce38815dSXudong Chen writel(I2C_DMA_CON_RX, i2c->pdmabase + OFFSET_CON); 448ce38815dSXudong Chen rpaddr = dma_map_single(i2c->dev, msgs->buf, 449ce38815dSXudong Chen msgs->len, DMA_FROM_DEVICE); 450ce38815dSXudong Chen if (dma_mapping_error(i2c->dev, rpaddr)) 451ce38815dSXudong Chen return -ENOMEM; 452f4f4fed6SLiguo Zhang 453f4f4fed6SLiguo Zhang if (i2c->dev_comp->support_33bits) { 454f4f4fed6SLiguo Zhang reg_4g_mode = mtk_i2c_set_4g_mode(rpaddr); 455f4f4fed6SLiguo Zhang writel(reg_4g_mode, i2c->pdmabase + OFFSET_RX_4G_MODE); 456f4f4fed6SLiguo Zhang } 457f4f4fed6SLiguo Zhang 458ce38815dSXudong Chen writel((u32)rpaddr, i2c->pdmabase + OFFSET_RX_MEM_ADDR); 459ce38815dSXudong Chen writel(msgs->len, i2c->pdmabase + OFFSET_RX_LEN); 460ce38815dSXudong Chen } else if (i2c->op == I2C_MASTER_WR) { 461ce38815dSXudong Chen writel(I2C_DMA_INT_FLAG_NONE, i2c->pdmabase + OFFSET_INT_FLAG); 462ce38815dSXudong Chen writel(I2C_DMA_CON_TX, i2c->pdmabase + OFFSET_CON); 463ce38815dSXudong Chen wpaddr = dma_map_single(i2c->dev, msgs->buf, 464ce38815dSXudong Chen msgs->len, DMA_TO_DEVICE); 465ce38815dSXudong Chen if (dma_mapping_error(i2c->dev, wpaddr)) 466ce38815dSXudong Chen return -ENOMEM; 467f4f4fed6SLiguo Zhang 468f4f4fed6SLiguo Zhang if (i2c->dev_comp->support_33bits) { 469f4f4fed6SLiguo Zhang reg_4g_mode = mtk_i2c_set_4g_mode(wpaddr); 470f4f4fed6SLiguo Zhang writel(reg_4g_mode, i2c->pdmabase + OFFSET_TX_4G_MODE); 471f4f4fed6SLiguo Zhang } 472f4f4fed6SLiguo Zhang 473ce38815dSXudong Chen writel((u32)wpaddr, i2c->pdmabase + OFFSET_TX_MEM_ADDR); 474ce38815dSXudong Chen writel(msgs->len, i2c->pdmabase + OFFSET_TX_LEN); 475ce38815dSXudong Chen } else { 476ce38815dSXudong Chen writel(I2C_DMA_CLR_FLAG, i2c->pdmabase + OFFSET_INT_FLAG); 477ce38815dSXudong Chen writel(I2C_DMA_CLR_FLAG, i2c->pdmabase + OFFSET_CON); 478ce38815dSXudong Chen wpaddr = dma_map_single(i2c->dev, msgs->buf, 479ce38815dSXudong Chen msgs->len, DMA_TO_DEVICE); 480ce38815dSXudong Chen if (dma_mapping_error(i2c->dev, wpaddr)) 481ce38815dSXudong Chen return -ENOMEM; 482ce38815dSXudong Chen rpaddr = dma_map_single(i2c->dev, (msgs + 1)->buf, 483ce38815dSXudong Chen (msgs + 1)->len, 484ce38815dSXudong Chen DMA_FROM_DEVICE); 485ce38815dSXudong Chen if (dma_mapping_error(i2c->dev, rpaddr)) { 486ce38815dSXudong Chen dma_unmap_single(i2c->dev, wpaddr, 487ce38815dSXudong Chen msgs->len, DMA_TO_DEVICE); 488ce38815dSXudong Chen return -ENOMEM; 489ce38815dSXudong Chen } 490f4f4fed6SLiguo Zhang 491f4f4fed6SLiguo Zhang if (i2c->dev_comp->support_33bits) { 492f4f4fed6SLiguo Zhang reg_4g_mode = mtk_i2c_set_4g_mode(wpaddr); 493f4f4fed6SLiguo Zhang writel(reg_4g_mode, i2c->pdmabase + OFFSET_TX_4G_MODE); 494f4f4fed6SLiguo Zhang 495f4f4fed6SLiguo Zhang reg_4g_mode = mtk_i2c_set_4g_mode(rpaddr); 496f4f4fed6SLiguo Zhang writel(reg_4g_mode, i2c->pdmabase + OFFSET_RX_4G_MODE); 497f4f4fed6SLiguo Zhang } 498f4f4fed6SLiguo Zhang 499ce38815dSXudong Chen writel((u32)wpaddr, i2c->pdmabase + OFFSET_TX_MEM_ADDR); 500ce38815dSXudong Chen writel((u32)rpaddr, i2c->pdmabase + OFFSET_RX_MEM_ADDR); 501ce38815dSXudong Chen writel(msgs->len, i2c->pdmabase + OFFSET_TX_LEN); 502ce38815dSXudong Chen writel((msgs + 1)->len, i2c->pdmabase + OFFSET_RX_LEN); 503ce38815dSXudong Chen } 504ce38815dSXudong Chen 505ce38815dSXudong Chen writel(I2C_DMA_START_EN, i2c->pdmabase + OFFSET_EN); 506b2ed11e2SEddie Huang 507173b77e8SLiguo Zhang if (!i2c->auto_restart) { 508b2ed11e2SEddie Huang start_reg = I2C_TRANSAC_START; 509b2ed11e2SEddie Huang } else { 510b2ed11e2SEddie Huang start_reg = I2C_TRANSAC_START | I2C_RS_MUL_TRIG; 511b2ed11e2SEddie Huang if (left_num >= 1) 512b2ed11e2SEddie Huang start_reg |= I2C_RS_MUL_CNFG; 513b2ed11e2SEddie Huang } 514b2ed11e2SEddie Huang writew(start_reg, i2c->base + OFFSET_START); 515ce38815dSXudong Chen 516ce38815dSXudong Chen ret = wait_for_completion_timeout(&i2c->msg_complete, 517ce38815dSXudong Chen i2c->adap.timeout); 518ce38815dSXudong Chen 519ce38815dSXudong Chen /* Clear interrupt mask */ 520b2ed11e2SEddie Huang writew(~(restart_flag | I2C_HS_NACKERR | I2C_ACKERR | 521ce38815dSXudong Chen I2C_TRANSAC_COMP), i2c->base + OFFSET_INTR_MASK); 522ce38815dSXudong Chen 523ce38815dSXudong Chen if (i2c->op == I2C_MASTER_WR) { 524ce38815dSXudong Chen dma_unmap_single(i2c->dev, wpaddr, 525ce38815dSXudong Chen msgs->len, DMA_TO_DEVICE); 526ce38815dSXudong Chen } else if (i2c->op == I2C_MASTER_RD) { 527ce38815dSXudong Chen dma_unmap_single(i2c->dev, rpaddr, 528ce38815dSXudong Chen msgs->len, DMA_FROM_DEVICE); 529ce38815dSXudong Chen } else { 530ce38815dSXudong Chen dma_unmap_single(i2c->dev, wpaddr, msgs->len, 531ce38815dSXudong Chen DMA_TO_DEVICE); 532ce38815dSXudong Chen dma_unmap_single(i2c->dev, rpaddr, (msgs + 1)->len, 533ce38815dSXudong Chen DMA_FROM_DEVICE); 534ce38815dSXudong Chen } 535ce38815dSXudong Chen 536ce38815dSXudong Chen if (ret == 0) { 537ce38815dSXudong Chen dev_dbg(i2c->dev, "addr: %x, transfer timeout\n", msgs->addr); 538ce38815dSXudong Chen mtk_i2c_init_hw(i2c); 539ce38815dSXudong Chen return -ETIMEDOUT; 540ce38815dSXudong Chen } 541ce38815dSXudong Chen 542ce38815dSXudong Chen completion_done(&i2c->msg_complete); 543ce38815dSXudong Chen 544ce38815dSXudong Chen if (i2c->irq_stat & (I2C_HS_NACKERR | I2C_ACKERR)) { 545ce38815dSXudong Chen dev_dbg(i2c->dev, "addr: %x, transfer ACK error\n", msgs->addr); 546ce38815dSXudong Chen mtk_i2c_init_hw(i2c); 547ce38815dSXudong Chen return -ENXIO; 548ce38815dSXudong Chen } 549ce38815dSXudong Chen 550ce38815dSXudong Chen return 0; 551ce38815dSXudong Chen } 552ce38815dSXudong Chen 553ce38815dSXudong Chen static int mtk_i2c_transfer(struct i2c_adapter *adap, 554ce38815dSXudong Chen struct i2c_msg msgs[], int num) 555ce38815dSXudong Chen { 556ce38815dSXudong Chen int ret; 557ce38815dSXudong Chen int left_num = num; 558ce38815dSXudong Chen struct mtk_i2c *i2c = i2c_get_adapdata(adap); 559ce38815dSXudong Chen 560ce38815dSXudong Chen ret = mtk_i2c_clock_enable(i2c); 561ce38815dSXudong Chen if (ret) 562ce38815dSXudong Chen return ret; 563ce38815dSXudong Chen 564173b77e8SLiguo Zhang i2c->auto_restart = i2c->dev_comp->auto_restart; 565173b77e8SLiguo Zhang 566173b77e8SLiguo Zhang /* checking if we can skip restart and optimize using WRRD mode */ 567173b77e8SLiguo Zhang if (i2c->auto_restart && num == 2) { 568173b77e8SLiguo Zhang if (!(msgs[0].flags & I2C_M_RD) && (msgs[1].flags & I2C_M_RD) && 569173b77e8SLiguo Zhang msgs[0].addr == msgs[1].addr) { 570173b77e8SLiguo Zhang i2c->auto_restart = 0; 571173b77e8SLiguo Zhang } 572173b77e8SLiguo Zhang } 573173b77e8SLiguo Zhang 5748378d01fSLiguo Zhang if (i2c->auto_restart && num >= 2 && i2c->speed_hz > MAX_FS_MODE_SPEED) 5758378d01fSLiguo Zhang /* ignore the first restart irq after the master code, 5768378d01fSLiguo Zhang * otherwise the first transfer will be discarded. 5778378d01fSLiguo Zhang */ 5788378d01fSLiguo Zhang i2c->ignore_restart_irq = true; 5798378d01fSLiguo Zhang else 5808378d01fSLiguo Zhang i2c->ignore_restart_irq = false; 5818378d01fSLiguo Zhang 582b2ed11e2SEddie Huang while (left_num--) { 583ce38815dSXudong Chen if (!msgs->buf) { 584ce38815dSXudong Chen dev_dbg(i2c->dev, "data buffer is NULL.\n"); 585ce38815dSXudong Chen ret = -EINVAL; 586ce38815dSXudong Chen goto err_exit; 587ce38815dSXudong Chen } 588ce38815dSXudong Chen 589ce38815dSXudong Chen if (msgs->flags & I2C_M_RD) 590ce38815dSXudong Chen i2c->op = I2C_MASTER_RD; 591ce38815dSXudong Chen else 592ce38815dSXudong Chen i2c->op = I2C_MASTER_WR; 593ce38815dSXudong Chen 594173b77e8SLiguo Zhang if (!i2c->auto_restart) { 595ce38815dSXudong Chen if (num > 1) { 596ce38815dSXudong Chen /* combined two messages into one transaction */ 597ce38815dSXudong Chen i2c->op = I2C_MASTER_WRRD; 598ce38815dSXudong Chen left_num--; 599ce38815dSXudong Chen } 600b2ed11e2SEddie Huang } 601ce38815dSXudong Chen 602ce38815dSXudong Chen /* always use DMA mode. */ 603b2ed11e2SEddie Huang ret = mtk_i2c_do_transfer(i2c, msgs, num, left_num); 604ce38815dSXudong Chen if (ret < 0) 605ce38815dSXudong Chen goto err_exit; 606ce38815dSXudong Chen 607b2ed11e2SEddie Huang msgs++; 608b2ed11e2SEddie Huang } 609ce38815dSXudong Chen /* the return value is number of executed messages */ 610ce38815dSXudong Chen ret = num; 611ce38815dSXudong Chen 612ce38815dSXudong Chen err_exit: 613ce38815dSXudong Chen mtk_i2c_clock_disable(i2c); 614ce38815dSXudong Chen return ret; 615ce38815dSXudong Chen } 616ce38815dSXudong Chen 617ce38815dSXudong Chen static irqreturn_t mtk_i2c_irq(int irqno, void *dev_id) 618ce38815dSXudong Chen { 619ce38815dSXudong Chen struct mtk_i2c *i2c = dev_id; 620b2ed11e2SEddie Huang u16 restart_flag = 0; 62128c0a843SEddie Huang u16 intr_stat; 622b2ed11e2SEddie Huang 623173b77e8SLiguo Zhang if (i2c->auto_restart) 624b2ed11e2SEddie Huang restart_flag = I2C_RS_TRANSFER; 625ce38815dSXudong Chen 62628c0a843SEddie Huang intr_stat = readw(i2c->base + OFFSET_INTR_STAT); 62728c0a843SEddie Huang writew(intr_stat, i2c->base + OFFSET_INTR_STAT); 628ce38815dSXudong Chen 62928c0a843SEddie Huang /* 63028c0a843SEddie Huang * when occurs ack error, i2c controller generate two interrupts 63128c0a843SEddie Huang * first is the ack error interrupt, then the complete interrupt 63228c0a843SEddie Huang * i2c->irq_stat need keep the two interrupt value. 63328c0a843SEddie Huang */ 63428c0a843SEddie Huang i2c->irq_stat |= intr_stat; 6358378d01fSLiguo Zhang 6368378d01fSLiguo Zhang if (i2c->ignore_restart_irq && (i2c->irq_stat & restart_flag)) { 6378378d01fSLiguo Zhang i2c->ignore_restart_irq = false; 6388378d01fSLiguo Zhang i2c->irq_stat = 0; 6398378d01fSLiguo Zhang writew(I2C_RS_MUL_CNFG | I2C_RS_MUL_TRIG | I2C_TRANSAC_START, 6408378d01fSLiguo Zhang i2c->base + OFFSET_START); 6418378d01fSLiguo Zhang } else { 64228c0a843SEddie Huang if (i2c->irq_stat & (I2C_TRANSAC_COMP | restart_flag)) 643ce38815dSXudong Chen complete(&i2c->msg_complete); 6448378d01fSLiguo Zhang } 645ce38815dSXudong Chen 646ce38815dSXudong Chen return IRQ_HANDLED; 647ce38815dSXudong Chen } 648ce38815dSXudong Chen 649ce38815dSXudong Chen static u32 mtk_i2c_functionality(struct i2c_adapter *adap) 650ce38815dSXudong Chen { 651ce38815dSXudong Chen return I2C_FUNC_I2C | I2C_FUNC_SMBUS_EMUL; 652ce38815dSXudong Chen } 653ce38815dSXudong Chen 654ce38815dSXudong Chen static const struct i2c_algorithm mtk_i2c_algorithm = { 655ce38815dSXudong Chen .master_xfer = mtk_i2c_transfer, 656ce38815dSXudong Chen .functionality = mtk_i2c_functionality, 657ce38815dSXudong Chen }; 658ce38815dSXudong Chen 659ce38815dSXudong Chen static int mtk_i2c_parse_dt(struct device_node *np, struct mtk_i2c *i2c, 660ce38815dSXudong Chen unsigned int *clk_src_div) 661ce38815dSXudong Chen { 662ce38815dSXudong Chen int ret; 663ce38815dSXudong Chen 664ce38815dSXudong Chen ret = of_property_read_u32(np, "clock-frequency", &i2c->speed_hz); 665ce38815dSXudong Chen if (ret < 0) 666ce38815dSXudong Chen i2c->speed_hz = I2C_DEFAULT_SPEED; 667ce38815dSXudong Chen 668ce38815dSXudong Chen ret = of_property_read_u32(np, "clock-div", clk_src_div); 669ce38815dSXudong Chen if (ret < 0) 670ce38815dSXudong Chen return ret; 671ce38815dSXudong Chen 672ce38815dSXudong Chen if (*clk_src_div == 0) 673ce38815dSXudong Chen return -EINVAL; 674ce38815dSXudong Chen 675ce38815dSXudong Chen i2c->have_pmic = of_property_read_bool(np, "mediatek,have-pmic"); 676ce38815dSXudong Chen i2c->use_push_pull = 677ce38815dSXudong Chen of_property_read_bool(np, "mediatek,use-push-pull"); 678ce38815dSXudong Chen 679ce38815dSXudong Chen return 0; 680ce38815dSXudong Chen } 681ce38815dSXudong Chen 682ce38815dSXudong Chen static int mtk_i2c_probe(struct platform_device *pdev) 683ce38815dSXudong Chen { 684ce38815dSXudong Chen const struct of_device_id *of_id; 685ce38815dSXudong Chen int ret = 0; 686ce38815dSXudong Chen struct mtk_i2c *i2c; 687ce38815dSXudong Chen struct clk *clk; 688ce38815dSXudong Chen unsigned int clk_src_div; 689ce38815dSXudong Chen struct resource *res; 690ce38815dSXudong Chen int irq; 691ce38815dSXudong Chen 692ce38815dSXudong Chen i2c = devm_kzalloc(&pdev->dev, sizeof(*i2c), GFP_KERNEL); 693ce38815dSXudong Chen if (!i2c) 694ce38815dSXudong Chen return -ENOMEM; 695ce38815dSXudong Chen 696ce38815dSXudong Chen ret = mtk_i2c_parse_dt(pdev->dev.of_node, i2c, &clk_src_div); 697ce38815dSXudong Chen if (ret) 698ce38815dSXudong Chen return -EINVAL; 699ce38815dSXudong Chen 700ce38815dSXudong Chen res = platform_get_resource(pdev, IORESOURCE_MEM, 0); 701ce38815dSXudong Chen i2c->base = devm_ioremap_resource(&pdev->dev, res); 702ce38815dSXudong Chen if (IS_ERR(i2c->base)) 703ce38815dSXudong Chen return PTR_ERR(i2c->base); 704ce38815dSXudong Chen 705ce38815dSXudong Chen res = platform_get_resource(pdev, IORESOURCE_MEM, 1); 706ce38815dSXudong Chen i2c->pdmabase = devm_ioremap_resource(&pdev->dev, res); 707ce38815dSXudong Chen if (IS_ERR(i2c->pdmabase)) 708ce38815dSXudong Chen return PTR_ERR(i2c->pdmabase); 709ce38815dSXudong Chen 710ce38815dSXudong Chen irq = platform_get_irq(pdev, 0); 711ce38815dSXudong Chen if (irq <= 0) 712ce38815dSXudong Chen return irq; 713ce38815dSXudong Chen 714ce38815dSXudong Chen init_completion(&i2c->msg_complete); 715ce38815dSXudong Chen 716ce38815dSXudong Chen of_id = of_match_node(mtk_i2c_of_match, pdev->dev.of_node); 717ce38815dSXudong Chen if (!of_id) 718ce38815dSXudong Chen return -EINVAL; 719ce38815dSXudong Chen 720ce38815dSXudong Chen i2c->dev_comp = of_id->data; 721ce38815dSXudong Chen i2c->adap.dev.of_node = pdev->dev.of_node; 722ce38815dSXudong Chen i2c->dev = &pdev->dev; 723ce38815dSXudong Chen i2c->adap.dev.parent = &pdev->dev; 724ce38815dSXudong Chen i2c->adap.owner = THIS_MODULE; 725ce38815dSXudong Chen i2c->adap.algo = &mtk_i2c_algorithm; 726ce38815dSXudong Chen i2c->adap.quirks = i2c->dev_comp->quirks; 727ce38815dSXudong Chen i2c->adap.timeout = 2 * HZ; 728ce38815dSXudong Chen i2c->adap.retries = 1; 729ce38815dSXudong Chen 730ce38815dSXudong Chen if (i2c->have_pmic && !i2c->dev_comp->pmic_i2c) 731ce38815dSXudong Chen return -EINVAL; 732ce38815dSXudong Chen 733ce38815dSXudong Chen i2c->clk_main = devm_clk_get(&pdev->dev, "main"); 734ce38815dSXudong Chen if (IS_ERR(i2c->clk_main)) { 735ce38815dSXudong Chen dev_err(&pdev->dev, "cannot get main clock\n"); 736ce38815dSXudong Chen return PTR_ERR(i2c->clk_main); 737ce38815dSXudong Chen } 738ce38815dSXudong Chen 739ce38815dSXudong Chen i2c->clk_dma = devm_clk_get(&pdev->dev, "dma"); 740ce38815dSXudong Chen if (IS_ERR(i2c->clk_dma)) { 741ce38815dSXudong Chen dev_err(&pdev->dev, "cannot get dma clock\n"); 742ce38815dSXudong Chen return PTR_ERR(i2c->clk_dma); 743ce38815dSXudong Chen } 744ce38815dSXudong Chen 745ce38815dSXudong Chen clk = i2c->clk_main; 746ce38815dSXudong Chen if (i2c->have_pmic) { 747ce38815dSXudong Chen i2c->clk_pmic = devm_clk_get(&pdev->dev, "pmic"); 748ce38815dSXudong Chen if (IS_ERR(i2c->clk_pmic)) { 749ce38815dSXudong Chen dev_err(&pdev->dev, "cannot get pmic clock\n"); 750ce38815dSXudong Chen return PTR_ERR(i2c->clk_pmic); 751ce38815dSXudong Chen } 752ce38815dSXudong Chen clk = i2c->clk_pmic; 753ce38815dSXudong Chen } 754ce38815dSXudong Chen 755ce38815dSXudong Chen strlcpy(i2c->adap.name, I2C_DRV_NAME, sizeof(i2c->adap.name)); 756ce38815dSXudong Chen 757ce38815dSXudong Chen ret = mtk_i2c_set_speed(i2c, clk_get_rate(clk), clk_src_div); 758ce38815dSXudong Chen if (ret) { 759ce38815dSXudong Chen dev_err(&pdev->dev, "Failed to set the speed.\n"); 760ce38815dSXudong Chen return -EINVAL; 761ce38815dSXudong Chen } 762ce38815dSXudong Chen 763f4f4fed6SLiguo Zhang if (i2c->dev_comp->support_33bits) { 764f4f4fed6SLiguo Zhang ret = dma_set_mask(&pdev->dev, DMA_BIT_MASK(33)); 765f4f4fed6SLiguo Zhang if (ret) { 766f4f4fed6SLiguo Zhang dev_err(&pdev->dev, "dma_set_mask return error.\n"); 767f4f4fed6SLiguo Zhang return ret; 768f4f4fed6SLiguo Zhang } 769f4f4fed6SLiguo Zhang } 770f4f4fed6SLiguo Zhang 771ce38815dSXudong Chen ret = mtk_i2c_clock_enable(i2c); 772ce38815dSXudong Chen if (ret) { 773ce38815dSXudong Chen dev_err(&pdev->dev, "clock enable failed!\n"); 774ce38815dSXudong Chen return ret; 775ce38815dSXudong Chen } 776ce38815dSXudong Chen mtk_i2c_init_hw(i2c); 777ce38815dSXudong Chen mtk_i2c_clock_disable(i2c); 778ce38815dSXudong Chen 779ce38815dSXudong Chen ret = devm_request_irq(&pdev->dev, irq, mtk_i2c_irq, 780ce38815dSXudong Chen IRQF_TRIGGER_NONE, I2C_DRV_NAME, i2c); 781ce38815dSXudong Chen if (ret < 0) { 782ce38815dSXudong Chen dev_err(&pdev->dev, 783ce38815dSXudong Chen "Request I2C IRQ %d fail\n", irq); 784ce38815dSXudong Chen return ret; 785ce38815dSXudong Chen } 786ce38815dSXudong Chen 787ce38815dSXudong Chen i2c_set_adapdata(&i2c->adap, i2c); 788ce38815dSXudong Chen ret = i2c_add_adapter(&i2c->adap); 789*ea734404SWolfram Sang if (ret) 790ce38815dSXudong Chen return ret; 791ce38815dSXudong Chen 792ce38815dSXudong Chen platform_set_drvdata(pdev, i2c); 793ce38815dSXudong Chen 794ce38815dSXudong Chen return 0; 795ce38815dSXudong Chen } 796ce38815dSXudong Chen 797ce38815dSXudong Chen static int mtk_i2c_remove(struct platform_device *pdev) 798ce38815dSXudong Chen { 799ce38815dSXudong Chen struct mtk_i2c *i2c = platform_get_drvdata(pdev); 800ce38815dSXudong Chen 801ce38815dSXudong Chen i2c_del_adapter(&i2c->adap); 802ce38815dSXudong Chen 803ce38815dSXudong Chen return 0; 804ce38815dSXudong Chen } 805ce38815dSXudong Chen 80609027e08SLiguo Zhang #ifdef CONFIG_PM_SLEEP 80709027e08SLiguo Zhang static int mtk_i2c_resume(struct device *dev) 80809027e08SLiguo Zhang { 80909027e08SLiguo Zhang struct mtk_i2c *i2c = dev_get_drvdata(dev); 81009027e08SLiguo Zhang 81109027e08SLiguo Zhang mtk_i2c_init_hw(i2c); 81209027e08SLiguo Zhang 81309027e08SLiguo Zhang return 0; 81409027e08SLiguo Zhang } 81509027e08SLiguo Zhang #endif 81609027e08SLiguo Zhang 81709027e08SLiguo Zhang static const struct dev_pm_ops mtk_i2c_pm = { 81809027e08SLiguo Zhang SET_SYSTEM_SLEEP_PM_OPS(NULL, mtk_i2c_resume) 81909027e08SLiguo Zhang }; 82009027e08SLiguo Zhang 821ce38815dSXudong Chen static struct platform_driver mtk_i2c_driver = { 822ce38815dSXudong Chen .probe = mtk_i2c_probe, 823ce38815dSXudong Chen .remove = mtk_i2c_remove, 824ce38815dSXudong Chen .driver = { 825ce38815dSXudong Chen .name = I2C_DRV_NAME, 82609027e08SLiguo Zhang .pm = &mtk_i2c_pm, 827ce38815dSXudong Chen .of_match_table = of_match_ptr(mtk_i2c_of_match), 828ce38815dSXudong Chen }, 829ce38815dSXudong Chen }; 830ce38815dSXudong Chen 831ce38815dSXudong Chen module_platform_driver(mtk_i2c_driver); 832ce38815dSXudong Chen 833ce38815dSXudong Chen MODULE_LICENSE("GPL v2"); 834ce38815dSXudong Chen MODULE_DESCRIPTION("MediaTek I2C Bus Driver"); 835ce38815dSXudong Chen MODULE_AUTHOR("Xudong Chen <xudong.chen@mediatek.com>"); 836