1ce38815dSXudong Chen /* 2ce38815dSXudong Chen * Copyright (c) 2014 MediaTek Inc. 3ce38815dSXudong Chen * Author: Xudong Chen <xudong.chen@mediatek.com> 4ce38815dSXudong Chen * 5ce38815dSXudong Chen * This program is free software; you can redistribute it and/or modify 6ce38815dSXudong Chen * it under the terms of the GNU General Public License version 2 as 7ce38815dSXudong Chen * published by the Free Software Foundation. 8ce38815dSXudong Chen * 9ce38815dSXudong Chen * This program is distributed in the hope that it will be useful, 10ce38815dSXudong Chen * but WITHOUT ANY WARRANTY; without even the implied warranty of 11ce38815dSXudong Chen * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 12ce38815dSXudong Chen * GNU General Public License for more details. 13ce38815dSXudong Chen */ 14ce38815dSXudong Chen 15ce38815dSXudong Chen #include <linux/clk.h> 16ce38815dSXudong Chen #include <linux/completion.h> 17ce38815dSXudong Chen #include <linux/delay.h> 18ce38815dSXudong Chen #include <linux/device.h> 19ce38815dSXudong Chen #include <linux/dma-mapping.h> 20ce38815dSXudong Chen #include <linux/err.h> 21ce38815dSXudong Chen #include <linux/errno.h> 22ce38815dSXudong Chen #include <linux/i2c.h> 23ce38815dSXudong Chen #include <linux/init.h> 24ce38815dSXudong Chen #include <linux/interrupt.h> 25ce38815dSXudong Chen #include <linux/io.h> 26ce38815dSXudong Chen #include <linux/kernel.h> 27ce38815dSXudong Chen #include <linux/mm.h> 28ce38815dSXudong Chen #include <linux/module.h> 29ce38815dSXudong Chen #include <linux/of_address.h> 30ce38815dSXudong Chen #include <linux/of_irq.h> 31ce38815dSXudong Chen #include <linux/platform_device.h> 32ce38815dSXudong Chen #include <linux/scatterlist.h> 33ce38815dSXudong Chen #include <linux/sched.h> 34ce38815dSXudong Chen #include <linux/slab.h> 35ce38815dSXudong Chen 36b2ed11e2SEddie Huang #define I2C_RS_TRANSFER (1 << 4) 37ce38815dSXudong Chen #define I2C_HS_NACKERR (1 << 2) 38ce38815dSXudong Chen #define I2C_ACKERR (1 << 1) 39ce38815dSXudong Chen #define I2C_TRANSAC_COMP (1 << 0) 40ce38815dSXudong Chen #define I2C_TRANSAC_START (1 << 0) 41b2ed11e2SEddie Huang #define I2C_RS_MUL_CNFG (1 << 15) 42b2ed11e2SEddie Huang #define I2C_RS_MUL_TRIG (1 << 14) 43ce38815dSXudong Chen #define I2C_DCM_DISABLE 0x0000 44ce38815dSXudong Chen #define I2C_IO_CONFIG_OPEN_DRAIN 0x0003 45ce38815dSXudong Chen #define I2C_IO_CONFIG_PUSH_PULL 0x0000 46ce38815dSXudong Chen #define I2C_SOFT_RST 0x0001 47ce38815dSXudong Chen #define I2C_FIFO_ADDR_CLR 0x0001 48ce38815dSXudong Chen #define I2C_DELAY_LEN 0x0002 49ce38815dSXudong Chen #define I2C_ST_START_CON 0x8001 50ce38815dSXudong Chen #define I2C_FS_START_CON 0x1800 51ce38815dSXudong Chen #define I2C_TIME_CLR_VALUE 0x0000 52ce38815dSXudong Chen #define I2C_TIME_DEFAULT_VALUE 0x0003 53ce38815dSXudong Chen #define I2C_FS_TIME_INIT_VALUE 0x1303 54ce38815dSXudong Chen #define I2C_WRRD_TRANAC_VALUE 0x0002 55ce38815dSXudong Chen #define I2C_RD_TRANAC_VALUE 0x0001 56ce38815dSXudong Chen 57ce38815dSXudong Chen #define I2C_DMA_CON_TX 0x0000 58ce38815dSXudong Chen #define I2C_DMA_CON_RX 0x0001 59ce38815dSXudong Chen #define I2C_DMA_START_EN 0x0001 60ce38815dSXudong Chen #define I2C_DMA_INT_FLAG_NONE 0x0000 61ce38815dSXudong Chen #define I2C_DMA_CLR_FLAG 0x0000 62ea89ef1fSEddie Huang #define I2C_DMA_HARD_RST 0x0002 63ce38815dSXudong Chen 64ce38815dSXudong Chen #define I2C_DEFAULT_SPEED 100000 /* hz */ 65ce38815dSXudong Chen #define MAX_FS_MODE_SPEED 400000 66ce38815dSXudong Chen #define MAX_HS_MODE_SPEED 3400000 67ce38815dSXudong Chen #define MAX_SAMPLE_CNT_DIV 8 68ce38815dSXudong Chen #define MAX_STEP_CNT_DIV 64 69ce38815dSXudong Chen #define MAX_HS_STEP_CNT_DIV 8 70ce38815dSXudong Chen 71ce38815dSXudong Chen #define I2C_CONTROL_RS (0x1 << 1) 72ce38815dSXudong Chen #define I2C_CONTROL_DMA_EN (0x1 << 2) 73ce38815dSXudong Chen #define I2C_CONTROL_CLK_EXT_EN (0x1 << 3) 74ce38815dSXudong Chen #define I2C_CONTROL_DIR_CHANGE (0x1 << 4) 75ce38815dSXudong Chen #define I2C_CONTROL_ACKERR_DET_EN (0x1 << 5) 76ce38815dSXudong Chen #define I2C_CONTROL_TRANSFER_LEN_CHANGE (0x1 << 6) 77ce38815dSXudong Chen #define I2C_CONTROL_WRAPPER (0x1 << 0) 78ce38815dSXudong Chen 79ce38815dSXudong Chen #define I2C_DRV_NAME "i2c-mt65xx" 80ce38815dSXudong Chen 81ce38815dSXudong Chen enum DMA_REGS_OFFSET { 82ce38815dSXudong Chen OFFSET_INT_FLAG = 0x0, 83ce38815dSXudong Chen OFFSET_INT_EN = 0x04, 84ce38815dSXudong Chen OFFSET_EN = 0x08, 85ea89ef1fSEddie Huang OFFSET_RST = 0x0c, 86ce38815dSXudong Chen OFFSET_CON = 0x18, 87ce38815dSXudong Chen OFFSET_TX_MEM_ADDR = 0x1c, 88ce38815dSXudong Chen OFFSET_RX_MEM_ADDR = 0x20, 89ce38815dSXudong Chen OFFSET_TX_LEN = 0x24, 90ce38815dSXudong Chen OFFSET_RX_LEN = 0x28, 91ce38815dSXudong Chen }; 92ce38815dSXudong Chen 93ce38815dSXudong Chen enum i2c_trans_st_rs { 94ce38815dSXudong Chen I2C_TRANS_STOP = 0, 95ce38815dSXudong Chen I2C_TRANS_REPEATED_START, 96ce38815dSXudong Chen }; 97ce38815dSXudong Chen 98ce38815dSXudong Chen enum mtk_trans_op { 99ce38815dSXudong Chen I2C_MASTER_WR = 1, 100ce38815dSXudong Chen I2C_MASTER_RD, 101ce38815dSXudong Chen I2C_MASTER_WRRD, 102ce38815dSXudong Chen }; 103ce38815dSXudong Chen 104ce38815dSXudong Chen enum I2C_REGS_OFFSET { 105ce38815dSXudong Chen OFFSET_DATA_PORT = 0x0, 106ce38815dSXudong Chen OFFSET_SLAVE_ADDR = 0x04, 107ce38815dSXudong Chen OFFSET_INTR_MASK = 0x08, 108ce38815dSXudong Chen OFFSET_INTR_STAT = 0x0c, 109ce38815dSXudong Chen OFFSET_CONTROL = 0x10, 110ce38815dSXudong Chen OFFSET_TRANSFER_LEN = 0x14, 111ce38815dSXudong Chen OFFSET_TRANSAC_LEN = 0x18, 112ce38815dSXudong Chen OFFSET_DELAY_LEN = 0x1c, 113ce38815dSXudong Chen OFFSET_TIMING = 0x20, 114ce38815dSXudong Chen OFFSET_START = 0x24, 115ce38815dSXudong Chen OFFSET_EXT_CONF = 0x28, 116ce38815dSXudong Chen OFFSET_FIFO_STAT = 0x30, 117ce38815dSXudong Chen OFFSET_FIFO_THRESH = 0x34, 118ce38815dSXudong Chen OFFSET_FIFO_ADDR_CLR = 0x38, 119ce38815dSXudong Chen OFFSET_IO_CONFIG = 0x40, 120ce38815dSXudong Chen OFFSET_RSV_DEBUG = 0x44, 121ce38815dSXudong Chen OFFSET_HS = 0x48, 122ce38815dSXudong Chen OFFSET_SOFTRESET = 0x50, 123ce38815dSXudong Chen OFFSET_DCM_EN = 0x54, 124ce38815dSXudong Chen OFFSET_PATH_DIR = 0x60, 125ce38815dSXudong Chen OFFSET_DEBUGSTAT = 0x64, 126ce38815dSXudong Chen OFFSET_DEBUGCTRL = 0x68, 127ce38815dSXudong Chen OFFSET_TRANSFER_LEN_AUX = 0x6c, 128ce38815dSXudong Chen }; 129ce38815dSXudong Chen 130ce38815dSXudong Chen struct mtk_i2c_compatible { 131ce38815dSXudong Chen const struct i2c_adapter_quirks *quirks; 132ce38815dSXudong Chen unsigned char pmic_i2c: 1; 133ce38815dSXudong Chen unsigned char dcm: 1; 134b2ed11e2SEddie Huang unsigned char auto_restart: 1; 135*173b77e8SLiguo Zhang unsigned char aux_len_reg: 1; 136ce38815dSXudong Chen }; 137ce38815dSXudong Chen 138ce38815dSXudong Chen struct mtk_i2c { 139ce38815dSXudong Chen struct i2c_adapter adap; /* i2c host adapter */ 140ce38815dSXudong Chen struct device *dev; 141ce38815dSXudong Chen struct completion msg_complete; 142ce38815dSXudong Chen 143ce38815dSXudong Chen /* set in i2c probe */ 144ce38815dSXudong Chen void __iomem *base; /* i2c base addr */ 145ce38815dSXudong Chen void __iomem *pdmabase; /* dma base address*/ 146ce38815dSXudong Chen struct clk *clk_main; /* main clock for i2c bus */ 147ce38815dSXudong Chen struct clk *clk_dma; /* DMA clock for i2c via DMA */ 148ce38815dSXudong Chen struct clk *clk_pmic; /* PMIC clock for i2c from PMIC */ 149ce38815dSXudong Chen bool have_pmic; /* can use i2c pins from PMIC */ 150ce38815dSXudong Chen bool use_push_pull; /* IO config push-pull mode */ 151ce38815dSXudong Chen 152ce38815dSXudong Chen u16 irq_stat; /* interrupt status */ 153ce38815dSXudong Chen unsigned int speed_hz; /* The speed in transfer */ 154ce38815dSXudong Chen enum mtk_trans_op op; 155ce38815dSXudong Chen u16 timing_reg; 156ce38815dSXudong Chen u16 high_speed_reg; 157*173b77e8SLiguo Zhang unsigned char auto_restart; 158ce38815dSXudong Chen const struct mtk_i2c_compatible *dev_comp; 159ce38815dSXudong Chen }; 160ce38815dSXudong Chen 161ce38815dSXudong Chen static const struct i2c_adapter_quirks mt6577_i2c_quirks = { 162ce38815dSXudong Chen .flags = I2C_AQ_COMB_WRITE_THEN_READ, 163ce38815dSXudong Chen .max_num_msgs = 1, 164ce38815dSXudong Chen .max_write_len = 255, 165ce38815dSXudong Chen .max_read_len = 255, 166ce38815dSXudong Chen .max_comb_1st_msg_len = 255, 167ce38815dSXudong Chen .max_comb_2nd_msg_len = 31, 168ce38815dSXudong Chen }; 169ce38815dSXudong Chen 170b2ed11e2SEddie Huang static const struct i2c_adapter_quirks mt8173_i2c_quirks = { 171b2ed11e2SEddie Huang .max_num_msgs = 65535, 172b2ed11e2SEddie Huang .max_write_len = 65535, 173b2ed11e2SEddie Huang .max_read_len = 65535, 174b2ed11e2SEddie Huang .max_comb_1st_msg_len = 65535, 175b2ed11e2SEddie Huang .max_comb_2nd_msg_len = 65535, 176b2ed11e2SEddie Huang }; 177b2ed11e2SEddie Huang 178ce38815dSXudong Chen static const struct mtk_i2c_compatible mt6577_compat = { 179ce38815dSXudong Chen .quirks = &mt6577_i2c_quirks, 180ce38815dSXudong Chen .pmic_i2c = 0, 181ce38815dSXudong Chen .dcm = 1, 182b2ed11e2SEddie Huang .auto_restart = 0, 183*173b77e8SLiguo Zhang .aux_len_reg = 0, 184ce38815dSXudong Chen }; 185ce38815dSXudong Chen 186ce38815dSXudong Chen static const struct mtk_i2c_compatible mt6589_compat = { 187ce38815dSXudong Chen .quirks = &mt6577_i2c_quirks, 188ce38815dSXudong Chen .pmic_i2c = 1, 189ce38815dSXudong Chen .dcm = 0, 190b2ed11e2SEddie Huang .auto_restart = 0, 191*173b77e8SLiguo Zhang .aux_len_reg = 0, 192b2ed11e2SEddie Huang }; 193b2ed11e2SEddie Huang 194b2ed11e2SEddie Huang static const struct mtk_i2c_compatible mt8173_compat = { 195b2ed11e2SEddie Huang .quirks = &mt8173_i2c_quirks, 196b2ed11e2SEddie Huang .pmic_i2c = 0, 197b2ed11e2SEddie Huang .dcm = 1, 198b2ed11e2SEddie Huang .auto_restart = 1, 199*173b77e8SLiguo Zhang .aux_len_reg = 1, 200ce38815dSXudong Chen }; 201ce38815dSXudong Chen 202ce38815dSXudong Chen static const struct of_device_id mtk_i2c_of_match[] = { 203ce38815dSXudong Chen { .compatible = "mediatek,mt6577-i2c", .data = &mt6577_compat }, 204ce38815dSXudong Chen { .compatible = "mediatek,mt6589-i2c", .data = &mt6589_compat }, 205b2ed11e2SEddie Huang { .compatible = "mediatek,mt8173-i2c", .data = &mt8173_compat }, 206ce38815dSXudong Chen {} 207ce38815dSXudong Chen }; 208ce38815dSXudong Chen MODULE_DEVICE_TABLE(of, mtk_i2c_of_match); 209ce38815dSXudong Chen 210ce38815dSXudong Chen static int mtk_i2c_clock_enable(struct mtk_i2c *i2c) 211ce38815dSXudong Chen { 212ce38815dSXudong Chen int ret; 213ce38815dSXudong Chen 214ce38815dSXudong Chen ret = clk_prepare_enable(i2c->clk_dma); 215ce38815dSXudong Chen if (ret) 216ce38815dSXudong Chen return ret; 217ce38815dSXudong Chen 218ce38815dSXudong Chen ret = clk_prepare_enable(i2c->clk_main); 219ce38815dSXudong Chen if (ret) 220ce38815dSXudong Chen goto err_main; 221ce38815dSXudong Chen 222ce38815dSXudong Chen if (i2c->have_pmic) { 223ce38815dSXudong Chen ret = clk_prepare_enable(i2c->clk_pmic); 224ce38815dSXudong Chen if (ret) 225ce38815dSXudong Chen goto err_pmic; 226ce38815dSXudong Chen } 227ce38815dSXudong Chen return 0; 228ce38815dSXudong Chen 229ce38815dSXudong Chen err_pmic: 230ce38815dSXudong Chen clk_disable_unprepare(i2c->clk_main); 231ce38815dSXudong Chen err_main: 232ce38815dSXudong Chen clk_disable_unprepare(i2c->clk_dma); 233ce38815dSXudong Chen 234ce38815dSXudong Chen return ret; 235ce38815dSXudong Chen } 236ce38815dSXudong Chen 237ce38815dSXudong Chen static void mtk_i2c_clock_disable(struct mtk_i2c *i2c) 238ce38815dSXudong Chen { 239ce38815dSXudong Chen if (i2c->have_pmic) 240ce38815dSXudong Chen clk_disable_unprepare(i2c->clk_pmic); 241ce38815dSXudong Chen 242ce38815dSXudong Chen clk_disable_unprepare(i2c->clk_main); 243ce38815dSXudong Chen clk_disable_unprepare(i2c->clk_dma); 244ce38815dSXudong Chen } 245ce38815dSXudong Chen 246ce38815dSXudong Chen static void mtk_i2c_init_hw(struct mtk_i2c *i2c) 247ce38815dSXudong Chen { 248ce38815dSXudong Chen u16 control_reg; 249ce38815dSXudong Chen 250ce38815dSXudong Chen writew(I2C_SOFT_RST, i2c->base + OFFSET_SOFTRESET); 251ce38815dSXudong Chen 252ce38815dSXudong Chen /* Set ioconfig */ 253ce38815dSXudong Chen if (i2c->use_push_pull) 254ce38815dSXudong Chen writew(I2C_IO_CONFIG_PUSH_PULL, i2c->base + OFFSET_IO_CONFIG); 255ce38815dSXudong Chen else 256ce38815dSXudong Chen writew(I2C_IO_CONFIG_OPEN_DRAIN, i2c->base + OFFSET_IO_CONFIG); 257ce38815dSXudong Chen 258ce38815dSXudong Chen if (i2c->dev_comp->dcm) 259ce38815dSXudong Chen writew(I2C_DCM_DISABLE, i2c->base + OFFSET_DCM_EN); 260ce38815dSXudong Chen 261ce38815dSXudong Chen writew(i2c->timing_reg, i2c->base + OFFSET_TIMING); 262ce38815dSXudong Chen writew(i2c->high_speed_reg, i2c->base + OFFSET_HS); 263ce38815dSXudong Chen 264ce38815dSXudong Chen /* If use i2c pin from PMIC mt6397 side, need set PATH_DIR first */ 265ce38815dSXudong Chen if (i2c->have_pmic) 266ce38815dSXudong Chen writew(I2C_CONTROL_WRAPPER, i2c->base + OFFSET_PATH_DIR); 267ce38815dSXudong Chen 268ce38815dSXudong Chen control_reg = I2C_CONTROL_ACKERR_DET_EN | 269ce38815dSXudong Chen I2C_CONTROL_CLK_EXT_EN | I2C_CONTROL_DMA_EN; 270ce38815dSXudong Chen writew(control_reg, i2c->base + OFFSET_CONTROL); 271ce38815dSXudong Chen writew(I2C_DELAY_LEN, i2c->base + OFFSET_DELAY_LEN); 272ea89ef1fSEddie Huang 273ea89ef1fSEddie Huang writel(I2C_DMA_HARD_RST, i2c->pdmabase + OFFSET_RST); 274ea89ef1fSEddie Huang udelay(50); 275ea89ef1fSEddie Huang writel(I2C_DMA_CLR_FLAG, i2c->pdmabase + OFFSET_RST); 276ce38815dSXudong Chen } 277ce38815dSXudong Chen 278ce38815dSXudong Chen /* 279ce38815dSXudong Chen * Calculate i2c port speed 280ce38815dSXudong Chen * 281ce38815dSXudong Chen * Hardware design: 282ce38815dSXudong Chen * i2c_bus_freq = parent_clk / (clock_div * 2 * sample_cnt * step_cnt) 283ce38815dSXudong Chen * clock_div: fixed in hardware, but may be various in different SoCs 284ce38815dSXudong Chen * 285ce38815dSXudong Chen * The calculation want to pick the highest bus frequency that is still 286ce38815dSXudong Chen * less than or equal to i2c->speed_hz. The calculation try to get 287ce38815dSXudong Chen * sample_cnt and step_cn 288ce38815dSXudong Chen */ 289ce38815dSXudong Chen static int mtk_i2c_set_speed(struct mtk_i2c *i2c, unsigned int parent_clk, 290ce38815dSXudong Chen unsigned int clock_div) 291ce38815dSXudong Chen { 292ce38815dSXudong Chen unsigned int clk_src; 293ce38815dSXudong Chen unsigned int step_cnt; 294ce38815dSXudong Chen unsigned int sample_cnt; 295ce38815dSXudong Chen unsigned int max_step_cnt; 296ce38815dSXudong Chen unsigned int target_speed; 297ce38815dSXudong Chen unsigned int base_sample_cnt = MAX_SAMPLE_CNT_DIV; 298ce38815dSXudong Chen unsigned int base_step_cnt; 299ce38815dSXudong Chen unsigned int opt_div; 300ce38815dSXudong Chen unsigned int best_mul; 301ce38815dSXudong Chen unsigned int cnt_mul; 302ce38815dSXudong Chen 303ce38815dSXudong Chen clk_src = parent_clk / clock_div; 304ce38815dSXudong Chen target_speed = i2c->speed_hz; 305ce38815dSXudong Chen 306ce38815dSXudong Chen if (target_speed > MAX_HS_MODE_SPEED) 307ce38815dSXudong Chen target_speed = MAX_HS_MODE_SPEED; 308ce38815dSXudong Chen 309ce38815dSXudong Chen if (target_speed > MAX_FS_MODE_SPEED) 310ce38815dSXudong Chen max_step_cnt = MAX_HS_STEP_CNT_DIV; 311ce38815dSXudong Chen else 312ce38815dSXudong Chen max_step_cnt = MAX_STEP_CNT_DIV; 313ce38815dSXudong Chen 314ce38815dSXudong Chen base_step_cnt = max_step_cnt; 315ce38815dSXudong Chen /* Find the best combination */ 316ce38815dSXudong Chen opt_div = DIV_ROUND_UP(clk_src >> 1, target_speed); 317ce38815dSXudong Chen best_mul = MAX_SAMPLE_CNT_DIV * max_step_cnt; 318ce38815dSXudong Chen 319ce38815dSXudong Chen /* Search for the best pair (sample_cnt, step_cnt) with 320ce38815dSXudong Chen * 0 < sample_cnt < MAX_SAMPLE_CNT_DIV 321ce38815dSXudong Chen * 0 < step_cnt < max_step_cnt 322ce38815dSXudong Chen * sample_cnt * step_cnt >= opt_div 323ce38815dSXudong Chen * optimizing for sample_cnt * step_cnt being minimal 324ce38815dSXudong Chen */ 325ce38815dSXudong Chen for (sample_cnt = 1; sample_cnt <= MAX_SAMPLE_CNT_DIV; sample_cnt++) { 326ce38815dSXudong Chen step_cnt = DIV_ROUND_UP(opt_div, sample_cnt); 327ce38815dSXudong Chen cnt_mul = step_cnt * sample_cnt; 328ce38815dSXudong Chen if (step_cnt > max_step_cnt) 329ce38815dSXudong Chen continue; 330ce38815dSXudong Chen 331ce38815dSXudong Chen if (cnt_mul < best_mul) { 332ce38815dSXudong Chen best_mul = cnt_mul; 333ce38815dSXudong Chen base_sample_cnt = sample_cnt; 334ce38815dSXudong Chen base_step_cnt = step_cnt; 335ce38815dSXudong Chen if (best_mul == opt_div) 336ce38815dSXudong Chen break; 337ce38815dSXudong Chen } 338ce38815dSXudong Chen } 339ce38815dSXudong Chen 340ce38815dSXudong Chen sample_cnt = base_sample_cnt; 341ce38815dSXudong Chen step_cnt = base_step_cnt; 342ce38815dSXudong Chen 343ce38815dSXudong Chen if ((clk_src / (2 * sample_cnt * step_cnt)) > target_speed) { 344ce38815dSXudong Chen /* In this case, hardware can't support such 345ce38815dSXudong Chen * low i2c_bus_freq 346ce38815dSXudong Chen */ 347ce38815dSXudong Chen dev_dbg(i2c->dev, "Unsupported speed (%uhz)\n", target_speed); 348ce38815dSXudong Chen return -EINVAL; 349ce38815dSXudong Chen } 350ce38815dSXudong Chen 351ce38815dSXudong Chen step_cnt--; 352ce38815dSXudong Chen sample_cnt--; 353ce38815dSXudong Chen 354ce38815dSXudong Chen if (target_speed > MAX_FS_MODE_SPEED) { 355ce38815dSXudong Chen /* Set the high speed mode register */ 356ce38815dSXudong Chen i2c->timing_reg = I2C_FS_TIME_INIT_VALUE; 357ce38815dSXudong Chen i2c->high_speed_reg = I2C_TIME_DEFAULT_VALUE | 358ce38815dSXudong Chen (sample_cnt << 12) | (step_cnt << 8); 359ce38815dSXudong Chen } else { 360ce38815dSXudong Chen i2c->timing_reg = (sample_cnt << 8) | (step_cnt << 0); 361ce38815dSXudong Chen /* Disable the high speed transaction */ 362ce38815dSXudong Chen i2c->high_speed_reg = I2C_TIME_CLR_VALUE; 363ce38815dSXudong Chen } 364ce38815dSXudong Chen 365ce38815dSXudong Chen return 0; 366ce38815dSXudong Chen } 367ce38815dSXudong Chen 368b2ed11e2SEddie Huang static int mtk_i2c_do_transfer(struct mtk_i2c *i2c, struct i2c_msg *msgs, 369b2ed11e2SEddie Huang int num, int left_num) 370ce38815dSXudong Chen { 371ce38815dSXudong Chen u16 addr_reg; 372b2ed11e2SEddie Huang u16 start_reg; 373ce38815dSXudong Chen u16 control_reg; 374b2ed11e2SEddie Huang u16 restart_flag = 0; 375ce38815dSXudong Chen dma_addr_t rpaddr = 0; 376ce38815dSXudong Chen dma_addr_t wpaddr = 0; 377ce38815dSXudong Chen int ret; 378ce38815dSXudong Chen 379ce38815dSXudong Chen i2c->irq_stat = 0; 380ce38815dSXudong Chen 381*173b77e8SLiguo Zhang if (i2c->auto_restart) 382b2ed11e2SEddie Huang restart_flag = I2C_RS_TRANSFER; 383b2ed11e2SEddie Huang 384ce38815dSXudong Chen reinit_completion(&i2c->msg_complete); 385ce38815dSXudong Chen 386ce38815dSXudong Chen control_reg = readw(i2c->base + OFFSET_CONTROL) & 387ce38815dSXudong Chen ~(I2C_CONTROL_DIR_CHANGE | I2C_CONTROL_RS); 388b2ed11e2SEddie Huang if ((i2c->speed_hz > 400000) || (left_num >= 1)) 389ce38815dSXudong Chen control_reg |= I2C_CONTROL_RS; 390ce38815dSXudong Chen 391ce38815dSXudong Chen if (i2c->op == I2C_MASTER_WRRD) 392ce38815dSXudong Chen control_reg |= I2C_CONTROL_DIR_CHANGE | I2C_CONTROL_RS; 393ce38815dSXudong Chen 394ce38815dSXudong Chen writew(control_reg, i2c->base + OFFSET_CONTROL); 395ce38815dSXudong Chen 396ce38815dSXudong Chen /* set start condition */ 397ce38815dSXudong Chen if (i2c->speed_hz <= 100000) 398ce38815dSXudong Chen writew(I2C_ST_START_CON, i2c->base + OFFSET_EXT_CONF); 399ce38815dSXudong Chen else 400ce38815dSXudong Chen writew(I2C_FS_START_CON, i2c->base + OFFSET_EXT_CONF); 401ce38815dSXudong Chen 402ce38815dSXudong Chen addr_reg = msgs->addr << 1; 403ce38815dSXudong Chen if (i2c->op == I2C_MASTER_RD) 404ce38815dSXudong Chen addr_reg |= 0x1; 405ce38815dSXudong Chen 406ce38815dSXudong Chen writew(addr_reg, i2c->base + OFFSET_SLAVE_ADDR); 407ce38815dSXudong Chen 408ce38815dSXudong Chen /* Clear interrupt status */ 409b2ed11e2SEddie Huang writew(restart_flag | I2C_HS_NACKERR | I2C_ACKERR | 410b2ed11e2SEddie Huang I2C_TRANSAC_COMP, i2c->base + OFFSET_INTR_STAT); 411ce38815dSXudong Chen writew(I2C_FIFO_ADDR_CLR, i2c->base + OFFSET_FIFO_ADDR_CLR); 412ce38815dSXudong Chen 413ce38815dSXudong Chen /* Enable interrupt */ 414b2ed11e2SEddie Huang writew(restart_flag | I2C_HS_NACKERR | I2C_ACKERR | 415b2ed11e2SEddie Huang I2C_TRANSAC_COMP, i2c->base + OFFSET_INTR_MASK); 416ce38815dSXudong Chen 417ce38815dSXudong Chen /* Set transfer and transaction len */ 418ce38815dSXudong Chen if (i2c->op == I2C_MASTER_WRRD) { 419*173b77e8SLiguo Zhang if (i2c->dev_comp->aux_len_reg) { 420*173b77e8SLiguo Zhang writew(msgs->len, i2c->base + OFFSET_TRANSFER_LEN); 421*173b77e8SLiguo Zhang writew((msgs + 1)->len, i2c->base + 422*173b77e8SLiguo Zhang OFFSET_TRANSFER_LEN_AUX); 423*173b77e8SLiguo Zhang } else { 424ce38815dSXudong Chen writew(msgs->len | ((msgs + 1)->len) << 8, 425ce38815dSXudong Chen i2c->base + OFFSET_TRANSFER_LEN); 426*173b77e8SLiguo Zhang } 427ce38815dSXudong Chen writew(I2C_WRRD_TRANAC_VALUE, i2c->base + OFFSET_TRANSAC_LEN); 428ce38815dSXudong Chen } else { 429ce38815dSXudong Chen writew(msgs->len, i2c->base + OFFSET_TRANSFER_LEN); 430b2ed11e2SEddie Huang writew(num, i2c->base + OFFSET_TRANSAC_LEN); 431ce38815dSXudong Chen } 432ce38815dSXudong Chen 433ce38815dSXudong Chen /* Prepare buffer data to start transfer */ 434ce38815dSXudong Chen if (i2c->op == I2C_MASTER_RD) { 435ce38815dSXudong Chen writel(I2C_DMA_INT_FLAG_NONE, i2c->pdmabase + OFFSET_INT_FLAG); 436ce38815dSXudong Chen writel(I2C_DMA_CON_RX, i2c->pdmabase + OFFSET_CON); 437ce38815dSXudong Chen rpaddr = dma_map_single(i2c->dev, msgs->buf, 438ce38815dSXudong Chen msgs->len, DMA_FROM_DEVICE); 439ce38815dSXudong Chen if (dma_mapping_error(i2c->dev, rpaddr)) 440ce38815dSXudong Chen return -ENOMEM; 441ce38815dSXudong Chen writel((u32)rpaddr, i2c->pdmabase + OFFSET_RX_MEM_ADDR); 442ce38815dSXudong Chen writel(msgs->len, i2c->pdmabase + OFFSET_RX_LEN); 443ce38815dSXudong Chen } else if (i2c->op == I2C_MASTER_WR) { 444ce38815dSXudong Chen writel(I2C_DMA_INT_FLAG_NONE, i2c->pdmabase + OFFSET_INT_FLAG); 445ce38815dSXudong Chen writel(I2C_DMA_CON_TX, i2c->pdmabase + OFFSET_CON); 446ce38815dSXudong Chen wpaddr = dma_map_single(i2c->dev, msgs->buf, 447ce38815dSXudong Chen msgs->len, DMA_TO_DEVICE); 448ce38815dSXudong Chen if (dma_mapping_error(i2c->dev, wpaddr)) 449ce38815dSXudong Chen return -ENOMEM; 450ce38815dSXudong Chen writel((u32)wpaddr, i2c->pdmabase + OFFSET_TX_MEM_ADDR); 451ce38815dSXudong Chen writel(msgs->len, i2c->pdmabase + OFFSET_TX_LEN); 452ce38815dSXudong Chen } else { 453ce38815dSXudong Chen writel(I2C_DMA_CLR_FLAG, i2c->pdmabase + OFFSET_INT_FLAG); 454ce38815dSXudong Chen writel(I2C_DMA_CLR_FLAG, i2c->pdmabase + OFFSET_CON); 455ce38815dSXudong Chen wpaddr = dma_map_single(i2c->dev, msgs->buf, 456ce38815dSXudong Chen msgs->len, DMA_TO_DEVICE); 457ce38815dSXudong Chen if (dma_mapping_error(i2c->dev, wpaddr)) 458ce38815dSXudong Chen return -ENOMEM; 459ce38815dSXudong Chen rpaddr = dma_map_single(i2c->dev, (msgs + 1)->buf, 460ce38815dSXudong Chen (msgs + 1)->len, 461ce38815dSXudong Chen DMA_FROM_DEVICE); 462ce38815dSXudong Chen if (dma_mapping_error(i2c->dev, rpaddr)) { 463ce38815dSXudong Chen dma_unmap_single(i2c->dev, wpaddr, 464ce38815dSXudong Chen msgs->len, DMA_TO_DEVICE); 465ce38815dSXudong Chen return -ENOMEM; 466ce38815dSXudong Chen } 467ce38815dSXudong Chen writel((u32)wpaddr, i2c->pdmabase + OFFSET_TX_MEM_ADDR); 468ce38815dSXudong Chen writel((u32)rpaddr, i2c->pdmabase + OFFSET_RX_MEM_ADDR); 469ce38815dSXudong Chen writel(msgs->len, i2c->pdmabase + OFFSET_TX_LEN); 470ce38815dSXudong Chen writel((msgs + 1)->len, i2c->pdmabase + OFFSET_RX_LEN); 471ce38815dSXudong Chen } 472ce38815dSXudong Chen 473ce38815dSXudong Chen writel(I2C_DMA_START_EN, i2c->pdmabase + OFFSET_EN); 474b2ed11e2SEddie Huang 475*173b77e8SLiguo Zhang if (!i2c->auto_restart) { 476b2ed11e2SEddie Huang start_reg = I2C_TRANSAC_START; 477b2ed11e2SEddie Huang } else { 478b2ed11e2SEddie Huang start_reg = I2C_TRANSAC_START | I2C_RS_MUL_TRIG; 479b2ed11e2SEddie Huang if (left_num >= 1) 480b2ed11e2SEddie Huang start_reg |= I2C_RS_MUL_CNFG; 481b2ed11e2SEddie Huang } 482b2ed11e2SEddie Huang writew(start_reg, i2c->base + OFFSET_START); 483ce38815dSXudong Chen 484ce38815dSXudong Chen ret = wait_for_completion_timeout(&i2c->msg_complete, 485ce38815dSXudong Chen i2c->adap.timeout); 486ce38815dSXudong Chen 487ce38815dSXudong Chen /* Clear interrupt mask */ 488b2ed11e2SEddie Huang writew(~(restart_flag | I2C_HS_NACKERR | I2C_ACKERR | 489ce38815dSXudong Chen I2C_TRANSAC_COMP), i2c->base + OFFSET_INTR_MASK); 490ce38815dSXudong Chen 491ce38815dSXudong Chen if (i2c->op == I2C_MASTER_WR) { 492ce38815dSXudong Chen dma_unmap_single(i2c->dev, wpaddr, 493ce38815dSXudong Chen msgs->len, DMA_TO_DEVICE); 494ce38815dSXudong Chen } else if (i2c->op == I2C_MASTER_RD) { 495ce38815dSXudong Chen dma_unmap_single(i2c->dev, rpaddr, 496ce38815dSXudong Chen msgs->len, DMA_FROM_DEVICE); 497ce38815dSXudong Chen } else { 498ce38815dSXudong Chen dma_unmap_single(i2c->dev, wpaddr, msgs->len, 499ce38815dSXudong Chen DMA_TO_DEVICE); 500ce38815dSXudong Chen dma_unmap_single(i2c->dev, rpaddr, (msgs + 1)->len, 501ce38815dSXudong Chen DMA_FROM_DEVICE); 502ce38815dSXudong Chen } 503ce38815dSXudong Chen 504ce38815dSXudong Chen if (ret == 0) { 505ce38815dSXudong Chen dev_dbg(i2c->dev, "addr: %x, transfer timeout\n", msgs->addr); 506ce38815dSXudong Chen mtk_i2c_init_hw(i2c); 507ce38815dSXudong Chen return -ETIMEDOUT; 508ce38815dSXudong Chen } 509ce38815dSXudong Chen 510ce38815dSXudong Chen completion_done(&i2c->msg_complete); 511ce38815dSXudong Chen 512ce38815dSXudong Chen if (i2c->irq_stat & (I2C_HS_NACKERR | I2C_ACKERR)) { 513ce38815dSXudong Chen dev_dbg(i2c->dev, "addr: %x, transfer ACK error\n", msgs->addr); 514ce38815dSXudong Chen mtk_i2c_init_hw(i2c); 515ce38815dSXudong Chen return -ENXIO; 516ce38815dSXudong Chen } 517ce38815dSXudong Chen 518ce38815dSXudong Chen return 0; 519ce38815dSXudong Chen } 520ce38815dSXudong Chen 521ce38815dSXudong Chen static int mtk_i2c_transfer(struct i2c_adapter *adap, 522ce38815dSXudong Chen struct i2c_msg msgs[], int num) 523ce38815dSXudong Chen { 524ce38815dSXudong Chen int ret; 525ce38815dSXudong Chen int left_num = num; 526ce38815dSXudong Chen struct mtk_i2c *i2c = i2c_get_adapdata(adap); 527ce38815dSXudong Chen 528ce38815dSXudong Chen ret = mtk_i2c_clock_enable(i2c); 529ce38815dSXudong Chen if (ret) 530ce38815dSXudong Chen return ret; 531ce38815dSXudong Chen 532*173b77e8SLiguo Zhang i2c->auto_restart = i2c->dev_comp->auto_restart; 533*173b77e8SLiguo Zhang 534*173b77e8SLiguo Zhang /* checking if we can skip restart and optimize using WRRD mode */ 535*173b77e8SLiguo Zhang if (i2c->auto_restart && num == 2) { 536*173b77e8SLiguo Zhang if (!(msgs[0].flags & I2C_M_RD) && (msgs[1].flags & I2C_M_RD) && 537*173b77e8SLiguo Zhang msgs[0].addr == msgs[1].addr) { 538*173b77e8SLiguo Zhang i2c->auto_restart = 0; 539*173b77e8SLiguo Zhang } 540*173b77e8SLiguo Zhang } 541*173b77e8SLiguo Zhang 542b2ed11e2SEddie Huang while (left_num--) { 543ce38815dSXudong Chen if (!msgs->buf) { 544ce38815dSXudong Chen dev_dbg(i2c->dev, "data buffer is NULL.\n"); 545ce38815dSXudong Chen ret = -EINVAL; 546ce38815dSXudong Chen goto err_exit; 547ce38815dSXudong Chen } 548ce38815dSXudong Chen 549ce38815dSXudong Chen if (msgs->flags & I2C_M_RD) 550ce38815dSXudong Chen i2c->op = I2C_MASTER_RD; 551ce38815dSXudong Chen else 552ce38815dSXudong Chen i2c->op = I2C_MASTER_WR; 553ce38815dSXudong Chen 554*173b77e8SLiguo Zhang if (!i2c->auto_restart) { 555ce38815dSXudong Chen if (num > 1) { 556ce38815dSXudong Chen /* combined two messages into one transaction */ 557ce38815dSXudong Chen i2c->op = I2C_MASTER_WRRD; 558ce38815dSXudong Chen left_num--; 559ce38815dSXudong Chen } 560b2ed11e2SEddie Huang } 561ce38815dSXudong Chen 562ce38815dSXudong Chen /* always use DMA mode. */ 563b2ed11e2SEddie Huang ret = mtk_i2c_do_transfer(i2c, msgs, num, left_num); 564ce38815dSXudong Chen if (ret < 0) 565ce38815dSXudong Chen goto err_exit; 566ce38815dSXudong Chen 567b2ed11e2SEddie Huang msgs++; 568b2ed11e2SEddie Huang } 569ce38815dSXudong Chen /* the return value is number of executed messages */ 570ce38815dSXudong Chen ret = num; 571ce38815dSXudong Chen 572ce38815dSXudong Chen err_exit: 573ce38815dSXudong Chen mtk_i2c_clock_disable(i2c); 574ce38815dSXudong Chen return ret; 575ce38815dSXudong Chen } 576ce38815dSXudong Chen 577ce38815dSXudong Chen static irqreturn_t mtk_i2c_irq(int irqno, void *dev_id) 578ce38815dSXudong Chen { 579ce38815dSXudong Chen struct mtk_i2c *i2c = dev_id; 580b2ed11e2SEddie Huang u16 restart_flag = 0; 58128c0a843SEddie Huang u16 intr_stat; 582b2ed11e2SEddie Huang 583*173b77e8SLiguo Zhang if (i2c->auto_restart) 584b2ed11e2SEddie Huang restart_flag = I2C_RS_TRANSFER; 585ce38815dSXudong Chen 58628c0a843SEddie Huang intr_stat = readw(i2c->base + OFFSET_INTR_STAT); 58728c0a843SEddie Huang writew(intr_stat, i2c->base + OFFSET_INTR_STAT); 588ce38815dSXudong Chen 58928c0a843SEddie Huang /* 59028c0a843SEddie Huang * when occurs ack error, i2c controller generate two interrupts 59128c0a843SEddie Huang * first is the ack error interrupt, then the complete interrupt 59228c0a843SEddie Huang * i2c->irq_stat need keep the two interrupt value. 59328c0a843SEddie Huang */ 59428c0a843SEddie Huang i2c->irq_stat |= intr_stat; 59528c0a843SEddie Huang if (i2c->irq_stat & (I2C_TRANSAC_COMP | restart_flag)) 596ce38815dSXudong Chen complete(&i2c->msg_complete); 597ce38815dSXudong Chen 598ce38815dSXudong Chen return IRQ_HANDLED; 599ce38815dSXudong Chen } 600ce38815dSXudong Chen 601ce38815dSXudong Chen static u32 mtk_i2c_functionality(struct i2c_adapter *adap) 602ce38815dSXudong Chen { 603ce38815dSXudong Chen return I2C_FUNC_I2C | I2C_FUNC_SMBUS_EMUL; 604ce38815dSXudong Chen } 605ce38815dSXudong Chen 606ce38815dSXudong Chen static const struct i2c_algorithm mtk_i2c_algorithm = { 607ce38815dSXudong Chen .master_xfer = mtk_i2c_transfer, 608ce38815dSXudong Chen .functionality = mtk_i2c_functionality, 609ce38815dSXudong Chen }; 610ce38815dSXudong Chen 611ce38815dSXudong Chen static int mtk_i2c_parse_dt(struct device_node *np, struct mtk_i2c *i2c, 612ce38815dSXudong Chen unsigned int *clk_src_div) 613ce38815dSXudong Chen { 614ce38815dSXudong Chen int ret; 615ce38815dSXudong Chen 616ce38815dSXudong Chen ret = of_property_read_u32(np, "clock-frequency", &i2c->speed_hz); 617ce38815dSXudong Chen if (ret < 0) 618ce38815dSXudong Chen i2c->speed_hz = I2C_DEFAULT_SPEED; 619ce38815dSXudong Chen 620ce38815dSXudong Chen ret = of_property_read_u32(np, "clock-div", clk_src_div); 621ce38815dSXudong Chen if (ret < 0) 622ce38815dSXudong Chen return ret; 623ce38815dSXudong Chen 624ce38815dSXudong Chen if (*clk_src_div == 0) 625ce38815dSXudong Chen return -EINVAL; 626ce38815dSXudong Chen 627ce38815dSXudong Chen i2c->have_pmic = of_property_read_bool(np, "mediatek,have-pmic"); 628ce38815dSXudong Chen i2c->use_push_pull = 629ce38815dSXudong Chen of_property_read_bool(np, "mediatek,use-push-pull"); 630ce38815dSXudong Chen 631ce38815dSXudong Chen return 0; 632ce38815dSXudong Chen } 633ce38815dSXudong Chen 634ce38815dSXudong Chen static int mtk_i2c_probe(struct platform_device *pdev) 635ce38815dSXudong Chen { 636ce38815dSXudong Chen const struct of_device_id *of_id; 637ce38815dSXudong Chen int ret = 0; 638ce38815dSXudong Chen struct mtk_i2c *i2c; 639ce38815dSXudong Chen struct clk *clk; 640ce38815dSXudong Chen unsigned int clk_src_div; 641ce38815dSXudong Chen struct resource *res; 642ce38815dSXudong Chen int irq; 643ce38815dSXudong Chen 644ce38815dSXudong Chen i2c = devm_kzalloc(&pdev->dev, sizeof(*i2c), GFP_KERNEL); 645ce38815dSXudong Chen if (!i2c) 646ce38815dSXudong Chen return -ENOMEM; 647ce38815dSXudong Chen 648ce38815dSXudong Chen ret = mtk_i2c_parse_dt(pdev->dev.of_node, i2c, &clk_src_div); 649ce38815dSXudong Chen if (ret) 650ce38815dSXudong Chen return -EINVAL; 651ce38815dSXudong Chen 652ce38815dSXudong Chen res = platform_get_resource(pdev, IORESOURCE_MEM, 0); 653ce38815dSXudong Chen i2c->base = devm_ioremap_resource(&pdev->dev, res); 654ce38815dSXudong Chen if (IS_ERR(i2c->base)) 655ce38815dSXudong Chen return PTR_ERR(i2c->base); 656ce38815dSXudong Chen 657ce38815dSXudong Chen res = platform_get_resource(pdev, IORESOURCE_MEM, 1); 658ce38815dSXudong Chen i2c->pdmabase = devm_ioremap_resource(&pdev->dev, res); 659ce38815dSXudong Chen if (IS_ERR(i2c->pdmabase)) 660ce38815dSXudong Chen return PTR_ERR(i2c->pdmabase); 661ce38815dSXudong Chen 662ce38815dSXudong Chen irq = platform_get_irq(pdev, 0); 663ce38815dSXudong Chen if (irq <= 0) 664ce38815dSXudong Chen return irq; 665ce38815dSXudong Chen 666ce38815dSXudong Chen init_completion(&i2c->msg_complete); 667ce38815dSXudong Chen 668ce38815dSXudong Chen of_id = of_match_node(mtk_i2c_of_match, pdev->dev.of_node); 669ce38815dSXudong Chen if (!of_id) 670ce38815dSXudong Chen return -EINVAL; 671ce38815dSXudong Chen 672ce38815dSXudong Chen i2c->dev_comp = of_id->data; 673ce38815dSXudong Chen i2c->adap.dev.of_node = pdev->dev.of_node; 674ce38815dSXudong Chen i2c->dev = &pdev->dev; 675ce38815dSXudong Chen i2c->adap.dev.parent = &pdev->dev; 676ce38815dSXudong Chen i2c->adap.owner = THIS_MODULE; 677ce38815dSXudong Chen i2c->adap.algo = &mtk_i2c_algorithm; 678ce38815dSXudong Chen i2c->adap.quirks = i2c->dev_comp->quirks; 679ce38815dSXudong Chen i2c->adap.timeout = 2 * HZ; 680ce38815dSXudong Chen i2c->adap.retries = 1; 681ce38815dSXudong Chen 682ce38815dSXudong Chen if (i2c->have_pmic && !i2c->dev_comp->pmic_i2c) 683ce38815dSXudong Chen return -EINVAL; 684ce38815dSXudong Chen 685ce38815dSXudong Chen i2c->clk_main = devm_clk_get(&pdev->dev, "main"); 686ce38815dSXudong Chen if (IS_ERR(i2c->clk_main)) { 687ce38815dSXudong Chen dev_err(&pdev->dev, "cannot get main clock\n"); 688ce38815dSXudong Chen return PTR_ERR(i2c->clk_main); 689ce38815dSXudong Chen } 690ce38815dSXudong Chen 691ce38815dSXudong Chen i2c->clk_dma = devm_clk_get(&pdev->dev, "dma"); 692ce38815dSXudong Chen if (IS_ERR(i2c->clk_dma)) { 693ce38815dSXudong Chen dev_err(&pdev->dev, "cannot get dma clock\n"); 694ce38815dSXudong Chen return PTR_ERR(i2c->clk_dma); 695ce38815dSXudong Chen } 696ce38815dSXudong Chen 697ce38815dSXudong Chen clk = i2c->clk_main; 698ce38815dSXudong Chen if (i2c->have_pmic) { 699ce38815dSXudong Chen i2c->clk_pmic = devm_clk_get(&pdev->dev, "pmic"); 700ce38815dSXudong Chen if (IS_ERR(i2c->clk_pmic)) { 701ce38815dSXudong Chen dev_err(&pdev->dev, "cannot get pmic clock\n"); 702ce38815dSXudong Chen return PTR_ERR(i2c->clk_pmic); 703ce38815dSXudong Chen } 704ce38815dSXudong Chen clk = i2c->clk_pmic; 705ce38815dSXudong Chen } 706ce38815dSXudong Chen 707ce38815dSXudong Chen strlcpy(i2c->adap.name, I2C_DRV_NAME, sizeof(i2c->adap.name)); 708ce38815dSXudong Chen 709ce38815dSXudong Chen ret = mtk_i2c_set_speed(i2c, clk_get_rate(clk), clk_src_div); 710ce38815dSXudong Chen if (ret) { 711ce38815dSXudong Chen dev_err(&pdev->dev, "Failed to set the speed.\n"); 712ce38815dSXudong Chen return -EINVAL; 713ce38815dSXudong Chen } 714ce38815dSXudong Chen 715ce38815dSXudong Chen ret = mtk_i2c_clock_enable(i2c); 716ce38815dSXudong Chen if (ret) { 717ce38815dSXudong Chen dev_err(&pdev->dev, "clock enable failed!\n"); 718ce38815dSXudong Chen return ret; 719ce38815dSXudong Chen } 720ce38815dSXudong Chen mtk_i2c_init_hw(i2c); 721ce38815dSXudong Chen mtk_i2c_clock_disable(i2c); 722ce38815dSXudong Chen 723ce38815dSXudong Chen ret = devm_request_irq(&pdev->dev, irq, mtk_i2c_irq, 724ce38815dSXudong Chen IRQF_TRIGGER_NONE, I2C_DRV_NAME, i2c); 725ce38815dSXudong Chen if (ret < 0) { 726ce38815dSXudong Chen dev_err(&pdev->dev, 727ce38815dSXudong Chen "Request I2C IRQ %d fail\n", irq); 728ce38815dSXudong Chen return ret; 729ce38815dSXudong Chen } 730ce38815dSXudong Chen 731ce38815dSXudong Chen i2c_set_adapdata(&i2c->adap, i2c); 732ce38815dSXudong Chen ret = i2c_add_adapter(&i2c->adap); 733ce38815dSXudong Chen if (ret) { 734ce38815dSXudong Chen dev_err(&pdev->dev, "Failed to add i2c bus to i2c core\n"); 735ce38815dSXudong Chen return ret; 736ce38815dSXudong Chen } 737ce38815dSXudong Chen 738ce38815dSXudong Chen platform_set_drvdata(pdev, i2c); 739ce38815dSXudong Chen 740ce38815dSXudong Chen return 0; 741ce38815dSXudong Chen } 742ce38815dSXudong Chen 743ce38815dSXudong Chen static int mtk_i2c_remove(struct platform_device *pdev) 744ce38815dSXudong Chen { 745ce38815dSXudong Chen struct mtk_i2c *i2c = platform_get_drvdata(pdev); 746ce38815dSXudong Chen 747ce38815dSXudong Chen i2c_del_adapter(&i2c->adap); 748ce38815dSXudong Chen 749ce38815dSXudong Chen return 0; 750ce38815dSXudong Chen } 751ce38815dSXudong Chen 75209027e08SLiguo Zhang #ifdef CONFIG_PM_SLEEP 75309027e08SLiguo Zhang static int mtk_i2c_resume(struct device *dev) 75409027e08SLiguo Zhang { 75509027e08SLiguo Zhang struct mtk_i2c *i2c = dev_get_drvdata(dev); 75609027e08SLiguo Zhang 75709027e08SLiguo Zhang mtk_i2c_init_hw(i2c); 75809027e08SLiguo Zhang 75909027e08SLiguo Zhang return 0; 76009027e08SLiguo Zhang } 76109027e08SLiguo Zhang #endif 76209027e08SLiguo Zhang 76309027e08SLiguo Zhang static const struct dev_pm_ops mtk_i2c_pm = { 76409027e08SLiguo Zhang SET_SYSTEM_SLEEP_PM_OPS(NULL, mtk_i2c_resume) 76509027e08SLiguo Zhang }; 76609027e08SLiguo Zhang 767ce38815dSXudong Chen static struct platform_driver mtk_i2c_driver = { 768ce38815dSXudong Chen .probe = mtk_i2c_probe, 769ce38815dSXudong Chen .remove = mtk_i2c_remove, 770ce38815dSXudong Chen .driver = { 771ce38815dSXudong Chen .name = I2C_DRV_NAME, 77209027e08SLiguo Zhang .pm = &mtk_i2c_pm, 773ce38815dSXudong Chen .of_match_table = of_match_ptr(mtk_i2c_of_match), 774ce38815dSXudong Chen }, 775ce38815dSXudong Chen }; 776ce38815dSXudong Chen 777ce38815dSXudong Chen module_platform_driver(mtk_i2c_driver); 778ce38815dSXudong Chen 779ce38815dSXudong Chen MODULE_LICENSE("GPL v2"); 780ce38815dSXudong Chen MODULE_DESCRIPTION("MediaTek I2C Bus Driver"); 781ce38815dSXudong Chen MODULE_AUTHOR("Xudong Chen <xudong.chen@mediatek.com>"); 782