xref: /linux/drivers/i2c/busses/i2c-mt65xx.c (revision 09027e08ac329eddd8f4a06ddcef8022eded6b87)
1ce38815dSXudong Chen /*
2ce38815dSXudong Chen  * Copyright (c) 2014 MediaTek Inc.
3ce38815dSXudong Chen  * Author: Xudong Chen <xudong.chen@mediatek.com>
4ce38815dSXudong Chen  *
5ce38815dSXudong Chen  * This program is free software; you can redistribute it and/or modify
6ce38815dSXudong Chen  * it under the terms of the GNU General Public License version 2 as
7ce38815dSXudong Chen  * published by the Free Software Foundation.
8ce38815dSXudong Chen  *
9ce38815dSXudong Chen  * This program is distributed in the hope that it will be useful,
10ce38815dSXudong Chen  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11ce38815dSXudong Chen  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12ce38815dSXudong Chen  * GNU General Public License for more details.
13ce38815dSXudong Chen  */
14ce38815dSXudong Chen 
15ce38815dSXudong Chen #include <linux/clk.h>
16ce38815dSXudong Chen #include <linux/completion.h>
17ce38815dSXudong Chen #include <linux/delay.h>
18ce38815dSXudong Chen #include <linux/device.h>
19ce38815dSXudong Chen #include <linux/dma-mapping.h>
20ce38815dSXudong Chen #include <linux/err.h>
21ce38815dSXudong Chen #include <linux/errno.h>
22ce38815dSXudong Chen #include <linux/i2c.h>
23ce38815dSXudong Chen #include <linux/init.h>
24ce38815dSXudong Chen #include <linux/interrupt.h>
25ce38815dSXudong Chen #include <linux/io.h>
26ce38815dSXudong Chen #include <linux/kernel.h>
27ce38815dSXudong Chen #include <linux/mm.h>
28ce38815dSXudong Chen #include <linux/module.h>
29ce38815dSXudong Chen #include <linux/of_address.h>
30ce38815dSXudong Chen #include <linux/of_irq.h>
31ce38815dSXudong Chen #include <linux/platform_device.h>
32ce38815dSXudong Chen #include <linux/scatterlist.h>
33ce38815dSXudong Chen #include <linux/sched.h>
34ce38815dSXudong Chen #include <linux/slab.h>
35ce38815dSXudong Chen 
36b2ed11e2SEddie Huang #define I2C_RS_TRANSFER			(1 << 4)
37ce38815dSXudong Chen #define I2C_HS_NACKERR			(1 << 2)
38ce38815dSXudong Chen #define I2C_ACKERR			(1 << 1)
39ce38815dSXudong Chen #define I2C_TRANSAC_COMP		(1 << 0)
40ce38815dSXudong Chen #define I2C_TRANSAC_START		(1 << 0)
41b2ed11e2SEddie Huang #define I2C_RS_MUL_CNFG			(1 << 15)
42b2ed11e2SEddie Huang #define I2C_RS_MUL_TRIG			(1 << 14)
43ce38815dSXudong Chen #define I2C_DCM_DISABLE			0x0000
44ce38815dSXudong Chen #define I2C_IO_CONFIG_OPEN_DRAIN	0x0003
45ce38815dSXudong Chen #define I2C_IO_CONFIG_PUSH_PULL		0x0000
46ce38815dSXudong Chen #define I2C_SOFT_RST			0x0001
47ce38815dSXudong Chen #define I2C_FIFO_ADDR_CLR		0x0001
48ce38815dSXudong Chen #define I2C_DELAY_LEN			0x0002
49ce38815dSXudong Chen #define I2C_ST_START_CON		0x8001
50ce38815dSXudong Chen #define I2C_FS_START_CON		0x1800
51ce38815dSXudong Chen #define I2C_TIME_CLR_VALUE		0x0000
52ce38815dSXudong Chen #define I2C_TIME_DEFAULT_VALUE		0x0003
53ce38815dSXudong Chen #define I2C_FS_TIME_INIT_VALUE		0x1303
54ce38815dSXudong Chen #define I2C_WRRD_TRANAC_VALUE		0x0002
55ce38815dSXudong Chen #define I2C_RD_TRANAC_VALUE		0x0001
56ce38815dSXudong Chen 
57ce38815dSXudong Chen #define I2C_DMA_CON_TX			0x0000
58ce38815dSXudong Chen #define I2C_DMA_CON_RX			0x0001
59ce38815dSXudong Chen #define I2C_DMA_START_EN		0x0001
60ce38815dSXudong Chen #define I2C_DMA_INT_FLAG_NONE		0x0000
61ce38815dSXudong Chen #define I2C_DMA_CLR_FLAG		0x0000
62ea89ef1fSEddie Huang #define I2C_DMA_HARD_RST		0x0002
63ce38815dSXudong Chen 
64ce38815dSXudong Chen #define I2C_DEFAULT_SPEED		100000	/* hz */
65ce38815dSXudong Chen #define MAX_FS_MODE_SPEED		400000
66ce38815dSXudong Chen #define MAX_HS_MODE_SPEED		3400000
67ce38815dSXudong Chen #define MAX_SAMPLE_CNT_DIV		8
68ce38815dSXudong Chen #define MAX_STEP_CNT_DIV		64
69ce38815dSXudong Chen #define MAX_HS_STEP_CNT_DIV		8
70ce38815dSXudong Chen 
71ce38815dSXudong Chen #define I2C_CONTROL_RS                  (0x1 << 1)
72ce38815dSXudong Chen #define I2C_CONTROL_DMA_EN              (0x1 << 2)
73ce38815dSXudong Chen #define I2C_CONTROL_CLK_EXT_EN          (0x1 << 3)
74ce38815dSXudong Chen #define I2C_CONTROL_DIR_CHANGE          (0x1 << 4)
75ce38815dSXudong Chen #define I2C_CONTROL_ACKERR_DET_EN       (0x1 << 5)
76ce38815dSXudong Chen #define I2C_CONTROL_TRANSFER_LEN_CHANGE (0x1 << 6)
77ce38815dSXudong Chen #define I2C_CONTROL_WRAPPER             (0x1 << 0)
78ce38815dSXudong Chen 
79ce38815dSXudong Chen #define I2C_DRV_NAME		"i2c-mt65xx"
80ce38815dSXudong Chen 
81ce38815dSXudong Chen enum DMA_REGS_OFFSET {
82ce38815dSXudong Chen 	OFFSET_INT_FLAG = 0x0,
83ce38815dSXudong Chen 	OFFSET_INT_EN = 0x04,
84ce38815dSXudong Chen 	OFFSET_EN = 0x08,
85ea89ef1fSEddie Huang 	OFFSET_RST = 0x0c,
86ce38815dSXudong Chen 	OFFSET_CON = 0x18,
87ce38815dSXudong Chen 	OFFSET_TX_MEM_ADDR = 0x1c,
88ce38815dSXudong Chen 	OFFSET_RX_MEM_ADDR = 0x20,
89ce38815dSXudong Chen 	OFFSET_TX_LEN = 0x24,
90ce38815dSXudong Chen 	OFFSET_RX_LEN = 0x28,
91ce38815dSXudong Chen };
92ce38815dSXudong Chen 
93ce38815dSXudong Chen enum i2c_trans_st_rs {
94ce38815dSXudong Chen 	I2C_TRANS_STOP = 0,
95ce38815dSXudong Chen 	I2C_TRANS_REPEATED_START,
96ce38815dSXudong Chen };
97ce38815dSXudong Chen 
98ce38815dSXudong Chen enum mtk_trans_op {
99ce38815dSXudong Chen 	I2C_MASTER_WR = 1,
100ce38815dSXudong Chen 	I2C_MASTER_RD,
101ce38815dSXudong Chen 	I2C_MASTER_WRRD,
102ce38815dSXudong Chen };
103ce38815dSXudong Chen 
104ce38815dSXudong Chen enum I2C_REGS_OFFSET {
105ce38815dSXudong Chen 	OFFSET_DATA_PORT = 0x0,
106ce38815dSXudong Chen 	OFFSET_SLAVE_ADDR = 0x04,
107ce38815dSXudong Chen 	OFFSET_INTR_MASK = 0x08,
108ce38815dSXudong Chen 	OFFSET_INTR_STAT = 0x0c,
109ce38815dSXudong Chen 	OFFSET_CONTROL = 0x10,
110ce38815dSXudong Chen 	OFFSET_TRANSFER_LEN = 0x14,
111ce38815dSXudong Chen 	OFFSET_TRANSAC_LEN = 0x18,
112ce38815dSXudong Chen 	OFFSET_DELAY_LEN = 0x1c,
113ce38815dSXudong Chen 	OFFSET_TIMING = 0x20,
114ce38815dSXudong Chen 	OFFSET_START = 0x24,
115ce38815dSXudong Chen 	OFFSET_EXT_CONF = 0x28,
116ce38815dSXudong Chen 	OFFSET_FIFO_STAT = 0x30,
117ce38815dSXudong Chen 	OFFSET_FIFO_THRESH = 0x34,
118ce38815dSXudong Chen 	OFFSET_FIFO_ADDR_CLR = 0x38,
119ce38815dSXudong Chen 	OFFSET_IO_CONFIG = 0x40,
120ce38815dSXudong Chen 	OFFSET_RSV_DEBUG = 0x44,
121ce38815dSXudong Chen 	OFFSET_HS = 0x48,
122ce38815dSXudong Chen 	OFFSET_SOFTRESET = 0x50,
123ce38815dSXudong Chen 	OFFSET_DCM_EN = 0x54,
124ce38815dSXudong Chen 	OFFSET_PATH_DIR = 0x60,
125ce38815dSXudong Chen 	OFFSET_DEBUGSTAT = 0x64,
126ce38815dSXudong Chen 	OFFSET_DEBUGCTRL = 0x68,
127ce38815dSXudong Chen 	OFFSET_TRANSFER_LEN_AUX = 0x6c,
128ce38815dSXudong Chen };
129ce38815dSXudong Chen 
130ce38815dSXudong Chen struct mtk_i2c_compatible {
131ce38815dSXudong Chen 	const struct i2c_adapter_quirks *quirks;
132ce38815dSXudong Chen 	unsigned char pmic_i2c: 1;
133ce38815dSXudong Chen 	unsigned char dcm: 1;
134b2ed11e2SEddie Huang 	unsigned char auto_restart: 1;
135ce38815dSXudong Chen };
136ce38815dSXudong Chen 
137ce38815dSXudong Chen struct mtk_i2c {
138ce38815dSXudong Chen 	struct i2c_adapter adap;	/* i2c host adapter */
139ce38815dSXudong Chen 	struct device *dev;
140ce38815dSXudong Chen 	struct completion msg_complete;
141ce38815dSXudong Chen 
142ce38815dSXudong Chen 	/* set in i2c probe */
143ce38815dSXudong Chen 	void __iomem *base;		/* i2c base addr */
144ce38815dSXudong Chen 	void __iomem *pdmabase;		/* dma base address*/
145ce38815dSXudong Chen 	struct clk *clk_main;		/* main clock for i2c bus */
146ce38815dSXudong Chen 	struct clk *clk_dma;		/* DMA clock for i2c via DMA */
147ce38815dSXudong Chen 	struct clk *clk_pmic;		/* PMIC clock for i2c from PMIC */
148ce38815dSXudong Chen 	bool have_pmic;			/* can use i2c pins from PMIC */
149ce38815dSXudong Chen 	bool use_push_pull;		/* IO config push-pull mode */
150ce38815dSXudong Chen 
151ce38815dSXudong Chen 	u16 irq_stat;			/* interrupt status */
152ce38815dSXudong Chen 	unsigned int speed_hz;		/* The speed in transfer */
153ce38815dSXudong Chen 	enum mtk_trans_op op;
154ce38815dSXudong Chen 	u16 timing_reg;
155ce38815dSXudong Chen 	u16 high_speed_reg;
156ce38815dSXudong Chen 	const struct mtk_i2c_compatible *dev_comp;
157ce38815dSXudong Chen };
158ce38815dSXudong Chen 
159ce38815dSXudong Chen static const struct i2c_adapter_quirks mt6577_i2c_quirks = {
160ce38815dSXudong Chen 	.flags = I2C_AQ_COMB_WRITE_THEN_READ,
161ce38815dSXudong Chen 	.max_num_msgs = 1,
162ce38815dSXudong Chen 	.max_write_len = 255,
163ce38815dSXudong Chen 	.max_read_len = 255,
164ce38815dSXudong Chen 	.max_comb_1st_msg_len = 255,
165ce38815dSXudong Chen 	.max_comb_2nd_msg_len = 31,
166ce38815dSXudong Chen };
167ce38815dSXudong Chen 
168b2ed11e2SEddie Huang static const struct i2c_adapter_quirks mt8173_i2c_quirks = {
169b2ed11e2SEddie Huang 	.max_num_msgs = 65535,
170b2ed11e2SEddie Huang 	.max_write_len = 65535,
171b2ed11e2SEddie Huang 	.max_read_len = 65535,
172b2ed11e2SEddie Huang 	.max_comb_1st_msg_len = 65535,
173b2ed11e2SEddie Huang 	.max_comb_2nd_msg_len = 65535,
174b2ed11e2SEddie Huang };
175b2ed11e2SEddie Huang 
176ce38815dSXudong Chen static const struct mtk_i2c_compatible mt6577_compat = {
177ce38815dSXudong Chen 	.quirks = &mt6577_i2c_quirks,
178ce38815dSXudong Chen 	.pmic_i2c = 0,
179ce38815dSXudong Chen 	.dcm = 1,
180b2ed11e2SEddie Huang 	.auto_restart = 0,
181ce38815dSXudong Chen };
182ce38815dSXudong Chen 
183ce38815dSXudong Chen static const struct mtk_i2c_compatible mt6589_compat = {
184ce38815dSXudong Chen 	.quirks = &mt6577_i2c_quirks,
185ce38815dSXudong Chen 	.pmic_i2c = 1,
186ce38815dSXudong Chen 	.dcm = 0,
187b2ed11e2SEddie Huang 	.auto_restart = 0,
188b2ed11e2SEddie Huang };
189b2ed11e2SEddie Huang 
190b2ed11e2SEddie Huang static const struct mtk_i2c_compatible mt8173_compat = {
191b2ed11e2SEddie Huang 	.quirks = &mt8173_i2c_quirks,
192b2ed11e2SEddie Huang 	.pmic_i2c = 0,
193b2ed11e2SEddie Huang 	.dcm = 1,
194b2ed11e2SEddie Huang 	.auto_restart = 1,
195ce38815dSXudong Chen };
196ce38815dSXudong Chen 
197ce38815dSXudong Chen static const struct of_device_id mtk_i2c_of_match[] = {
198ce38815dSXudong Chen 	{ .compatible = "mediatek,mt6577-i2c", .data = &mt6577_compat },
199ce38815dSXudong Chen 	{ .compatible = "mediatek,mt6589-i2c", .data = &mt6589_compat },
200b2ed11e2SEddie Huang 	{ .compatible = "mediatek,mt8173-i2c", .data = &mt8173_compat },
201ce38815dSXudong Chen 	{}
202ce38815dSXudong Chen };
203ce38815dSXudong Chen MODULE_DEVICE_TABLE(of, mtk_i2c_of_match);
204ce38815dSXudong Chen 
205ce38815dSXudong Chen static int mtk_i2c_clock_enable(struct mtk_i2c *i2c)
206ce38815dSXudong Chen {
207ce38815dSXudong Chen 	int ret;
208ce38815dSXudong Chen 
209ce38815dSXudong Chen 	ret = clk_prepare_enable(i2c->clk_dma);
210ce38815dSXudong Chen 	if (ret)
211ce38815dSXudong Chen 		return ret;
212ce38815dSXudong Chen 
213ce38815dSXudong Chen 	ret = clk_prepare_enable(i2c->clk_main);
214ce38815dSXudong Chen 	if (ret)
215ce38815dSXudong Chen 		goto err_main;
216ce38815dSXudong Chen 
217ce38815dSXudong Chen 	if (i2c->have_pmic) {
218ce38815dSXudong Chen 		ret = clk_prepare_enable(i2c->clk_pmic);
219ce38815dSXudong Chen 		if (ret)
220ce38815dSXudong Chen 			goto err_pmic;
221ce38815dSXudong Chen 	}
222ce38815dSXudong Chen 	return 0;
223ce38815dSXudong Chen 
224ce38815dSXudong Chen err_pmic:
225ce38815dSXudong Chen 	clk_disable_unprepare(i2c->clk_main);
226ce38815dSXudong Chen err_main:
227ce38815dSXudong Chen 	clk_disable_unprepare(i2c->clk_dma);
228ce38815dSXudong Chen 
229ce38815dSXudong Chen 	return ret;
230ce38815dSXudong Chen }
231ce38815dSXudong Chen 
232ce38815dSXudong Chen static void mtk_i2c_clock_disable(struct mtk_i2c *i2c)
233ce38815dSXudong Chen {
234ce38815dSXudong Chen 	if (i2c->have_pmic)
235ce38815dSXudong Chen 		clk_disable_unprepare(i2c->clk_pmic);
236ce38815dSXudong Chen 
237ce38815dSXudong Chen 	clk_disable_unprepare(i2c->clk_main);
238ce38815dSXudong Chen 	clk_disable_unprepare(i2c->clk_dma);
239ce38815dSXudong Chen }
240ce38815dSXudong Chen 
241ce38815dSXudong Chen static void mtk_i2c_init_hw(struct mtk_i2c *i2c)
242ce38815dSXudong Chen {
243ce38815dSXudong Chen 	u16 control_reg;
244ce38815dSXudong Chen 
245ce38815dSXudong Chen 	writew(I2C_SOFT_RST, i2c->base + OFFSET_SOFTRESET);
246ce38815dSXudong Chen 
247ce38815dSXudong Chen 	/* Set ioconfig */
248ce38815dSXudong Chen 	if (i2c->use_push_pull)
249ce38815dSXudong Chen 		writew(I2C_IO_CONFIG_PUSH_PULL, i2c->base + OFFSET_IO_CONFIG);
250ce38815dSXudong Chen 	else
251ce38815dSXudong Chen 		writew(I2C_IO_CONFIG_OPEN_DRAIN, i2c->base + OFFSET_IO_CONFIG);
252ce38815dSXudong Chen 
253ce38815dSXudong Chen 	if (i2c->dev_comp->dcm)
254ce38815dSXudong Chen 		writew(I2C_DCM_DISABLE, i2c->base + OFFSET_DCM_EN);
255ce38815dSXudong Chen 
256ce38815dSXudong Chen 	writew(i2c->timing_reg, i2c->base + OFFSET_TIMING);
257ce38815dSXudong Chen 	writew(i2c->high_speed_reg, i2c->base + OFFSET_HS);
258ce38815dSXudong Chen 
259ce38815dSXudong Chen 	/* If use i2c pin from PMIC mt6397 side, need set PATH_DIR first */
260ce38815dSXudong Chen 	if (i2c->have_pmic)
261ce38815dSXudong Chen 		writew(I2C_CONTROL_WRAPPER, i2c->base + OFFSET_PATH_DIR);
262ce38815dSXudong Chen 
263ce38815dSXudong Chen 	control_reg = I2C_CONTROL_ACKERR_DET_EN |
264ce38815dSXudong Chen 		      I2C_CONTROL_CLK_EXT_EN | I2C_CONTROL_DMA_EN;
265ce38815dSXudong Chen 	writew(control_reg, i2c->base + OFFSET_CONTROL);
266ce38815dSXudong Chen 	writew(I2C_DELAY_LEN, i2c->base + OFFSET_DELAY_LEN);
267ea89ef1fSEddie Huang 
268ea89ef1fSEddie Huang 	writel(I2C_DMA_HARD_RST, i2c->pdmabase + OFFSET_RST);
269ea89ef1fSEddie Huang 	udelay(50);
270ea89ef1fSEddie Huang 	writel(I2C_DMA_CLR_FLAG, i2c->pdmabase + OFFSET_RST);
271ce38815dSXudong Chen }
272ce38815dSXudong Chen 
273ce38815dSXudong Chen /*
274ce38815dSXudong Chen  * Calculate i2c port speed
275ce38815dSXudong Chen  *
276ce38815dSXudong Chen  * Hardware design:
277ce38815dSXudong Chen  * i2c_bus_freq = parent_clk / (clock_div * 2 * sample_cnt * step_cnt)
278ce38815dSXudong Chen  * clock_div: fixed in hardware, but may be various in different SoCs
279ce38815dSXudong Chen  *
280ce38815dSXudong Chen  * The calculation want to pick the highest bus frequency that is still
281ce38815dSXudong Chen  * less than or equal to i2c->speed_hz. The calculation try to get
282ce38815dSXudong Chen  * sample_cnt and step_cn
283ce38815dSXudong Chen  */
284ce38815dSXudong Chen static int mtk_i2c_set_speed(struct mtk_i2c *i2c, unsigned int parent_clk,
285ce38815dSXudong Chen 			     unsigned int clock_div)
286ce38815dSXudong Chen {
287ce38815dSXudong Chen 	unsigned int clk_src;
288ce38815dSXudong Chen 	unsigned int step_cnt;
289ce38815dSXudong Chen 	unsigned int sample_cnt;
290ce38815dSXudong Chen 	unsigned int max_step_cnt;
291ce38815dSXudong Chen 	unsigned int target_speed;
292ce38815dSXudong Chen 	unsigned int base_sample_cnt = MAX_SAMPLE_CNT_DIV;
293ce38815dSXudong Chen 	unsigned int base_step_cnt;
294ce38815dSXudong Chen 	unsigned int opt_div;
295ce38815dSXudong Chen 	unsigned int best_mul;
296ce38815dSXudong Chen 	unsigned int cnt_mul;
297ce38815dSXudong Chen 
298ce38815dSXudong Chen 	clk_src = parent_clk / clock_div;
299ce38815dSXudong Chen 	target_speed = i2c->speed_hz;
300ce38815dSXudong Chen 
301ce38815dSXudong Chen 	if (target_speed > MAX_HS_MODE_SPEED)
302ce38815dSXudong Chen 		target_speed = MAX_HS_MODE_SPEED;
303ce38815dSXudong Chen 
304ce38815dSXudong Chen 	if (target_speed > MAX_FS_MODE_SPEED)
305ce38815dSXudong Chen 		max_step_cnt = MAX_HS_STEP_CNT_DIV;
306ce38815dSXudong Chen 	else
307ce38815dSXudong Chen 		max_step_cnt = MAX_STEP_CNT_DIV;
308ce38815dSXudong Chen 
309ce38815dSXudong Chen 	base_step_cnt = max_step_cnt;
310ce38815dSXudong Chen 	/* Find the best combination */
311ce38815dSXudong Chen 	opt_div = DIV_ROUND_UP(clk_src >> 1, target_speed);
312ce38815dSXudong Chen 	best_mul = MAX_SAMPLE_CNT_DIV * max_step_cnt;
313ce38815dSXudong Chen 
314ce38815dSXudong Chen 	/* Search for the best pair (sample_cnt, step_cnt) with
315ce38815dSXudong Chen 	 * 0 < sample_cnt < MAX_SAMPLE_CNT_DIV
316ce38815dSXudong Chen 	 * 0 < step_cnt < max_step_cnt
317ce38815dSXudong Chen 	 * sample_cnt * step_cnt >= opt_div
318ce38815dSXudong Chen 	 * optimizing for sample_cnt * step_cnt being minimal
319ce38815dSXudong Chen 	 */
320ce38815dSXudong Chen 	for (sample_cnt = 1; sample_cnt <= MAX_SAMPLE_CNT_DIV; sample_cnt++) {
321ce38815dSXudong Chen 		step_cnt = DIV_ROUND_UP(opt_div, sample_cnt);
322ce38815dSXudong Chen 		cnt_mul = step_cnt * sample_cnt;
323ce38815dSXudong Chen 		if (step_cnt > max_step_cnt)
324ce38815dSXudong Chen 			continue;
325ce38815dSXudong Chen 
326ce38815dSXudong Chen 		if (cnt_mul < best_mul) {
327ce38815dSXudong Chen 			best_mul = cnt_mul;
328ce38815dSXudong Chen 			base_sample_cnt = sample_cnt;
329ce38815dSXudong Chen 			base_step_cnt = step_cnt;
330ce38815dSXudong Chen 			if (best_mul == opt_div)
331ce38815dSXudong Chen 				break;
332ce38815dSXudong Chen 		}
333ce38815dSXudong Chen 	}
334ce38815dSXudong Chen 
335ce38815dSXudong Chen 	sample_cnt = base_sample_cnt;
336ce38815dSXudong Chen 	step_cnt = base_step_cnt;
337ce38815dSXudong Chen 
338ce38815dSXudong Chen 	if ((clk_src / (2 * sample_cnt * step_cnt)) > target_speed) {
339ce38815dSXudong Chen 		/* In this case, hardware can't support such
340ce38815dSXudong Chen 		 * low i2c_bus_freq
341ce38815dSXudong Chen 		 */
342ce38815dSXudong Chen 		dev_dbg(i2c->dev, "Unsupported speed (%uhz)\n",	target_speed);
343ce38815dSXudong Chen 		return -EINVAL;
344ce38815dSXudong Chen 	}
345ce38815dSXudong Chen 
346ce38815dSXudong Chen 	step_cnt--;
347ce38815dSXudong Chen 	sample_cnt--;
348ce38815dSXudong Chen 
349ce38815dSXudong Chen 	if (target_speed > MAX_FS_MODE_SPEED) {
350ce38815dSXudong Chen 		/* Set the high speed mode register */
351ce38815dSXudong Chen 		i2c->timing_reg = I2C_FS_TIME_INIT_VALUE;
352ce38815dSXudong Chen 		i2c->high_speed_reg = I2C_TIME_DEFAULT_VALUE |
353ce38815dSXudong Chen 			(sample_cnt << 12) | (step_cnt << 8);
354ce38815dSXudong Chen 	} else {
355ce38815dSXudong Chen 		i2c->timing_reg = (sample_cnt << 8) | (step_cnt << 0);
356ce38815dSXudong Chen 		/* Disable the high speed transaction */
357ce38815dSXudong Chen 		i2c->high_speed_reg = I2C_TIME_CLR_VALUE;
358ce38815dSXudong Chen 	}
359ce38815dSXudong Chen 
360ce38815dSXudong Chen 	return 0;
361ce38815dSXudong Chen }
362ce38815dSXudong Chen 
363b2ed11e2SEddie Huang static int mtk_i2c_do_transfer(struct mtk_i2c *i2c, struct i2c_msg *msgs,
364b2ed11e2SEddie Huang 			       int num, int left_num)
365ce38815dSXudong Chen {
366ce38815dSXudong Chen 	u16 addr_reg;
367b2ed11e2SEddie Huang 	u16 start_reg;
368ce38815dSXudong Chen 	u16 control_reg;
369b2ed11e2SEddie Huang 	u16 restart_flag = 0;
370ce38815dSXudong Chen 	dma_addr_t rpaddr = 0;
371ce38815dSXudong Chen 	dma_addr_t wpaddr = 0;
372ce38815dSXudong Chen 	int ret;
373ce38815dSXudong Chen 
374ce38815dSXudong Chen 	i2c->irq_stat = 0;
375ce38815dSXudong Chen 
376b2ed11e2SEddie Huang 	if (i2c->dev_comp->auto_restart)
377b2ed11e2SEddie Huang 		restart_flag = I2C_RS_TRANSFER;
378b2ed11e2SEddie Huang 
379ce38815dSXudong Chen 	reinit_completion(&i2c->msg_complete);
380ce38815dSXudong Chen 
381ce38815dSXudong Chen 	control_reg = readw(i2c->base + OFFSET_CONTROL) &
382ce38815dSXudong Chen 			~(I2C_CONTROL_DIR_CHANGE | I2C_CONTROL_RS);
383b2ed11e2SEddie Huang 	if ((i2c->speed_hz > 400000) || (left_num >= 1))
384ce38815dSXudong Chen 		control_reg |= I2C_CONTROL_RS;
385ce38815dSXudong Chen 
386ce38815dSXudong Chen 	if (i2c->op == I2C_MASTER_WRRD)
387ce38815dSXudong Chen 		control_reg |= I2C_CONTROL_DIR_CHANGE | I2C_CONTROL_RS;
388ce38815dSXudong Chen 
389ce38815dSXudong Chen 	writew(control_reg, i2c->base + OFFSET_CONTROL);
390ce38815dSXudong Chen 
391ce38815dSXudong Chen 	/* set start condition */
392ce38815dSXudong Chen 	if (i2c->speed_hz <= 100000)
393ce38815dSXudong Chen 		writew(I2C_ST_START_CON, i2c->base + OFFSET_EXT_CONF);
394ce38815dSXudong Chen 	else
395ce38815dSXudong Chen 		writew(I2C_FS_START_CON, i2c->base + OFFSET_EXT_CONF);
396ce38815dSXudong Chen 
397ce38815dSXudong Chen 	addr_reg = msgs->addr << 1;
398ce38815dSXudong Chen 	if (i2c->op == I2C_MASTER_RD)
399ce38815dSXudong Chen 		addr_reg |= 0x1;
400ce38815dSXudong Chen 
401ce38815dSXudong Chen 	writew(addr_reg, i2c->base + OFFSET_SLAVE_ADDR);
402ce38815dSXudong Chen 
403ce38815dSXudong Chen 	/* Clear interrupt status */
404b2ed11e2SEddie Huang 	writew(restart_flag | I2C_HS_NACKERR | I2C_ACKERR |
405b2ed11e2SEddie Huang 	       I2C_TRANSAC_COMP, i2c->base + OFFSET_INTR_STAT);
406ce38815dSXudong Chen 	writew(I2C_FIFO_ADDR_CLR, i2c->base + OFFSET_FIFO_ADDR_CLR);
407ce38815dSXudong Chen 
408ce38815dSXudong Chen 	/* Enable interrupt */
409b2ed11e2SEddie Huang 	writew(restart_flag | I2C_HS_NACKERR | I2C_ACKERR |
410b2ed11e2SEddie Huang 	       I2C_TRANSAC_COMP, i2c->base + OFFSET_INTR_MASK);
411ce38815dSXudong Chen 
412ce38815dSXudong Chen 	/* Set transfer and transaction len */
413ce38815dSXudong Chen 	if (i2c->op == I2C_MASTER_WRRD) {
414ce38815dSXudong Chen 		writew(msgs->len | ((msgs + 1)->len) << 8,
415ce38815dSXudong Chen 		       i2c->base + OFFSET_TRANSFER_LEN);
416ce38815dSXudong Chen 		writew(I2C_WRRD_TRANAC_VALUE, i2c->base + OFFSET_TRANSAC_LEN);
417ce38815dSXudong Chen 	} else {
418ce38815dSXudong Chen 		writew(msgs->len, i2c->base + OFFSET_TRANSFER_LEN);
419b2ed11e2SEddie Huang 		writew(num, i2c->base + OFFSET_TRANSAC_LEN);
420ce38815dSXudong Chen 	}
421ce38815dSXudong Chen 
422ce38815dSXudong Chen 	/* Prepare buffer data to start transfer */
423ce38815dSXudong Chen 	if (i2c->op == I2C_MASTER_RD) {
424ce38815dSXudong Chen 		writel(I2C_DMA_INT_FLAG_NONE, i2c->pdmabase + OFFSET_INT_FLAG);
425ce38815dSXudong Chen 		writel(I2C_DMA_CON_RX, i2c->pdmabase + OFFSET_CON);
426ce38815dSXudong Chen 		rpaddr = dma_map_single(i2c->dev, msgs->buf,
427ce38815dSXudong Chen 					msgs->len, DMA_FROM_DEVICE);
428ce38815dSXudong Chen 		if (dma_mapping_error(i2c->dev, rpaddr))
429ce38815dSXudong Chen 			return -ENOMEM;
430ce38815dSXudong Chen 		writel((u32)rpaddr, i2c->pdmabase + OFFSET_RX_MEM_ADDR);
431ce38815dSXudong Chen 		writel(msgs->len, i2c->pdmabase + OFFSET_RX_LEN);
432ce38815dSXudong Chen 	} else if (i2c->op == I2C_MASTER_WR) {
433ce38815dSXudong Chen 		writel(I2C_DMA_INT_FLAG_NONE, i2c->pdmabase + OFFSET_INT_FLAG);
434ce38815dSXudong Chen 		writel(I2C_DMA_CON_TX, i2c->pdmabase + OFFSET_CON);
435ce38815dSXudong Chen 		wpaddr = dma_map_single(i2c->dev, msgs->buf,
436ce38815dSXudong Chen 					msgs->len, DMA_TO_DEVICE);
437ce38815dSXudong Chen 		if (dma_mapping_error(i2c->dev, wpaddr))
438ce38815dSXudong Chen 			return -ENOMEM;
439ce38815dSXudong Chen 		writel((u32)wpaddr, i2c->pdmabase + OFFSET_TX_MEM_ADDR);
440ce38815dSXudong Chen 		writel(msgs->len, i2c->pdmabase + OFFSET_TX_LEN);
441ce38815dSXudong Chen 	} else {
442ce38815dSXudong Chen 		writel(I2C_DMA_CLR_FLAG, i2c->pdmabase + OFFSET_INT_FLAG);
443ce38815dSXudong Chen 		writel(I2C_DMA_CLR_FLAG, i2c->pdmabase + OFFSET_CON);
444ce38815dSXudong Chen 		wpaddr = dma_map_single(i2c->dev, msgs->buf,
445ce38815dSXudong Chen 					msgs->len, DMA_TO_DEVICE);
446ce38815dSXudong Chen 		if (dma_mapping_error(i2c->dev, wpaddr))
447ce38815dSXudong Chen 			return -ENOMEM;
448ce38815dSXudong Chen 		rpaddr = dma_map_single(i2c->dev, (msgs + 1)->buf,
449ce38815dSXudong Chen 					(msgs + 1)->len,
450ce38815dSXudong Chen 					DMA_FROM_DEVICE);
451ce38815dSXudong Chen 		if (dma_mapping_error(i2c->dev, rpaddr)) {
452ce38815dSXudong Chen 			dma_unmap_single(i2c->dev, wpaddr,
453ce38815dSXudong Chen 					 msgs->len, DMA_TO_DEVICE);
454ce38815dSXudong Chen 			return -ENOMEM;
455ce38815dSXudong Chen 		}
456ce38815dSXudong Chen 		writel((u32)wpaddr, i2c->pdmabase + OFFSET_TX_MEM_ADDR);
457ce38815dSXudong Chen 		writel((u32)rpaddr, i2c->pdmabase + OFFSET_RX_MEM_ADDR);
458ce38815dSXudong Chen 		writel(msgs->len, i2c->pdmabase + OFFSET_TX_LEN);
459ce38815dSXudong Chen 		writel((msgs + 1)->len, i2c->pdmabase + OFFSET_RX_LEN);
460ce38815dSXudong Chen 	}
461ce38815dSXudong Chen 
462ce38815dSXudong Chen 	writel(I2C_DMA_START_EN, i2c->pdmabase + OFFSET_EN);
463b2ed11e2SEddie Huang 
464b2ed11e2SEddie Huang 	if (!i2c->dev_comp->auto_restart) {
465b2ed11e2SEddie Huang 		start_reg = I2C_TRANSAC_START;
466b2ed11e2SEddie Huang 	} else {
467b2ed11e2SEddie Huang 		start_reg = I2C_TRANSAC_START | I2C_RS_MUL_TRIG;
468b2ed11e2SEddie Huang 		if (left_num >= 1)
469b2ed11e2SEddie Huang 			start_reg |= I2C_RS_MUL_CNFG;
470b2ed11e2SEddie Huang 	}
471b2ed11e2SEddie Huang 	writew(start_reg, i2c->base + OFFSET_START);
472ce38815dSXudong Chen 
473ce38815dSXudong Chen 	ret = wait_for_completion_timeout(&i2c->msg_complete,
474ce38815dSXudong Chen 					  i2c->adap.timeout);
475ce38815dSXudong Chen 
476ce38815dSXudong Chen 	/* Clear interrupt mask */
477b2ed11e2SEddie Huang 	writew(~(restart_flag | I2C_HS_NACKERR | I2C_ACKERR |
478ce38815dSXudong Chen 	       I2C_TRANSAC_COMP), i2c->base + OFFSET_INTR_MASK);
479ce38815dSXudong Chen 
480ce38815dSXudong Chen 	if (i2c->op == I2C_MASTER_WR) {
481ce38815dSXudong Chen 		dma_unmap_single(i2c->dev, wpaddr,
482ce38815dSXudong Chen 				 msgs->len, DMA_TO_DEVICE);
483ce38815dSXudong Chen 	} else if (i2c->op == I2C_MASTER_RD) {
484ce38815dSXudong Chen 		dma_unmap_single(i2c->dev, rpaddr,
485ce38815dSXudong Chen 				 msgs->len, DMA_FROM_DEVICE);
486ce38815dSXudong Chen 	} else {
487ce38815dSXudong Chen 		dma_unmap_single(i2c->dev, wpaddr, msgs->len,
488ce38815dSXudong Chen 				 DMA_TO_DEVICE);
489ce38815dSXudong Chen 		dma_unmap_single(i2c->dev, rpaddr, (msgs + 1)->len,
490ce38815dSXudong Chen 				 DMA_FROM_DEVICE);
491ce38815dSXudong Chen 	}
492ce38815dSXudong Chen 
493ce38815dSXudong Chen 	if (ret == 0) {
494ce38815dSXudong Chen 		dev_dbg(i2c->dev, "addr: %x, transfer timeout\n", msgs->addr);
495ce38815dSXudong Chen 		mtk_i2c_init_hw(i2c);
496ce38815dSXudong Chen 		return -ETIMEDOUT;
497ce38815dSXudong Chen 	}
498ce38815dSXudong Chen 
499ce38815dSXudong Chen 	completion_done(&i2c->msg_complete);
500ce38815dSXudong Chen 
501ce38815dSXudong Chen 	if (i2c->irq_stat & (I2C_HS_NACKERR | I2C_ACKERR)) {
502ce38815dSXudong Chen 		dev_dbg(i2c->dev, "addr: %x, transfer ACK error\n", msgs->addr);
503ce38815dSXudong Chen 		mtk_i2c_init_hw(i2c);
504ce38815dSXudong Chen 		return -ENXIO;
505ce38815dSXudong Chen 	}
506ce38815dSXudong Chen 
507ce38815dSXudong Chen 	return 0;
508ce38815dSXudong Chen }
509ce38815dSXudong Chen 
510ce38815dSXudong Chen static int mtk_i2c_transfer(struct i2c_adapter *adap,
511ce38815dSXudong Chen 			    struct i2c_msg msgs[], int num)
512ce38815dSXudong Chen {
513ce38815dSXudong Chen 	int ret;
514ce38815dSXudong Chen 	int left_num = num;
515ce38815dSXudong Chen 	struct mtk_i2c *i2c = i2c_get_adapdata(adap);
516ce38815dSXudong Chen 
517ce38815dSXudong Chen 	ret = mtk_i2c_clock_enable(i2c);
518ce38815dSXudong Chen 	if (ret)
519ce38815dSXudong Chen 		return ret;
520ce38815dSXudong Chen 
521b2ed11e2SEddie Huang 	while (left_num--) {
522ce38815dSXudong Chen 		if (!msgs->buf) {
523ce38815dSXudong Chen 			dev_dbg(i2c->dev, "data buffer is NULL.\n");
524ce38815dSXudong Chen 			ret = -EINVAL;
525ce38815dSXudong Chen 			goto err_exit;
526ce38815dSXudong Chen 		}
527ce38815dSXudong Chen 
528ce38815dSXudong Chen 		if (msgs->flags & I2C_M_RD)
529ce38815dSXudong Chen 			i2c->op = I2C_MASTER_RD;
530ce38815dSXudong Chen 		else
531ce38815dSXudong Chen 			i2c->op = I2C_MASTER_WR;
532ce38815dSXudong Chen 
533b2ed11e2SEddie Huang 		if (!i2c->dev_comp->auto_restart) {
534ce38815dSXudong Chen 			if (num > 1) {
535ce38815dSXudong Chen 				/* combined two messages into one transaction */
536ce38815dSXudong Chen 				i2c->op = I2C_MASTER_WRRD;
537ce38815dSXudong Chen 				left_num--;
538ce38815dSXudong Chen 			}
539b2ed11e2SEddie Huang 		}
540ce38815dSXudong Chen 
541ce38815dSXudong Chen 		/* always use DMA mode. */
542b2ed11e2SEddie Huang 		ret = mtk_i2c_do_transfer(i2c, msgs, num, left_num);
543ce38815dSXudong Chen 		if (ret < 0)
544ce38815dSXudong Chen 			goto err_exit;
545ce38815dSXudong Chen 
546b2ed11e2SEddie Huang 		msgs++;
547b2ed11e2SEddie Huang 	}
548ce38815dSXudong Chen 	/* the return value is number of executed messages */
549ce38815dSXudong Chen 	ret = num;
550ce38815dSXudong Chen 
551ce38815dSXudong Chen err_exit:
552ce38815dSXudong Chen 	mtk_i2c_clock_disable(i2c);
553ce38815dSXudong Chen 	return ret;
554ce38815dSXudong Chen }
555ce38815dSXudong Chen 
556ce38815dSXudong Chen static irqreturn_t mtk_i2c_irq(int irqno, void *dev_id)
557ce38815dSXudong Chen {
558ce38815dSXudong Chen 	struct mtk_i2c *i2c = dev_id;
559b2ed11e2SEddie Huang 	u16 restart_flag = 0;
56028c0a843SEddie Huang 	u16 intr_stat;
561b2ed11e2SEddie Huang 
562b2ed11e2SEddie Huang 	if (i2c->dev_comp->auto_restart)
563b2ed11e2SEddie Huang 		restart_flag = I2C_RS_TRANSFER;
564ce38815dSXudong Chen 
56528c0a843SEddie Huang 	intr_stat = readw(i2c->base + OFFSET_INTR_STAT);
56628c0a843SEddie Huang 	writew(intr_stat, i2c->base + OFFSET_INTR_STAT);
567ce38815dSXudong Chen 
56828c0a843SEddie Huang 	/*
56928c0a843SEddie Huang 	 * when occurs ack error, i2c controller generate two interrupts
57028c0a843SEddie Huang 	 * first is the ack error interrupt, then the complete interrupt
57128c0a843SEddie Huang 	 * i2c->irq_stat need keep the two interrupt value.
57228c0a843SEddie Huang 	 */
57328c0a843SEddie Huang 	i2c->irq_stat |= intr_stat;
57428c0a843SEddie Huang 	if (i2c->irq_stat & (I2C_TRANSAC_COMP | restart_flag))
575ce38815dSXudong Chen 		complete(&i2c->msg_complete);
576ce38815dSXudong Chen 
577ce38815dSXudong Chen 	return IRQ_HANDLED;
578ce38815dSXudong Chen }
579ce38815dSXudong Chen 
580ce38815dSXudong Chen static u32 mtk_i2c_functionality(struct i2c_adapter *adap)
581ce38815dSXudong Chen {
582ce38815dSXudong Chen 	return I2C_FUNC_I2C | I2C_FUNC_SMBUS_EMUL;
583ce38815dSXudong Chen }
584ce38815dSXudong Chen 
585ce38815dSXudong Chen static const struct i2c_algorithm mtk_i2c_algorithm = {
586ce38815dSXudong Chen 	.master_xfer = mtk_i2c_transfer,
587ce38815dSXudong Chen 	.functionality = mtk_i2c_functionality,
588ce38815dSXudong Chen };
589ce38815dSXudong Chen 
590ce38815dSXudong Chen static int mtk_i2c_parse_dt(struct device_node *np, struct mtk_i2c *i2c,
591ce38815dSXudong Chen 			    unsigned int *clk_src_div)
592ce38815dSXudong Chen {
593ce38815dSXudong Chen 	int ret;
594ce38815dSXudong Chen 
595ce38815dSXudong Chen 	ret = of_property_read_u32(np, "clock-frequency", &i2c->speed_hz);
596ce38815dSXudong Chen 	if (ret < 0)
597ce38815dSXudong Chen 		i2c->speed_hz = I2C_DEFAULT_SPEED;
598ce38815dSXudong Chen 
599ce38815dSXudong Chen 	ret = of_property_read_u32(np, "clock-div", clk_src_div);
600ce38815dSXudong Chen 	if (ret < 0)
601ce38815dSXudong Chen 		return ret;
602ce38815dSXudong Chen 
603ce38815dSXudong Chen 	if (*clk_src_div == 0)
604ce38815dSXudong Chen 		return -EINVAL;
605ce38815dSXudong Chen 
606ce38815dSXudong Chen 	i2c->have_pmic = of_property_read_bool(np, "mediatek,have-pmic");
607ce38815dSXudong Chen 	i2c->use_push_pull =
608ce38815dSXudong Chen 		of_property_read_bool(np, "mediatek,use-push-pull");
609ce38815dSXudong Chen 
610ce38815dSXudong Chen 	return 0;
611ce38815dSXudong Chen }
612ce38815dSXudong Chen 
613ce38815dSXudong Chen static int mtk_i2c_probe(struct platform_device *pdev)
614ce38815dSXudong Chen {
615ce38815dSXudong Chen 	const struct of_device_id *of_id;
616ce38815dSXudong Chen 	int ret = 0;
617ce38815dSXudong Chen 	struct mtk_i2c *i2c;
618ce38815dSXudong Chen 	struct clk *clk;
619ce38815dSXudong Chen 	unsigned int clk_src_div;
620ce38815dSXudong Chen 	struct resource *res;
621ce38815dSXudong Chen 	int irq;
622ce38815dSXudong Chen 
623ce38815dSXudong Chen 	i2c = devm_kzalloc(&pdev->dev, sizeof(*i2c), GFP_KERNEL);
624ce38815dSXudong Chen 	if (!i2c)
625ce38815dSXudong Chen 		return -ENOMEM;
626ce38815dSXudong Chen 
627ce38815dSXudong Chen 	ret = mtk_i2c_parse_dt(pdev->dev.of_node, i2c, &clk_src_div);
628ce38815dSXudong Chen 	if (ret)
629ce38815dSXudong Chen 		return -EINVAL;
630ce38815dSXudong Chen 
631ce38815dSXudong Chen 	res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
632ce38815dSXudong Chen 	i2c->base = devm_ioremap_resource(&pdev->dev, res);
633ce38815dSXudong Chen 	if (IS_ERR(i2c->base))
634ce38815dSXudong Chen 		return PTR_ERR(i2c->base);
635ce38815dSXudong Chen 
636ce38815dSXudong Chen 	res = platform_get_resource(pdev, IORESOURCE_MEM, 1);
637ce38815dSXudong Chen 	i2c->pdmabase = devm_ioremap_resource(&pdev->dev, res);
638ce38815dSXudong Chen 	if (IS_ERR(i2c->pdmabase))
639ce38815dSXudong Chen 		return PTR_ERR(i2c->pdmabase);
640ce38815dSXudong Chen 
641ce38815dSXudong Chen 	irq = platform_get_irq(pdev, 0);
642ce38815dSXudong Chen 	if (irq <= 0)
643ce38815dSXudong Chen 		return irq;
644ce38815dSXudong Chen 
645ce38815dSXudong Chen 	init_completion(&i2c->msg_complete);
646ce38815dSXudong Chen 
647ce38815dSXudong Chen 	of_id = of_match_node(mtk_i2c_of_match, pdev->dev.of_node);
648ce38815dSXudong Chen 	if (!of_id)
649ce38815dSXudong Chen 		return -EINVAL;
650ce38815dSXudong Chen 
651ce38815dSXudong Chen 	i2c->dev_comp = of_id->data;
652ce38815dSXudong Chen 	i2c->adap.dev.of_node = pdev->dev.of_node;
653ce38815dSXudong Chen 	i2c->dev = &pdev->dev;
654ce38815dSXudong Chen 	i2c->adap.dev.parent = &pdev->dev;
655ce38815dSXudong Chen 	i2c->adap.owner = THIS_MODULE;
656ce38815dSXudong Chen 	i2c->adap.algo = &mtk_i2c_algorithm;
657ce38815dSXudong Chen 	i2c->adap.quirks = i2c->dev_comp->quirks;
658ce38815dSXudong Chen 	i2c->adap.timeout = 2 * HZ;
659ce38815dSXudong Chen 	i2c->adap.retries = 1;
660ce38815dSXudong Chen 
661ce38815dSXudong Chen 	if (i2c->have_pmic && !i2c->dev_comp->pmic_i2c)
662ce38815dSXudong Chen 		return -EINVAL;
663ce38815dSXudong Chen 
664ce38815dSXudong Chen 	i2c->clk_main = devm_clk_get(&pdev->dev, "main");
665ce38815dSXudong Chen 	if (IS_ERR(i2c->clk_main)) {
666ce38815dSXudong Chen 		dev_err(&pdev->dev, "cannot get main clock\n");
667ce38815dSXudong Chen 		return PTR_ERR(i2c->clk_main);
668ce38815dSXudong Chen 	}
669ce38815dSXudong Chen 
670ce38815dSXudong Chen 	i2c->clk_dma = devm_clk_get(&pdev->dev, "dma");
671ce38815dSXudong Chen 	if (IS_ERR(i2c->clk_dma)) {
672ce38815dSXudong Chen 		dev_err(&pdev->dev, "cannot get dma clock\n");
673ce38815dSXudong Chen 		return PTR_ERR(i2c->clk_dma);
674ce38815dSXudong Chen 	}
675ce38815dSXudong Chen 
676ce38815dSXudong Chen 	clk = i2c->clk_main;
677ce38815dSXudong Chen 	if (i2c->have_pmic) {
678ce38815dSXudong Chen 		i2c->clk_pmic = devm_clk_get(&pdev->dev, "pmic");
679ce38815dSXudong Chen 		if (IS_ERR(i2c->clk_pmic)) {
680ce38815dSXudong Chen 			dev_err(&pdev->dev, "cannot get pmic clock\n");
681ce38815dSXudong Chen 			return PTR_ERR(i2c->clk_pmic);
682ce38815dSXudong Chen 		}
683ce38815dSXudong Chen 		clk = i2c->clk_pmic;
684ce38815dSXudong Chen 	}
685ce38815dSXudong Chen 
686ce38815dSXudong Chen 	strlcpy(i2c->adap.name, I2C_DRV_NAME, sizeof(i2c->adap.name));
687ce38815dSXudong Chen 
688ce38815dSXudong Chen 	ret = mtk_i2c_set_speed(i2c, clk_get_rate(clk), clk_src_div);
689ce38815dSXudong Chen 	if (ret) {
690ce38815dSXudong Chen 		dev_err(&pdev->dev, "Failed to set the speed.\n");
691ce38815dSXudong Chen 		return -EINVAL;
692ce38815dSXudong Chen 	}
693ce38815dSXudong Chen 
694ce38815dSXudong Chen 	ret = mtk_i2c_clock_enable(i2c);
695ce38815dSXudong Chen 	if (ret) {
696ce38815dSXudong Chen 		dev_err(&pdev->dev, "clock enable failed!\n");
697ce38815dSXudong Chen 		return ret;
698ce38815dSXudong Chen 	}
699ce38815dSXudong Chen 	mtk_i2c_init_hw(i2c);
700ce38815dSXudong Chen 	mtk_i2c_clock_disable(i2c);
701ce38815dSXudong Chen 
702ce38815dSXudong Chen 	ret = devm_request_irq(&pdev->dev, irq, mtk_i2c_irq,
703ce38815dSXudong Chen 			       IRQF_TRIGGER_NONE, I2C_DRV_NAME, i2c);
704ce38815dSXudong Chen 	if (ret < 0) {
705ce38815dSXudong Chen 		dev_err(&pdev->dev,
706ce38815dSXudong Chen 			"Request I2C IRQ %d fail\n", irq);
707ce38815dSXudong Chen 		return ret;
708ce38815dSXudong Chen 	}
709ce38815dSXudong Chen 
710ce38815dSXudong Chen 	i2c_set_adapdata(&i2c->adap, i2c);
711ce38815dSXudong Chen 	ret = i2c_add_adapter(&i2c->adap);
712ce38815dSXudong Chen 	if (ret) {
713ce38815dSXudong Chen 		dev_err(&pdev->dev, "Failed to add i2c bus to i2c core\n");
714ce38815dSXudong Chen 		return ret;
715ce38815dSXudong Chen 	}
716ce38815dSXudong Chen 
717ce38815dSXudong Chen 	platform_set_drvdata(pdev, i2c);
718ce38815dSXudong Chen 
719ce38815dSXudong Chen 	return 0;
720ce38815dSXudong Chen }
721ce38815dSXudong Chen 
722ce38815dSXudong Chen static int mtk_i2c_remove(struct platform_device *pdev)
723ce38815dSXudong Chen {
724ce38815dSXudong Chen 	struct mtk_i2c *i2c = platform_get_drvdata(pdev);
725ce38815dSXudong Chen 
726ce38815dSXudong Chen 	i2c_del_adapter(&i2c->adap);
727ce38815dSXudong Chen 
728ce38815dSXudong Chen 	return 0;
729ce38815dSXudong Chen }
730ce38815dSXudong Chen 
731*09027e08SLiguo Zhang #ifdef CONFIG_PM_SLEEP
732*09027e08SLiguo Zhang static int mtk_i2c_resume(struct device *dev)
733*09027e08SLiguo Zhang {
734*09027e08SLiguo Zhang 	struct mtk_i2c *i2c = dev_get_drvdata(dev);
735*09027e08SLiguo Zhang 
736*09027e08SLiguo Zhang 	mtk_i2c_init_hw(i2c);
737*09027e08SLiguo Zhang 
738*09027e08SLiguo Zhang 	return 0;
739*09027e08SLiguo Zhang }
740*09027e08SLiguo Zhang #endif
741*09027e08SLiguo Zhang 
742*09027e08SLiguo Zhang static const struct dev_pm_ops mtk_i2c_pm = {
743*09027e08SLiguo Zhang 	SET_SYSTEM_SLEEP_PM_OPS(NULL, mtk_i2c_resume)
744*09027e08SLiguo Zhang };
745*09027e08SLiguo Zhang 
746ce38815dSXudong Chen static struct platform_driver mtk_i2c_driver = {
747ce38815dSXudong Chen 	.probe = mtk_i2c_probe,
748ce38815dSXudong Chen 	.remove = mtk_i2c_remove,
749ce38815dSXudong Chen 	.driver = {
750ce38815dSXudong Chen 		.name = I2C_DRV_NAME,
751*09027e08SLiguo Zhang 		.pm = &mtk_i2c_pm,
752ce38815dSXudong Chen 		.of_match_table = of_match_ptr(mtk_i2c_of_match),
753ce38815dSXudong Chen 	},
754ce38815dSXudong Chen };
755ce38815dSXudong Chen 
756ce38815dSXudong Chen module_platform_driver(mtk_i2c_driver);
757ce38815dSXudong Chen 
758ce38815dSXudong Chen MODULE_LICENSE("GPL v2");
759ce38815dSXudong Chen MODULE_DESCRIPTION("MediaTek I2C Bus Driver");
760ce38815dSXudong Chen MODULE_AUTHOR("Xudong Chen <xudong.chen@mediatek.com>");
761