1 /* SPDX-License-Identifier: MIT */ 2 /* 3 * Copyright © 2023 Intel Corporation 4 */ 5 6 #ifndef _XE_LRC_LAYOUT_H_ 7 #define _XE_LRC_LAYOUT_H_ 8 9 #define CTX_CONTEXT_CONTROL (0x02 + 1) 10 #define CTX_RING_HEAD (0x04 + 1) 11 #define CTX_RING_TAIL (0x06 + 1) 12 #define CTX_RING_START (0x08 + 1) 13 #define CTX_RING_CTL (0x0a + 1) 14 #define CTX_PDP0_UDW (0x30 + 1) 15 #define CTX_PDP0_LDW (0x32 + 1) 16 17 #define CTX_LRM_INT_MASK_ENABLE 0x50 18 #define CTX_INT_MASK_ENABLE_REG (CTX_LRM_INT_MASK_ENABLE + 1) 19 #define CTX_INT_MASK_ENABLE_PTR (CTX_LRM_INT_MASK_ENABLE + 2) 20 #define CTX_LRI_INT_REPORT_PTR 0x55 21 #define CTX_INT_STATUS_REPORT_REG (CTX_LRI_INT_REPORT_PTR + 1) 22 #define CTX_INT_STATUS_REPORT_PTR (CTX_LRI_INT_REPORT_PTR + 2) 23 #define CTX_INT_SRC_REPORT_REG (CTX_LRI_INT_REPORT_PTR + 3) 24 #define CTX_INT_SRC_REPORT_PTR (CTX_LRI_INT_REPORT_PTR + 4) 25 26 #endif 27