10ae797a8SArto Merilainen /* 20ae797a8SArto Merilainen * Copyright (c) 2015, NVIDIA Corporation. 30ae797a8SArto Merilainen * 40ae797a8SArto Merilainen * This program is free software; you can redistribute it and/or modify 50ae797a8SArto Merilainen * it under the terms of the GNU General Public License version 2 as 60ae797a8SArto Merilainen * published by the Free Software Foundation. 70ae797a8SArto Merilainen */ 80ae797a8SArto Merilainen 90ae797a8SArto Merilainen #include <linux/clk.h> 100ae797a8SArto Merilainen #include <linux/host1x.h> 110ae797a8SArto Merilainen #include <linux/iommu.h> 120ae797a8SArto Merilainen #include <linux/module.h> 130ae797a8SArto Merilainen #include <linux/of.h> 140ae797a8SArto Merilainen #include <linux/of_device.h> 150ae797a8SArto Merilainen #include <linux/of_platform.h> 160ae797a8SArto Merilainen #include <linux/platform_device.h> 170ae797a8SArto Merilainen #include <linux/pm_runtime.h> 180ae797a8SArto Merilainen #include <linux/reset.h> 190ae797a8SArto Merilainen 200ae797a8SArto Merilainen #include <soc/tegra/pmc.h> 210ae797a8SArto Merilainen 220ae797a8SArto Merilainen #include "drm.h" 230ae797a8SArto Merilainen #include "falcon.h" 240ae797a8SArto Merilainen #include "vic.h" 250ae797a8SArto Merilainen 260ae797a8SArto Merilainen struct vic_config { 270ae797a8SArto Merilainen const char *firmware; 28*acae8a9dSThierry Reding unsigned int version; 290ae797a8SArto Merilainen }; 300ae797a8SArto Merilainen 310ae797a8SArto Merilainen struct vic { 320ae797a8SArto Merilainen struct falcon falcon; 330ae797a8SArto Merilainen bool booted; 340ae797a8SArto Merilainen 350ae797a8SArto Merilainen void __iomem *regs; 360ae797a8SArto Merilainen struct tegra_drm_client client; 370ae797a8SArto Merilainen struct host1x_channel *channel; 380ae797a8SArto Merilainen struct iommu_domain *domain; 390ae797a8SArto Merilainen struct device *dev; 400ae797a8SArto Merilainen struct clk *clk; 410ae797a8SArto Merilainen 420ae797a8SArto Merilainen /* Platform configuration */ 430ae797a8SArto Merilainen const struct vic_config *config; 440ae797a8SArto Merilainen }; 450ae797a8SArto Merilainen 460ae797a8SArto Merilainen static inline struct vic *to_vic(struct tegra_drm_client *client) 470ae797a8SArto Merilainen { 480ae797a8SArto Merilainen return container_of(client, struct vic, client); 490ae797a8SArto Merilainen } 500ae797a8SArto Merilainen 510ae797a8SArto Merilainen static void vic_writel(struct vic *vic, u32 value, unsigned int offset) 520ae797a8SArto Merilainen { 530ae797a8SArto Merilainen writel(value, vic->regs + offset); 540ae797a8SArto Merilainen } 550ae797a8SArto Merilainen 560ae797a8SArto Merilainen static int vic_runtime_resume(struct device *dev) 570ae797a8SArto Merilainen { 580ae797a8SArto Merilainen struct vic *vic = dev_get_drvdata(dev); 590ae797a8SArto Merilainen 600ae797a8SArto Merilainen return clk_prepare_enable(vic->clk); 610ae797a8SArto Merilainen } 620ae797a8SArto Merilainen 630ae797a8SArto Merilainen static int vic_runtime_suspend(struct device *dev) 640ae797a8SArto Merilainen { 650ae797a8SArto Merilainen struct vic *vic = dev_get_drvdata(dev); 660ae797a8SArto Merilainen 670ae797a8SArto Merilainen clk_disable_unprepare(vic->clk); 680ae797a8SArto Merilainen 690ae797a8SArto Merilainen vic->booted = false; 700ae797a8SArto Merilainen 710ae797a8SArto Merilainen return 0; 720ae797a8SArto Merilainen } 730ae797a8SArto Merilainen 740ae797a8SArto Merilainen static int vic_boot(struct vic *vic) 750ae797a8SArto Merilainen { 760ae797a8SArto Merilainen u32 fce_ucode_size, fce_bin_data_offset; 770ae797a8SArto Merilainen void *hdr; 780ae797a8SArto Merilainen int err = 0; 790ae797a8SArto Merilainen 800ae797a8SArto Merilainen if (vic->booted) 810ae797a8SArto Merilainen return 0; 820ae797a8SArto Merilainen 830ae797a8SArto Merilainen /* setup clockgating registers */ 840ae797a8SArto Merilainen vic_writel(vic, CG_IDLE_CG_DLY_CNT(4) | 850ae797a8SArto Merilainen CG_IDLE_CG_EN | 860ae797a8SArto Merilainen CG_WAKEUP_DLY_CNT(4), 870ae797a8SArto Merilainen NV_PVIC_MISC_PRI_VIC_CG); 880ae797a8SArto Merilainen 890ae797a8SArto Merilainen err = falcon_boot(&vic->falcon); 900ae797a8SArto Merilainen if (err < 0) 910ae797a8SArto Merilainen return err; 920ae797a8SArto Merilainen 930ae797a8SArto Merilainen hdr = vic->falcon.firmware.vaddr; 940ae797a8SArto Merilainen fce_bin_data_offset = *(u32 *)(hdr + VIC_UCODE_FCE_DATA_OFFSET); 950ae797a8SArto Merilainen hdr = vic->falcon.firmware.vaddr + 960ae797a8SArto Merilainen *(u32 *)(hdr + VIC_UCODE_FCE_HEADER_OFFSET); 970ae797a8SArto Merilainen fce_ucode_size = *(u32 *)(hdr + FCE_UCODE_SIZE_OFFSET); 980ae797a8SArto Merilainen 990ae797a8SArto Merilainen falcon_execute_method(&vic->falcon, VIC_SET_APPLICATION_ID, 1); 1000ae797a8SArto Merilainen falcon_execute_method(&vic->falcon, VIC_SET_FCE_UCODE_SIZE, 1010ae797a8SArto Merilainen fce_ucode_size); 1020ae797a8SArto Merilainen falcon_execute_method(&vic->falcon, VIC_SET_FCE_UCODE_OFFSET, 1030ae797a8SArto Merilainen (vic->falcon.firmware.paddr + fce_bin_data_offset) 1040ae797a8SArto Merilainen >> 8); 1050ae797a8SArto Merilainen 1060ae797a8SArto Merilainen err = falcon_wait_idle(&vic->falcon); 1070ae797a8SArto Merilainen if (err < 0) { 1080ae797a8SArto Merilainen dev_err(vic->dev, 1090ae797a8SArto Merilainen "failed to set application ID and FCE base\n"); 1100ae797a8SArto Merilainen return err; 1110ae797a8SArto Merilainen } 1120ae797a8SArto Merilainen 1130ae797a8SArto Merilainen vic->booted = true; 1140ae797a8SArto Merilainen 1150ae797a8SArto Merilainen return 0; 1160ae797a8SArto Merilainen } 1170ae797a8SArto Merilainen 1180ae797a8SArto Merilainen static void *vic_falcon_alloc(struct falcon *falcon, size_t size, 1190ae797a8SArto Merilainen dma_addr_t *iova) 1200ae797a8SArto Merilainen { 1210ae797a8SArto Merilainen struct tegra_drm *tegra = falcon->data; 1220ae797a8SArto Merilainen 1230ae797a8SArto Merilainen return tegra_drm_alloc(tegra, size, iova); 1240ae797a8SArto Merilainen } 1250ae797a8SArto Merilainen 1260ae797a8SArto Merilainen static void vic_falcon_free(struct falcon *falcon, size_t size, 1270ae797a8SArto Merilainen dma_addr_t iova, void *va) 1280ae797a8SArto Merilainen { 1290ae797a8SArto Merilainen struct tegra_drm *tegra = falcon->data; 1300ae797a8SArto Merilainen 1310ae797a8SArto Merilainen return tegra_drm_free(tegra, size, va, iova); 1320ae797a8SArto Merilainen } 1330ae797a8SArto Merilainen 1340ae797a8SArto Merilainen static const struct falcon_ops vic_falcon_ops = { 1350ae797a8SArto Merilainen .alloc = vic_falcon_alloc, 1360ae797a8SArto Merilainen .free = vic_falcon_free 1370ae797a8SArto Merilainen }; 1380ae797a8SArto Merilainen 1390ae797a8SArto Merilainen static int vic_init(struct host1x_client *client) 1400ae797a8SArto Merilainen { 1410ae797a8SArto Merilainen struct tegra_drm_client *drm = host1x_to_drm_client(client); 142bc8828bdSThierry Reding struct iommu_group *group = iommu_group_get(client->dev); 1430ae797a8SArto Merilainen struct drm_device *dev = dev_get_drvdata(client->parent); 1440ae797a8SArto Merilainen struct tegra_drm *tegra = dev->dev_private; 1450ae797a8SArto Merilainen struct vic *vic = to_vic(drm); 1460ae797a8SArto Merilainen int err; 1470ae797a8SArto Merilainen 148bc8828bdSThierry Reding if (group && tegra->domain) { 149bc8828bdSThierry Reding err = iommu_attach_group(tegra->domain, group); 1500ae797a8SArto Merilainen if (err < 0) { 1510ae797a8SArto Merilainen dev_err(vic->dev, "failed to attach to domain: %d\n", 1520ae797a8SArto Merilainen err); 1530ae797a8SArto Merilainen return err; 1540ae797a8SArto Merilainen } 1550ae797a8SArto Merilainen 1560ae797a8SArto Merilainen vic->domain = tegra->domain; 1570ae797a8SArto Merilainen } 1580ae797a8SArto Merilainen 1590ae797a8SArto Merilainen if (!vic->falcon.data) { 1600ae797a8SArto Merilainen vic->falcon.data = tegra; 1610ae797a8SArto Merilainen err = falcon_load_firmware(&vic->falcon); 1620ae797a8SArto Merilainen if (err < 0) 163bc8828bdSThierry Reding goto detach; 1640ae797a8SArto Merilainen } 1650ae797a8SArto Merilainen 1660ae797a8SArto Merilainen vic->channel = host1x_channel_request(client->dev); 1670ae797a8SArto Merilainen if (!vic->channel) { 1680ae797a8SArto Merilainen err = -ENOMEM; 169bc8828bdSThierry Reding goto detach; 1700ae797a8SArto Merilainen } 1710ae797a8SArto Merilainen 172617dd7ccSThierry Reding client->syncpts[0] = host1x_syncpt_request(client, 0); 1730ae797a8SArto Merilainen if (!client->syncpts[0]) { 1740ae797a8SArto Merilainen err = -ENOMEM; 1750ae797a8SArto Merilainen goto free_channel; 1760ae797a8SArto Merilainen } 1770ae797a8SArto Merilainen 1780ae797a8SArto Merilainen err = tegra_drm_register_client(tegra, drm); 1790ae797a8SArto Merilainen if (err < 0) 1800ae797a8SArto Merilainen goto free_syncpt; 1810ae797a8SArto Merilainen 1820ae797a8SArto Merilainen return 0; 1830ae797a8SArto Merilainen 1840ae797a8SArto Merilainen free_syncpt: 1850ae797a8SArto Merilainen host1x_syncpt_free(client->syncpts[0]); 1860ae797a8SArto Merilainen free_channel: 1878474b025SMikko Perttunen host1x_channel_put(vic->channel); 188bc8828bdSThierry Reding detach: 189bc8828bdSThierry Reding if (group && tegra->domain) 190bc8828bdSThierry Reding iommu_detach_group(tegra->domain, group); 1910ae797a8SArto Merilainen 1920ae797a8SArto Merilainen return err; 1930ae797a8SArto Merilainen } 1940ae797a8SArto Merilainen 1950ae797a8SArto Merilainen static int vic_exit(struct host1x_client *client) 1960ae797a8SArto Merilainen { 1970ae797a8SArto Merilainen struct tegra_drm_client *drm = host1x_to_drm_client(client); 198bc8828bdSThierry Reding struct iommu_group *group = iommu_group_get(client->dev); 1990ae797a8SArto Merilainen struct drm_device *dev = dev_get_drvdata(client->parent); 2000ae797a8SArto Merilainen struct tegra_drm *tegra = dev->dev_private; 2010ae797a8SArto Merilainen struct vic *vic = to_vic(drm); 2020ae797a8SArto Merilainen int err; 2030ae797a8SArto Merilainen 2040ae797a8SArto Merilainen err = tegra_drm_unregister_client(tegra, drm); 2050ae797a8SArto Merilainen if (err < 0) 2060ae797a8SArto Merilainen return err; 2070ae797a8SArto Merilainen 2080ae797a8SArto Merilainen host1x_syncpt_free(client->syncpts[0]); 2098474b025SMikko Perttunen host1x_channel_put(vic->channel); 2100ae797a8SArto Merilainen 2110ae797a8SArto Merilainen if (vic->domain) { 212bc8828bdSThierry Reding iommu_detach_group(vic->domain, group); 2130ae797a8SArto Merilainen vic->domain = NULL; 2140ae797a8SArto Merilainen } 2150ae797a8SArto Merilainen 2160ae797a8SArto Merilainen return 0; 2170ae797a8SArto Merilainen } 2180ae797a8SArto Merilainen 2190ae797a8SArto Merilainen static const struct host1x_client_ops vic_client_ops = { 2200ae797a8SArto Merilainen .init = vic_init, 2210ae797a8SArto Merilainen .exit = vic_exit, 2220ae797a8SArto Merilainen }; 2230ae797a8SArto Merilainen 2240ae797a8SArto Merilainen static int vic_open_channel(struct tegra_drm_client *client, 2250ae797a8SArto Merilainen struct tegra_drm_context *context) 2260ae797a8SArto Merilainen { 2270ae797a8SArto Merilainen struct vic *vic = to_vic(client); 2280ae797a8SArto Merilainen int err; 2290ae797a8SArto Merilainen 2300ae797a8SArto Merilainen err = pm_runtime_get_sync(vic->dev); 2310ae797a8SArto Merilainen if (err < 0) 2320ae797a8SArto Merilainen return err; 2330ae797a8SArto Merilainen 2340ae797a8SArto Merilainen err = vic_boot(vic); 2350ae797a8SArto Merilainen if (err < 0) { 2360ae797a8SArto Merilainen pm_runtime_put(vic->dev); 2370ae797a8SArto Merilainen return err; 2380ae797a8SArto Merilainen } 2390ae797a8SArto Merilainen 2400ae797a8SArto Merilainen context->channel = host1x_channel_get(vic->channel); 2410ae797a8SArto Merilainen if (!context->channel) { 2420ae797a8SArto Merilainen pm_runtime_put(vic->dev); 2430ae797a8SArto Merilainen return -ENOMEM; 2440ae797a8SArto Merilainen } 2450ae797a8SArto Merilainen 2460ae797a8SArto Merilainen return 0; 2470ae797a8SArto Merilainen } 2480ae797a8SArto Merilainen 2490ae797a8SArto Merilainen static void vic_close_channel(struct tegra_drm_context *context) 2500ae797a8SArto Merilainen { 2510ae797a8SArto Merilainen struct vic *vic = to_vic(context->client); 2520ae797a8SArto Merilainen 2530ae797a8SArto Merilainen host1x_channel_put(context->channel); 2540ae797a8SArto Merilainen 2550ae797a8SArto Merilainen pm_runtime_put(vic->dev); 2560ae797a8SArto Merilainen } 2570ae797a8SArto Merilainen 2580ae797a8SArto Merilainen static const struct tegra_drm_client_ops vic_ops = { 2590ae797a8SArto Merilainen .open_channel = vic_open_channel, 2600ae797a8SArto Merilainen .close_channel = vic_close_channel, 2610ae797a8SArto Merilainen .submit = tegra_drm_submit, 2620ae797a8SArto Merilainen }; 2630ae797a8SArto Merilainen 264788ff4b6SNicolas Chauvet #define NVIDIA_TEGRA_124_VIC_FIRMWARE "nvidia/tegra124/vic03_ucode.bin" 265788ff4b6SNicolas Chauvet 2660ae797a8SArto Merilainen static const struct vic_config vic_t124_config = { 267788ff4b6SNicolas Chauvet .firmware = NVIDIA_TEGRA_124_VIC_FIRMWARE, 268*acae8a9dSThierry Reding .version = 0x40, 2690ae797a8SArto Merilainen }; 2700ae797a8SArto Merilainen 271788ff4b6SNicolas Chauvet #define NVIDIA_TEGRA_210_VIC_FIRMWARE "nvidia/tegra210/vic04_ucode.bin" 272788ff4b6SNicolas Chauvet 2730ae797a8SArto Merilainen static const struct vic_config vic_t210_config = { 274788ff4b6SNicolas Chauvet .firmware = NVIDIA_TEGRA_210_VIC_FIRMWARE, 275*acae8a9dSThierry Reding .version = 0x21, 2760ae797a8SArto Merilainen }; 2770ae797a8SArto Merilainen 2786e44b9adSMikko Perttunen #define NVIDIA_TEGRA_186_VIC_FIRMWARE "nvidia/tegra186/vic04_ucode.bin" 2796e44b9adSMikko Perttunen 2806e44b9adSMikko Perttunen static const struct vic_config vic_t186_config = { 2816e44b9adSMikko Perttunen .firmware = NVIDIA_TEGRA_186_VIC_FIRMWARE, 282*acae8a9dSThierry Reding .version = 0x18, 2836e44b9adSMikko Perttunen }; 2846e44b9adSMikko Perttunen 2850ae797a8SArto Merilainen static const struct of_device_id vic_match[] = { 2860ae797a8SArto Merilainen { .compatible = "nvidia,tegra124-vic", .data = &vic_t124_config }, 2870ae797a8SArto Merilainen { .compatible = "nvidia,tegra210-vic", .data = &vic_t210_config }, 2886e44b9adSMikko Perttunen { .compatible = "nvidia,tegra186-vic", .data = &vic_t186_config }, 2890ae797a8SArto Merilainen { }, 2900ae797a8SArto Merilainen }; 2910ae797a8SArto Merilainen 2920ae797a8SArto Merilainen static int vic_probe(struct platform_device *pdev) 2930ae797a8SArto Merilainen { 2940ae797a8SArto Merilainen struct device *dev = &pdev->dev; 2950ae797a8SArto Merilainen struct host1x_syncpt **syncpts; 2960ae797a8SArto Merilainen struct resource *regs; 2970ae797a8SArto Merilainen struct vic *vic; 2980ae797a8SArto Merilainen int err; 2990ae797a8SArto Merilainen 3000ae797a8SArto Merilainen vic = devm_kzalloc(dev, sizeof(*vic), GFP_KERNEL); 3010ae797a8SArto Merilainen if (!vic) 3020ae797a8SArto Merilainen return -ENOMEM; 3030ae797a8SArto Merilainen 304829ce7a6SThierry Reding vic->config = of_device_get_match_data(dev); 305829ce7a6SThierry Reding 3060ae797a8SArto Merilainen syncpts = devm_kzalloc(dev, sizeof(*syncpts), GFP_KERNEL); 3070ae797a8SArto Merilainen if (!syncpts) 3080ae797a8SArto Merilainen return -ENOMEM; 3090ae797a8SArto Merilainen 3100ae797a8SArto Merilainen regs = platform_get_resource(pdev, IORESOURCE_MEM, 0); 3110ae797a8SArto Merilainen if (!regs) { 3120ae797a8SArto Merilainen dev_err(&pdev->dev, "failed to get registers\n"); 3130ae797a8SArto Merilainen return -ENXIO; 3140ae797a8SArto Merilainen } 3150ae797a8SArto Merilainen 3160ae797a8SArto Merilainen vic->regs = devm_ioremap_resource(dev, regs); 3170ae797a8SArto Merilainen if (IS_ERR(vic->regs)) 3180ae797a8SArto Merilainen return PTR_ERR(vic->regs); 3190ae797a8SArto Merilainen 3200ae797a8SArto Merilainen vic->clk = devm_clk_get(dev, NULL); 3210ae797a8SArto Merilainen if (IS_ERR(vic->clk)) { 3220ae797a8SArto Merilainen dev_err(&pdev->dev, "failed to get clock\n"); 3230ae797a8SArto Merilainen return PTR_ERR(vic->clk); 3240ae797a8SArto Merilainen } 3250ae797a8SArto Merilainen 3260ae797a8SArto Merilainen vic->falcon.dev = dev; 3270ae797a8SArto Merilainen vic->falcon.regs = vic->regs; 3280ae797a8SArto Merilainen vic->falcon.ops = &vic_falcon_ops; 3290ae797a8SArto Merilainen 3300ae797a8SArto Merilainen err = falcon_init(&vic->falcon); 3310ae797a8SArto Merilainen if (err < 0) 3320ae797a8SArto Merilainen return err; 3330ae797a8SArto Merilainen 334829ce7a6SThierry Reding err = falcon_read_firmware(&vic->falcon, vic->config->firmware); 3350ae797a8SArto Merilainen if (err < 0) 3360ae797a8SArto Merilainen goto exit_falcon; 3370ae797a8SArto Merilainen 3380ae797a8SArto Merilainen platform_set_drvdata(pdev, vic); 3390ae797a8SArto Merilainen 3400ae797a8SArto Merilainen INIT_LIST_HEAD(&vic->client.base.list); 3410ae797a8SArto Merilainen vic->client.base.ops = &vic_client_ops; 3420ae797a8SArto Merilainen vic->client.base.dev = dev; 3430ae797a8SArto Merilainen vic->client.base.class = HOST1X_CLASS_VIC; 3440ae797a8SArto Merilainen vic->client.base.syncpts = syncpts; 3450ae797a8SArto Merilainen vic->client.base.num_syncpts = 1; 3460ae797a8SArto Merilainen vic->dev = dev; 3470ae797a8SArto Merilainen 3480ae797a8SArto Merilainen INIT_LIST_HEAD(&vic->client.list); 349*acae8a9dSThierry Reding vic->client.version = vic->config->version; 3500ae797a8SArto Merilainen vic->client.ops = &vic_ops; 3510ae797a8SArto Merilainen 3520ae797a8SArto Merilainen err = host1x_client_register(&vic->client.base); 3530ae797a8SArto Merilainen if (err < 0) { 3540ae797a8SArto Merilainen dev_err(dev, "failed to register host1x client: %d\n", err); 3550ae797a8SArto Merilainen platform_set_drvdata(pdev, NULL); 3560ae797a8SArto Merilainen goto exit_falcon; 3570ae797a8SArto Merilainen } 3580ae797a8SArto Merilainen 3590ae797a8SArto Merilainen pm_runtime_enable(&pdev->dev); 3600ae797a8SArto Merilainen if (!pm_runtime_enabled(&pdev->dev)) { 3610ae797a8SArto Merilainen err = vic_runtime_resume(&pdev->dev); 3620ae797a8SArto Merilainen if (err < 0) 3630ae797a8SArto Merilainen goto unregister_client; 3640ae797a8SArto Merilainen } 3650ae797a8SArto Merilainen 3660ae797a8SArto Merilainen return 0; 3670ae797a8SArto Merilainen 3680ae797a8SArto Merilainen unregister_client: 3690ae797a8SArto Merilainen host1x_client_unregister(&vic->client.base); 3700ae797a8SArto Merilainen exit_falcon: 3710ae797a8SArto Merilainen falcon_exit(&vic->falcon); 3720ae797a8SArto Merilainen 3730ae797a8SArto Merilainen return err; 3740ae797a8SArto Merilainen } 3750ae797a8SArto Merilainen 3760ae797a8SArto Merilainen static int vic_remove(struct platform_device *pdev) 3770ae797a8SArto Merilainen { 3780ae797a8SArto Merilainen struct vic *vic = platform_get_drvdata(pdev); 3790ae797a8SArto Merilainen int err; 3800ae797a8SArto Merilainen 3810ae797a8SArto Merilainen err = host1x_client_unregister(&vic->client.base); 3820ae797a8SArto Merilainen if (err < 0) { 3830ae797a8SArto Merilainen dev_err(&pdev->dev, "failed to unregister host1x client: %d\n", 3840ae797a8SArto Merilainen err); 3850ae797a8SArto Merilainen return err; 3860ae797a8SArto Merilainen } 3870ae797a8SArto Merilainen 3880ae797a8SArto Merilainen if (pm_runtime_enabled(&pdev->dev)) 3890ae797a8SArto Merilainen pm_runtime_disable(&pdev->dev); 3900ae797a8SArto Merilainen else 3910ae797a8SArto Merilainen vic_runtime_suspend(&pdev->dev); 3920ae797a8SArto Merilainen 3930ae797a8SArto Merilainen falcon_exit(&vic->falcon); 3940ae797a8SArto Merilainen 3950ae797a8SArto Merilainen return 0; 3960ae797a8SArto Merilainen } 3970ae797a8SArto Merilainen 3980ae797a8SArto Merilainen static const struct dev_pm_ops vic_pm_ops = { 3990ae797a8SArto Merilainen SET_RUNTIME_PM_OPS(vic_runtime_suspend, vic_runtime_resume, NULL) 4000ae797a8SArto Merilainen }; 4010ae797a8SArto Merilainen 4020ae797a8SArto Merilainen struct platform_driver tegra_vic_driver = { 4030ae797a8SArto Merilainen .driver = { 4040ae797a8SArto Merilainen .name = "tegra-vic", 4050ae797a8SArto Merilainen .of_match_table = vic_match, 4060ae797a8SArto Merilainen .pm = &vic_pm_ops 4070ae797a8SArto Merilainen }, 4080ae797a8SArto Merilainen .probe = vic_probe, 4090ae797a8SArto Merilainen .remove = vic_remove, 4100ae797a8SArto Merilainen }; 411788ff4b6SNicolas Chauvet 412788ff4b6SNicolas Chauvet #if IS_ENABLED(CONFIG_ARCH_TEGRA_124_SOC) 413788ff4b6SNicolas Chauvet MODULE_FIRMWARE(NVIDIA_TEGRA_124_VIC_FIRMWARE); 414788ff4b6SNicolas Chauvet #endif 415788ff4b6SNicolas Chauvet #if IS_ENABLED(CONFIG_ARCH_TEGRA_210_SOC) 416788ff4b6SNicolas Chauvet MODULE_FIRMWARE(NVIDIA_TEGRA_210_VIC_FIRMWARE); 417788ff4b6SNicolas Chauvet #endif 4186e44b9adSMikko Perttunen #if IS_ENABLED(CONFIG_ARCH_TEGRA_186_SOC) 4196e44b9adSMikko Perttunen MODULE_FIRMWARE(NVIDIA_TEGRA_186_VIC_FIRMWARE); 4206e44b9adSMikko Perttunen #endif 421