xref: /linux/drivers/gpu/drm/sun4i/sun8i_hdmi_phy_clk.c (revision 3eb66e91a25497065c5322b1268cbc3953642227)
14f86e817SJernej Skrabec // SPDX-License-Identifier: GPL-2.0+
24f86e817SJernej Skrabec /*
34f86e817SJernej Skrabec  * Copyright (C) 2018 Jernej Skrabec <jernej.skrabec@siol.net>
44f86e817SJernej Skrabec  */
54f86e817SJernej Skrabec 
64f86e817SJernej Skrabec #include <linux/clk-provider.h>
74f86e817SJernej Skrabec 
84f86e817SJernej Skrabec #include "sun8i_dw_hdmi.h"
94f86e817SJernej Skrabec 
104f86e817SJernej Skrabec struct sun8i_phy_clk {
114f86e817SJernej Skrabec 	struct clk_hw		hw;
124f86e817SJernej Skrabec 	struct sun8i_hdmi_phy	*phy;
134f86e817SJernej Skrabec };
144f86e817SJernej Skrabec 
hw_to_phy_clk(struct clk_hw * hw)154f86e817SJernej Skrabec static inline struct sun8i_phy_clk *hw_to_phy_clk(struct clk_hw *hw)
164f86e817SJernej Skrabec {
174f86e817SJernej Skrabec 	return container_of(hw, struct sun8i_phy_clk, hw);
184f86e817SJernej Skrabec }
194f86e817SJernej Skrabec 
sun8i_phy_clk_determine_rate(struct clk_hw * hw,struct clk_rate_request * req)204f86e817SJernej Skrabec static int sun8i_phy_clk_determine_rate(struct clk_hw *hw,
214f86e817SJernej Skrabec 					struct clk_rate_request *req)
224f86e817SJernej Skrabec {
234f86e817SJernej Skrabec 	unsigned long rate = req->rate;
244f86e817SJernej Skrabec 	unsigned long best_rate = 0;
25*c891a65aSJernej Skrabec 	struct clk_hw *best_parent = NULL;
264f86e817SJernej Skrabec 	struct clk_hw *parent;
274f86e817SJernej Skrabec 	int best_div = 1;
28*c891a65aSJernej Skrabec 	int i, p;
294f86e817SJernej Skrabec 
30*c891a65aSJernej Skrabec 	for (p = 0; p < clk_hw_get_num_parents(hw); p++) {
31*c891a65aSJernej Skrabec 		parent = clk_hw_get_parent_by_index(hw, p);
32*c891a65aSJernej Skrabec 		if (!parent)
33*c891a65aSJernej Skrabec 			continue;
344f86e817SJernej Skrabec 
354f86e817SJernej Skrabec 		for (i = 1; i <= 16; i++) {
364f86e817SJernej Skrabec 			unsigned long ideal = rate * i;
374f86e817SJernej Skrabec 			unsigned long rounded;
384f86e817SJernej Skrabec 
394f86e817SJernej Skrabec 			rounded = clk_hw_round_rate(parent, ideal);
404f86e817SJernej Skrabec 
414f86e817SJernej Skrabec 			if (rounded == ideal) {
424f86e817SJernej Skrabec 				best_rate = rounded;
434f86e817SJernej Skrabec 				best_div = i;
44*c891a65aSJernej Skrabec 				best_parent = parent;
454f86e817SJernej Skrabec 				break;
464f86e817SJernej Skrabec 			}
474f86e817SJernej Skrabec 
484f86e817SJernej Skrabec 			if (!best_rate ||
494f86e817SJernej Skrabec 			    abs(rate - rounded / i) <
504f86e817SJernej Skrabec 			    abs(rate - best_rate / best_div)) {
514f86e817SJernej Skrabec 				best_rate = rounded;
524f86e817SJernej Skrabec 				best_div = i;
53*c891a65aSJernej Skrabec 				best_parent = parent;
544f86e817SJernej Skrabec 			}
554f86e817SJernej Skrabec 		}
564f86e817SJernej Skrabec 
57*c891a65aSJernej Skrabec 		if (best_rate / best_div == rate)
58*c891a65aSJernej Skrabec 			break;
59*c891a65aSJernej Skrabec 	}
60*c891a65aSJernej Skrabec 
614f86e817SJernej Skrabec 	req->rate = best_rate / best_div;
624f86e817SJernej Skrabec 	req->best_parent_rate = best_rate;
63*c891a65aSJernej Skrabec 	req->best_parent_hw = best_parent;
644f86e817SJernej Skrabec 
654f86e817SJernej Skrabec 	return 0;
664f86e817SJernej Skrabec }
674f86e817SJernej Skrabec 
sun8i_phy_clk_recalc_rate(struct clk_hw * hw,unsigned long parent_rate)684f86e817SJernej Skrabec static unsigned long sun8i_phy_clk_recalc_rate(struct clk_hw *hw,
694f86e817SJernej Skrabec 					       unsigned long parent_rate)
704f86e817SJernej Skrabec {
714f86e817SJernej Skrabec 	struct sun8i_phy_clk *priv = hw_to_phy_clk(hw);
724f86e817SJernej Skrabec 	u32 reg;
734f86e817SJernej Skrabec 
744f86e817SJernej Skrabec 	regmap_read(priv->phy->regs, SUN8I_HDMI_PHY_PLL_CFG2_REG, &reg);
754f86e817SJernej Skrabec 	reg = ((reg >> SUN8I_HDMI_PHY_PLL_CFG2_PREDIV_SHIFT) &
764f86e817SJernej Skrabec 		SUN8I_HDMI_PHY_PLL_CFG2_PREDIV_MSK) + 1;
774f86e817SJernej Skrabec 
784f86e817SJernej Skrabec 	return parent_rate / reg;
794f86e817SJernej Skrabec }
804f86e817SJernej Skrabec 
sun8i_phy_clk_set_rate(struct clk_hw * hw,unsigned long rate,unsigned long parent_rate)814f86e817SJernej Skrabec static int sun8i_phy_clk_set_rate(struct clk_hw *hw, unsigned long rate,
824f86e817SJernej Skrabec 				  unsigned long parent_rate)
834f86e817SJernej Skrabec {
844f86e817SJernej Skrabec 	struct sun8i_phy_clk *priv = hw_to_phy_clk(hw);
854f86e817SJernej Skrabec 	unsigned long best_rate = 0;
864f86e817SJernej Skrabec 	u8 best_m = 0, m;
874f86e817SJernej Skrabec 
884f86e817SJernej Skrabec 	for (m = 1; m <= 16; m++) {
894f86e817SJernej Skrabec 		unsigned long tmp_rate = parent_rate / m;
904f86e817SJernej Skrabec 
914f86e817SJernej Skrabec 		if (tmp_rate > rate)
924f86e817SJernej Skrabec 			continue;
934f86e817SJernej Skrabec 
944f86e817SJernej Skrabec 		if (!best_rate ||
954f86e817SJernej Skrabec 		    (rate - tmp_rate) < (rate - best_rate)) {
964f86e817SJernej Skrabec 			best_rate = tmp_rate;
974f86e817SJernej Skrabec 			best_m = m;
984f86e817SJernej Skrabec 		}
994f86e817SJernej Skrabec 	}
1004f86e817SJernej Skrabec 
1014f86e817SJernej Skrabec 	regmap_update_bits(priv->phy->regs, SUN8I_HDMI_PHY_PLL_CFG2_REG,
1024f86e817SJernej Skrabec 			   SUN8I_HDMI_PHY_PLL_CFG2_PREDIV_MSK,
1034f86e817SJernej Skrabec 			   SUN8I_HDMI_PHY_PLL_CFG2_PREDIV(best_m));
1044f86e817SJernej Skrabec 
1054f86e817SJernej Skrabec 	return 0;
1064f86e817SJernej Skrabec }
1074f86e817SJernej Skrabec 
sun8i_phy_clk_get_parent(struct clk_hw * hw)108*c891a65aSJernej Skrabec static u8 sun8i_phy_clk_get_parent(struct clk_hw *hw)
109*c891a65aSJernej Skrabec {
110*c891a65aSJernej Skrabec 	struct sun8i_phy_clk *priv = hw_to_phy_clk(hw);
111*c891a65aSJernej Skrabec 	u32 reg;
112*c891a65aSJernej Skrabec 
113*c891a65aSJernej Skrabec 	regmap_read(priv->phy->regs, SUN8I_HDMI_PHY_PLL_CFG1_REG, &reg);
114*c891a65aSJernej Skrabec 	reg = (reg & SUN8I_HDMI_PHY_PLL_CFG1_CKIN_SEL_MSK) >>
115*c891a65aSJernej Skrabec 	      SUN8I_HDMI_PHY_PLL_CFG1_CKIN_SEL_SHIFT;
116*c891a65aSJernej Skrabec 
117*c891a65aSJernej Skrabec 	return reg;
118*c891a65aSJernej Skrabec }
119*c891a65aSJernej Skrabec 
sun8i_phy_clk_set_parent(struct clk_hw * hw,u8 index)120*c891a65aSJernej Skrabec static int sun8i_phy_clk_set_parent(struct clk_hw *hw, u8 index)
121*c891a65aSJernej Skrabec {
122*c891a65aSJernej Skrabec 	struct sun8i_phy_clk *priv = hw_to_phy_clk(hw);
123*c891a65aSJernej Skrabec 
124*c891a65aSJernej Skrabec 	if (index > 1)
125*c891a65aSJernej Skrabec 		return -EINVAL;
126*c891a65aSJernej Skrabec 
127*c891a65aSJernej Skrabec 	regmap_update_bits(priv->phy->regs, SUN8I_HDMI_PHY_PLL_CFG1_REG,
128*c891a65aSJernej Skrabec 			   SUN8I_HDMI_PHY_PLL_CFG1_CKIN_SEL_MSK,
129*c891a65aSJernej Skrabec 			   index << SUN8I_HDMI_PHY_PLL_CFG1_CKIN_SEL_SHIFT);
130*c891a65aSJernej Skrabec 
131*c891a65aSJernej Skrabec 	return 0;
132*c891a65aSJernej Skrabec }
133*c891a65aSJernej Skrabec 
1344f86e817SJernej Skrabec static const struct clk_ops sun8i_phy_clk_ops = {
1354f86e817SJernej Skrabec 	.determine_rate	= sun8i_phy_clk_determine_rate,
1364f86e817SJernej Skrabec 	.recalc_rate	= sun8i_phy_clk_recalc_rate,
1374f86e817SJernej Skrabec 	.set_rate	= sun8i_phy_clk_set_rate,
138*c891a65aSJernej Skrabec 
139*c891a65aSJernej Skrabec 	.get_parent	= sun8i_phy_clk_get_parent,
140*c891a65aSJernej Skrabec 	.set_parent	= sun8i_phy_clk_set_parent,
1414f86e817SJernej Skrabec };
1424f86e817SJernej Skrabec 
sun8i_phy_clk_create(struct sun8i_hdmi_phy * phy,struct device * dev,bool second_parent)143*c891a65aSJernej Skrabec int sun8i_phy_clk_create(struct sun8i_hdmi_phy *phy, struct device *dev,
144*c891a65aSJernej Skrabec 			 bool second_parent)
1454f86e817SJernej Skrabec {
1464f86e817SJernej Skrabec 	struct clk_init_data init;
1474f86e817SJernej Skrabec 	struct sun8i_phy_clk *priv;
148*c891a65aSJernej Skrabec 	const char *parents[2];
1494f86e817SJernej Skrabec 
1504f86e817SJernej Skrabec 	parents[0] = __clk_get_name(phy->clk_pll0);
1514f86e817SJernej Skrabec 	if (!parents[0])
1524f86e817SJernej Skrabec 		return -ENODEV;
1534f86e817SJernej Skrabec 
154*c891a65aSJernej Skrabec 	if (second_parent) {
155*c891a65aSJernej Skrabec 		parents[1] = __clk_get_name(phy->clk_pll1);
156*c891a65aSJernej Skrabec 		if (!parents[1])
157*c891a65aSJernej Skrabec 			return -ENODEV;
158*c891a65aSJernej Skrabec 	}
159*c891a65aSJernej Skrabec 
1604f86e817SJernej Skrabec 	priv = devm_kzalloc(dev, sizeof(*priv), GFP_KERNEL);
1614f86e817SJernej Skrabec 	if (!priv)
1624f86e817SJernej Skrabec 		return -ENOMEM;
1634f86e817SJernej Skrabec 
1644f86e817SJernej Skrabec 	init.name = "hdmi-phy-clk";
1654f86e817SJernej Skrabec 	init.ops = &sun8i_phy_clk_ops;
1664f86e817SJernej Skrabec 	init.parent_names = parents;
167*c891a65aSJernej Skrabec 	init.num_parents = second_parent ? 2 : 1;
1684f86e817SJernej Skrabec 	init.flags = CLK_SET_RATE_PARENT;
1694f86e817SJernej Skrabec 
1704f86e817SJernej Skrabec 	priv->phy = phy;
1714f86e817SJernej Skrabec 	priv->hw.init = &init;
1724f86e817SJernej Skrabec 
1734f86e817SJernej Skrabec 	phy->clk_phy = devm_clk_register(dev, &priv->hw);
1744f86e817SJernej Skrabec 	if (IS_ERR(phy->clk_phy))
1754f86e817SJernej Skrabec 		return PTR_ERR(phy->clk_phy);
1764f86e817SJernej Skrabec 
1774f86e817SJernej Skrabec 	return 0;
1784f86e817SJernej Skrabec }
179