xref: /linux/drivers/gpu/drm/radeon/uvd_v2_2.c (revision cbecf716ca618fd44feda6bd9a64a8179d031fc5)
1e409b128SChristian König /*
2e409b128SChristian König  * Copyright 2013 Advanced Micro Devices, Inc.
3e409b128SChristian König  *
4e409b128SChristian König  * Permission is hereby granted, free of charge, to any person obtaining a
5e409b128SChristian König  * copy of this software and associated documentation files (the "Software"),
6e409b128SChristian König  * to deal in the Software without restriction, including without limitation
7e409b128SChristian König  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8e409b128SChristian König  * and/or sell copies of the Software, and to permit persons to whom the
9e409b128SChristian König  * Software is furnished to do so, subject to the following conditions:
10e409b128SChristian König  *
11e409b128SChristian König  * The above copyright notice and this permission notice shall be included in
12e409b128SChristian König  * all copies or substantial portions of the Software.
13e409b128SChristian König  *
14e409b128SChristian König  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15e409b128SChristian König  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16e409b128SChristian König  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17e409b128SChristian König  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18e409b128SChristian König  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19e409b128SChristian König  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20e409b128SChristian König  * OTHER DEALINGS IN THE SOFTWARE.
21e409b128SChristian König  *
22e409b128SChristian König  * Authors: Christian König <christian.koenig@amd.com>
23e409b128SChristian König  */
24e409b128SChristian König 
25e409b128SChristian König #include <linux/firmware.h>
26c182615fSSam Ravnborg 
27e409b128SChristian König #include "radeon.h"
28e409b128SChristian König #include "radeon_asic.h"
29e409b128SChristian König #include "rv770d.h"
30e409b128SChristian König 
31e409b128SChristian König /**
32e409b128SChristian König  * uvd_v2_2_fence_emit - emit an fence & trap command
33e409b128SChristian König  *
34e409b128SChristian König  * @rdev: radeon_device pointer
35e409b128SChristian König  * @fence: fence to emit
36e409b128SChristian König  *
37e409b128SChristian König  * Write a fence and a trap command to the ring.
38e409b128SChristian König  */
uvd_v2_2_fence_emit(struct radeon_device * rdev,struct radeon_fence * fence)39e409b128SChristian König void uvd_v2_2_fence_emit(struct radeon_device *rdev,
40e409b128SChristian König 			 struct radeon_fence *fence)
41e409b128SChristian König {
42e409b128SChristian König 	struct radeon_ring *ring = &rdev->ring[fence->ring];
43e409b128SChristian König 	uint64_t addr = rdev->fence_drv[fence->ring].gpu_addr;
44e409b128SChristian König 
45e409b128SChristian König 	radeon_ring_write(ring, PACKET0(UVD_CONTEXT_ID, 0));
46e409b128SChristian König 	radeon_ring_write(ring, fence->seq);
47e409b128SChristian König 	radeon_ring_write(ring, PACKET0(UVD_GPCOM_VCPU_DATA0, 0));
485e167cdbSChristian König 	radeon_ring_write(ring, lower_32_bits(addr));
49e409b128SChristian König 	radeon_ring_write(ring, PACKET0(UVD_GPCOM_VCPU_DATA1, 0));
50e409b128SChristian König 	radeon_ring_write(ring, upper_32_bits(addr) & 0xff);
51e409b128SChristian König 	radeon_ring_write(ring, PACKET0(UVD_GPCOM_VCPU_CMD, 0));
52e409b128SChristian König 	radeon_ring_write(ring, 0);
53e409b128SChristian König 
54e409b128SChristian König 	radeon_ring_write(ring, PACKET0(UVD_GPCOM_VCPU_DATA0, 0));
55e409b128SChristian König 	radeon_ring_write(ring, 0);
56e409b128SChristian König 	radeon_ring_write(ring, PACKET0(UVD_GPCOM_VCPU_DATA1, 0));
57e409b128SChristian König 	radeon_ring_write(ring, 0);
58e409b128SChristian König 	radeon_ring_write(ring, PACKET0(UVD_GPCOM_VCPU_CMD, 0));
59e409b128SChristian König 	radeon_ring_write(ring, 2);
60e409b128SChristian König }
61e409b128SChristian König 
62e409b128SChristian König /**
63013ead48SChristian König  * uvd_v2_2_semaphore_emit - emit semaphore command
64013ead48SChristian König  *
65013ead48SChristian König  * @rdev: radeon_device pointer
66013ead48SChristian König  * @ring: radeon_ring pointer
67013ead48SChristian König  * @semaphore: semaphore to emit commands for
68013ead48SChristian König  * @emit_wait: true if we should emit a wait command
69013ead48SChristian König  *
70013ead48SChristian König  * Emit a semaphore command (either wait or signal) to the UVD ring.
71013ead48SChristian König  */
uvd_v2_2_semaphore_emit(struct radeon_device * rdev,struct radeon_ring * ring,struct radeon_semaphore * semaphore,bool emit_wait)72013ead48SChristian König bool uvd_v2_2_semaphore_emit(struct radeon_device *rdev,
73013ead48SChristian König 			     struct radeon_ring *ring,
74013ead48SChristian König 			     struct radeon_semaphore *semaphore,
75013ead48SChristian König 			     bool emit_wait)
76013ead48SChristian König {
77013ead48SChristian König 	uint64_t addr = semaphore->gpu_addr;
78013ead48SChristian König 
79013ead48SChristian König 	radeon_ring_write(ring, PACKET0(UVD_SEMA_ADDR_LOW, 0));
80013ead48SChristian König 	radeon_ring_write(ring, (addr >> 3) & 0x000FFFFF);
81013ead48SChristian König 
82013ead48SChristian König 	radeon_ring_write(ring, PACKET0(UVD_SEMA_ADDR_HIGH, 0));
83013ead48SChristian König 	radeon_ring_write(ring, (addr >> 23) & 0x000FFFFF);
84013ead48SChristian König 
85013ead48SChristian König 	radeon_ring_write(ring, PACKET0(UVD_SEMA_CMD, 0));
86013ead48SChristian König 	radeon_ring_write(ring, emit_wait ? 1 : 0);
87013ead48SChristian König 
88013ead48SChristian König 	return true;
89013ead48SChristian König }
90013ead48SChristian König 
91013ead48SChristian König /**
92e409b128SChristian König  * uvd_v2_2_resume - memory controller programming
93e409b128SChristian König  *
94e409b128SChristian König  * @rdev: radeon_device pointer
95e409b128SChristian König  *
96e409b128SChristian König  * Let the UVD memory controller know it's offsets
97e409b128SChristian König  */
uvd_v2_2_resume(struct radeon_device * rdev)98e409b128SChristian König int uvd_v2_2_resume(struct radeon_device *rdev)
99e409b128SChristian König {
100e409b128SChristian König 	uint64_t addr;
101e409b128SChristian König 	uint32_t chip_id, size;
102e409b128SChristian König 	int r;
103e409b128SChristian König 
104856754c3SChristian König 	/* RV770 uses V1.0 MC */
105856754c3SChristian König 	if (rdev->family == CHIP_RV770)
106856754c3SChristian König 		return uvd_v1_0_resume(rdev);
107856754c3SChristian König 
108e409b128SChristian König 	r = radeon_uvd_resume(rdev);
109e409b128SChristian König 	if (r)
110e409b128SChristian König 		return r;
111e409b128SChristian König 
112*027f2d27SBernard Zhao 	/* program the VCPU memory controller bits 0-27 */
113e409b128SChristian König 	addr = rdev->uvd.gpu_addr >> 3;
114e409b128SChristian König 	size = RADEON_GPU_PAGE_ALIGN(rdev->uvd_fw->size + 4) >> 3;
115e409b128SChristian König 	WREG32(UVD_VCPU_CACHE_OFFSET0, addr);
116e409b128SChristian König 	WREG32(UVD_VCPU_CACHE_SIZE0, size);
117e409b128SChristian König 
118e409b128SChristian König 	addr += size;
1198b2cf4f5SArindam Nath 	size = RADEON_UVD_HEAP_SIZE >> 3;
120e409b128SChristian König 	WREG32(UVD_VCPU_CACHE_OFFSET1, addr);
121e409b128SChristian König 	WREG32(UVD_VCPU_CACHE_SIZE1, size);
122e409b128SChristian König 
123e409b128SChristian König 	addr += size;
1248b2cf4f5SArindam Nath 	size = (RADEON_UVD_STACK_SIZE +
1258b2cf4f5SArindam Nath 	       (RADEON_UVD_SESSION_SIZE * rdev->uvd.max_handles)) >> 3;
126e409b128SChristian König 	WREG32(UVD_VCPU_CACHE_OFFSET2, addr);
127e409b128SChristian König 	WREG32(UVD_VCPU_CACHE_SIZE2, size);
128e409b128SChristian König 
129e409b128SChristian König 	/* bits 28-31 */
130e409b128SChristian König 	addr = (rdev->uvd.gpu_addr >> 28) & 0xF;
131e409b128SChristian König 	WREG32(UVD_LMI_ADDR_EXT, (addr << 12) | (addr << 0));
132e409b128SChristian König 
133e409b128SChristian König 	/* bits 32-39 */
134e409b128SChristian König 	addr = (rdev->uvd.gpu_addr >> 32) & 0xFF;
135e409b128SChristian König 	WREG32(UVD_LMI_EXT40_ADDR, addr | (0x9 << 16) | (0x1 << 31));
136e409b128SChristian König 
137e409b128SChristian König 	/* tell firmware which hardware it is running on */
138e409b128SChristian König 	switch (rdev->family) {
139e409b128SChristian König 	default:
140e409b128SChristian König 		return -EINVAL;
141e409b128SChristian König 	case CHIP_RV710:
142e409b128SChristian König 		chip_id = 0x01000005;
143e409b128SChristian König 		break;
144e409b128SChristian König 	case CHIP_RV730:
145e409b128SChristian König 		chip_id = 0x01000006;
146e409b128SChristian König 		break;
147e409b128SChristian König 	case CHIP_RV740:
148e409b128SChristian König 		chip_id = 0x01000007;
149e409b128SChristian König 		break;
150e409b128SChristian König 	case CHIP_CYPRESS:
151e409b128SChristian König 	case CHIP_HEMLOCK:
152e409b128SChristian König 		chip_id = 0x01000008;
153e409b128SChristian König 		break;
154e409b128SChristian König 	case CHIP_JUNIPER:
155e409b128SChristian König 		chip_id = 0x01000009;
156e409b128SChristian König 		break;
157e409b128SChristian König 	case CHIP_REDWOOD:
158e409b128SChristian König 		chip_id = 0x0100000a;
159e409b128SChristian König 		break;
160e409b128SChristian König 	case CHIP_CEDAR:
161e409b128SChristian König 		chip_id = 0x0100000b;
162e409b128SChristian König 		break;
163e409b128SChristian König 	case CHIP_SUMO:
164e409b128SChristian König 	case CHIP_SUMO2:
165e409b128SChristian König 		chip_id = 0x0100000c;
166e409b128SChristian König 		break;
167e409b128SChristian König 	case CHIP_PALM:
168e409b128SChristian König 		chip_id = 0x0100000e;
169e409b128SChristian König 		break;
170e409b128SChristian König 	case CHIP_CAYMAN:
171e409b128SChristian König 		chip_id = 0x0100000f;
172e409b128SChristian König 		break;
173e409b128SChristian König 	case CHIP_BARTS:
174e409b128SChristian König 		chip_id = 0x01000010;
175e409b128SChristian König 		break;
176e409b128SChristian König 	case CHIP_TURKS:
177e409b128SChristian König 		chip_id = 0x01000011;
178e409b128SChristian König 		break;
179e409b128SChristian König 	case CHIP_CAICOS:
180e409b128SChristian König 		chip_id = 0x01000012;
181e409b128SChristian König 		break;
182e409b128SChristian König 	case CHIP_TAHITI:
183e409b128SChristian König 		chip_id = 0x01000014;
184e409b128SChristian König 		break;
185e409b128SChristian König 	case CHIP_VERDE:
186e409b128SChristian König 		chip_id = 0x01000015;
187e409b128SChristian König 		break;
188e409b128SChristian König 	case CHIP_PITCAIRN:
1895d029339SAlex Deucher 	case CHIP_OLAND:
190e409b128SChristian König 		chip_id = 0x01000016;
191e409b128SChristian König 		break;
192e409b128SChristian König 	case CHIP_ARUBA:
193e409b128SChristian König 		chip_id = 0x01000017;
194e409b128SChristian König 		break;
195e409b128SChristian König 	}
196e409b128SChristian König 	WREG32(UVD_VCPU_CHIP_ID, chip_id);
197e409b128SChristian König 
198e409b128SChristian König 	return 0;
199e409b128SChristian König }
200