1771fe6b9SJerome Glisse /* 2771fe6b9SJerome Glisse * Copyright 2004 ATI Technologies Inc., Markham, Ontario 3771fe6b9SJerome Glisse * Copyright 2007-8 Advanced Micro Devices, Inc. 4771fe6b9SJerome Glisse * Copyright 2008 Red Hat Inc. 5771fe6b9SJerome Glisse * 6771fe6b9SJerome Glisse * Permission is hereby granted, free of charge, to any person obtaining a 7771fe6b9SJerome Glisse * copy of this software and associated documentation files (the "Software"), 8771fe6b9SJerome Glisse * to deal in the Software without restriction, including without limitation 9771fe6b9SJerome Glisse * the rights to use, copy, modify, merge, publish, distribute, sublicense, 10771fe6b9SJerome Glisse * and/or sell copies of the Software, and to permit persons to whom the 11771fe6b9SJerome Glisse * Software is furnished to do so, subject to the following conditions: 12771fe6b9SJerome Glisse * 13771fe6b9SJerome Glisse * The above copyright notice and this permission notice shall be included in 14771fe6b9SJerome Glisse * all copies or substantial portions of the Software. 15771fe6b9SJerome Glisse * 16771fe6b9SJerome Glisse * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 17771fe6b9SJerome Glisse * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 18771fe6b9SJerome Glisse * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 19771fe6b9SJerome Glisse * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR 20771fe6b9SJerome Glisse * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, 21771fe6b9SJerome Glisse * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR 22771fe6b9SJerome Glisse * OTHER DEALINGS IN THE SOFTWARE. 23771fe6b9SJerome Glisse * 24771fe6b9SJerome Glisse * Authors: Dave Airlie 25771fe6b9SJerome Glisse * Alex Deucher 26771fe6b9SJerome Glisse */ 27771fe6b9SJerome Glisse #include "drmP.h" 28771fe6b9SJerome Glisse #include "radeon_drm.h" 29771fe6b9SJerome Glisse #include "radeon.h" 30771fe6b9SJerome Glisse #include "atom.h" 31771fe6b9SJerome Glisse 32771fe6b9SJerome Glisse #ifdef CONFIG_PPC_PMAC 33771fe6b9SJerome Glisse /* not sure which of these are needed */ 34771fe6b9SJerome Glisse #include <asm/machdep.h> 35771fe6b9SJerome Glisse #include <asm/pmac_feature.h> 36771fe6b9SJerome Glisse #include <asm/prom.h> 37771fe6b9SJerome Glisse #include <asm/pci-bridge.h> 38771fe6b9SJerome Glisse #endif /* CONFIG_PPC_PMAC */ 39771fe6b9SJerome Glisse 40771fe6b9SJerome Glisse /* from radeon_encoder.c */ 41771fe6b9SJerome Glisse extern uint32_t 42771fe6b9SJerome Glisse radeon_get_encoder_id(struct drm_device *dev, uint32_t supported_device, 43771fe6b9SJerome Glisse uint8_t dac); 44771fe6b9SJerome Glisse extern void radeon_link_encoder_connector(struct drm_device *dev); 45771fe6b9SJerome Glisse 46771fe6b9SJerome Glisse /* from radeon_connector.c */ 47771fe6b9SJerome Glisse extern void 48771fe6b9SJerome Glisse radeon_add_legacy_connector(struct drm_device *dev, 49771fe6b9SJerome Glisse uint32_t connector_id, 50771fe6b9SJerome Glisse uint32_t supported_device, 51771fe6b9SJerome Glisse int connector_type, 52771fe6b9SJerome Glisse struct radeon_i2c_bus_rec *i2c_bus); 53771fe6b9SJerome Glisse 54771fe6b9SJerome Glisse /* from radeon_legacy_encoder.c */ 55771fe6b9SJerome Glisse extern void 56771fe6b9SJerome Glisse radeon_add_legacy_encoder(struct drm_device *dev, uint32_t encoder_id, 57771fe6b9SJerome Glisse uint32_t supported_device); 58771fe6b9SJerome Glisse 59771fe6b9SJerome Glisse /* old legacy ATI BIOS routines */ 60771fe6b9SJerome Glisse 61771fe6b9SJerome Glisse /* COMBIOS table offsets */ 62771fe6b9SJerome Glisse enum radeon_combios_table_offset { 63771fe6b9SJerome Glisse /* absolute offset tables */ 64771fe6b9SJerome Glisse COMBIOS_ASIC_INIT_1_TABLE, 65771fe6b9SJerome Glisse COMBIOS_BIOS_SUPPORT_TABLE, 66771fe6b9SJerome Glisse COMBIOS_DAC_PROGRAMMING_TABLE, 67771fe6b9SJerome Glisse COMBIOS_MAX_COLOR_DEPTH_TABLE, 68771fe6b9SJerome Glisse COMBIOS_CRTC_INFO_TABLE, 69771fe6b9SJerome Glisse COMBIOS_PLL_INFO_TABLE, 70771fe6b9SJerome Glisse COMBIOS_TV_INFO_TABLE, 71771fe6b9SJerome Glisse COMBIOS_DFP_INFO_TABLE, 72771fe6b9SJerome Glisse COMBIOS_HW_CONFIG_INFO_TABLE, 73771fe6b9SJerome Glisse COMBIOS_MULTIMEDIA_INFO_TABLE, 74771fe6b9SJerome Glisse COMBIOS_TV_STD_PATCH_TABLE, 75771fe6b9SJerome Glisse COMBIOS_LCD_INFO_TABLE, 76771fe6b9SJerome Glisse COMBIOS_MOBILE_INFO_TABLE, 77771fe6b9SJerome Glisse COMBIOS_PLL_INIT_TABLE, 78771fe6b9SJerome Glisse COMBIOS_MEM_CONFIG_TABLE, 79771fe6b9SJerome Glisse COMBIOS_SAVE_MASK_TABLE, 80771fe6b9SJerome Glisse COMBIOS_HARDCODED_EDID_TABLE, 81771fe6b9SJerome Glisse COMBIOS_ASIC_INIT_2_TABLE, 82771fe6b9SJerome Glisse COMBIOS_CONNECTOR_INFO_TABLE, 83771fe6b9SJerome Glisse COMBIOS_DYN_CLK_1_TABLE, 84771fe6b9SJerome Glisse COMBIOS_RESERVED_MEM_TABLE, 85771fe6b9SJerome Glisse COMBIOS_EXT_TMDS_INFO_TABLE, 86771fe6b9SJerome Glisse COMBIOS_MEM_CLK_INFO_TABLE, 87771fe6b9SJerome Glisse COMBIOS_EXT_DAC_INFO_TABLE, 88771fe6b9SJerome Glisse COMBIOS_MISC_INFO_TABLE, 89771fe6b9SJerome Glisse COMBIOS_CRT_INFO_TABLE, 90771fe6b9SJerome Glisse COMBIOS_INTEGRATED_SYSTEM_INFO_TABLE, 91771fe6b9SJerome Glisse COMBIOS_COMPONENT_VIDEO_INFO_TABLE, 92771fe6b9SJerome Glisse COMBIOS_FAN_SPEED_INFO_TABLE, 93771fe6b9SJerome Glisse COMBIOS_OVERDRIVE_INFO_TABLE, 94771fe6b9SJerome Glisse COMBIOS_OEM_INFO_TABLE, 95771fe6b9SJerome Glisse COMBIOS_DYN_CLK_2_TABLE, 96771fe6b9SJerome Glisse COMBIOS_POWER_CONNECTOR_INFO_TABLE, 97771fe6b9SJerome Glisse COMBIOS_I2C_INFO_TABLE, 98771fe6b9SJerome Glisse /* relative offset tables */ 99771fe6b9SJerome Glisse COMBIOS_ASIC_INIT_3_TABLE, /* offset from misc info */ 100771fe6b9SJerome Glisse COMBIOS_ASIC_INIT_4_TABLE, /* offset from misc info */ 101771fe6b9SJerome Glisse COMBIOS_DETECTED_MEM_TABLE, /* offset from misc info */ 102771fe6b9SJerome Glisse COMBIOS_ASIC_INIT_5_TABLE, /* offset from misc info */ 103771fe6b9SJerome Glisse COMBIOS_RAM_RESET_TABLE, /* offset from mem config */ 104771fe6b9SJerome Glisse COMBIOS_POWERPLAY_INFO_TABLE, /* offset from mobile info */ 105771fe6b9SJerome Glisse COMBIOS_GPIO_INFO_TABLE, /* offset from mobile info */ 106771fe6b9SJerome Glisse COMBIOS_LCD_DDC_INFO_TABLE, /* offset from mobile info */ 107771fe6b9SJerome Glisse COMBIOS_TMDS_POWER_TABLE, /* offset from mobile info */ 108771fe6b9SJerome Glisse COMBIOS_TMDS_POWER_ON_TABLE, /* offset from tmds power */ 109771fe6b9SJerome Glisse COMBIOS_TMDS_POWER_OFF_TABLE, /* offset from tmds power */ 110771fe6b9SJerome Glisse }; 111771fe6b9SJerome Glisse 112771fe6b9SJerome Glisse enum radeon_combios_ddc { 113771fe6b9SJerome Glisse DDC_NONE_DETECTED, 114771fe6b9SJerome Glisse DDC_MONID, 115771fe6b9SJerome Glisse DDC_DVI, 116771fe6b9SJerome Glisse DDC_VGA, 117771fe6b9SJerome Glisse DDC_CRT2, 118771fe6b9SJerome Glisse DDC_LCD, 119771fe6b9SJerome Glisse DDC_GPIO, 120771fe6b9SJerome Glisse }; 121771fe6b9SJerome Glisse 122771fe6b9SJerome Glisse enum radeon_combios_connector { 123771fe6b9SJerome Glisse CONNECTOR_NONE_LEGACY, 124771fe6b9SJerome Glisse CONNECTOR_PROPRIETARY_LEGACY, 125771fe6b9SJerome Glisse CONNECTOR_CRT_LEGACY, 126771fe6b9SJerome Glisse CONNECTOR_DVI_I_LEGACY, 127771fe6b9SJerome Glisse CONNECTOR_DVI_D_LEGACY, 128771fe6b9SJerome Glisse CONNECTOR_CTV_LEGACY, 129771fe6b9SJerome Glisse CONNECTOR_STV_LEGACY, 130771fe6b9SJerome Glisse CONNECTOR_UNSUPPORTED_LEGACY 131771fe6b9SJerome Glisse }; 132771fe6b9SJerome Glisse 133771fe6b9SJerome Glisse const int legacy_connector_convert[] = { 134771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_Unknown, 135771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_DVID, 136771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_VGA, 137771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_DVII, 138771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_DVID, 139771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_Composite, 140771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_SVIDEO, 141771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_Unknown, 142771fe6b9SJerome Glisse }; 143771fe6b9SJerome Glisse 144771fe6b9SJerome Glisse static uint16_t combios_get_table_offset(struct drm_device *dev, 145771fe6b9SJerome Glisse enum radeon_combios_table_offset table) 146771fe6b9SJerome Glisse { 147771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 148771fe6b9SJerome Glisse int rev; 149771fe6b9SJerome Glisse uint16_t offset = 0, check_offset; 150771fe6b9SJerome Glisse 151771fe6b9SJerome Glisse switch (table) { 152771fe6b9SJerome Glisse /* absolute offset tables */ 153771fe6b9SJerome Glisse case COMBIOS_ASIC_INIT_1_TABLE: 154771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0xc); 155771fe6b9SJerome Glisse if (check_offset) 156771fe6b9SJerome Glisse offset = check_offset; 157771fe6b9SJerome Glisse break; 158771fe6b9SJerome Glisse case COMBIOS_BIOS_SUPPORT_TABLE: 159771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x14); 160771fe6b9SJerome Glisse if (check_offset) 161771fe6b9SJerome Glisse offset = check_offset; 162771fe6b9SJerome Glisse break; 163771fe6b9SJerome Glisse case COMBIOS_DAC_PROGRAMMING_TABLE: 164771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x2a); 165771fe6b9SJerome Glisse if (check_offset) 166771fe6b9SJerome Glisse offset = check_offset; 167771fe6b9SJerome Glisse break; 168771fe6b9SJerome Glisse case COMBIOS_MAX_COLOR_DEPTH_TABLE: 169771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x2c); 170771fe6b9SJerome Glisse if (check_offset) 171771fe6b9SJerome Glisse offset = check_offset; 172771fe6b9SJerome Glisse break; 173771fe6b9SJerome Glisse case COMBIOS_CRTC_INFO_TABLE: 174771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x2e); 175771fe6b9SJerome Glisse if (check_offset) 176771fe6b9SJerome Glisse offset = check_offset; 177771fe6b9SJerome Glisse break; 178771fe6b9SJerome Glisse case COMBIOS_PLL_INFO_TABLE: 179771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x30); 180771fe6b9SJerome Glisse if (check_offset) 181771fe6b9SJerome Glisse offset = check_offset; 182771fe6b9SJerome Glisse break; 183771fe6b9SJerome Glisse case COMBIOS_TV_INFO_TABLE: 184771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x32); 185771fe6b9SJerome Glisse if (check_offset) 186771fe6b9SJerome Glisse offset = check_offset; 187771fe6b9SJerome Glisse break; 188771fe6b9SJerome Glisse case COMBIOS_DFP_INFO_TABLE: 189771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x34); 190771fe6b9SJerome Glisse if (check_offset) 191771fe6b9SJerome Glisse offset = check_offset; 192771fe6b9SJerome Glisse break; 193771fe6b9SJerome Glisse case COMBIOS_HW_CONFIG_INFO_TABLE: 194771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x36); 195771fe6b9SJerome Glisse if (check_offset) 196771fe6b9SJerome Glisse offset = check_offset; 197771fe6b9SJerome Glisse break; 198771fe6b9SJerome Glisse case COMBIOS_MULTIMEDIA_INFO_TABLE: 199771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x38); 200771fe6b9SJerome Glisse if (check_offset) 201771fe6b9SJerome Glisse offset = check_offset; 202771fe6b9SJerome Glisse break; 203771fe6b9SJerome Glisse case COMBIOS_TV_STD_PATCH_TABLE: 204771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x3e); 205771fe6b9SJerome Glisse if (check_offset) 206771fe6b9SJerome Glisse offset = check_offset; 207771fe6b9SJerome Glisse break; 208771fe6b9SJerome Glisse case COMBIOS_LCD_INFO_TABLE: 209771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x40); 210771fe6b9SJerome Glisse if (check_offset) 211771fe6b9SJerome Glisse offset = check_offset; 212771fe6b9SJerome Glisse break; 213771fe6b9SJerome Glisse case COMBIOS_MOBILE_INFO_TABLE: 214771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x42); 215771fe6b9SJerome Glisse if (check_offset) 216771fe6b9SJerome Glisse offset = check_offset; 217771fe6b9SJerome Glisse break; 218771fe6b9SJerome Glisse case COMBIOS_PLL_INIT_TABLE: 219771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x46); 220771fe6b9SJerome Glisse if (check_offset) 221771fe6b9SJerome Glisse offset = check_offset; 222771fe6b9SJerome Glisse break; 223771fe6b9SJerome Glisse case COMBIOS_MEM_CONFIG_TABLE: 224771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x48); 225771fe6b9SJerome Glisse if (check_offset) 226771fe6b9SJerome Glisse offset = check_offset; 227771fe6b9SJerome Glisse break; 228771fe6b9SJerome Glisse case COMBIOS_SAVE_MASK_TABLE: 229771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x4a); 230771fe6b9SJerome Glisse if (check_offset) 231771fe6b9SJerome Glisse offset = check_offset; 232771fe6b9SJerome Glisse break; 233771fe6b9SJerome Glisse case COMBIOS_HARDCODED_EDID_TABLE: 234771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x4c); 235771fe6b9SJerome Glisse if (check_offset) 236771fe6b9SJerome Glisse offset = check_offset; 237771fe6b9SJerome Glisse break; 238771fe6b9SJerome Glisse case COMBIOS_ASIC_INIT_2_TABLE: 239771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x4e); 240771fe6b9SJerome Glisse if (check_offset) 241771fe6b9SJerome Glisse offset = check_offset; 242771fe6b9SJerome Glisse break; 243771fe6b9SJerome Glisse case COMBIOS_CONNECTOR_INFO_TABLE: 244771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x50); 245771fe6b9SJerome Glisse if (check_offset) 246771fe6b9SJerome Glisse offset = check_offset; 247771fe6b9SJerome Glisse break; 248771fe6b9SJerome Glisse case COMBIOS_DYN_CLK_1_TABLE: 249771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x52); 250771fe6b9SJerome Glisse if (check_offset) 251771fe6b9SJerome Glisse offset = check_offset; 252771fe6b9SJerome Glisse break; 253771fe6b9SJerome Glisse case COMBIOS_RESERVED_MEM_TABLE: 254771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x54); 255771fe6b9SJerome Glisse if (check_offset) 256771fe6b9SJerome Glisse offset = check_offset; 257771fe6b9SJerome Glisse break; 258771fe6b9SJerome Glisse case COMBIOS_EXT_TMDS_INFO_TABLE: 259771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x58); 260771fe6b9SJerome Glisse if (check_offset) 261771fe6b9SJerome Glisse offset = check_offset; 262771fe6b9SJerome Glisse break; 263771fe6b9SJerome Glisse case COMBIOS_MEM_CLK_INFO_TABLE: 264771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x5a); 265771fe6b9SJerome Glisse if (check_offset) 266771fe6b9SJerome Glisse offset = check_offset; 267771fe6b9SJerome Glisse break; 268771fe6b9SJerome Glisse case COMBIOS_EXT_DAC_INFO_TABLE: 269771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x5c); 270771fe6b9SJerome Glisse if (check_offset) 271771fe6b9SJerome Glisse offset = check_offset; 272771fe6b9SJerome Glisse break; 273771fe6b9SJerome Glisse case COMBIOS_MISC_INFO_TABLE: 274771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x5e); 275771fe6b9SJerome Glisse if (check_offset) 276771fe6b9SJerome Glisse offset = check_offset; 277771fe6b9SJerome Glisse break; 278771fe6b9SJerome Glisse case COMBIOS_CRT_INFO_TABLE: 279771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x60); 280771fe6b9SJerome Glisse if (check_offset) 281771fe6b9SJerome Glisse offset = check_offset; 282771fe6b9SJerome Glisse break; 283771fe6b9SJerome Glisse case COMBIOS_INTEGRATED_SYSTEM_INFO_TABLE: 284771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x62); 285771fe6b9SJerome Glisse if (check_offset) 286771fe6b9SJerome Glisse offset = check_offset; 287771fe6b9SJerome Glisse break; 288771fe6b9SJerome Glisse case COMBIOS_COMPONENT_VIDEO_INFO_TABLE: 289771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x64); 290771fe6b9SJerome Glisse if (check_offset) 291771fe6b9SJerome Glisse offset = check_offset; 292771fe6b9SJerome Glisse break; 293771fe6b9SJerome Glisse case COMBIOS_FAN_SPEED_INFO_TABLE: 294771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x66); 295771fe6b9SJerome Glisse if (check_offset) 296771fe6b9SJerome Glisse offset = check_offset; 297771fe6b9SJerome Glisse break; 298771fe6b9SJerome Glisse case COMBIOS_OVERDRIVE_INFO_TABLE: 299771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x68); 300771fe6b9SJerome Glisse if (check_offset) 301771fe6b9SJerome Glisse offset = check_offset; 302771fe6b9SJerome Glisse break; 303771fe6b9SJerome Glisse case COMBIOS_OEM_INFO_TABLE: 304771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x6a); 305771fe6b9SJerome Glisse if (check_offset) 306771fe6b9SJerome Glisse offset = check_offset; 307771fe6b9SJerome Glisse break; 308771fe6b9SJerome Glisse case COMBIOS_DYN_CLK_2_TABLE: 309771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x6c); 310771fe6b9SJerome Glisse if (check_offset) 311771fe6b9SJerome Glisse offset = check_offset; 312771fe6b9SJerome Glisse break; 313771fe6b9SJerome Glisse case COMBIOS_POWER_CONNECTOR_INFO_TABLE: 314771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x6e); 315771fe6b9SJerome Glisse if (check_offset) 316771fe6b9SJerome Glisse offset = check_offset; 317771fe6b9SJerome Glisse break; 318771fe6b9SJerome Glisse case COMBIOS_I2C_INFO_TABLE: 319771fe6b9SJerome Glisse check_offset = RBIOS16(rdev->bios_header_start + 0x70); 320771fe6b9SJerome Glisse if (check_offset) 321771fe6b9SJerome Glisse offset = check_offset; 322771fe6b9SJerome Glisse break; 323771fe6b9SJerome Glisse /* relative offset tables */ 324771fe6b9SJerome Glisse case COMBIOS_ASIC_INIT_3_TABLE: /* offset from misc info */ 325771fe6b9SJerome Glisse check_offset = 326771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_MISC_INFO_TABLE); 327771fe6b9SJerome Glisse if (check_offset) { 328771fe6b9SJerome Glisse rev = RBIOS8(check_offset); 329771fe6b9SJerome Glisse if (rev > 0) { 330771fe6b9SJerome Glisse check_offset = RBIOS16(check_offset + 0x3); 331771fe6b9SJerome Glisse if (check_offset) 332771fe6b9SJerome Glisse offset = check_offset; 333771fe6b9SJerome Glisse } 334771fe6b9SJerome Glisse } 335771fe6b9SJerome Glisse break; 336771fe6b9SJerome Glisse case COMBIOS_ASIC_INIT_4_TABLE: /* offset from misc info */ 337771fe6b9SJerome Glisse check_offset = 338771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_MISC_INFO_TABLE); 339771fe6b9SJerome Glisse if (check_offset) { 340771fe6b9SJerome Glisse rev = RBIOS8(check_offset); 341771fe6b9SJerome Glisse if (rev > 0) { 342771fe6b9SJerome Glisse check_offset = RBIOS16(check_offset + 0x5); 343771fe6b9SJerome Glisse if (check_offset) 344771fe6b9SJerome Glisse offset = check_offset; 345771fe6b9SJerome Glisse } 346771fe6b9SJerome Glisse } 347771fe6b9SJerome Glisse break; 348771fe6b9SJerome Glisse case COMBIOS_DETECTED_MEM_TABLE: /* offset from misc info */ 349771fe6b9SJerome Glisse check_offset = 350771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_MISC_INFO_TABLE); 351771fe6b9SJerome Glisse if (check_offset) { 352771fe6b9SJerome Glisse rev = RBIOS8(check_offset); 353771fe6b9SJerome Glisse if (rev > 0) { 354771fe6b9SJerome Glisse check_offset = RBIOS16(check_offset + 0x7); 355771fe6b9SJerome Glisse if (check_offset) 356771fe6b9SJerome Glisse offset = check_offset; 357771fe6b9SJerome Glisse } 358771fe6b9SJerome Glisse } 359771fe6b9SJerome Glisse break; 360771fe6b9SJerome Glisse case COMBIOS_ASIC_INIT_5_TABLE: /* offset from misc info */ 361771fe6b9SJerome Glisse check_offset = 362771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_MISC_INFO_TABLE); 363771fe6b9SJerome Glisse if (check_offset) { 364771fe6b9SJerome Glisse rev = RBIOS8(check_offset); 365771fe6b9SJerome Glisse if (rev == 2) { 366771fe6b9SJerome Glisse check_offset = RBIOS16(check_offset + 0x9); 367771fe6b9SJerome Glisse if (check_offset) 368771fe6b9SJerome Glisse offset = check_offset; 369771fe6b9SJerome Glisse } 370771fe6b9SJerome Glisse } 371771fe6b9SJerome Glisse break; 372771fe6b9SJerome Glisse case COMBIOS_RAM_RESET_TABLE: /* offset from mem config */ 373771fe6b9SJerome Glisse check_offset = 374771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_MEM_CONFIG_TABLE); 375771fe6b9SJerome Glisse if (check_offset) { 376771fe6b9SJerome Glisse while (RBIOS8(check_offset++)); 377771fe6b9SJerome Glisse check_offset += 2; 378771fe6b9SJerome Glisse if (check_offset) 379771fe6b9SJerome Glisse offset = check_offset; 380771fe6b9SJerome Glisse } 381771fe6b9SJerome Glisse break; 382771fe6b9SJerome Glisse case COMBIOS_POWERPLAY_INFO_TABLE: /* offset from mobile info */ 383771fe6b9SJerome Glisse check_offset = 384771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_MOBILE_INFO_TABLE); 385771fe6b9SJerome Glisse if (check_offset) { 386771fe6b9SJerome Glisse check_offset = RBIOS16(check_offset + 0x11); 387771fe6b9SJerome Glisse if (check_offset) 388771fe6b9SJerome Glisse offset = check_offset; 389771fe6b9SJerome Glisse } 390771fe6b9SJerome Glisse break; 391771fe6b9SJerome Glisse case COMBIOS_GPIO_INFO_TABLE: /* offset from mobile info */ 392771fe6b9SJerome Glisse check_offset = 393771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_MOBILE_INFO_TABLE); 394771fe6b9SJerome Glisse if (check_offset) { 395771fe6b9SJerome Glisse check_offset = RBIOS16(check_offset + 0x13); 396771fe6b9SJerome Glisse if (check_offset) 397771fe6b9SJerome Glisse offset = check_offset; 398771fe6b9SJerome Glisse } 399771fe6b9SJerome Glisse break; 400771fe6b9SJerome Glisse case COMBIOS_LCD_DDC_INFO_TABLE: /* offset from mobile info */ 401771fe6b9SJerome Glisse check_offset = 402771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_MOBILE_INFO_TABLE); 403771fe6b9SJerome Glisse if (check_offset) { 404771fe6b9SJerome Glisse check_offset = RBIOS16(check_offset + 0x15); 405771fe6b9SJerome Glisse if (check_offset) 406771fe6b9SJerome Glisse offset = check_offset; 407771fe6b9SJerome Glisse } 408771fe6b9SJerome Glisse break; 409771fe6b9SJerome Glisse case COMBIOS_TMDS_POWER_TABLE: /* offset from mobile info */ 410771fe6b9SJerome Glisse check_offset = 411771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_MOBILE_INFO_TABLE); 412771fe6b9SJerome Glisse if (check_offset) { 413771fe6b9SJerome Glisse check_offset = RBIOS16(check_offset + 0x17); 414771fe6b9SJerome Glisse if (check_offset) 415771fe6b9SJerome Glisse offset = check_offset; 416771fe6b9SJerome Glisse } 417771fe6b9SJerome Glisse break; 418771fe6b9SJerome Glisse case COMBIOS_TMDS_POWER_ON_TABLE: /* offset from tmds power */ 419771fe6b9SJerome Glisse check_offset = 420771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_TMDS_POWER_TABLE); 421771fe6b9SJerome Glisse if (check_offset) { 422771fe6b9SJerome Glisse check_offset = RBIOS16(check_offset + 0x2); 423771fe6b9SJerome Glisse if (check_offset) 424771fe6b9SJerome Glisse offset = check_offset; 425771fe6b9SJerome Glisse } 426771fe6b9SJerome Glisse break; 427771fe6b9SJerome Glisse case COMBIOS_TMDS_POWER_OFF_TABLE: /* offset from tmds power */ 428771fe6b9SJerome Glisse check_offset = 429771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_TMDS_POWER_TABLE); 430771fe6b9SJerome Glisse if (check_offset) { 431771fe6b9SJerome Glisse check_offset = RBIOS16(check_offset + 0x4); 432771fe6b9SJerome Glisse if (check_offset) 433771fe6b9SJerome Glisse offset = check_offset; 434771fe6b9SJerome Glisse } 435771fe6b9SJerome Glisse break; 436771fe6b9SJerome Glisse default: 437771fe6b9SJerome Glisse break; 438771fe6b9SJerome Glisse } 439771fe6b9SJerome Glisse 440771fe6b9SJerome Glisse return offset; 441771fe6b9SJerome Glisse 442771fe6b9SJerome Glisse } 443771fe6b9SJerome Glisse 444771fe6b9SJerome Glisse struct radeon_i2c_bus_rec combios_setup_i2c_bus(int ddc_line) 445771fe6b9SJerome Glisse { 446771fe6b9SJerome Glisse struct radeon_i2c_bus_rec i2c; 447771fe6b9SJerome Glisse 448771fe6b9SJerome Glisse i2c.mask_clk_mask = RADEON_GPIO_EN_1; 449771fe6b9SJerome Glisse i2c.mask_data_mask = RADEON_GPIO_EN_0; 450771fe6b9SJerome Glisse i2c.a_clk_mask = RADEON_GPIO_A_1; 451771fe6b9SJerome Glisse i2c.a_data_mask = RADEON_GPIO_A_0; 452771fe6b9SJerome Glisse i2c.put_clk_mask = RADEON_GPIO_EN_1; 453771fe6b9SJerome Glisse i2c.put_data_mask = RADEON_GPIO_EN_0; 454771fe6b9SJerome Glisse i2c.get_clk_mask = RADEON_GPIO_Y_1; 455771fe6b9SJerome Glisse i2c.get_data_mask = RADEON_GPIO_Y_0; 456771fe6b9SJerome Glisse if ((ddc_line == RADEON_LCD_GPIO_MASK) || 457771fe6b9SJerome Glisse (ddc_line == RADEON_MDGPIO_EN_REG)) { 458771fe6b9SJerome Glisse i2c.mask_clk_reg = ddc_line; 459771fe6b9SJerome Glisse i2c.mask_data_reg = ddc_line; 460771fe6b9SJerome Glisse i2c.a_clk_reg = ddc_line; 461771fe6b9SJerome Glisse i2c.a_data_reg = ddc_line; 462771fe6b9SJerome Glisse i2c.put_clk_reg = ddc_line; 463771fe6b9SJerome Glisse i2c.put_data_reg = ddc_line; 464771fe6b9SJerome Glisse i2c.get_clk_reg = ddc_line + 4; 465771fe6b9SJerome Glisse i2c.get_data_reg = ddc_line + 4; 466771fe6b9SJerome Glisse } else { 467771fe6b9SJerome Glisse i2c.mask_clk_reg = ddc_line; 468771fe6b9SJerome Glisse i2c.mask_data_reg = ddc_line; 469771fe6b9SJerome Glisse i2c.a_clk_reg = ddc_line; 470771fe6b9SJerome Glisse i2c.a_data_reg = ddc_line; 471771fe6b9SJerome Glisse i2c.put_clk_reg = ddc_line; 472771fe6b9SJerome Glisse i2c.put_data_reg = ddc_line; 473771fe6b9SJerome Glisse i2c.get_clk_reg = ddc_line; 474771fe6b9SJerome Glisse i2c.get_data_reg = ddc_line; 475771fe6b9SJerome Glisse } 476771fe6b9SJerome Glisse 477771fe6b9SJerome Glisse if (ddc_line) 478771fe6b9SJerome Glisse i2c.valid = true; 479771fe6b9SJerome Glisse else 480771fe6b9SJerome Glisse i2c.valid = false; 481771fe6b9SJerome Glisse 482771fe6b9SJerome Glisse return i2c; 483771fe6b9SJerome Glisse } 484771fe6b9SJerome Glisse 485771fe6b9SJerome Glisse bool radeon_combios_get_clock_info(struct drm_device *dev) 486771fe6b9SJerome Glisse { 487771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 488771fe6b9SJerome Glisse uint16_t pll_info; 489771fe6b9SJerome Glisse struct radeon_pll *p1pll = &rdev->clock.p1pll; 490771fe6b9SJerome Glisse struct radeon_pll *p2pll = &rdev->clock.p2pll; 491771fe6b9SJerome Glisse struct radeon_pll *spll = &rdev->clock.spll; 492771fe6b9SJerome Glisse struct radeon_pll *mpll = &rdev->clock.mpll; 493771fe6b9SJerome Glisse int8_t rev; 494771fe6b9SJerome Glisse uint16_t sclk, mclk; 495771fe6b9SJerome Glisse 496771fe6b9SJerome Glisse if (rdev->bios == NULL) 497771fe6b9SJerome Glisse return NULL; 498771fe6b9SJerome Glisse 499771fe6b9SJerome Glisse pll_info = combios_get_table_offset(dev, COMBIOS_PLL_INFO_TABLE); 500771fe6b9SJerome Glisse if (pll_info) { 501771fe6b9SJerome Glisse rev = RBIOS8(pll_info); 502771fe6b9SJerome Glisse 503771fe6b9SJerome Glisse /* pixel clocks */ 504771fe6b9SJerome Glisse p1pll->reference_freq = RBIOS16(pll_info + 0xe); 505771fe6b9SJerome Glisse p1pll->reference_div = RBIOS16(pll_info + 0x10); 506771fe6b9SJerome Glisse p1pll->pll_out_min = RBIOS32(pll_info + 0x12); 507771fe6b9SJerome Glisse p1pll->pll_out_max = RBIOS32(pll_info + 0x16); 508771fe6b9SJerome Glisse 509771fe6b9SJerome Glisse if (rev > 9) { 510771fe6b9SJerome Glisse p1pll->pll_in_min = RBIOS32(pll_info + 0x36); 511771fe6b9SJerome Glisse p1pll->pll_in_max = RBIOS32(pll_info + 0x3a); 512771fe6b9SJerome Glisse } else { 513771fe6b9SJerome Glisse p1pll->pll_in_min = 40; 514771fe6b9SJerome Glisse p1pll->pll_in_max = 500; 515771fe6b9SJerome Glisse } 516771fe6b9SJerome Glisse *p2pll = *p1pll; 517771fe6b9SJerome Glisse 518771fe6b9SJerome Glisse /* system clock */ 519771fe6b9SJerome Glisse spll->reference_freq = RBIOS16(pll_info + 0x1a); 520771fe6b9SJerome Glisse spll->reference_div = RBIOS16(pll_info + 0x1c); 521771fe6b9SJerome Glisse spll->pll_out_min = RBIOS32(pll_info + 0x1e); 522771fe6b9SJerome Glisse spll->pll_out_max = RBIOS32(pll_info + 0x22); 523771fe6b9SJerome Glisse 524771fe6b9SJerome Glisse if (rev > 10) { 525771fe6b9SJerome Glisse spll->pll_in_min = RBIOS32(pll_info + 0x48); 526771fe6b9SJerome Glisse spll->pll_in_max = RBIOS32(pll_info + 0x4c); 527771fe6b9SJerome Glisse } else { 528771fe6b9SJerome Glisse /* ??? */ 529771fe6b9SJerome Glisse spll->pll_in_min = 40; 530771fe6b9SJerome Glisse spll->pll_in_max = 500; 531771fe6b9SJerome Glisse } 532771fe6b9SJerome Glisse 533771fe6b9SJerome Glisse /* memory clock */ 534771fe6b9SJerome Glisse mpll->reference_freq = RBIOS16(pll_info + 0x26); 535771fe6b9SJerome Glisse mpll->reference_div = RBIOS16(pll_info + 0x28); 536771fe6b9SJerome Glisse mpll->pll_out_min = RBIOS32(pll_info + 0x2a); 537771fe6b9SJerome Glisse mpll->pll_out_max = RBIOS32(pll_info + 0x2e); 538771fe6b9SJerome Glisse 539771fe6b9SJerome Glisse if (rev > 10) { 540771fe6b9SJerome Glisse mpll->pll_in_min = RBIOS32(pll_info + 0x5a); 541771fe6b9SJerome Glisse mpll->pll_in_max = RBIOS32(pll_info + 0x5e); 542771fe6b9SJerome Glisse } else { 543771fe6b9SJerome Glisse /* ??? */ 544771fe6b9SJerome Glisse mpll->pll_in_min = 40; 545771fe6b9SJerome Glisse mpll->pll_in_max = 500; 546771fe6b9SJerome Glisse } 547771fe6b9SJerome Glisse 548771fe6b9SJerome Glisse /* default sclk/mclk */ 549771fe6b9SJerome Glisse sclk = RBIOS16(pll_info + 0xa); 550771fe6b9SJerome Glisse mclk = RBIOS16(pll_info + 0x8); 551771fe6b9SJerome Glisse if (sclk == 0) 552771fe6b9SJerome Glisse sclk = 200 * 100; 553771fe6b9SJerome Glisse if (mclk == 0) 554771fe6b9SJerome Glisse mclk = 200 * 100; 555771fe6b9SJerome Glisse 556771fe6b9SJerome Glisse rdev->clock.default_sclk = sclk; 557771fe6b9SJerome Glisse rdev->clock.default_mclk = mclk; 558771fe6b9SJerome Glisse 559771fe6b9SJerome Glisse return true; 560771fe6b9SJerome Glisse } 561771fe6b9SJerome Glisse return false; 562771fe6b9SJerome Glisse } 563771fe6b9SJerome Glisse 564771fe6b9SJerome Glisse struct radeon_encoder_primary_dac *radeon_combios_get_primary_dac_info(struct 565771fe6b9SJerome Glisse radeon_encoder 566771fe6b9SJerome Glisse *encoder) 567771fe6b9SJerome Glisse { 568771fe6b9SJerome Glisse struct drm_device *dev = encoder->base.dev; 569771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 570771fe6b9SJerome Glisse uint16_t dac_info; 571771fe6b9SJerome Glisse uint8_t rev, bg, dac; 572771fe6b9SJerome Glisse struct radeon_encoder_primary_dac *p_dac = NULL; 573771fe6b9SJerome Glisse 574771fe6b9SJerome Glisse if (rdev->bios == NULL) 575771fe6b9SJerome Glisse return NULL; 576771fe6b9SJerome Glisse 577771fe6b9SJerome Glisse /* check CRT table */ 578771fe6b9SJerome Glisse dac_info = combios_get_table_offset(dev, COMBIOS_CRT_INFO_TABLE); 579771fe6b9SJerome Glisse if (dac_info) { 580771fe6b9SJerome Glisse p_dac = 581771fe6b9SJerome Glisse kzalloc(sizeof(struct radeon_encoder_primary_dac), 582771fe6b9SJerome Glisse GFP_KERNEL); 583771fe6b9SJerome Glisse 584771fe6b9SJerome Glisse if (!p_dac) 585771fe6b9SJerome Glisse return NULL; 586771fe6b9SJerome Glisse 587771fe6b9SJerome Glisse rev = RBIOS8(dac_info) & 0x3; 588771fe6b9SJerome Glisse if (rev < 2) { 589771fe6b9SJerome Glisse bg = RBIOS8(dac_info + 0x2) & 0xf; 590771fe6b9SJerome Glisse dac = (RBIOS8(dac_info + 0x2) >> 4) & 0xf; 591771fe6b9SJerome Glisse p_dac->ps2_pdac_adj = (bg << 8) | (dac); 592771fe6b9SJerome Glisse } else { 593771fe6b9SJerome Glisse bg = RBIOS8(dac_info + 0x2) & 0xf; 594771fe6b9SJerome Glisse dac = RBIOS8(dac_info + 0x3) & 0xf; 595771fe6b9SJerome Glisse p_dac->ps2_pdac_adj = (bg << 8) | (dac); 596771fe6b9SJerome Glisse } 597771fe6b9SJerome Glisse 598771fe6b9SJerome Glisse } 599771fe6b9SJerome Glisse 600771fe6b9SJerome Glisse return p_dac; 601771fe6b9SJerome Glisse } 602771fe6b9SJerome Glisse 603771fe6b9SJerome Glisse static enum radeon_tv_std 604771fe6b9SJerome Glisse radeon_combios_get_tv_info(struct radeon_encoder *encoder) 605771fe6b9SJerome Glisse { 606771fe6b9SJerome Glisse struct drm_device *dev = encoder->base.dev; 607771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 608771fe6b9SJerome Glisse uint16_t tv_info; 609771fe6b9SJerome Glisse enum radeon_tv_std tv_std = TV_STD_NTSC; 610771fe6b9SJerome Glisse 611771fe6b9SJerome Glisse tv_info = combios_get_table_offset(dev, COMBIOS_TV_INFO_TABLE); 612771fe6b9SJerome Glisse if (tv_info) { 613771fe6b9SJerome Glisse if (RBIOS8(tv_info + 6) == 'T') { 614771fe6b9SJerome Glisse switch (RBIOS8(tv_info + 7) & 0xf) { 615771fe6b9SJerome Glisse case 1: 616771fe6b9SJerome Glisse tv_std = TV_STD_NTSC; 617771fe6b9SJerome Glisse DRM_INFO("Default TV standard: NTSC\n"); 618771fe6b9SJerome Glisse break; 619771fe6b9SJerome Glisse case 2: 620771fe6b9SJerome Glisse tv_std = TV_STD_PAL; 621771fe6b9SJerome Glisse DRM_INFO("Default TV standard: PAL\n"); 622771fe6b9SJerome Glisse break; 623771fe6b9SJerome Glisse case 3: 624771fe6b9SJerome Glisse tv_std = TV_STD_PAL_M; 625771fe6b9SJerome Glisse DRM_INFO("Default TV standard: PAL-M\n"); 626771fe6b9SJerome Glisse break; 627771fe6b9SJerome Glisse case 4: 628771fe6b9SJerome Glisse tv_std = TV_STD_PAL_60; 629771fe6b9SJerome Glisse DRM_INFO("Default TV standard: PAL-60\n"); 630771fe6b9SJerome Glisse break; 631771fe6b9SJerome Glisse case 5: 632771fe6b9SJerome Glisse tv_std = TV_STD_NTSC_J; 633771fe6b9SJerome Glisse DRM_INFO("Default TV standard: NTSC-J\n"); 634771fe6b9SJerome Glisse break; 635771fe6b9SJerome Glisse case 6: 636771fe6b9SJerome Glisse tv_std = TV_STD_SCART_PAL; 637771fe6b9SJerome Glisse DRM_INFO("Default TV standard: SCART-PAL\n"); 638771fe6b9SJerome Glisse break; 639771fe6b9SJerome Glisse default: 640771fe6b9SJerome Glisse tv_std = TV_STD_NTSC; 641771fe6b9SJerome Glisse DRM_INFO 642771fe6b9SJerome Glisse ("Unknown TV standard; defaulting to NTSC\n"); 643771fe6b9SJerome Glisse break; 644771fe6b9SJerome Glisse } 645771fe6b9SJerome Glisse 646771fe6b9SJerome Glisse switch ((RBIOS8(tv_info + 9) >> 2) & 0x3) { 647771fe6b9SJerome Glisse case 0: 648771fe6b9SJerome Glisse DRM_INFO("29.498928713 MHz TV ref clk\n"); 649771fe6b9SJerome Glisse break; 650771fe6b9SJerome Glisse case 1: 651771fe6b9SJerome Glisse DRM_INFO("28.636360000 MHz TV ref clk\n"); 652771fe6b9SJerome Glisse break; 653771fe6b9SJerome Glisse case 2: 654771fe6b9SJerome Glisse DRM_INFO("14.318180000 MHz TV ref clk\n"); 655771fe6b9SJerome Glisse break; 656771fe6b9SJerome Glisse case 3: 657771fe6b9SJerome Glisse DRM_INFO("27.000000000 MHz TV ref clk\n"); 658771fe6b9SJerome Glisse break; 659771fe6b9SJerome Glisse default: 660771fe6b9SJerome Glisse break; 661771fe6b9SJerome Glisse } 662771fe6b9SJerome Glisse } 663771fe6b9SJerome Glisse } 664771fe6b9SJerome Glisse return tv_std; 665771fe6b9SJerome Glisse } 666771fe6b9SJerome Glisse 667771fe6b9SJerome Glisse static const uint32_t default_tvdac_adj[CHIP_LAST] = { 668771fe6b9SJerome Glisse 0x00000000, /* r100 */ 669771fe6b9SJerome Glisse 0x00280000, /* rv100 */ 670771fe6b9SJerome Glisse 0x00000000, /* rs100 */ 671771fe6b9SJerome Glisse 0x00880000, /* rv200 */ 672771fe6b9SJerome Glisse 0x00000000, /* rs200 */ 673771fe6b9SJerome Glisse 0x00000000, /* r200 */ 674771fe6b9SJerome Glisse 0x00770000, /* rv250 */ 675771fe6b9SJerome Glisse 0x00290000, /* rs300 */ 676771fe6b9SJerome Glisse 0x00560000, /* rv280 */ 677771fe6b9SJerome Glisse 0x00780000, /* r300 */ 678771fe6b9SJerome Glisse 0x00770000, /* r350 */ 679771fe6b9SJerome Glisse 0x00780000, /* rv350 */ 680771fe6b9SJerome Glisse 0x00780000, /* rv380 */ 681771fe6b9SJerome Glisse 0x01080000, /* r420 */ 682771fe6b9SJerome Glisse 0x01080000, /* r423 */ 683771fe6b9SJerome Glisse 0x01080000, /* rv410 */ 684771fe6b9SJerome Glisse 0x00780000, /* rs400 */ 685771fe6b9SJerome Glisse 0x00780000, /* rs480 */ 686771fe6b9SJerome Glisse }; 687771fe6b9SJerome Glisse 6886a719e05SDave Airlie static void radeon_legacy_get_tv_dac_info_from_table(struct radeon_device *rdev, 6896a719e05SDave Airlie struct radeon_encoder_tv_dac *tv_dac) 690771fe6b9SJerome Glisse { 691771fe6b9SJerome Glisse tv_dac->ps2_tvdac_adj = default_tvdac_adj[rdev->family]; 692771fe6b9SJerome Glisse if ((rdev->flags & RADEON_IS_MOBILITY) && (rdev->family == CHIP_RV250)) 693771fe6b9SJerome Glisse tv_dac->ps2_tvdac_adj = 0x00880000; 694771fe6b9SJerome Glisse tv_dac->pal_tvdac_adj = tv_dac->ps2_tvdac_adj; 695771fe6b9SJerome Glisse tv_dac->ntsc_tvdac_adj = tv_dac->ps2_tvdac_adj; 6966a719e05SDave Airlie return; 697771fe6b9SJerome Glisse } 698771fe6b9SJerome Glisse 699771fe6b9SJerome Glisse struct radeon_encoder_tv_dac *radeon_combios_get_tv_dac_info(struct 700771fe6b9SJerome Glisse radeon_encoder 701771fe6b9SJerome Glisse *encoder) 702771fe6b9SJerome Glisse { 703771fe6b9SJerome Glisse struct drm_device *dev = encoder->base.dev; 704771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 705771fe6b9SJerome Glisse uint16_t dac_info; 706771fe6b9SJerome Glisse uint8_t rev, bg, dac; 707771fe6b9SJerome Glisse struct radeon_encoder_tv_dac *tv_dac = NULL; 7086a719e05SDave Airlie int found = 0; 7096a719e05SDave Airlie 7106a719e05SDave Airlie tv_dac = kzalloc(sizeof(struct radeon_encoder_tv_dac), GFP_KERNEL); 7116a719e05SDave Airlie if (!tv_dac) 7126a719e05SDave Airlie return NULL; 713771fe6b9SJerome Glisse 714771fe6b9SJerome Glisse if (rdev->bios == NULL) 7156a719e05SDave Airlie goto out; 716771fe6b9SJerome Glisse 717771fe6b9SJerome Glisse /* first check TV table */ 718771fe6b9SJerome Glisse dac_info = combios_get_table_offset(dev, COMBIOS_TV_INFO_TABLE); 719771fe6b9SJerome Glisse if (dac_info) { 720771fe6b9SJerome Glisse rev = RBIOS8(dac_info + 0x3); 721771fe6b9SJerome Glisse if (rev > 4) { 722771fe6b9SJerome Glisse bg = RBIOS8(dac_info + 0xc) & 0xf; 723771fe6b9SJerome Glisse dac = RBIOS8(dac_info + 0xd) & 0xf; 724771fe6b9SJerome Glisse tv_dac->ps2_tvdac_adj = (bg << 16) | (dac << 20); 725771fe6b9SJerome Glisse 726771fe6b9SJerome Glisse bg = RBIOS8(dac_info + 0xe) & 0xf; 727771fe6b9SJerome Glisse dac = RBIOS8(dac_info + 0xf) & 0xf; 728771fe6b9SJerome Glisse tv_dac->pal_tvdac_adj = (bg << 16) | (dac << 20); 729771fe6b9SJerome Glisse 730771fe6b9SJerome Glisse bg = RBIOS8(dac_info + 0x10) & 0xf; 731771fe6b9SJerome Glisse dac = RBIOS8(dac_info + 0x11) & 0xf; 732771fe6b9SJerome Glisse tv_dac->ntsc_tvdac_adj = (bg << 16) | (dac << 20); 7336a719e05SDave Airlie found = 1; 734771fe6b9SJerome Glisse } else if (rev > 1) { 735771fe6b9SJerome Glisse bg = RBIOS8(dac_info + 0xc) & 0xf; 736771fe6b9SJerome Glisse dac = (RBIOS8(dac_info + 0xc) >> 4) & 0xf; 737771fe6b9SJerome Glisse tv_dac->ps2_tvdac_adj = (bg << 16) | (dac << 20); 738771fe6b9SJerome Glisse 739771fe6b9SJerome Glisse bg = RBIOS8(dac_info + 0xd) & 0xf; 740771fe6b9SJerome Glisse dac = (RBIOS8(dac_info + 0xd) >> 4) & 0xf; 741771fe6b9SJerome Glisse tv_dac->pal_tvdac_adj = (bg << 16) | (dac << 20); 742771fe6b9SJerome Glisse 743771fe6b9SJerome Glisse bg = RBIOS8(dac_info + 0xe) & 0xf; 744771fe6b9SJerome Glisse dac = (RBIOS8(dac_info + 0xe) >> 4) & 0xf; 745771fe6b9SJerome Glisse tv_dac->ntsc_tvdac_adj = (bg << 16) | (dac << 20); 7466a719e05SDave Airlie found = 1; 747771fe6b9SJerome Glisse } 748771fe6b9SJerome Glisse tv_dac->tv_std = radeon_combios_get_tv_info(encoder); 7496a719e05SDave Airlie } 7506a719e05SDave Airlie if (!found) { 751771fe6b9SJerome Glisse /* then check CRT table */ 752771fe6b9SJerome Glisse dac_info = 753771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_CRT_INFO_TABLE); 754771fe6b9SJerome Glisse if (dac_info) { 755771fe6b9SJerome Glisse rev = RBIOS8(dac_info) & 0x3; 756771fe6b9SJerome Glisse if (rev < 2) { 757771fe6b9SJerome Glisse bg = RBIOS8(dac_info + 0x3) & 0xf; 758771fe6b9SJerome Glisse dac = (RBIOS8(dac_info + 0x3) >> 4) & 0xf; 759771fe6b9SJerome Glisse tv_dac->ps2_tvdac_adj = 760771fe6b9SJerome Glisse (bg << 16) | (dac << 20); 761771fe6b9SJerome Glisse tv_dac->pal_tvdac_adj = tv_dac->ps2_tvdac_adj; 762771fe6b9SJerome Glisse tv_dac->ntsc_tvdac_adj = tv_dac->ps2_tvdac_adj; 7636a719e05SDave Airlie found = 1; 764771fe6b9SJerome Glisse } else { 765771fe6b9SJerome Glisse bg = RBIOS8(dac_info + 0x4) & 0xf; 766771fe6b9SJerome Glisse dac = RBIOS8(dac_info + 0x5) & 0xf; 767771fe6b9SJerome Glisse tv_dac->ps2_tvdac_adj = 768771fe6b9SJerome Glisse (bg << 16) | (dac << 20); 769771fe6b9SJerome Glisse tv_dac->pal_tvdac_adj = tv_dac->ps2_tvdac_adj; 770771fe6b9SJerome Glisse tv_dac->ntsc_tvdac_adj = tv_dac->ps2_tvdac_adj; 7716a719e05SDave Airlie found = 1; 772771fe6b9SJerome Glisse } 7736fe7ac3fSAlex Deucher } else { 7746fe7ac3fSAlex Deucher DRM_INFO("No TV DAC info found in BIOS\n"); 775771fe6b9SJerome Glisse } 776771fe6b9SJerome Glisse } 777771fe6b9SJerome Glisse 7786a719e05SDave Airlie out: 7796a719e05SDave Airlie if (!found) /* fallback to defaults */ 7806a719e05SDave Airlie radeon_legacy_get_tv_dac_info_from_table(rdev, tv_dac); 7816a719e05SDave Airlie 782771fe6b9SJerome Glisse return tv_dac; 783771fe6b9SJerome Glisse } 784771fe6b9SJerome Glisse 785771fe6b9SJerome Glisse static struct radeon_encoder_lvds *radeon_legacy_get_lvds_info_from_regs(struct 786771fe6b9SJerome Glisse radeon_device 787771fe6b9SJerome Glisse *rdev) 788771fe6b9SJerome Glisse { 789771fe6b9SJerome Glisse struct radeon_encoder_lvds *lvds = NULL; 790771fe6b9SJerome Glisse uint32_t fp_vert_stretch, fp_horz_stretch; 791771fe6b9SJerome Glisse uint32_t ppll_div_sel, ppll_val; 7928b5c7444SMichel Dänzer uint32_t lvds_ss_gen_cntl = RREG32(RADEON_LVDS_SS_GEN_CNTL); 793771fe6b9SJerome Glisse 794771fe6b9SJerome Glisse lvds = kzalloc(sizeof(struct radeon_encoder_lvds), GFP_KERNEL); 795771fe6b9SJerome Glisse 796771fe6b9SJerome Glisse if (!lvds) 797771fe6b9SJerome Glisse return NULL; 798771fe6b9SJerome Glisse 799771fe6b9SJerome Glisse fp_vert_stretch = RREG32(RADEON_FP_VERT_STRETCH); 800771fe6b9SJerome Glisse fp_horz_stretch = RREG32(RADEON_FP_HORZ_STRETCH); 801771fe6b9SJerome Glisse 8028b5c7444SMichel Dänzer /* These should be fail-safe defaults, fingers crossed */ 8038b5c7444SMichel Dänzer lvds->panel_pwr_delay = 200; 8048b5c7444SMichel Dänzer lvds->panel_vcc_delay = 2000; 8058b5c7444SMichel Dänzer 8068b5c7444SMichel Dänzer lvds->lvds_gen_cntl = RREG32(RADEON_LVDS_GEN_CNTL); 8078b5c7444SMichel Dänzer lvds->panel_digon_delay = (lvds_ss_gen_cntl >> RADEON_LVDS_PWRSEQ_DELAY1_SHIFT) & 0xf; 8088b5c7444SMichel Dänzer lvds->panel_blon_delay = (lvds_ss_gen_cntl >> RADEON_LVDS_PWRSEQ_DELAY2_SHIFT) & 0xf; 8098b5c7444SMichel Dänzer 810771fe6b9SJerome Glisse if (fp_vert_stretch & RADEON_VERT_STRETCH_ENABLE) 811de2103e4SAlex Deucher lvds->native_mode.vdisplay = 812771fe6b9SJerome Glisse ((fp_vert_stretch & RADEON_VERT_PANEL_SIZE) >> 813771fe6b9SJerome Glisse RADEON_VERT_PANEL_SHIFT) + 1; 814771fe6b9SJerome Glisse else 815de2103e4SAlex Deucher lvds->native_mode.vdisplay = 816771fe6b9SJerome Glisse (RREG32(RADEON_CRTC_V_TOTAL_DISP) >> 16) + 1; 817771fe6b9SJerome Glisse 818771fe6b9SJerome Glisse if (fp_horz_stretch & RADEON_HORZ_STRETCH_ENABLE) 819de2103e4SAlex Deucher lvds->native_mode.hdisplay = 820771fe6b9SJerome Glisse (((fp_horz_stretch & RADEON_HORZ_PANEL_SIZE) >> 821771fe6b9SJerome Glisse RADEON_HORZ_PANEL_SHIFT) + 1) * 8; 822771fe6b9SJerome Glisse else 823de2103e4SAlex Deucher lvds->native_mode.hdisplay = 824771fe6b9SJerome Glisse ((RREG32(RADEON_CRTC_H_TOTAL_DISP) >> 16) + 1) * 8; 825771fe6b9SJerome Glisse 826de2103e4SAlex Deucher if ((lvds->native_mode.hdisplay < 640) || 827de2103e4SAlex Deucher (lvds->native_mode.vdisplay < 480)) { 828de2103e4SAlex Deucher lvds->native_mode.hdisplay = 640; 829de2103e4SAlex Deucher lvds->native_mode.vdisplay = 480; 830771fe6b9SJerome Glisse } 831771fe6b9SJerome Glisse 832771fe6b9SJerome Glisse ppll_div_sel = RREG8(RADEON_CLOCK_CNTL_INDEX + 1) & 0x3; 833771fe6b9SJerome Glisse ppll_val = RREG32_PLL(RADEON_PPLL_DIV_0 + ppll_div_sel); 834771fe6b9SJerome Glisse if ((ppll_val & 0x000707ff) == 0x1bb) 835771fe6b9SJerome Glisse lvds->use_bios_dividers = false; 836771fe6b9SJerome Glisse else { 837771fe6b9SJerome Glisse lvds->panel_ref_divider = 838771fe6b9SJerome Glisse RREG32_PLL(RADEON_PPLL_REF_DIV) & 0x3ff; 839771fe6b9SJerome Glisse lvds->panel_post_divider = (ppll_val >> 16) & 0x7; 840771fe6b9SJerome Glisse lvds->panel_fb_divider = ppll_val & 0x7ff; 841771fe6b9SJerome Glisse 842771fe6b9SJerome Glisse if ((lvds->panel_ref_divider != 0) && 843771fe6b9SJerome Glisse (lvds->panel_fb_divider > 3)) 844771fe6b9SJerome Glisse lvds->use_bios_dividers = true; 845771fe6b9SJerome Glisse } 846771fe6b9SJerome Glisse lvds->panel_vcc_delay = 200; 847771fe6b9SJerome Glisse 848771fe6b9SJerome Glisse DRM_INFO("Panel info derived from registers\n"); 849de2103e4SAlex Deucher DRM_INFO("Panel Size %dx%d\n", lvds->native_mode.hdisplay, 850de2103e4SAlex Deucher lvds->native_mode.vdisplay); 851771fe6b9SJerome Glisse 852771fe6b9SJerome Glisse return lvds; 853771fe6b9SJerome Glisse } 854771fe6b9SJerome Glisse 855771fe6b9SJerome Glisse struct radeon_encoder_lvds *radeon_combios_get_lvds_info(struct radeon_encoder 856771fe6b9SJerome Glisse *encoder) 857771fe6b9SJerome Glisse { 858771fe6b9SJerome Glisse struct drm_device *dev = encoder->base.dev; 859771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 860771fe6b9SJerome Glisse uint16_t lcd_info; 861771fe6b9SJerome Glisse uint32_t panel_setup; 862771fe6b9SJerome Glisse char stmp[30]; 863771fe6b9SJerome Glisse int tmp, i; 864771fe6b9SJerome Glisse struct radeon_encoder_lvds *lvds = NULL; 865771fe6b9SJerome Glisse 8668dfaa8a7SMichel Dänzer if (rdev->bios == NULL) { 8678dfaa8a7SMichel Dänzer lvds = radeon_legacy_get_lvds_info_from_regs(rdev); 8688dfaa8a7SMichel Dänzer goto out; 8698dfaa8a7SMichel Dänzer } 870771fe6b9SJerome Glisse 871771fe6b9SJerome Glisse lcd_info = combios_get_table_offset(dev, COMBIOS_LCD_INFO_TABLE); 872771fe6b9SJerome Glisse 873771fe6b9SJerome Glisse if (lcd_info) { 874771fe6b9SJerome Glisse lvds = kzalloc(sizeof(struct radeon_encoder_lvds), GFP_KERNEL); 875771fe6b9SJerome Glisse 876771fe6b9SJerome Glisse if (!lvds) 877771fe6b9SJerome Glisse return NULL; 878771fe6b9SJerome Glisse 879771fe6b9SJerome Glisse for (i = 0; i < 24; i++) 880771fe6b9SJerome Glisse stmp[i] = RBIOS8(lcd_info + i + 1); 881771fe6b9SJerome Glisse stmp[24] = 0; 882771fe6b9SJerome Glisse 883771fe6b9SJerome Glisse DRM_INFO("Panel ID String: %s\n", stmp); 884771fe6b9SJerome Glisse 885de2103e4SAlex Deucher lvds->native_mode.hdisplay = RBIOS16(lcd_info + 0x19); 886de2103e4SAlex Deucher lvds->native_mode.vdisplay = RBIOS16(lcd_info + 0x1b); 887771fe6b9SJerome Glisse 888de2103e4SAlex Deucher DRM_INFO("Panel Size %dx%d\n", lvds->native_mode.hdisplay, 889de2103e4SAlex Deucher lvds->native_mode.vdisplay); 890771fe6b9SJerome Glisse 891771fe6b9SJerome Glisse lvds->panel_vcc_delay = RBIOS16(lcd_info + 0x2c); 892771fe6b9SJerome Glisse if (lvds->panel_vcc_delay > 2000 || lvds->panel_vcc_delay < 0) 893771fe6b9SJerome Glisse lvds->panel_vcc_delay = 2000; 894771fe6b9SJerome Glisse 895771fe6b9SJerome Glisse lvds->panel_pwr_delay = RBIOS8(lcd_info + 0x24); 896771fe6b9SJerome Glisse lvds->panel_digon_delay = RBIOS16(lcd_info + 0x38) & 0xf; 897771fe6b9SJerome Glisse lvds->panel_blon_delay = (RBIOS16(lcd_info + 0x38) >> 4) & 0xf; 898771fe6b9SJerome Glisse 899771fe6b9SJerome Glisse lvds->panel_ref_divider = RBIOS16(lcd_info + 0x2e); 900771fe6b9SJerome Glisse lvds->panel_post_divider = RBIOS8(lcd_info + 0x30); 901771fe6b9SJerome Glisse lvds->panel_fb_divider = RBIOS16(lcd_info + 0x31); 902771fe6b9SJerome Glisse if ((lvds->panel_ref_divider != 0) && 903771fe6b9SJerome Glisse (lvds->panel_fb_divider > 3)) 904771fe6b9SJerome Glisse lvds->use_bios_dividers = true; 905771fe6b9SJerome Glisse 906771fe6b9SJerome Glisse panel_setup = RBIOS32(lcd_info + 0x39); 907771fe6b9SJerome Glisse lvds->lvds_gen_cntl = 0xff00; 908771fe6b9SJerome Glisse if (panel_setup & 0x1) 909771fe6b9SJerome Glisse lvds->lvds_gen_cntl |= RADEON_LVDS_PANEL_FORMAT; 910771fe6b9SJerome Glisse 911771fe6b9SJerome Glisse if ((panel_setup >> 4) & 0x1) 912771fe6b9SJerome Glisse lvds->lvds_gen_cntl |= RADEON_LVDS_PANEL_TYPE; 913771fe6b9SJerome Glisse 914771fe6b9SJerome Glisse switch ((panel_setup >> 8) & 0x7) { 915771fe6b9SJerome Glisse case 0: 916771fe6b9SJerome Glisse lvds->lvds_gen_cntl |= RADEON_LVDS_NO_FM; 917771fe6b9SJerome Glisse break; 918771fe6b9SJerome Glisse case 1: 919771fe6b9SJerome Glisse lvds->lvds_gen_cntl |= RADEON_LVDS_2_GREY; 920771fe6b9SJerome Glisse break; 921771fe6b9SJerome Glisse case 2: 922771fe6b9SJerome Glisse lvds->lvds_gen_cntl |= RADEON_LVDS_4_GREY; 923771fe6b9SJerome Glisse break; 924771fe6b9SJerome Glisse default: 925771fe6b9SJerome Glisse break; 926771fe6b9SJerome Glisse } 927771fe6b9SJerome Glisse 928771fe6b9SJerome Glisse if ((panel_setup >> 16) & 0x1) 929771fe6b9SJerome Glisse lvds->lvds_gen_cntl |= RADEON_LVDS_FP_POL_LOW; 930771fe6b9SJerome Glisse 931771fe6b9SJerome Glisse if ((panel_setup >> 17) & 0x1) 932771fe6b9SJerome Glisse lvds->lvds_gen_cntl |= RADEON_LVDS_LP_POL_LOW; 933771fe6b9SJerome Glisse 934771fe6b9SJerome Glisse if ((panel_setup >> 18) & 0x1) 935771fe6b9SJerome Glisse lvds->lvds_gen_cntl |= RADEON_LVDS_DTM_POL_LOW; 936771fe6b9SJerome Glisse 937771fe6b9SJerome Glisse if ((panel_setup >> 23) & 0x1) 938771fe6b9SJerome Glisse lvds->lvds_gen_cntl |= RADEON_LVDS_BL_CLK_SEL; 939771fe6b9SJerome Glisse 940771fe6b9SJerome Glisse lvds->lvds_gen_cntl |= (panel_setup & 0xf0000000); 941771fe6b9SJerome Glisse 942771fe6b9SJerome Glisse for (i = 0; i < 32; i++) { 943771fe6b9SJerome Glisse tmp = RBIOS16(lcd_info + 64 + i * 2); 944771fe6b9SJerome Glisse if (tmp == 0) 945771fe6b9SJerome Glisse break; 946771fe6b9SJerome Glisse 947de2103e4SAlex Deucher if ((RBIOS16(tmp) == lvds->native_mode.hdisplay) && 948771fe6b9SJerome Glisse (RBIOS16(tmp + 2) == 949de2103e4SAlex Deucher lvds->native_mode.vdisplay)) { 950de2103e4SAlex Deucher lvds->native_mode.htotal = RBIOS16(tmp + 17) * 8; 951de2103e4SAlex Deucher lvds->native_mode.hsync_start = RBIOS16(tmp + 21) * 8; 952de2103e4SAlex Deucher lvds->native_mode.hsync_end = (RBIOS8(tmp + 23) + 953de2103e4SAlex Deucher RBIOS16(tmp + 21)) * 8; 954771fe6b9SJerome Glisse 955de2103e4SAlex Deucher lvds->native_mode.vtotal = RBIOS16(tmp + 24); 956de2103e4SAlex Deucher lvds->native_mode.vsync_start = RBIOS16(tmp + 28) & 0x7ff; 957de2103e4SAlex Deucher lvds->native_mode.vsync_end = 958de2103e4SAlex Deucher ((RBIOS16(tmp + 28) & 0xf800) >> 11) + 959de2103e4SAlex Deucher (RBIOS16(tmp + 28) & 0x7ff); 960de2103e4SAlex Deucher 961de2103e4SAlex Deucher lvds->native_mode.clock = RBIOS16(tmp + 9) * 10; 962771fe6b9SJerome Glisse lvds->native_mode.flags = 0; 963de2103e4SAlex Deucher /* set crtc values */ 964de2103e4SAlex Deucher drm_mode_set_crtcinfo(&lvds->native_mode, CRTC_INTERLACE_HALVE_V); 965de2103e4SAlex Deucher 966771fe6b9SJerome Glisse } 967771fe6b9SJerome Glisse } 9686fe7ac3fSAlex Deucher } else { 969771fe6b9SJerome Glisse DRM_INFO("No panel info found in BIOS\n"); 9708dfaa8a7SMichel Dänzer lvds = radeon_legacy_get_lvds_info_from_regs(rdev); 9716fe7ac3fSAlex Deucher } 9728dfaa8a7SMichel Dänzer out: 9738dfaa8a7SMichel Dänzer if (lvds) 9748dfaa8a7SMichel Dänzer encoder->native_mode = lvds->native_mode; 975771fe6b9SJerome Glisse return lvds; 976771fe6b9SJerome Glisse } 977771fe6b9SJerome Glisse 978771fe6b9SJerome Glisse static const struct radeon_tmds_pll default_tmds_pll[CHIP_LAST][4] = { 979771fe6b9SJerome Glisse {{12000, 0xa1b}, {0xffffffff, 0xa3f}, {0, 0}, {0, 0}}, /* CHIP_R100 */ 980771fe6b9SJerome Glisse {{12000, 0xa1b}, {0xffffffff, 0xa3f}, {0, 0}, {0, 0}}, /* CHIP_RV100 */ 981771fe6b9SJerome Glisse {{0, 0}, {0, 0}, {0, 0}, {0, 0}}, /* CHIP_RS100 */ 982771fe6b9SJerome Glisse {{15000, 0xa1b}, {0xffffffff, 0xa3f}, {0, 0}, {0, 0}}, /* CHIP_RV200 */ 983771fe6b9SJerome Glisse {{12000, 0xa1b}, {0xffffffff, 0xa3f}, {0, 0}, {0, 0}}, /* CHIP_RS200 */ 984771fe6b9SJerome Glisse {{15000, 0xa1b}, {0xffffffff, 0xa3f}, {0, 0}, {0, 0}}, /* CHIP_R200 */ 985771fe6b9SJerome Glisse {{15500, 0x81b}, {0xffffffff, 0x83f}, {0, 0}, {0, 0}}, /* CHIP_RV250 */ 986771fe6b9SJerome Glisse {{0, 0}, {0, 0}, {0, 0}, {0, 0}}, /* CHIP_RS300 */ 987771fe6b9SJerome Glisse {{13000, 0x400f4}, {15000, 0x400f7}, {0xffffffff, 0x40111}, {0, 0}}, /* CHIP_RV280 */ 988771fe6b9SJerome Glisse {{0xffffffff, 0xb01cb}, {0, 0}, {0, 0}, {0, 0}}, /* CHIP_R300 */ 989771fe6b9SJerome Glisse {{0xffffffff, 0xb01cb}, {0, 0}, {0, 0}, {0, 0}}, /* CHIP_R350 */ 990771fe6b9SJerome Glisse {{15000, 0xb0155}, {0xffffffff, 0xb01cb}, {0, 0}, {0, 0}}, /* CHIP_RV350 */ 991771fe6b9SJerome Glisse {{15000, 0xb0155}, {0xffffffff, 0xb01cb}, {0, 0}, {0, 0}}, /* CHIP_RV380 */ 992771fe6b9SJerome Glisse {{0xffffffff, 0xb01cb}, {0, 0}, {0, 0}, {0, 0}}, /* CHIP_R420 */ 993771fe6b9SJerome Glisse {{0xffffffff, 0xb01cb}, {0, 0}, {0, 0}, {0, 0}}, /* CHIP_R423 */ 994771fe6b9SJerome Glisse {{0xffffffff, 0xb01cb}, {0, 0}, {0, 0}, {0, 0}}, /* CHIP_RV410 */ 995771fe6b9SJerome Glisse {{15000, 0xb0155}, {0xffffffff, 0xb01cb}, {0, 0}, {0, 0}}, /* CHIP_RS400 */ 996771fe6b9SJerome Glisse {{15000, 0xb0155}, {0xffffffff, 0xb01cb}, {0, 0}, {0, 0}}, /* CHIP_RS480 */ 997771fe6b9SJerome Glisse }; 998771fe6b9SJerome Glisse 999445282dbSDave Airlie bool radeon_legacy_get_tmds_info_from_table(struct radeon_encoder *encoder, 1000445282dbSDave Airlie struct radeon_encoder_int_tmds *tmds) 1001771fe6b9SJerome Glisse { 1002445282dbSDave Airlie struct drm_device *dev = encoder->base.dev; 1003445282dbSDave Airlie struct radeon_device *rdev = dev->dev_private; 1004771fe6b9SJerome Glisse int i; 1005771fe6b9SJerome Glisse 1006771fe6b9SJerome Glisse for (i = 0; i < 4; i++) { 1007771fe6b9SJerome Glisse tmds->tmds_pll[i].value = 1008771fe6b9SJerome Glisse default_tmds_pll[rdev->family][i].value; 1009771fe6b9SJerome Glisse tmds->tmds_pll[i].freq = default_tmds_pll[rdev->family][i].freq; 1010771fe6b9SJerome Glisse } 1011771fe6b9SJerome Glisse 1012445282dbSDave Airlie return true; 1013771fe6b9SJerome Glisse } 1014771fe6b9SJerome Glisse 1015445282dbSDave Airlie bool radeon_legacy_get_tmds_info_from_combios(struct radeon_encoder *encoder, 1016445282dbSDave Airlie struct radeon_encoder_int_tmds *tmds) 1017771fe6b9SJerome Glisse { 1018771fe6b9SJerome Glisse struct drm_device *dev = encoder->base.dev; 1019771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 1020771fe6b9SJerome Glisse uint16_t tmds_info; 1021771fe6b9SJerome Glisse int i, n; 1022771fe6b9SJerome Glisse uint8_t ver; 1023771fe6b9SJerome Glisse 1024771fe6b9SJerome Glisse if (rdev->bios == NULL) 1025445282dbSDave Airlie return false; 1026771fe6b9SJerome Glisse 1027771fe6b9SJerome Glisse tmds_info = combios_get_table_offset(dev, COMBIOS_DFP_INFO_TABLE); 1028771fe6b9SJerome Glisse 1029771fe6b9SJerome Glisse if (tmds_info) { 1030771fe6b9SJerome Glisse 1031771fe6b9SJerome Glisse ver = RBIOS8(tmds_info); 1032771fe6b9SJerome Glisse DRM_INFO("DFP table revision: %d\n", ver); 1033771fe6b9SJerome Glisse if (ver == 3) { 1034771fe6b9SJerome Glisse n = RBIOS8(tmds_info + 5) + 1; 1035771fe6b9SJerome Glisse if (n > 4) 1036771fe6b9SJerome Glisse n = 4; 1037771fe6b9SJerome Glisse for (i = 0; i < n; i++) { 1038771fe6b9SJerome Glisse tmds->tmds_pll[i].value = 1039771fe6b9SJerome Glisse RBIOS32(tmds_info + i * 10 + 0x08); 1040771fe6b9SJerome Glisse tmds->tmds_pll[i].freq = 1041771fe6b9SJerome Glisse RBIOS16(tmds_info + i * 10 + 0x10); 1042771fe6b9SJerome Glisse DRM_DEBUG("TMDS PLL From COMBIOS %u %x\n", 1043771fe6b9SJerome Glisse tmds->tmds_pll[i].freq, 1044771fe6b9SJerome Glisse tmds->tmds_pll[i].value); 1045771fe6b9SJerome Glisse } 1046771fe6b9SJerome Glisse } else if (ver == 4) { 1047771fe6b9SJerome Glisse int stride = 0; 1048771fe6b9SJerome Glisse n = RBIOS8(tmds_info + 5) + 1; 1049771fe6b9SJerome Glisse if (n > 4) 1050771fe6b9SJerome Glisse n = 4; 1051771fe6b9SJerome Glisse for (i = 0; i < n; i++) { 1052771fe6b9SJerome Glisse tmds->tmds_pll[i].value = 1053771fe6b9SJerome Glisse RBIOS32(tmds_info + stride + 0x08); 1054771fe6b9SJerome Glisse tmds->tmds_pll[i].freq = 1055771fe6b9SJerome Glisse RBIOS16(tmds_info + stride + 0x10); 1056771fe6b9SJerome Glisse if (i == 0) 1057771fe6b9SJerome Glisse stride += 10; 1058771fe6b9SJerome Glisse else 1059771fe6b9SJerome Glisse stride += 6; 1060771fe6b9SJerome Glisse DRM_DEBUG("TMDS PLL From COMBIOS %u %x\n", 1061771fe6b9SJerome Glisse tmds->tmds_pll[i].freq, 1062771fe6b9SJerome Glisse tmds->tmds_pll[i].value); 1063771fe6b9SJerome Glisse } 1064771fe6b9SJerome Glisse } 1065771fe6b9SJerome Glisse } else 1066771fe6b9SJerome Glisse DRM_INFO("No TMDS info found in BIOS\n"); 1067445282dbSDave Airlie return true; 1068445282dbSDave Airlie } 1069445282dbSDave Airlie 1070445282dbSDave Airlie struct radeon_encoder_int_tmds *radeon_combios_get_tmds_info(struct radeon_encoder *encoder) 1071445282dbSDave Airlie { 1072445282dbSDave Airlie struct radeon_encoder_int_tmds *tmds = NULL; 1073445282dbSDave Airlie bool ret; 1074445282dbSDave Airlie 1075445282dbSDave Airlie tmds = kzalloc(sizeof(struct radeon_encoder_int_tmds), GFP_KERNEL); 1076445282dbSDave Airlie 1077445282dbSDave Airlie if (!tmds) 1078445282dbSDave Airlie return NULL; 1079445282dbSDave Airlie 1080445282dbSDave Airlie ret = radeon_legacy_get_tmds_info_from_combios(encoder, tmds); 1081445282dbSDave Airlie if (ret == false) 1082445282dbSDave Airlie radeon_legacy_get_tmds_info_from_table(encoder, tmds); 1083445282dbSDave Airlie 1084771fe6b9SJerome Glisse return tmds; 1085771fe6b9SJerome Glisse } 1086771fe6b9SJerome Glisse 1087771fe6b9SJerome Glisse void radeon_combios_get_ext_tmds_info(struct radeon_encoder *encoder) 1088771fe6b9SJerome Glisse { 1089771fe6b9SJerome Glisse struct drm_device *dev = encoder->base.dev; 1090771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 1091771fe6b9SJerome Glisse uint16_t ext_tmds_info; 1092771fe6b9SJerome Glisse uint8_t ver; 1093771fe6b9SJerome Glisse 1094771fe6b9SJerome Glisse if (rdev->bios == NULL) 1095771fe6b9SJerome Glisse return; 1096771fe6b9SJerome Glisse 1097771fe6b9SJerome Glisse ext_tmds_info = 1098771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_EXT_TMDS_INFO_TABLE); 1099771fe6b9SJerome Glisse if (ext_tmds_info) { 1100771fe6b9SJerome Glisse ver = RBIOS8(ext_tmds_info); 1101771fe6b9SJerome Glisse DRM_INFO("External TMDS Table revision: %d\n", ver); 1102771fe6b9SJerome Glisse // TODO 1103771fe6b9SJerome Glisse } 1104771fe6b9SJerome Glisse } 1105771fe6b9SJerome Glisse 1106771fe6b9SJerome Glisse bool radeon_get_legacy_connector_info_from_table(struct drm_device *dev) 1107771fe6b9SJerome Glisse { 1108771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 1109771fe6b9SJerome Glisse struct radeon_i2c_bus_rec ddc_i2c; 1110771fe6b9SJerome Glisse 1111771fe6b9SJerome Glisse rdev->mode_info.connector_table = radeon_connector_table; 1112771fe6b9SJerome Glisse if (rdev->mode_info.connector_table == CT_NONE) { 1113771fe6b9SJerome Glisse #ifdef CONFIG_PPC_PMAC 1114771fe6b9SJerome Glisse if (machine_is_compatible("PowerBook3,3")) { 1115771fe6b9SJerome Glisse /* powerbook with VGA */ 1116771fe6b9SJerome Glisse rdev->mode_info.connector_table = CT_POWERBOOK_VGA; 1117771fe6b9SJerome Glisse } else if (machine_is_compatible("PowerBook3,4") || 1118771fe6b9SJerome Glisse machine_is_compatible("PowerBook3,5")) { 1119771fe6b9SJerome Glisse /* powerbook with internal tmds */ 1120771fe6b9SJerome Glisse rdev->mode_info.connector_table = CT_POWERBOOK_INTERNAL; 1121771fe6b9SJerome Glisse } else if (machine_is_compatible("PowerBook5,1") || 1122771fe6b9SJerome Glisse machine_is_compatible("PowerBook5,2") || 1123771fe6b9SJerome Glisse machine_is_compatible("PowerBook5,3") || 1124771fe6b9SJerome Glisse machine_is_compatible("PowerBook5,4") || 1125771fe6b9SJerome Glisse machine_is_compatible("PowerBook5,5")) { 1126771fe6b9SJerome Glisse /* powerbook with external single link tmds (sil164) */ 1127771fe6b9SJerome Glisse rdev->mode_info.connector_table = CT_POWERBOOK_EXTERNAL; 1128771fe6b9SJerome Glisse } else if (machine_is_compatible("PowerBook5,6")) { 1129771fe6b9SJerome Glisse /* powerbook with external dual or single link tmds */ 1130771fe6b9SJerome Glisse rdev->mode_info.connector_table = CT_POWERBOOK_EXTERNAL; 1131771fe6b9SJerome Glisse } else if (machine_is_compatible("PowerBook5,7") || 1132771fe6b9SJerome Glisse machine_is_compatible("PowerBook5,8") || 1133771fe6b9SJerome Glisse machine_is_compatible("PowerBook5,9")) { 1134771fe6b9SJerome Glisse /* PowerBook6,2 ? */ 1135771fe6b9SJerome Glisse /* powerbook with external dual link tmds (sil1178?) */ 1136771fe6b9SJerome Glisse rdev->mode_info.connector_table = CT_POWERBOOK_EXTERNAL; 1137771fe6b9SJerome Glisse } else if (machine_is_compatible("PowerBook4,1") || 1138771fe6b9SJerome Glisse machine_is_compatible("PowerBook4,2") || 1139771fe6b9SJerome Glisse machine_is_compatible("PowerBook4,3") || 1140771fe6b9SJerome Glisse machine_is_compatible("PowerBook6,3") || 1141771fe6b9SJerome Glisse machine_is_compatible("PowerBook6,5") || 1142771fe6b9SJerome Glisse machine_is_compatible("PowerBook6,7")) { 1143771fe6b9SJerome Glisse /* ibook */ 1144771fe6b9SJerome Glisse rdev->mode_info.connector_table = CT_IBOOK; 1145771fe6b9SJerome Glisse } else if (machine_is_compatible("PowerMac4,4")) { 1146771fe6b9SJerome Glisse /* emac */ 1147771fe6b9SJerome Glisse rdev->mode_info.connector_table = CT_EMAC; 1148771fe6b9SJerome Glisse } else if (machine_is_compatible("PowerMac10,1")) { 1149771fe6b9SJerome Glisse /* mini with internal tmds */ 1150771fe6b9SJerome Glisse rdev->mode_info.connector_table = CT_MINI_INTERNAL; 1151771fe6b9SJerome Glisse } else if (machine_is_compatible("PowerMac10,2")) { 1152771fe6b9SJerome Glisse /* mini with external tmds */ 1153771fe6b9SJerome Glisse rdev->mode_info.connector_table = CT_MINI_EXTERNAL; 1154771fe6b9SJerome Glisse } else if (machine_is_compatible("PowerMac12,1")) { 1155771fe6b9SJerome Glisse /* PowerMac8,1 ? */ 1156771fe6b9SJerome Glisse /* imac g5 isight */ 1157771fe6b9SJerome Glisse rdev->mode_info.connector_table = CT_IMAC_G5_ISIGHT; 1158771fe6b9SJerome Glisse } else 1159771fe6b9SJerome Glisse #endif /* CONFIG_PPC_PMAC */ 1160771fe6b9SJerome Glisse rdev->mode_info.connector_table = CT_GENERIC; 1161771fe6b9SJerome Glisse } 1162771fe6b9SJerome Glisse 1163771fe6b9SJerome Glisse switch (rdev->mode_info.connector_table) { 1164771fe6b9SJerome Glisse case CT_GENERIC: 1165771fe6b9SJerome Glisse DRM_INFO("Connector Table: %d (generic)\n", 1166771fe6b9SJerome Glisse rdev->mode_info.connector_table); 1167771fe6b9SJerome Glisse /* these are the most common settings */ 1168771fe6b9SJerome Glisse if (rdev->flags & RADEON_SINGLE_CRTC) { 1169771fe6b9SJerome Glisse /* VGA - primary dac */ 1170771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_VGA_DDC); 1171771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1172771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1173771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1174771fe6b9SJerome Glisse 1), 1175771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT); 1176771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 0, 1177771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1178771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_VGA, 1179771fe6b9SJerome Glisse &ddc_i2c); 1180771fe6b9SJerome Glisse } else if (rdev->flags & RADEON_IS_MOBILITY) { 1181771fe6b9SJerome Glisse /* LVDS */ 1182771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_LCD_GPIO_MASK); 1183771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1184771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1185771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT, 1186771fe6b9SJerome Glisse 0), 1187771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT); 1188771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 0, 1189771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT, 1190771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_LVDS, 1191771fe6b9SJerome Glisse &ddc_i2c); 1192771fe6b9SJerome Glisse 1193771fe6b9SJerome Glisse /* VGA - primary dac */ 1194771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_VGA_DDC); 1195771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1196771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1197771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1198771fe6b9SJerome Glisse 1), 1199771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT); 1200771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1, 1201771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1202771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_VGA, 1203771fe6b9SJerome Glisse &ddc_i2c); 1204771fe6b9SJerome Glisse } else { 1205771fe6b9SJerome Glisse /* DVI-I - tv dac, int tmds */ 1206771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_DVI_DDC); 1207771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1208771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1209771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT, 1210771fe6b9SJerome Glisse 0), 1211771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT); 1212771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1213771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1214771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT, 1215771fe6b9SJerome Glisse 2), 1216771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT); 1217771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 0, 1218771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT | 1219771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT, 1220771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_DVII, 1221771fe6b9SJerome Glisse &ddc_i2c); 1222771fe6b9SJerome Glisse 1223771fe6b9SJerome Glisse /* VGA - primary dac */ 1224771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_VGA_DDC); 1225771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1226771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1227771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1228771fe6b9SJerome Glisse 1), 1229771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT); 1230771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1, 1231771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1232771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_VGA, 1233771fe6b9SJerome Glisse &ddc_i2c); 1234771fe6b9SJerome Glisse } 1235771fe6b9SJerome Glisse 1236771fe6b9SJerome Glisse if (rdev->family != CHIP_R100 && rdev->family != CHIP_R200) { 1237771fe6b9SJerome Glisse /* TV - tv dac */ 1238771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1239771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1240771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1241771fe6b9SJerome Glisse 2), 1242771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT); 1243771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 2, 1244771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1245771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_SVIDEO, 1246771fe6b9SJerome Glisse &ddc_i2c); 1247771fe6b9SJerome Glisse } 1248771fe6b9SJerome Glisse break; 1249771fe6b9SJerome Glisse case CT_IBOOK: 1250771fe6b9SJerome Glisse DRM_INFO("Connector Table: %d (ibook)\n", 1251771fe6b9SJerome Glisse rdev->mode_info.connector_table); 1252771fe6b9SJerome Glisse /* LVDS */ 1253771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_DVI_DDC); 1254771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1255771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1256771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT, 1257771fe6b9SJerome Glisse 0), 1258771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT); 1259771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 0, ATOM_DEVICE_LCD1_SUPPORT, 1260771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_LVDS, &ddc_i2c); 1261771fe6b9SJerome Glisse /* VGA - TV DAC */ 1262771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_VGA_DDC); 1263771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1264771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1265771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT, 1266771fe6b9SJerome Glisse 2), 1267771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT); 1268771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1, ATOM_DEVICE_CRT2_SUPPORT, 1269771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_VGA, &ddc_i2c); 1270771fe6b9SJerome Glisse /* TV - TV DAC */ 1271771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1272771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1273771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1274771fe6b9SJerome Glisse 2), 1275771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT); 1276771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 2, ATOM_DEVICE_TV1_SUPPORT, 1277771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_SVIDEO, 1278771fe6b9SJerome Glisse &ddc_i2c); 1279771fe6b9SJerome Glisse break; 1280771fe6b9SJerome Glisse case CT_POWERBOOK_EXTERNAL: 1281771fe6b9SJerome Glisse DRM_INFO("Connector Table: %d (powerbook external tmds)\n", 1282771fe6b9SJerome Glisse rdev->mode_info.connector_table); 1283771fe6b9SJerome Glisse /* LVDS */ 1284771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_DVI_DDC); 1285771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1286771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1287771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT, 1288771fe6b9SJerome Glisse 0), 1289771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT); 1290771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 0, ATOM_DEVICE_LCD1_SUPPORT, 1291771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_LVDS, &ddc_i2c); 1292771fe6b9SJerome Glisse /* DVI-I - primary dac, ext tmds */ 1293771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_VGA_DDC); 1294771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1295771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1296771fe6b9SJerome Glisse ATOM_DEVICE_DFP2_SUPPORT, 1297771fe6b9SJerome Glisse 0), 1298771fe6b9SJerome Glisse ATOM_DEVICE_DFP2_SUPPORT); 1299771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1300771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1301771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1302771fe6b9SJerome Glisse 1), 1303771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT); 1304771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1, 1305771fe6b9SJerome Glisse ATOM_DEVICE_DFP2_SUPPORT | 1306771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1307771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_DVII, &ddc_i2c); 1308771fe6b9SJerome Glisse /* TV - TV DAC */ 1309771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1310771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1311771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1312771fe6b9SJerome Glisse 2), 1313771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT); 1314771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 2, ATOM_DEVICE_TV1_SUPPORT, 1315771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_SVIDEO, 1316771fe6b9SJerome Glisse &ddc_i2c); 1317771fe6b9SJerome Glisse break; 1318771fe6b9SJerome Glisse case CT_POWERBOOK_INTERNAL: 1319771fe6b9SJerome Glisse DRM_INFO("Connector Table: %d (powerbook internal tmds)\n", 1320771fe6b9SJerome Glisse rdev->mode_info.connector_table); 1321771fe6b9SJerome Glisse /* LVDS */ 1322771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_DVI_DDC); 1323771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1324771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1325771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT, 1326771fe6b9SJerome Glisse 0), 1327771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT); 1328771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 0, ATOM_DEVICE_LCD1_SUPPORT, 1329771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_LVDS, &ddc_i2c); 1330771fe6b9SJerome Glisse /* DVI-I - primary dac, int tmds */ 1331771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_VGA_DDC); 1332771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1333771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1334771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT, 1335771fe6b9SJerome Glisse 0), 1336771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT); 1337771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1338771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1339771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1340771fe6b9SJerome Glisse 1), 1341771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT); 1342771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1, 1343771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT | 1344771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1345771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_DVII, &ddc_i2c); 1346771fe6b9SJerome Glisse /* TV - TV DAC */ 1347771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1348771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1349771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1350771fe6b9SJerome Glisse 2), 1351771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT); 1352771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 2, ATOM_DEVICE_TV1_SUPPORT, 1353771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_SVIDEO, 1354771fe6b9SJerome Glisse &ddc_i2c); 1355771fe6b9SJerome Glisse break; 1356771fe6b9SJerome Glisse case CT_POWERBOOK_VGA: 1357771fe6b9SJerome Glisse DRM_INFO("Connector Table: %d (powerbook vga)\n", 1358771fe6b9SJerome Glisse rdev->mode_info.connector_table); 1359771fe6b9SJerome Glisse /* LVDS */ 1360771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_DVI_DDC); 1361771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1362771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1363771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT, 1364771fe6b9SJerome Glisse 0), 1365771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT); 1366771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 0, ATOM_DEVICE_LCD1_SUPPORT, 1367771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_LVDS, &ddc_i2c); 1368771fe6b9SJerome Glisse /* VGA - primary dac */ 1369771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_VGA_DDC); 1370771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1371771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1372771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1373771fe6b9SJerome Glisse 1), 1374771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT); 1375771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1, ATOM_DEVICE_CRT1_SUPPORT, 1376771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_VGA, &ddc_i2c); 1377771fe6b9SJerome Glisse /* TV - TV DAC */ 1378771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1379771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1380771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1381771fe6b9SJerome Glisse 2), 1382771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT); 1383771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 2, ATOM_DEVICE_TV1_SUPPORT, 1384771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_SVIDEO, 1385771fe6b9SJerome Glisse &ddc_i2c); 1386771fe6b9SJerome Glisse break; 1387771fe6b9SJerome Glisse case CT_MINI_EXTERNAL: 1388771fe6b9SJerome Glisse DRM_INFO("Connector Table: %d (mini external tmds)\n", 1389771fe6b9SJerome Glisse rdev->mode_info.connector_table); 1390771fe6b9SJerome Glisse /* DVI-I - tv dac, ext tmds */ 1391771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_CRT2_DDC); 1392771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1393771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1394771fe6b9SJerome Glisse ATOM_DEVICE_DFP2_SUPPORT, 1395771fe6b9SJerome Glisse 0), 1396771fe6b9SJerome Glisse ATOM_DEVICE_DFP2_SUPPORT); 1397771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1398771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1399771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT, 1400771fe6b9SJerome Glisse 2), 1401771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT); 1402771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 0, 1403771fe6b9SJerome Glisse ATOM_DEVICE_DFP2_SUPPORT | 1404771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT, 1405771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_DVII, &ddc_i2c); 1406771fe6b9SJerome Glisse /* TV - TV DAC */ 1407771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1408771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1409771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1410771fe6b9SJerome Glisse 2), 1411771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT); 1412771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1, ATOM_DEVICE_TV1_SUPPORT, 1413771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_SVIDEO, 1414771fe6b9SJerome Glisse &ddc_i2c); 1415771fe6b9SJerome Glisse break; 1416771fe6b9SJerome Glisse case CT_MINI_INTERNAL: 1417771fe6b9SJerome Glisse DRM_INFO("Connector Table: %d (mini internal tmds)\n", 1418771fe6b9SJerome Glisse rdev->mode_info.connector_table); 1419771fe6b9SJerome Glisse /* DVI-I - tv dac, int tmds */ 1420771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_CRT2_DDC); 1421771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1422771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1423771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT, 1424771fe6b9SJerome Glisse 0), 1425771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT); 1426771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1427771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1428771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT, 1429771fe6b9SJerome Glisse 2), 1430771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT); 1431771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 0, 1432771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT | 1433771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT, 1434771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_DVII, &ddc_i2c); 1435771fe6b9SJerome Glisse /* TV - TV DAC */ 1436771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1437771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1438771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1439771fe6b9SJerome Glisse 2), 1440771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT); 1441771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1, ATOM_DEVICE_TV1_SUPPORT, 1442771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_SVIDEO, 1443771fe6b9SJerome Glisse &ddc_i2c); 1444771fe6b9SJerome Glisse break; 1445771fe6b9SJerome Glisse case CT_IMAC_G5_ISIGHT: 1446771fe6b9SJerome Glisse DRM_INFO("Connector Table: %d (imac g5 isight)\n", 1447771fe6b9SJerome Glisse rdev->mode_info.connector_table); 1448771fe6b9SJerome Glisse /* DVI-D - int tmds */ 1449771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_MONID); 1450771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1451771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1452771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT, 1453771fe6b9SJerome Glisse 0), 1454771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT); 1455771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 0, ATOM_DEVICE_DFP1_SUPPORT, 1456771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_DVID, &ddc_i2c); 1457771fe6b9SJerome Glisse /* VGA - tv dac */ 1458771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_DVI_DDC); 1459771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1460771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1461771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT, 1462771fe6b9SJerome Glisse 2), 1463771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT); 1464771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1, ATOM_DEVICE_CRT2_SUPPORT, 1465771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_VGA, &ddc_i2c); 1466771fe6b9SJerome Glisse /* TV - TV DAC */ 1467771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1468771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1469771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1470771fe6b9SJerome Glisse 2), 1471771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT); 1472771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 2, ATOM_DEVICE_TV1_SUPPORT, 1473771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_SVIDEO, 1474771fe6b9SJerome Glisse &ddc_i2c); 1475771fe6b9SJerome Glisse break; 1476771fe6b9SJerome Glisse case CT_EMAC: 1477771fe6b9SJerome Glisse DRM_INFO("Connector Table: %d (emac)\n", 1478771fe6b9SJerome Glisse rdev->mode_info.connector_table); 1479771fe6b9SJerome Glisse /* VGA - primary dac */ 1480771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_VGA_DDC); 1481771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1482771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1483771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1484771fe6b9SJerome Glisse 1), 1485771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT); 1486771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 0, ATOM_DEVICE_CRT1_SUPPORT, 1487771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_VGA, &ddc_i2c); 1488771fe6b9SJerome Glisse /* VGA - tv dac */ 1489771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_CRT2_DDC); 1490771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1491771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1492771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT, 1493771fe6b9SJerome Glisse 2), 1494771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT); 1495771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1, ATOM_DEVICE_CRT2_SUPPORT, 1496771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_VGA, &ddc_i2c); 1497771fe6b9SJerome Glisse /* TV - TV DAC */ 1498771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1499771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1500771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1501771fe6b9SJerome Glisse 2), 1502771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT); 1503771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 2, ATOM_DEVICE_TV1_SUPPORT, 1504771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_SVIDEO, 1505771fe6b9SJerome Glisse &ddc_i2c); 1506771fe6b9SJerome Glisse break; 1507771fe6b9SJerome Glisse default: 1508771fe6b9SJerome Glisse DRM_INFO("Connector table: %d (invalid)\n", 1509771fe6b9SJerome Glisse rdev->mode_info.connector_table); 1510771fe6b9SJerome Glisse return false; 1511771fe6b9SJerome Glisse } 1512771fe6b9SJerome Glisse 1513771fe6b9SJerome Glisse radeon_link_encoder_connector(dev); 1514771fe6b9SJerome Glisse 1515771fe6b9SJerome Glisse return true; 1516771fe6b9SJerome Glisse } 1517771fe6b9SJerome Glisse 1518771fe6b9SJerome Glisse static bool radeon_apply_legacy_quirks(struct drm_device *dev, 1519771fe6b9SJerome Glisse int bios_index, 1520771fe6b9SJerome Glisse enum radeon_combios_connector 1521771fe6b9SJerome Glisse *legacy_connector, 1522771fe6b9SJerome Glisse struct radeon_i2c_bus_rec *ddc_i2c) 1523771fe6b9SJerome Glisse { 1524771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 1525771fe6b9SJerome Glisse 1526771fe6b9SJerome Glisse /* XPRESS DDC quirks */ 1527771fe6b9SJerome Glisse if ((rdev->family == CHIP_RS400 || 1528771fe6b9SJerome Glisse rdev->family == CHIP_RS480) && 1529771fe6b9SJerome Glisse ddc_i2c->mask_clk_reg == RADEON_GPIO_CRT2_DDC) 1530771fe6b9SJerome Glisse *ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_MONID); 1531771fe6b9SJerome Glisse else if ((rdev->family == CHIP_RS400 || 1532771fe6b9SJerome Glisse rdev->family == CHIP_RS480) && 1533771fe6b9SJerome Glisse ddc_i2c->mask_clk_reg == RADEON_GPIO_MONID) { 1534771fe6b9SJerome Glisse ddc_i2c->valid = true; 1535771fe6b9SJerome Glisse ddc_i2c->mask_clk_mask = (0x20 << 8); 1536771fe6b9SJerome Glisse ddc_i2c->mask_data_mask = 0x80; 1537771fe6b9SJerome Glisse ddc_i2c->a_clk_mask = (0x20 << 8); 1538771fe6b9SJerome Glisse ddc_i2c->a_data_mask = 0x80; 1539771fe6b9SJerome Glisse ddc_i2c->put_clk_mask = (0x20 << 8); 1540771fe6b9SJerome Glisse ddc_i2c->put_data_mask = 0x80; 1541771fe6b9SJerome Glisse ddc_i2c->get_clk_mask = (0x20 << 8); 1542771fe6b9SJerome Glisse ddc_i2c->get_data_mask = 0x80; 1543771fe6b9SJerome Glisse ddc_i2c->mask_clk_reg = RADEON_GPIOPAD_MASK; 1544771fe6b9SJerome Glisse ddc_i2c->mask_data_reg = RADEON_GPIOPAD_MASK; 1545771fe6b9SJerome Glisse ddc_i2c->a_clk_reg = RADEON_GPIOPAD_A; 1546771fe6b9SJerome Glisse ddc_i2c->a_data_reg = RADEON_GPIOPAD_A; 1547771fe6b9SJerome Glisse ddc_i2c->put_clk_reg = RADEON_GPIOPAD_EN; 1548771fe6b9SJerome Glisse ddc_i2c->put_data_reg = RADEON_GPIOPAD_EN; 1549771fe6b9SJerome Glisse ddc_i2c->get_clk_reg = RADEON_LCD_GPIO_Y_REG; 1550771fe6b9SJerome Glisse ddc_i2c->get_data_reg = RADEON_LCD_GPIO_Y_REG; 1551771fe6b9SJerome Glisse } 1552771fe6b9SJerome Glisse 1553771fe6b9SJerome Glisse /* Certain IBM chipset RN50s have a BIOS reporting two VGAs, 1554771fe6b9SJerome Glisse one with VGA DDC and one with CRT2 DDC. - kill the CRT2 DDC one */ 1555771fe6b9SJerome Glisse if (dev->pdev->device == 0x515e && 1556771fe6b9SJerome Glisse dev->pdev->subsystem_vendor == 0x1014) { 1557771fe6b9SJerome Glisse if (*legacy_connector == CONNECTOR_CRT_LEGACY && 1558771fe6b9SJerome Glisse ddc_i2c->mask_clk_reg == RADEON_GPIO_CRT2_DDC) 1559771fe6b9SJerome Glisse return false; 1560771fe6b9SJerome Glisse } 1561771fe6b9SJerome Glisse 1562771fe6b9SJerome Glisse /* Some RV100 cards with 2 VGA ports show up with DVI+VGA */ 1563771fe6b9SJerome Glisse if (dev->pdev->device == 0x5159 && 1564771fe6b9SJerome Glisse dev->pdev->subsystem_vendor == 0x1002 && 1565771fe6b9SJerome Glisse dev->pdev->subsystem_device == 0x013a) { 1566771fe6b9SJerome Glisse if (*legacy_connector == CONNECTOR_DVI_I_LEGACY) 1567771fe6b9SJerome Glisse *legacy_connector = CONNECTOR_CRT_LEGACY; 1568771fe6b9SJerome Glisse 1569771fe6b9SJerome Glisse } 1570771fe6b9SJerome Glisse 1571771fe6b9SJerome Glisse /* X300 card with extra non-existent DVI port */ 1572771fe6b9SJerome Glisse if (dev->pdev->device == 0x5B60 && 1573771fe6b9SJerome Glisse dev->pdev->subsystem_vendor == 0x17af && 1574771fe6b9SJerome Glisse dev->pdev->subsystem_device == 0x201e && bios_index == 2) { 1575771fe6b9SJerome Glisse if (*legacy_connector == CONNECTOR_DVI_I_LEGACY) 1576771fe6b9SJerome Glisse return false; 1577771fe6b9SJerome Glisse } 1578771fe6b9SJerome Glisse 1579771fe6b9SJerome Glisse return true; 1580771fe6b9SJerome Glisse } 1581771fe6b9SJerome Glisse 1582771fe6b9SJerome Glisse bool radeon_get_legacy_connector_info_from_bios(struct drm_device *dev) 1583771fe6b9SJerome Glisse { 1584771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 1585771fe6b9SJerome Glisse uint32_t conn_info, entry, devices; 1586771fe6b9SJerome Glisse uint16_t tmp; 1587771fe6b9SJerome Glisse enum radeon_combios_ddc ddc_type; 1588771fe6b9SJerome Glisse enum radeon_combios_connector connector; 1589771fe6b9SJerome Glisse int i = 0; 1590771fe6b9SJerome Glisse struct radeon_i2c_bus_rec ddc_i2c; 1591771fe6b9SJerome Glisse 1592771fe6b9SJerome Glisse if (rdev->bios == NULL) 1593771fe6b9SJerome Glisse return false; 1594771fe6b9SJerome Glisse 1595771fe6b9SJerome Glisse conn_info = combios_get_table_offset(dev, COMBIOS_CONNECTOR_INFO_TABLE); 1596771fe6b9SJerome Glisse if (conn_info) { 1597771fe6b9SJerome Glisse for (i = 0; i < 4; i++) { 1598771fe6b9SJerome Glisse entry = conn_info + 2 + i * 2; 1599771fe6b9SJerome Glisse 1600771fe6b9SJerome Glisse if (!RBIOS16(entry)) 1601771fe6b9SJerome Glisse break; 1602771fe6b9SJerome Glisse 1603771fe6b9SJerome Glisse tmp = RBIOS16(entry); 1604771fe6b9SJerome Glisse 1605771fe6b9SJerome Glisse connector = (tmp >> 12) & 0xf; 1606771fe6b9SJerome Glisse 1607771fe6b9SJerome Glisse ddc_type = (tmp >> 8) & 0xf; 1608771fe6b9SJerome Glisse switch (ddc_type) { 1609771fe6b9SJerome Glisse case DDC_MONID: 1610771fe6b9SJerome Glisse ddc_i2c = 1611771fe6b9SJerome Glisse combios_setup_i2c_bus(RADEON_GPIO_MONID); 1612771fe6b9SJerome Glisse break; 1613771fe6b9SJerome Glisse case DDC_DVI: 1614771fe6b9SJerome Glisse ddc_i2c = 1615771fe6b9SJerome Glisse combios_setup_i2c_bus(RADEON_GPIO_DVI_DDC); 1616771fe6b9SJerome Glisse break; 1617771fe6b9SJerome Glisse case DDC_VGA: 1618771fe6b9SJerome Glisse ddc_i2c = 1619771fe6b9SJerome Glisse combios_setup_i2c_bus(RADEON_GPIO_VGA_DDC); 1620771fe6b9SJerome Glisse break; 1621771fe6b9SJerome Glisse case DDC_CRT2: 1622771fe6b9SJerome Glisse ddc_i2c = 1623771fe6b9SJerome Glisse combios_setup_i2c_bus(RADEON_GPIO_CRT2_DDC); 1624771fe6b9SJerome Glisse break; 1625771fe6b9SJerome Glisse default: 1626771fe6b9SJerome Glisse break; 1627771fe6b9SJerome Glisse } 1628771fe6b9SJerome Glisse 16292d152c6bSAlex Deucher if (!radeon_apply_legacy_quirks(dev, i, &connector, 16302d152c6bSAlex Deucher &ddc_i2c)) 16312d152c6bSAlex Deucher continue; 1632771fe6b9SJerome Glisse 1633771fe6b9SJerome Glisse switch (connector) { 1634771fe6b9SJerome Glisse case CONNECTOR_PROPRIETARY_LEGACY: 1635771fe6b9SJerome Glisse if ((tmp >> 4) & 0x1) 1636771fe6b9SJerome Glisse devices = ATOM_DEVICE_DFP2_SUPPORT; 1637771fe6b9SJerome Glisse else 1638771fe6b9SJerome Glisse devices = ATOM_DEVICE_DFP1_SUPPORT; 1639771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1640771fe6b9SJerome Glisse radeon_get_encoder_id 1641771fe6b9SJerome Glisse (dev, devices, 0), 1642771fe6b9SJerome Glisse devices); 1643771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, i, devices, 1644771fe6b9SJerome Glisse legacy_connector_convert 1645771fe6b9SJerome Glisse [connector], 1646771fe6b9SJerome Glisse &ddc_i2c); 1647771fe6b9SJerome Glisse break; 1648771fe6b9SJerome Glisse case CONNECTOR_CRT_LEGACY: 1649771fe6b9SJerome Glisse if (tmp & 0x1) { 1650771fe6b9SJerome Glisse devices = ATOM_DEVICE_CRT2_SUPPORT; 1651771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1652771fe6b9SJerome Glisse radeon_get_encoder_id 1653771fe6b9SJerome Glisse (dev, 1654771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT, 1655771fe6b9SJerome Glisse 2), 1656771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT); 1657771fe6b9SJerome Glisse } else { 1658771fe6b9SJerome Glisse devices = ATOM_DEVICE_CRT1_SUPPORT; 1659771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1660771fe6b9SJerome Glisse radeon_get_encoder_id 1661771fe6b9SJerome Glisse (dev, 1662771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1663771fe6b9SJerome Glisse 1), 1664771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT); 1665771fe6b9SJerome Glisse } 1666771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1667771fe6b9SJerome Glisse i, 1668771fe6b9SJerome Glisse devices, 1669771fe6b9SJerome Glisse legacy_connector_convert 1670771fe6b9SJerome Glisse [connector], 1671771fe6b9SJerome Glisse &ddc_i2c); 1672771fe6b9SJerome Glisse break; 1673771fe6b9SJerome Glisse case CONNECTOR_DVI_I_LEGACY: 1674771fe6b9SJerome Glisse devices = 0; 1675771fe6b9SJerome Glisse if (tmp & 0x1) { 1676771fe6b9SJerome Glisse devices |= ATOM_DEVICE_CRT2_SUPPORT; 1677771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1678771fe6b9SJerome Glisse radeon_get_encoder_id 1679771fe6b9SJerome Glisse (dev, 1680771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT, 1681771fe6b9SJerome Glisse 2), 1682771fe6b9SJerome Glisse ATOM_DEVICE_CRT2_SUPPORT); 1683771fe6b9SJerome Glisse } else { 1684771fe6b9SJerome Glisse devices |= ATOM_DEVICE_CRT1_SUPPORT; 1685771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1686771fe6b9SJerome Glisse radeon_get_encoder_id 1687771fe6b9SJerome Glisse (dev, 1688771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1689771fe6b9SJerome Glisse 1), 1690771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT); 1691771fe6b9SJerome Glisse } 1692771fe6b9SJerome Glisse if ((tmp >> 4) & 0x1) { 1693771fe6b9SJerome Glisse devices |= ATOM_DEVICE_DFP2_SUPPORT; 1694771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1695771fe6b9SJerome Glisse radeon_get_encoder_id 1696771fe6b9SJerome Glisse (dev, 1697771fe6b9SJerome Glisse ATOM_DEVICE_DFP2_SUPPORT, 1698771fe6b9SJerome Glisse 0), 1699771fe6b9SJerome Glisse ATOM_DEVICE_DFP2_SUPPORT); 1700771fe6b9SJerome Glisse } else { 1701771fe6b9SJerome Glisse devices |= ATOM_DEVICE_DFP1_SUPPORT; 1702771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1703771fe6b9SJerome Glisse radeon_get_encoder_id 1704771fe6b9SJerome Glisse (dev, 1705771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT, 1706771fe6b9SJerome Glisse 0), 1707771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT); 1708771fe6b9SJerome Glisse } 1709771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1710771fe6b9SJerome Glisse i, 1711771fe6b9SJerome Glisse devices, 1712771fe6b9SJerome Glisse legacy_connector_convert 1713771fe6b9SJerome Glisse [connector], 1714771fe6b9SJerome Glisse &ddc_i2c); 1715771fe6b9SJerome Glisse break; 1716771fe6b9SJerome Glisse case CONNECTOR_DVI_D_LEGACY: 1717771fe6b9SJerome Glisse if ((tmp >> 4) & 0x1) 1718771fe6b9SJerome Glisse devices = ATOM_DEVICE_DFP2_SUPPORT; 1719771fe6b9SJerome Glisse else 1720771fe6b9SJerome Glisse devices = ATOM_DEVICE_DFP1_SUPPORT; 1721771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1722771fe6b9SJerome Glisse radeon_get_encoder_id 1723771fe6b9SJerome Glisse (dev, devices, 0), 1724771fe6b9SJerome Glisse devices); 1725771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, i, devices, 1726771fe6b9SJerome Glisse legacy_connector_convert 1727771fe6b9SJerome Glisse [connector], 1728771fe6b9SJerome Glisse &ddc_i2c); 1729771fe6b9SJerome Glisse break; 1730771fe6b9SJerome Glisse case CONNECTOR_CTV_LEGACY: 1731771fe6b9SJerome Glisse case CONNECTOR_STV_LEGACY: 1732771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1733771fe6b9SJerome Glisse radeon_get_encoder_id 1734771fe6b9SJerome Glisse (dev, 1735771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1736771fe6b9SJerome Glisse 2), 1737771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT); 1738771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, i, 1739771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1740771fe6b9SJerome Glisse legacy_connector_convert 1741771fe6b9SJerome Glisse [connector], 1742771fe6b9SJerome Glisse &ddc_i2c); 1743771fe6b9SJerome Glisse break; 1744771fe6b9SJerome Glisse default: 1745771fe6b9SJerome Glisse DRM_ERROR("Unknown connector type: %d\n", 1746771fe6b9SJerome Glisse connector); 1747771fe6b9SJerome Glisse continue; 1748771fe6b9SJerome Glisse } 1749771fe6b9SJerome Glisse 1750771fe6b9SJerome Glisse } 1751771fe6b9SJerome Glisse } else { 1752771fe6b9SJerome Glisse uint16_t tmds_info = 1753771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_DFP_INFO_TABLE); 1754771fe6b9SJerome Glisse if (tmds_info) { 1755771fe6b9SJerome Glisse DRM_DEBUG("Found DFP table, assuming DVI connector\n"); 1756771fe6b9SJerome Glisse 1757771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1758771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1759771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT, 1760771fe6b9SJerome Glisse 1), 1761771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT); 1762771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1763771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1764771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT, 1765771fe6b9SJerome Glisse 0), 1766771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT); 1767771fe6b9SJerome Glisse 1768771fe6b9SJerome Glisse ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_DVI_DDC); 1769771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1770771fe6b9SJerome Glisse 0, 1771771fe6b9SJerome Glisse ATOM_DEVICE_CRT1_SUPPORT | 1772771fe6b9SJerome Glisse ATOM_DEVICE_DFP1_SUPPORT, 1773771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_DVII, 1774771fe6b9SJerome Glisse &ddc_i2c); 1775771fe6b9SJerome Glisse } else { 1776*d0c403e9SAlex Deucher uint16_t crt_info = 1777*d0c403e9SAlex Deucher combios_get_table_offset(dev, COMBIOS_CRT_INFO_TABLE); 1778*d0c403e9SAlex Deucher DRM_DEBUG("Found CRT table, assuming VGA connector\n"); 1779*d0c403e9SAlex Deucher if (crt_info) { 1780*d0c403e9SAlex Deucher radeon_add_legacy_encoder(dev, 1781*d0c403e9SAlex Deucher radeon_get_encoder_id(dev, 1782*d0c403e9SAlex Deucher ATOM_DEVICE_CRT1_SUPPORT, 1783*d0c403e9SAlex Deucher 1), 1784*d0c403e9SAlex Deucher ATOM_DEVICE_CRT1_SUPPORT); 1785*d0c403e9SAlex Deucher ddc_i2c = combios_setup_i2c_bus(RADEON_GPIO_VGA_DDC); 1786*d0c403e9SAlex Deucher radeon_add_legacy_connector(dev, 1787*d0c403e9SAlex Deucher 0, 1788*d0c403e9SAlex Deucher ATOM_DEVICE_CRT1_SUPPORT, 1789*d0c403e9SAlex Deucher DRM_MODE_CONNECTOR_VGA, 1790*d0c403e9SAlex Deucher &ddc_i2c); 1791*d0c403e9SAlex Deucher } else { 1792771fe6b9SJerome Glisse DRM_DEBUG("No connector info found\n"); 1793771fe6b9SJerome Glisse return false; 1794771fe6b9SJerome Glisse } 1795771fe6b9SJerome Glisse } 1796*d0c403e9SAlex Deucher } 1797771fe6b9SJerome Glisse 1798771fe6b9SJerome Glisse if (rdev->flags & RADEON_IS_MOBILITY || rdev->flags & RADEON_IS_IGP) { 1799771fe6b9SJerome Glisse uint16_t lcd_info = 1800771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_LCD_INFO_TABLE); 1801771fe6b9SJerome Glisse if (lcd_info) { 1802771fe6b9SJerome Glisse uint16_t lcd_ddc_info = 1803771fe6b9SJerome Glisse combios_get_table_offset(dev, 1804771fe6b9SJerome Glisse COMBIOS_LCD_DDC_INFO_TABLE); 1805771fe6b9SJerome Glisse 1806771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1807771fe6b9SJerome Glisse radeon_get_encoder_id(dev, 1808771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT, 1809771fe6b9SJerome Glisse 0), 1810771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT); 1811771fe6b9SJerome Glisse 1812771fe6b9SJerome Glisse if (lcd_ddc_info) { 1813771fe6b9SJerome Glisse ddc_type = RBIOS8(lcd_ddc_info + 2); 1814771fe6b9SJerome Glisse switch (ddc_type) { 1815771fe6b9SJerome Glisse case DDC_MONID: 1816771fe6b9SJerome Glisse ddc_i2c = 1817771fe6b9SJerome Glisse combios_setup_i2c_bus 1818771fe6b9SJerome Glisse (RADEON_GPIO_MONID); 1819771fe6b9SJerome Glisse break; 1820771fe6b9SJerome Glisse case DDC_DVI: 1821771fe6b9SJerome Glisse ddc_i2c = 1822771fe6b9SJerome Glisse combios_setup_i2c_bus 1823771fe6b9SJerome Glisse (RADEON_GPIO_DVI_DDC); 1824771fe6b9SJerome Glisse break; 1825771fe6b9SJerome Glisse case DDC_VGA: 1826771fe6b9SJerome Glisse ddc_i2c = 1827771fe6b9SJerome Glisse combios_setup_i2c_bus 1828771fe6b9SJerome Glisse (RADEON_GPIO_VGA_DDC); 1829771fe6b9SJerome Glisse break; 1830771fe6b9SJerome Glisse case DDC_CRT2: 1831771fe6b9SJerome Glisse ddc_i2c = 1832771fe6b9SJerome Glisse combios_setup_i2c_bus 1833771fe6b9SJerome Glisse (RADEON_GPIO_CRT2_DDC); 1834771fe6b9SJerome Glisse break; 1835771fe6b9SJerome Glisse case DDC_LCD: 1836771fe6b9SJerome Glisse ddc_i2c = 1837771fe6b9SJerome Glisse combios_setup_i2c_bus 1838771fe6b9SJerome Glisse (RADEON_LCD_GPIO_MASK); 1839771fe6b9SJerome Glisse ddc_i2c.mask_clk_mask = 1840771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 3); 1841771fe6b9SJerome Glisse ddc_i2c.mask_data_mask = 1842771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 7); 1843771fe6b9SJerome Glisse ddc_i2c.a_clk_mask = 1844771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 3); 1845771fe6b9SJerome Glisse ddc_i2c.a_data_mask = 1846771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 7); 1847771fe6b9SJerome Glisse ddc_i2c.put_clk_mask = 1848771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 3); 1849771fe6b9SJerome Glisse ddc_i2c.put_data_mask = 1850771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 7); 1851771fe6b9SJerome Glisse ddc_i2c.get_clk_mask = 1852771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 3); 1853771fe6b9SJerome Glisse ddc_i2c.get_data_mask = 1854771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 7); 1855771fe6b9SJerome Glisse break; 1856771fe6b9SJerome Glisse case DDC_GPIO: 1857771fe6b9SJerome Glisse ddc_i2c = 1858771fe6b9SJerome Glisse combios_setup_i2c_bus 1859771fe6b9SJerome Glisse (RADEON_MDGPIO_EN_REG); 1860771fe6b9SJerome Glisse ddc_i2c.mask_clk_mask = 1861771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 3); 1862771fe6b9SJerome Glisse ddc_i2c.mask_data_mask = 1863771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 7); 1864771fe6b9SJerome Glisse ddc_i2c.a_clk_mask = 1865771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 3); 1866771fe6b9SJerome Glisse ddc_i2c.a_data_mask = 1867771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 7); 1868771fe6b9SJerome Glisse ddc_i2c.put_clk_mask = 1869771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 3); 1870771fe6b9SJerome Glisse ddc_i2c.put_data_mask = 1871771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 7); 1872771fe6b9SJerome Glisse ddc_i2c.get_clk_mask = 1873771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 3); 1874771fe6b9SJerome Glisse ddc_i2c.get_data_mask = 1875771fe6b9SJerome Glisse RBIOS32(lcd_ddc_info + 7); 1876771fe6b9SJerome Glisse break; 1877771fe6b9SJerome Glisse default: 1878771fe6b9SJerome Glisse ddc_i2c.valid = false; 1879771fe6b9SJerome Glisse break; 1880771fe6b9SJerome Glisse } 1881771fe6b9SJerome Glisse DRM_DEBUG("LCD DDC Info Table found!\n"); 1882771fe6b9SJerome Glisse } else 1883771fe6b9SJerome Glisse ddc_i2c.valid = false; 1884771fe6b9SJerome Glisse 1885771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 1886771fe6b9SJerome Glisse 5, 1887771fe6b9SJerome Glisse ATOM_DEVICE_LCD1_SUPPORT, 1888771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_LVDS, 1889771fe6b9SJerome Glisse &ddc_i2c); 1890771fe6b9SJerome Glisse } 1891771fe6b9SJerome Glisse } 1892771fe6b9SJerome Glisse 1893771fe6b9SJerome Glisse /* check TV table */ 1894771fe6b9SJerome Glisse if (rdev->family != CHIP_R100 && rdev->family != CHIP_R200) { 1895771fe6b9SJerome Glisse uint32_t tv_info = 1896771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_TV_INFO_TABLE); 1897771fe6b9SJerome Glisse if (tv_info) { 1898771fe6b9SJerome Glisse if (RBIOS8(tv_info + 6) == 'T') { 1899771fe6b9SJerome Glisse radeon_add_legacy_encoder(dev, 1900771fe6b9SJerome Glisse radeon_get_encoder_id 1901771fe6b9SJerome Glisse (dev, 1902771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1903771fe6b9SJerome Glisse 2), 1904771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT); 1905771fe6b9SJerome Glisse radeon_add_legacy_connector(dev, 6, 1906771fe6b9SJerome Glisse ATOM_DEVICE_TV1_SUPPORT, 1907771fe6b9SJerome Glisse DRM_MODE_CONNECTOR_SVIDEO, 1908771fe6b9SJerome Glisse &ddc_i2c); 1909771fe6b9SJerome Glisse } 1910771fe6b9SJerome Glisse } 1911771fe6b9SJerome Glisse } 1912771fe6b9SJerome Glisse 1913771fe6b9SJerome Glisse radeon_link_encoder_connector(dev); 1914771fe6b9SJerome Glisse 1915771fe6b9SJerome Glisse return true; 1916771fe6b9SJerome Glisse } 1917771fe6b9SJerome Glisse 1918771fe6b9SJerome Glisse static void combios_parse_mmio_table(struct drm_device *dev, uint16_t offset) 1919771fe6b9SJerome Glisse { 1920771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 1921771fe6b9SJerome Glisse 1922771fe6b9SJerome Glisse if (offset) { 1923771fe6b9SJerome Glisse while (RBIOS16(offset)) { 1924771fe6b9SJerome Glisse uint16_t cmd = ((RBIOS16(offset) & 0xe000) >> 13); 1925771fe6b9SJerome Glisse uint32_t addr = (RBIOS16(offset) & 0x1fff); 1926771fe6b9SJerome Glisse uint32_t val, and_mask, or_mask; 1927771fe6b9SJerome Glisse uint32_t tmp; 1928771fe6b9SJerome Glisse 1929771fe6b9SJerome Glisse offset += 2; 1930771fe6b9SJerome Glisse switch (cmd) { 1931771fe6b9SJerome Glisse case 0: 1932771fe6b9SJerome Glisse val = RBIOS32(offset); 1933771fe6b9SJerome Glisse offset += 4; 1934771fe6b9SJerome Glisse WREG32(addr, val); 1935771fe6b9SJerome Glisse break; 1936771fe6b9SJerome Glisse case 1: 1937771fe6b9SJerome Glisse val = RBIOS32(offset); 1938771fe6b9SJerome Glisse offset += 4; 1939771fe6b9SJerome Glisse WREG32(addr, val); 1940771fe6b9SJerome Glisse break; 1941771fe6b9SJerome Glisse case 2: 1942771fe6b9SJerome Glisse and_mask = RBIOS32(offset); 1943771fe6b9SJerome Glisse offset += 4; 1944771fe6b9SJerome Glisse or_mask = RBIOS32(offset); 1945771fe6b9SJerome Glisse offset += 4; 1946771fe6b9SJerome Glisse tmp = RREG32(addr); 1947771fe6b9SJerome Glisse tmp &= and_mask; 1948771fe6b9SJerome Glisse tmp |= or_mask; 1949771fe6b9SJerome Glisse WREG32(addr, tmp); 1950771fe6b9SJerome Glisse break; 1951771fe6b9SJerome Glisse case 3: 1952771fe6b9SJerome Glisse and_mask = RBIOS32(offset); 1953771fe6b9SJerome Glisse offset += 4; 1954771fe6b9SJerome Glisse or_mask = RBIOS32(offset); 1955771fe6b9SJerome Glisse offset += 4; 1956771fe6b9SJerome Glisse tmp = RREG32(addr); 1957771fe6b9SJerome Glisse tmp &= and_mask; 1958771fe6b9SJerome Glisse tmp |= or_mask; 1959771fe6b9SJerome Glisse WREG32(addr, tmp); 1960771fe6b9SJerome Glisse break; 1961771fe6b9SJerome Glisse case 4: 1962771fe6b9SJerome Glisse val = RBIOS16(offset); 1963771fe6b9SJerome Glisse offset += 2; 1964771fe6b9SJerome Glisse udelay(val); 1965771fe6b9SJerome Glisse break; 1966771fe6b9SJerome Glisse case 5: 1967771fe6b9SJerome Glisse val = RBIOS16(offset); 1968771fe6b9SJerome Glisse offset += 2; 1969771fe6b9SJerome Glisse switch (addr) { 1970771fe6b9SJerome Glisse case 8: 1971771fe6b9SJerome Glisse while (val--) { 1972771fe6b9SJerome Glisse if (! 1973771fe6b9SJerome Glisse (RREG32_PLL 1974771fe6b9SJerome Glisse (RADEON_CLK_PWRMGT_CNTL) & 1975771fe6b9SJerome Glisse RADEON_MC_BUSY)) 1976771fe6b9SJerome Glisse break; 1977771fe6b9SJerome Glisse } 1978771fe6b9SJerome Glisse break; 1979771fe6b9SJerome Glisse case 9: 1980771fe6b9SJerome Glisse while (val--) { 1981771fe6b9SJerome Glisse if ((RREG32(RADEON_MC_STATUS) & 1982771fe6b9SJerome Glisse RADEON_MC_IDLE)) 1983771fe6b9SJerome Glisse break; 1984771fe6b9SJerome Glisse } 1985771fe6b9SJerome Glisse break; 1986771fe6b9SJerome Glisse default: 1987771fe6b9SJerome Glisse break; 1988771fe6b9SJerome Glisse } 1989771fe6b9SJerome Glisse break; 1990771fe6b9SJerome Glisse default: 1991771fe6b9SJerome Glisse break; 1992771fe6b9SJerome Glisse } 1993771fe6b9SJerome Glisse } 1994771fe6b9SJerome Glisse } 1995771fe6b9SJerome Glisse } 1996771fe6b9SJerome Glisse 1997771fe6b9SJerome Glisse static void combios_parse_pll_table(struct drm_device *dev, uint16_t offset) 1998771fe6b9SJerome Glisse { 1999771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 2000771fe6b9SJerome Glisse 2001771fe6b9SJerome Glisse if (offset) { 2002771fe6b9SJerome Glisse while (RBIOS8(offset)) { 2003771fe6b9SJerome Glisse uint8_t cmd = ((RBIOS8(offset) & 0xc0) >> 6); 2004771fe6b9SJerome Glisse uint8_t addr = (RBIOS8(offset) & 0x3f); 2005771fe6b9SJerome Glisse uint32_t val, shift, tmp; 2006771fe6b9SJerome Glisse uint32_t and_mask, or_mask; 2007771fe6b9SJerome Glisse 2008771fe6b9SJerome Glisse offset++; 2009771fe6b9SJerome Glisse switch (cmd) { 2010771fe6b9SJerome Glisse case 0: 2011771fe6b9SJerome Glisse val = RBIOS32(offset); 2012771fe6b9SJerome Glisse offset += 4; 2013771fe6b9SJerome Glisse WREG32_PLL(addr, val); 2014771fe6b9SJerome Glisse break; 2015771fe6b9SJerome Glisse case 1: 2016771fe6b9SJerome Glisse shift = RBIOS8(offset) * 8; 2017771fe6b9SJerome Glisse offset++; 2018771fe6b9SJerome Glisse and_mask = RBIOS8(offset) << shift; 2019771fe6b9SJerome Glisse and_mask |= ~(0xff << shift); 2020771fe6b9SJerome Glisse offset++; 2021771fe6b9SJerome Glisse or_mask = RBIOS8(offset) << shift; 2022771fe6b9SJerome Glisse offset++; 2023771fe6b9SJerome Glisse tmp = RREG32_PLL(addr); 2024771fe6b9SJerome Glisse tmp &= and_mask; 2025771fe6b9SJerome Glisse tmp |= or_mask; 2026771fe6b9SJerome Glisse WREG32_PLL(addr, tmp); 2027771fe6b9SJerome Glisse break; 2028771fe6b9SJerome Glisse case 2: 2029771fe6b9SJerome Glisse case 3: 2030771fe6b9SJerome Glisse tmp = 1000; 2031771fe6b9SJerome Glisse switch (addr) { 2032771fe6b9SJerome Glisse case 1: 2033771fe6b9SJerome Glisse udelay(150); 2034771fe6b9SJerome Glisse break; 2035771fe6b9SJerome Glisse case 2: 2036771fe6b9SJerome Glisse udelay(1000); 2037771fe6b9SJerome Glisse break; 2038771fe6b9SJerome Glisse case 3: 2039771fe6b9SJerome Glisse while (tmp--) { 2040771fe6b9SJerome Glisse if (! 2041771fe6b9SJerome Glisse (RREG32_PLL 2042771fe6b9SJerome Glisse (RADEON_CLK_PWRMGT_CNTL) & 2043771fe6b9SJerome Glisse RADEON_MC_BUSY)) 2044771fe6b9SJerome Glisse break; 2045771fe6b9SJerome Glisse } 2046771fe6b9SJerome Glisse break; 2047771fe6b9SJerome Glisse case 4: 2048771fe6b9SJerome Glisse while (tmp--) { 2049771fe6b9SJerome Glisse if (RREG32_PLL 2050771fe6b9SJerome Glisse (RADEON_CLK_PWRMGT_CNTL) & 2051771fe6b9SJerome Glisse RADEON_DLL_READY) 2052771fe6b9SJerome Glisse break; 2053771fe6b9SJerome Glisse } 2054771fe6b9SJerome Glisse break; 2055771fe6b9SJerome Glisse case 5: 2056771fe6b9SJerome Glisse tmp = 2057771fe6b9SJerome Glisse RREG32_PLL(RADEON_CLK_PWRMGT_CNTL); 2058771fe6b9SJerome Glisse if (tmp & RADEON_CG_NO1_DEBUG_0) { 2059771fe6b9SJerome Glisse #if 0 2060771fe6b9SJerome Glisse uint32_t mclk_cntl = 2061771fe6b9SJerome Glisse RREG32_PLL 2062771fe6b9SJerome Glisse (RADEON_MCLK_CNTL); 2063771fe6b9SJerome Glisse mclk_cntl &= 0xffff0000; 2064771fe6b9SJerome Glisse /*mclk_cntl |= 0x00001111;*//* ??? */ 2065771fe6b9SJerome Glisse WREG32_PLL(RADEON_MCLK_CNTL, 2066771fe6b9SJerome Glisse mclk_cntl); 2067771fe6b9SJerome Glisse udelay(10000); 2068771fe6b9SJerome Glisse #endif 2069771fe6b9SJerome Glisse WREG32_PLL 2070771fe6b9SJerome Glisse (RADEON_CLK_PWRMGT_CNTL, 2071771fe6b9SJerome Glisse tmp & 2072771fe6b9SJerome Glisse ~RADEON_CG_NO1_DEBUG_0); 2073771fe6b9SJerome Glisse udelay(10000); 2074771fe6b9SJerome Glisse } 2075771fe6b9SJerome Glisse break; 2076771fe6b9SJerome Glisse default: 2077771fe6b9SJerome Glisse break; 2078771fe6b9SJerome Glisse } 2079771fe6b9SJerome Glisse break; 2080771fe6b9SJerome Glisse default: 2081771fe6b9SJerome Glisse break; 2082771fe6b9SJerome Glisse } 2083771fe6b9SJerome Glisse } 2084771fe6b9SJerome Glisse } 2085771fe6b9SJerome Glisse } 2086771fe6b9SJerome Glisse 2087771fe6b9SJerome Glisse static void combios_parse_ram_reset_table(struct drm_device *dev, 2088771fe6b9SJerome Glisse uint16_t offset) 2089771fe6b9SJerome Glisse { 2090771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 2091771fe6b9SJerome Glisse uint32_t tmp; 2092771fe6b9SJerome Glisse 2093771fe6b9SJerome Glisse if (offset) { 2094771fe6b9SJerome Glisse uint8_t val = RBIOS8(offset); 2095771fe6b9SJerome Glisse while (val != 0xff) { 2096771fe6b9SJerome Glisse offset++; 2097771fe6b9SJerome Glisse 2098771fe6b9SJerome Glisse if (val == 0x0f) { 2099771fe6b9SJerome Glisse uint32_t channel_complete_mask; 2100771fe6b9SJerome Glisse 2101771fe6b9SJerome Glisse if (ASIC_IS_R300(rdev)) 2102771fe6b9SJerome Glisse channel_complete_mask = 2103771fe6b9SJerome Glisse R300_MEM_PWRUP_COMPLETE; 2104771fe6b9SJerome Glisse else 2105771fe6b9SJerome Glisse channel_complete_mask = 2106771fe6b9SJerome Glisse RADEON_MEM_PWRUP_COMPLETE; 2107771fe6b9SJerome Glisse tmp = 20000; 2108771fe6b9SJerome Glisse while (tmp--) { 2109771fe6b9SJerome Glisse if ((RREG32(RADEON_MEM_STR_CNTL) & 2110771fe6b9SJerome Glisse channel_complete_mask) == 2111771fe6b9SJerome Glisse channel_complete_mask) 2112771fe6b9SJerome Glisse break; 2113771fe6b9SJerome Glisse } 2114771fe6b9SJerome Glisse } else { 2115771fe6b9SJerome Glisse uint32_t or_mask = RBIOS16(offset); 2116771fe6b9SJerome Glisse offset += 2; 2117771fe6b9SJerome Glisse 2118771fe6b9SJerome Glisse tmp = RREG32(RADEON_MEM_SDRAM_MODE_REG); 2119771fe6b9SJerome Glisse tmp &= RADEON_SDRAM_MODE_MASK; 2120771fe6b9SJerome Glisse tmp |= or_mask; 2121771fe6b9SJerome Glisse WREG32(RADEON_MEM_SDRAM_MODE_REG, tmp); 2122771fe6b9SJerome Glisse 2123771fe6b9SJerome Glisse or_mask = val << 24; 2124771fe6b9SJerome Glisse tmp = RREG32(RADEON_MEM_SDRAM_MODE_REG); 2125771fe6b9SJerome Glisse tmp &= RADEON_B3MEM_RESET_MASK; 2126771fe6b9SJerome Glisse tmp |= or_mask; 2127771fe6b9SJerome Glisse WREG32(RADEON_MEM_SDRAM_MODE_REG, tmp); 2128771fe6b9SJerome Glisse } 2129771fe6b9SJerome Glisse val = RBIOS8(offset); 2130771fe6b9SJerome Glisse } 2131771fe6b9SJerome Glisse } 2132771fe6b9SJerome Glisse } 2133771fe6b9SJerome Glisse 2134771fe6b9SJerome Glisse static uint32_t combios_detect_ram(struct drm_device *dev, int ram, 2135771fe6b9SJerome Glisse int mem_addr_mapping) 2136771fe6b9SJerome Glisse { 2137771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 2138771fe6b9SJerome Glisse uint32_t mem_cntl; 2139771fe6b9SJerome Glisse uint32_t mem_size; 2140771fe6b9SJerome Glisse uint32_t addr = 0; 2141771fe6b9SJerome Glisse 2142771fe6b9SJerome Glisse mem_cntl = RREG32(RADEON_MEM_CNTL); 2143771fe6b9SJerome Glisse if (mem_cntl & RV100_HALF_MODE) 2144771fe6b9SJerome Glisse ram /= 2; 2145771fe6b9SJerome Glisse mem_size = ram; 2146771fe6b9SJerome Glisse mem_cntl &= ~(0xff << 8); 2147771fe6b9SJerome Glisse mem_cntl |= (mem_addr_mapping & 0xff) << 8; 2148771fe6b9SJerome Glisse WREG32(RADEON_MEM_CNTL, mem_cntl); 2149771fe6b9SJerome Glisse RREG32(RADEON_MEM_CNTL); 2150771fe6b9SJerome Glisse 2151771fe6b9SJerome Glisse /* sdram reset ? */ 2152771fe6b9SJerome Glisse 2153771fe6b9SJerome Glisse /* something like this???? */ 2154771fe6b9SJerome Glisse while (ram--) { 2155771fe6b9SJerome Glisse addr = ram * 1024 * 1024; 2156771fe6b9SJerome Glisse /* write to each page */ 2157771fe6b9SJerome Glisse WREG32(RADEON_MM_INDEX, (addr) | RADEON_MM_APER); 2158771fe6b9SJerome Glisse WREG32(RADEON_MM_DATA, 0xdeadbeef); 2159771fe6b9SJerome Glisse /* read back and verify */ 2160771fe6b9SJerome Glisse WREG32(RADEON_MM_INDEX, (addr) | RADEON_MM_APER); 2161771fe6b9SJerome Glisse if (RREG32(RADEON_MM_DATA) != 0xdeadbeef) 2162771fe6b9SJerome Glisse return 0; 2163771fe6b9SJerome Glisse } 2164771fe6b9SJerome Glisse 2165771fe6b9SJerome Glisse return mem_size; 2166771fe6b9SJerome Glisse } 2167771fe6b9SJerome Glisse 2168771fe6b9SJerome Glisse static void combios_write_ram_size(struct drm_device *dev) 2169771fe6b9SJerome Glisse { 2170771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 2171771fe6b9SJerome Glisse uint8_t rev; 2172771fe6b9SJerome Glisse uint16_t offset; 2173771fe6b9SJerome Glisse uint32_t mem_size = 0; 2174771fe6b9SJerome Glisse uint32_t mem_cntl = 0; 2175771fe6b9SJerome Glisse 2176771fe6b9SJerome Glisse /* should do something smarter here I guess... */ 2177771fe6b9SJerome Glisse if (rdev->flags & RADEON_IS_IGP) 2178771fe6b9SJerome Glisse return; 2179771fe6b9SJerome Glisse 2180771fe6b9SJerome Glisse /* first check detected mem table */ 2181771fe6b9SJerome Glisse offset = combios_get_table_offset(dev, COMBIOS_DETECTED_MEM_TABLE); 2182771fe6b9SJerome Glisse if (offset) { 2183771fe6b9SJerome Glisse rev = RBIOS8(offset); 2184771fe6b9SJerome Glisse if (rev < 3) { 2185771fe6b9SJerome Glisse mem_cntl = RBIOS32(offset + 1); 2186771fe6b9SJerome Glisse mem_size = RBIOS16(offset + 5); 2187771fe6b9SJerome Glisse if (((rdev->flags & RADEON_FAMILY_MASK) < CHIP_R200) && 2188771fe6b9SJerome Glisse ((dev->pdev->device != 0x515e) 2189771fe6b9SJerome Glisse && (dev->pdev->device != 0x5969))) 2190771fe6b9SJerome Glisse WREG32(RADEON_MEM_CNTL, mem_cntl); 2191771fe6b9SJerome Glisse } 2192771fe6b9SJerome Glisse } 2193771fe6b9SJerome Glisse 2194771fe6b9SJerome Glisse if (!mem_size) { 2195771fe6b9SJerome Glisse offset = 2196771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_MEM_CONFIG_TABLE); 2197771fe6b9SJerome Glisse if (offset) { 2198771fe6b9SJerome Glisse rev = RBIOS8(offset - 1); 2199771fe6b9SJerome Glisse if (rev < 1) { 2200771fe6b9SJerome Glisse if (((rdev->flags & RADEON_FAMILY_MASK) < 2201771fe6b9SJerome Glisse CHIP_R200) 2202771fe6b9SJerome Glisse && ((dev->pdev->device != 0x515e) 2203771fe6b9SJerome Glisse && (dev->pdev->device != 0x5969))) { 2204771fe6b9SJerome Glisse int ram = 0; 2205771fe6b9SJerome Glisse int mem_addr_mapping = 0; 2206771fe6b9SJerome Glisse 2207771fe6b9SJerome Glisse while (RBIOS8(offset)) { 2208771fe6b9SJerome Glisse ram = RBIOS8(offset); 2209771fe6b9SJerome Glisse mem_addr_mapping = 2210771fe6b9SJerome Glisse RBIOS8(offset + 1); 2211771fe6b9SJerome Glisse if (mem_addr_mapping != 0x25) 2212771fe6b9SJerome Glisse ram *= 2; 2213771fe6b9SJerome Glisse mem_size = 2214771fe6b9SJerome Glisse combios_detect_ram(dev, ram, 2215771fe6b9SJerome Glisse mem_addr_mapping); 2216771fe6b9SJerome Glisse if (mem_size) 2217771fe6b9SJerome Glisse break; 2218771fe6b9SJerome Glisse offset += 2; 2219771fe6b9SJerome Glisse } 2220771fe6b9SJerome Glisse } else 2221771fe6b9SJerome Glisse mem_size = RBIOS8(offset); 2222771fe6b9SJerome Glisse } else { 2223771fe6b9SJerome Glisse mem_size = RBIOS8(offset); 2224771fe6b9SJerome Glisse mem_size *= 2; /* convert to MB */ 2225771fe6b9SJerome Glisse } 2226771fe6b9SJerome Glisse } 2227771fe6b9SJerome Glisse } 2228771fe6b9SJerome Glisse 2229771fe6b9SJerome Glisse mem_size *= (1024 * 1024); /* convert to bytes */ 2230771fe6b9SJerome Glisse WREG32(RADEON_CONFIG_MEMSIZE, mem_size); 2231771fe6b9SJerome Glisse } 2232771fe6b9SJerome Glisse 2233771fe6b9SJerome Glisse void radeon_combios_dyn_clk_setup(struct drm_device *dev, int enable) 2234771fe6b9SJerome Glisse { 2235771fe6b9SJerome Glisse uint16_t dyn_clk_info = 2236771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_DYN_CLK_1_TABLE); 2237771fe6b9SJerome Glisse 2238771fe6b9SJerome Glisse if (dyn_clk_info) 2239771fe6b9SJerome Glisse combios_parse_pll_table(dev, dyn_clk_info); 2240771fe6b9SJerome Glisse } 2241771fe6b9SJerome Glisse 2242771fe6b9SJerome Glisse void radeon_combios_asic_init(struct drm_device *dev) 2243771fe6b9SJerome Glisse { 2244771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 2245771fe6b9SJerome Glisse uint16_t table; 2246771fe6b9SJerome Glisse 2247771fe6b9SJerome Glisse /* port hardcoded mac stuff from radeonfb */ 2248771fe6b9SJerome Glisse if (rdev->bios == NULL) 2249771fe6b9SJerome Glisse return; 2250771fe6b9SJerome Glisse 2251771fe6b9SJerome Glisse /* ASIC INIT 1 */ 2252771fe6b9SJerome Glisse table = combios_get_table_offset(dev, COMBIOS_ASIC_INIT_1_TABLE); 2253771fe6b9SJerome Glisse if (table) 2254771fe6b9SJerome Glisse combios_parse_mmio_table(dev, table); 2255771fe6b9SJerome Glisse 2256771fe6b9SJerome Glisse /* PLL INIT */ 2257771fe6b9SJerome Glisse table = combios_get_table_offset(dev, COMBIOS_PLL_INIT_TABLE); 2258771fe6b9SJerome Glisse if (table) 2259771fe6b9SJerome Glisse combios_parse_pll_table(dev, table); 2260771fe6b9SJerome Glisse 2261771fe6b9SJerome Glisse /* ASIC INIT 2 */ 2262771fe6b9SJerome Glisse table = combios_get_table_offset(dev, COMBIOS_ASIC_INIT_2_TABLE); 2263771fe6b9SJerome Glisse if (table) 2264771fe6b9SJerome Glisse combios_parse_mmio_table(dev, table); 2265771fe6b9SJerome Glisse 2266771fe6b9SJerome Glisse if (!(rdev->flags & RADEON_IS_IGP)) { 2267771fe6b9SJerome Glisse /* ASIC INIT 4 */ 2268771fe6b9SJerome Glisse table = 2269771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_ASIC_INIT_4_TABLE); 2270771fe6b9SJerome Glisse if (table) 2271771fe6b9SJerome Glisse combios_parse_mmio_table(dev, table); 2272771fe6b9SJerome Glisse 2273771fe6b9SJerome Glisse /* RAM RESET */ 2274771fe6b9SJerome Glisse table = combios_get_table_offset(dev, COMBIOS_RAM_RESET_TABLE); 2275771fe6b9SJerome Glisse if (table) 2276771fe6b9SJerome Glisse combios_parse_ram_reset_table(dev, table); 2277771fe6b9SJerome Glisse 2278771fe6b9SJerome Glisse /* ASIC INIT 3 */ 2279771fe6b9SJerome Glisse table = 2280771fe6b9SJerome Glisse combios_get_table_offset(dev, COMBIOS_ASIC_INIT_3_TABLE); 2281771fe6b9SJerome Glisse if (table) 2282771fe6b9SJerome Glisse combios_parse_mmio_table(dev, table); 2283771fe6b9SJerome Glisse 2284771fe6b9SJerome Glisse /* write CONFIG_MEMSIZE */ 2285771fe6b9SJerome Glisse combios_write_ram_size(dev); 2286771fe6b9SJerome Glisse } 2287771fe6b9SJerome Glisse 2288771fe6b9SJerome Glisse /* DYN CLK 1 */ 2289771fe6b9SJerome Glisse table = combios_get_table_offset(dev, COMBIOS_DYN_CLK_1_TABLE); 2290771fe6b9SJerome Glisse if (table) 2291771fe6b9SJerome Glisse combios_parse_pll_table(dev, table); 2292771fe6b9SJerome Glisse 2293771fe6b9SJerome Glisse } 2294771fe6b9SJerome Glisse 2295771fe6b9SJerome Glisse void radeon_combios_initialize_bios_scratch_regs(struct drm_device *dev) 2296771fe6b9SJerome Glisse { 2297771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 2298771fe6b9SJerome Glisse uint32_t bios_0_scratch, bios_6_scratch, bios_7_scratch; 2299771fe6b9SJerome Glisse 2300771fe6b9SJerome Glisse bios_0_scratch = RREG32(RADEON_BIOS_0_SCRATCH); 2301771fe6b9SJerome Glisse bios_6_scratch = RREG32(RADEON_BIOS_6_SCRATCH); 2302771fe6b9SJerome Glisse bios_7_scratch = RREG32(RADEON_BIOS_7_SCRATCH); 2303771fe6b9SJerome Glisse 2304771fe6b9SJerome Glisse /* let the bios control the backlight */ 2305771fe6b9SJerome Glisse bios_0_scratch &= ~RADEON_DRIVER_BRIGHTNESS_EN; 2306771fe6b9SJerome Glisse 2307771fe6b9SJerome Glisse /* tell the bios not to handle mode switching */ 2308771fe6b9SJerome Glisse bios_6_scratch |= (RADEON_DISPLAY_SWITCHING_DIS | 2309771fe6b9SJerome Glisse RADEON_ACC_MODE_CHANGE); 2310771fe6b9SJerome Glisse 2311771fe6b9SJerome Glisse /* tell the bios a driver is loaded */ 2312771fe6b9SJerome Glisse bios_7_scratch |= RADEON_DRV_LOADED; 2313771fe6b9SJerome Glisse 2314771fe6b9SJerome Glisse WREG32(RADEON_BIOS_0_SCRATCH, bios_0_scratch); 2315771fe6b9SJerome Glisse WREG32(RADEON_BIOS_6_SCRATCH, bios_6_scratch); 2316771fe6b9SJerome Glisse WREG32(RADEON_BIOS_7_SCRATCH, bios_7_scratch); 2317771fe6b9SJerome Glisse } 2318771fe6b9SJerome Glisse 2319771fe6b9SJerome Glisse void radeon_combios_output_lock(struct drm_encoder *encoder, bool lock) 2320771fe6b9SJerome Glisse { 2321771fe6b9SJerome Glisse struct drm_device *dev = encoder->dev; 2322771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 2323771fe6b9SJerome Glisse uint32_t bios_6_scratch; 2324771fe6b9SJerome Glisse 2325771fe6b9SJerome Glisse bios_6_scratch = RREG32(RADEON_BIOS_6_SCRATCH); 2326771fe6b9SJerome Glisse 2327771fe6b9SJerome Glisse if (lock) 2328771fe6b9SJerome Glisse bios_6_scratch |= RADEON_DRIVER_CRITICAL; 2329771fe6b9SJerome Glisse else 2330771fe6b9SJerome Glisse bios_6_scratch &= ~RADEON_DRIVER_CRITICAL; 2331771fe6b9SJerome Glisse 2332771fe6b9SJerome Glisse WREG32(RADEON_BIOS_6_SCRATCH, bios_6_scratch); 2333771fe6b9SJerome Glisse } 2334771fe6b9SJerome Glisse 2335771fe6b9SJerome Glisse void 2336771fe6b9SJerome Glisse radeon_combios_connected_scratch_regs(struct drm_connector *connector, 2337771fe6b9SJerome Glisse struct drm_encoder *encoder, 2338771fe6b9SJerome Glisse bool connected) 2339771fe6b9SJerome Glisse { 2340771fe6b9SJerome Glisse struct drm_device *dev = connector->dev; 2341771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 2342771fe6b9SJerome Glisse struct radeon_connector *radeon_connector = 2343771fe6b9SJerome Glisse to_radeon_connector(connector); 2344771fe6b9SJerome Glisse struct radeon_encoder *radeon_encoder = to_radeon_encoder(encoder); 2345771fe6b9SJerome Glisse uint32_t bios_4_scratch = RREG32(RADEON_BIOS_4_SCRATCH); 2346771fe6b9SJerome Glisse uint32_t bios_5_scratch = RREG32(RADEON_BIOS_5_SCRATCH); 2347771fe6b9SJerome Glisse 2348771fe6b9SJerome Glisse if ((radeon_encoder->devices & ATOM_DEVICE_TV1_SUPPORT) && 2349771fe6b9SJerome Glisse (radeon_connector->devices & ATOM_DEVICE_TV1_SUPPORT)) { 2350771fe6b9SJerome Glisse if (connected) { 2351771fe6b9SJerome Glisse DRM_DEBUG("TV1 connected\n"); 2352771fe6b9SJerome Glisse /* fix me */ 2353771fe6b9SJerome Glisse bios_4_scratch |= RADEON_TV1_ATTACHED_SVIDEO; 2354771fe6b9SJerome Glisse /*save->bios_4_scratch |= RADEON_TV1_ATTACHED_COMP; */ 2355771fe6b9SJerome Glisse bios_5_scratch |= RADEON_TV1_ON; 2356771fe6b9SJerome Glisse bios_5_scratch |= RADEON_ACC_REQ_TV1; 2357771fe6b9SJerome Glisse } else { 2358771fe6b9SJerome Glisse DRM_DEBUG("TV1 disconnected\n"); 2359771fe6b9SJerome Glisse bios_4_scratch &= ~RADEON_TV1_ATTACHED_MASK; 2360771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_TV1_ON; 2361771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_ACC_REQ_TV1; 2362771fe6b9SJerome Glisse } 2363771fe6b9SJerome Glisse } 2364771fe6b9SJerome Glisse if ((radeon_encoder->devices & ATOM_DEVICE_LCD1_SUPPORT) && 2365771fe6b9SJerome Glisse (radeon_connector->devices & ATOM_DEVICE_LCD1_SUPPORT)) { 2366771fe6b9SJerome Glisse if (connected) { 2367771fe6b9SJerome Glisse DRM_DEBUG("LCD1 connected\n"); 2368771fe6b9SJerome Glisse bios_4_scratch |= RADEON_LCD1_ATTACHED; 2369771fe6b9SJerome Glisse bios_5_scratch |= RADEON_LCD1_ON; 2370771fe6b9SJerome Glisse bios_5_scratch |= RADEON_ACC_REQ_LCD1; 2371771fe6b9SJerome Glisse } else { 2372771fe6b9SJerome Glisse DRM_DEBUG("LCD1 disconnected\n"); 2373771fe6b9SJerome Glisse bios_4_scratch &= ~RADEON_LCD1_ATTACHED; 2374771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_LCD1_ON; 2375771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_ACC_REQ_LCD1; 2376771fe6b9SJerome Glisse } 2377771fe6b9SJerome Glisse } 2378771fe6b9SJerome Glisse if ((radeon_encoder->devices & ATOM_DEVICE_CRT1_SUPPORT) && 2379771fe6b9SJerome Glisse (radeon_connector->devices & ATOM_DEVICE_CRT1_SUPPORT)) { 2380771fe6b9SJerome Glisse if (connected) { 2381771fe6b9SJerome Glisse DRM_DEBUG("CRT1 connected\n"); 2382771fe6b9SJerome Glisse bios_4_scratch |= RADEON_CRT1_ATTACHED_COLOR; 2383771fe6b9SJerome Glisse bios_5_scratch |= RADEON_CRT1_ON; 2384771fe6b9SJerome Glisse bios_5_scratch |= RADEON_ACC_REQ_CRT1; 2385771fe6b9SJerome Glisse } else { 2386771fe6b9SJerome Glisse DRM_DEBUG("CRT1 disconnected\n"); 2387771fe6b9SJerome Glisse bios_4_scratch &= ~RADEON_CRT1_ATTACHED_MASK; 2388771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_CRT1_ON; 2389771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_ACC_REQ_CRT1; 2390771fe6b9SJerome Glisse } 2391771fe6b9SJerome Glisse } 2392771fe6b9SJerome Glisse if ((radeon_encoder->devices & ATOM_DEVICE_CRT2_SUPPORT) && 2393771fe6b9SJerome Glisse (radeon_connector->devices & ATOM_DEVICE_CRT2_SUPPORT)) { 2394771fe6b9SJerome Glisse if (connected) { 2395771fe6b9SJerome Glisse DRM_DEBUG("CRT2 connected\n"); 2396771fe6b9SJerome Glisse bios_4_scratch |= RADEON_CRT2_ATTACHED_COLOR; 2397771fe6b9SJerome Glisse bios_5_scratch |= RADEON_CRT2_ON; 2398771fe6b9SJerome Glisse bios_5_scratch |= RADEON_ACC_REQ_CRT2; 2399771fe6b9SJerome Glisse } else { 2400771fe6b9SJerome Glisse DRM_DEBUG("CRT2 disconnected\n"); 2401771fe6b9SJerome Glisse bios_4_scratch &= ~RADEON_CRT2_ATTACHED_MASK; 2402771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_CRT2_ON; 2403771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_ACC_REQ_CRT2; 2404771fe6b9SJerome Glisse } 2405771fe6b9SJerome Glisse } 2406771fe6b9SJerome Glisse if ((radeon_encoder->devices & ATOM_DEVICE_DFP1_SUPPORT) && 2407771fe6b9SJerome Glisse (radeon_connector->devices & ATOM_DEVICE_DFP1_SUPPORT)) { 2408771fe6b9SJerome Glisse if (connected) { 2409771fe6b9SJerome Glisse DRM_DEBUG("DFP1 connected\n"); 2410771fe6b9SJerome Glisse bios_4_scratch |= RADEON_DFP1_ATTACHED; 2411771fe6b9SJerome Glisse bios_5_scratch |= RADEON_DFP1_ON; 2412771fe6b9SJerome Glisse bios_5_scratch |= RADEON_ACC_REQ_DFP1; 2413771fe6b9SJerome Glisse } else { 2414771fe6b9SJerome Glisse DRM_DEBUG("DFP1 disconnected\n"); 2415771fe6b9SJerome Glisse bios_4_scratch &= ~RADEON_DFP1_ATTACHED; 2416771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_DFP1_ON; 2417771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_ACC_REQ_DFP1; 2418771fe6b9SJerome Glisse } 2419771fe6b9SJerome Glisse } 2420771fe6b9SJerome Glisse if ((radeon_encoder->devices & ATOM_DEVICE_DFP2_SUPPORT) && 2421771fe6b9SJerome Glisse (radeon_connector->devices & ATOM_DEVICE_DFP2_SUPPORT)) { 2422771fe6b9SJerome Glisse if (connected) { 2423771fe6b9SJerome Glisse DRM_DEBUG("DFP2 connected\n"); 2424771fe6b9SJerome Glisse bios_4_scratch |= RADEON_DFP2_ATTACHED; 2425771fe6b9SJerome Glisse bios_5_scratch |= RADEON_DFP2_ON; 2426771fe6b9SJerome Glisse bios_5_scratch |= RADEON_ACC_REQ_DFP2; 2427771fe6b9SJerome Glisse } else { 2428771fe6b9SJerome Glisse DRM_DEBUG("DFP2 disconnected\n"); 2429771fe6b9SJerome Glisse bios_4_scratch &= ~RADEON_DFP2_ATTACHED; 2430771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_DFP2_ON; 2431771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_ACC_REQ_DFP2; 2432771fe6b9SJerome Glisse } 2433771fe6b9SJerome Glisse } 2434771fe6b9SJerome Glisse WREG32(RADEON_BIOS_4_SCRATCH, bios_4_scratch); 2435771fe6b9SJerome Glisse WREG32(RADEON_BIOS_5_SCRATCH, bios_5_scratch); 2436771fe6b9SJerome Glisse } 2437771fe6b9SJerome Glisse 2438771fe6b9SJerome Glisse void 2439771fe6b9SJerome Glisse radeon_combios_encoder_crtc_scratch_regs(struct drm_encoder *encoder, int crtc) 2440771fe6b9SJerome Glisse { 2441771fe6b9SJerome Glisse struct drm_device *dev = encoder->dev; 2442771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 2443771fe6b9SJerome Glisse struct radeon_encoder *radeon_encoder = to_radeon_encoder(encoder); 2444771fe6b9SJerome Glisse uint32_t bios_5_scratch = RREG32(RADEON_BIOS_5_SCRATCH); 2445771fe6b9SJerome Glisse 2446771fe6b9SJerome Glisse if (radeon_encoder->devices & ATOM_DEVICE_TV1_SUPPORT) { 2447771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_TV1_CRTC_MASK; 2448771fe6b9SJerome Glisse bios_5_scratch |= (crtc << RADEON_TV1_CRTC_SHIFT); 2449771fe6b9SJerome Glisse } 2450771fe6b9SJerome Glisse if (radeon_encoder->devices & ATOM_DEVICE_CRT1_SUPPORT) { 2451771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_CRT1_CRTC_MASK; 2452771fe6b9SJerome Glisse bios_5_scratch |= (crtc << RADEON_CRT1_CRTC_SHIFT); 2453771fe6b9SJerome Glisse } 2454771fe6b9SJerome Glisse if (radeon_encoder->devices & ATOM_DEVICE_CRT2_SUPPORT) { 2455771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_CRT2_CRTC_MASK; 2456771fe6b9SJerome Glisse bios_5_scratch |= (crtc << RADEON_CRT2_CRTC_SHIFT); 2457771fe6b9SJerome Glisse } 2458771fe6b9SJerome Glisse if (radeon_encoder->devices & ATOM_DEVICE_LCD1_SUPPORT) { 2459771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_LCD1_CRTC_MASK; 2460771fe6b9SJerome Glisse bios_5_scratch |= (crtc << RADEON_LCD1_CRTC_SHIFT); 2461771fe6b9SJerome Glisse } 2462771fe6b9SJerome Glisse if (radeon_encoder->devices & ATOM_DEVICE_DFP1_SUPPORT) { 2463771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_DFP1_CRTC_MASK; 2464771fe6b9SJerome Glisse bios_5_scratch |= (crtc << RADEON_DFP1_CRTC_SHIFT); 2465771fe6b9SJerome Glisse } 2466771fe6b9SJerome Glisse if (radeon_encoder->devices & ATOM_DEVICE_DFP2_SUPPORT) { 2467771fe6b9SJerome Glisse bios_5_scratch &= ~RADEON_DFP2_CRTC_MASK; 2468771fe6b9SJerome Glisse bios_5_scratch |= (crtc << RADEON_DFP2_CRTC_SHIFT); 2469771fe6b9SJerome Glisse } 2470771fe6b9SJerome Glisse WREG32(RADEON_BIOS_5_SCRATCH, bios_5_scratch); 2471771fe6b9SJerome Glisse } 2472771fe6b9SJerome Glisse 2473771fe6b9SJerome Glisse void 2474771fe6b9SJerome Glisse radeon_combios_encoder_dpms_scratch_regs(struct drm_encoder *encoder, bool on) 2475771fe6b9SJerome Glisse { 2476771fe6b9SJerome Glisse struct drm_device *dev = encoder->dev; 2477771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 2478771fe6b9SJerome Glisse struct radeon_encoder *radeon_encoder = to_radeon_encoder(encoder); 2479771fe6b9SJerome Glisse uint32_t bios_6_scratch = RREG32(RADEON_BIOS_6_SCRATCH); 2480771fe6b9SJerome Glisse 2481771fe6b9SJerome Glisse if (radeon_encoder->devices & (ATOM_DEVICE_TV_SUPPORT)) { 2482771fe6b9SJerome Glisse if (on) 2483771fe6b9SJerome Glisse bios_6_scratch |= RADEON_TV_DPMS_ON; 2484771fe6b9SJerome Glisse else 2485771fe6b9SJerome Glisse bios_6_scratch &= ~RADEON_TV_DPMS_ON; 2486771fe6b9SJerome Glisse } 2487771fe6b9SJerome Glisse if (radeon_encoder->devices & (ATOM_DEVICE_CRT_SUPPORT)) { 2488771fe6b9SJerome Glisse if (on) 2489771fe6b9SJerome Glisse bios_6_scratch |= RADEON_CRT_DPMS_ON; 2490771fe6b9SJerome Glisse else 2491771fe6b9SJerome Glisse bios_6_scratch &= ~RADEON_CRT_DPMS_ON; 2492771fe6b9SJerome Glisse } 2493771fe6b9SJerome Glisse if (radeon_encoder->devices & (ATOM_DEVICE_LCD_SUPPORT)) { 2494771fe6b9SJerome Glisse if (on) 2495771fe6b9SJerome Glisse bios_6_scratch |= RADEON_LCD_DPMS_ON; 2496771fe6b9SJerome Glisse else 2497771fe6b9SJerome Glisse bios_6_scratch &= ~RADEON_LCD_DPMS_ON; 2498771fe6b9SJerome Glisse } 2499771fe6b9SJerome Glisse if (radeon_encoder->devices & (ATOM_DEVICE_DFP_SUPPORT)) { 2500771fe6b9SJerome Glisse if (on) 2501771fe6b9SJerome Glisse bios_6_scratch |= RADEON_DFP_DPMS_ON; 2502771fe6b9SJerome Glisse else 2503771fe6b9SJerome Glisse bios_6_scratch &= ~RADEON_DFP_DPMS_ON; 2504771fe6b9SJerome Glisse } 2505771fe6b9SJerome Glisse WREG32(RADEON_BIOS_6_SCRATCH, bios_6_scratch); 2506771fe6b9SJerome Glisse } 2507