xref: /linux/drivers/gpu/drm/radeon/r420.c (revision fc30b8efbe1b271eb64e0d4f6cb2a91bb57ee5f3)
1771fe6b9SJerome Glisse /*
2771fe6b9SJerome Glisse  * Copyright 2008 Advanced Micro Devices, Inc.
3771fe6b9SJerome Glisse  * Copyright 2008 Red Hat Inc.
4771fe6b9SJerome Glisse  * Copyright 2009 Jerome Glisse.
5771fe6b9SJerome Glisse  *
6771fe6b9SJerome Glisse  * Permission is hereby granted, free of charge, to any person obtaining a
7771fe6b9SJerome Glisse  * copy of this software and associated documentation files (the "Software"),
8771fe6b9SJerome Glisse  * to deal in the Software without restriction, including without limitation
9771fe6b9SJerome Glisse  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10771fe6b9SJerome Glisse  * and/or sell copies of the Software, and to permit persons to whom the
11771fe6b9SJerome Glisse  * Software is furnished to do so, subject to the following conditions:
12771fe6b9SJerome Glisse  *
13771fe6b9SJerome Glisse  * The above copyright notice and this permission notice shall be included in
14771fe6b9SJerome Glisse  * all copies or substantial portions of the Software.
15771fe6b9SJerome Glisse  *
16771fe6b9SJerome Glisse  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17771fe6b9SJerome Glisse  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18771fe6b9SJerome Glisse  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19771fe6b9SJerome Glisse  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20771fe6b9SJerome Glisse  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21771fe6b9SJerome Glisse  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22771fe6b9SJerome Glisse  * OTHER DEALINGS IN THE SOFTWARE.
23771fe6b9SJerome Glisse  *
24771fe6b9SJerome Glisse  * Authors: Dave Airlie
25771fe6b9SJerome Glisse  *          Alex Deucher
26771fe6b9SJerome Glisse  *          Jerome Glisse
27771fe6b9SJerome Glisse  */
28771fe6b9SJerome Glisse #include <linux/seq_file.h>
29771fe6b9SJerome Glisse #include "drmP.h"
30771fe6b9SJerome Glisse #include "radeon_reg.h"
31771fe6b9SJerome Glisse #include "radeon.h"
329f022ddfSJerome Glisse #include "atom.h"
33905b6822SJerome Glisse #include "r420d.h"
34771fe6b9SJerome Glisse 
35771fe6b9SJerome Glisse int r420_mc_init(struct radeon_device *rdev)
36771fe6b9SJerome Glisse {
37771fe6b9SJerome Glisse 	int r;
38771fe6b9SJerome Glisse 
39771fe6b9SJerome Glisse 	/* Setup GPU memory space */
40771fe6b9SJerome Glisse 	rdev->mc.vram_location = 0xFFFFFFFFUL;
41771fe6b9SJerome Glisse 	rdev->mc.gtt_location = 0xFFFFFFFFUL;
42771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
43771fe6b9SJerome Glisse 		r = radeon_agp_init(rdev);
44771fe6b9SJerome Glisse 		if (r) {
45771fe6b9SJerome Glisse 			printk(KERN_WARNING "[drm] Disabling AGP\n");
46771fe6b9SJerome Glisse 			rdev->flags &= ~RADEON_IS_AGP;
47771fe6b9SJerome Glisse 			rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024;
48771fe6b9SJerome Glisse 		} else {
49771fe6b9SJerome Glisse 			rdev->mc.gtt_location = rdev->mc.agp_base;
50771fe6b9SJerome Glisse 		}
51771fe6b9SJerome Glisse 	}
52771fe6b9SJerome Glisse 	r = radeon_mc_setup(rdev);
53771fe6b9SJerome Glisse 	if (r) {
54771fe6b9SJerome Glisse 		return r;
55771fe6b9SJerome Glisse 	}
56771fe6b9SJerome Glisse 	return 0;
57771fe6b9SJerome Glisse }
58771fe6b9SJerome Glisse 
59771fe6b9SJerome Glisse void r420_pipes_init(struct radeon_device *rdev)
60771fe6b9SJerome Glisse {
61771fe6b9SJerome Glisse 	unsigned tmp;
62771fe6b9SJerome Glisse 	unsigned gb_pipe_select;
63771fe6b9SJerome Glisse 	unsigned num_pipes;
64771fe6b9SJerome Glisse 
65771fe6b9SJerome Glisse 	/* GA_ENHANCE workaround TCL deadlock issue */
66771fe6b9SJerome Glisse 	WREG32(0x4274, (1 << 0) | (1 << 1) | (1 << 2) | (1 << 3));
67771fe6b9SJerome Glisse 	/* get max number of pipes */
68771fe6b9SJerome Glisse 	gb_pipe_select = RREG32(0x402C);
69771fe6b9SJerome Glisse 	num_pipes = ((gb_pipe_select >> 12) & 3) + 1;
70771fe6b9SJerome Glisse 	rdev->num_gb_pipes = num_pipes;
71771fe6b9SJerome Glisse 	tmp = 0;
72771fe6b9SJerome Glisse 	switch (num_pipes) {
73771fe6b9SJerome Glisse 	default:
74771fe6b9SJerome Glisse 		/* force to 1 pipe */
75771fe6b9SJerome Glisse 		num_pipes = 1;
76771fe6b9SJerome Glisse 	case 1:
77771fe6b9SJerome Glisse 		tmp = (0 << 1);
78771fe6b9SJerome Glisse 		break;
79771fe6b9SJerome Glisse 	case 2:
80771fe6b9SJerome Glisse 		tmp = (3 << 1);
81771fe6b9SJerome Glisse 		break;
82771fe6b9SJerome Glisse 	case 3:
83771fe6b9SJerome Glisse 		tmp = (6 << 1);
84771fe6b9SJerome Glisse 		break;
85771fe6b9SJerome Glisse 	case 4:
86771fe6b9SJerome Glisse 		tmp = (7 << 1);
87771fe6b9SJerome Glisse 		break;
88771fe6b9SJerome Glisse 	}
89771fe6b9SJerome Glisse 	WREG32(0x42C8, (1 << num_pipes) - 1);
90771fe6b9SJerome Glisse 	/* Sub pixel 1/12 so we can have 4K rendering according to doc */
91771fe6b9SJerome Glisse 	tmp |= (1 << 4) | (1 << 0);
92771fe6b9SJerome Glisse 	WREG32(0x4018, tmp);
93771fe6b9SJerome Glisse 	if (r100_gui_wait_for_idle(rdev)) {
94771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait GUI idle while "
95771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
96771fe6b9SJerome Glisse 	}
97771fe6b9SJerome Glisse 
98771fe6b9SJerome Glisse 	tmp = RREG32(0x170C);
99771fe6b9SJerome Glisse 	WREG32(0x170C, tmp | (1 << 31));
100771fe6b9SJerome Glisse 
101771fe6b9SJerome Glisse 	WREG32(R300_RB2D_DSTCACHE_MODE,
102771fe6b9SJerome Glisse 	       RREG32(R300_RB2D_DSTCACHE_MODE) |
103771fe6b9SJerome Glisse 	       R300_DC_AUTOFLUSH_ENABLE |
104771fe6b9SJerome Glisse 	       R300_DC_DC_DISABLE_IGNORE_PE);
105771fe6b9SJerome Glisse 
106771fe6b9SJerome Glisse 	if (r100_gui_wait_for_idle(rdev)) {
107771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait GUI idle while "
108771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
109771fe6b9SJerome Glisse 	}
110f779b3e5SAlex Deucher 
111f779b3e5SAlex Deucher 	if (rdev->family == CHIP_RV530) {
112f779b3e5SAlex Deucher 		tmp = RREG32(RV530_GB_PIPE_SELECT2);
113f779b3e5SAlex Deucher 		if ((tmp & 3) == 3)
114f779b3e5SAlex Deucher 			rdev->num_z_pipes = 2;
115f779b3e5SAlex Deucher 		else
116f779b3e5SAlex Deucher 			rdev->num_z_pipes = 1;
117f779b3e5SAlex Deucher 	} else
118f779b3e5SAlex Deucher 		rdev->num_z_pipes = 1;
119f779b3e5SAlex Deucher 
120f779b3e5SAlex Deucher 	DRM_INFO("radeon: %d quad pipes, %d z pipes initialized.\n",
121f779b3e5SAlex Deucher 		 rdev->num_gb_pipes, rdev->num_z_pipes);
122771fe6b9SJerome Glisse }
123771fe6b9SJerome Glisse 
1249f022ddfSJerome Glisse u32 r420_mc_rreg(struct radeon_device *rdev, u32 reg)
125771fe6b9SJerome Glisse {
1269f022ddfSJerome Glisse 	u32 r;
1279f022ddfSJerome Glisse 
1289f022ddfSJerome Glisse 	WREG32(R_0001F8_MC_IND_INDEX, S_0001F8_MC_IND_ADDR(reg));
1299f022ddfSJerome Glisse 	r = RREG32(R_0001FC_MC_IND_DATA);
1309f022ddfSJerome Glisse 	return r;
1319f022ddfSJerome Glisse }
1329f022ddfSJerome Glisse 
1339f022ddfSJerome Glisse void r420_mc_wreg(struct radeon_device *rdev, u32 reg, u32 v)
1349f022ddfSJerome Glisse {
1359f022ddfSJerome Glisse 	WREG32(R_0001F8_MC_IND_INDEX, S_0001F8_MC_IND_ADDR(reg) |
1369f022ddfSJerome Glisse 		S_0001F8_MC_IND_WR_EN(1));
1379f022ddfSJerome Glisse 	WREG32(R_0001FC_MC_IND_DATA, v);
1389f022ddfSJerome Glisse }
1399f022ddfSJerome Glisse 
1409f022ddfSJerome Glisse static void r420_debugfs(struct radeon_device *rdev)
1419f022ddfSJerome Glisse {
1429f022ddfSJerome Glisse 	if (r100_debugfs_rbbm_init(rdev)) {
1439f022ddfSJerome Glisse 		DRM_ERROR("Failed to register debugfs file for RBBM !\n");
1449f022ddfSJerome Glisse 	}
1459f022ddfSJerome Glisse 	if (r420_debugfs_pipes_info_init(rdev)) {
1469f022ddfSJerome Glisse 		DRM_ERROR("Failed to register debugfs file for pipes !\n");
1479f022ddfSJerome Glisse 	}
1489f022ddfSJerome Glisse }
1499f022ddfSJerome Glisse 
1509f022ddfSJerome Glisse static void r420_clock_resume(struct radeon_device *rdev)
1519f022ddfSJerome Glisse {
1529f022ddfSJerome Glisse 	u32 sclk_cntl;
1539f022ddfSJerome Glisse 	sclk_cntl = RREG32_PLL(R_00000D_SCLK_CNTL);
1549f022ddfSJerome Glisse 	sclk_cntl |= S_00000D_FORCE_CP(1) | S_00000D_FORCE_VIP(1);
1559f022ddfSJerome Glisse 	if (rdev->family == CHIP_R420)
1569f022ddfSJerome Glisse 		sclk_cntl |= S_00000D_FORCE_PX(1) | S_00000D_FORCE_TX(1);
1579f022ddfSJerome Glisse 	WREG32_PLL(R_00000D_SCLK_CNTL, sclk_cntl);
1589f022ddfSJerome Glisse }
1599f022ddfSJerome Glisse 
160*fc30b8efSDave Airlie static int r420_startup(struct radeon_device *rdev)
1619f022ddfSJerome Glisse {
1629f022ddfSJerome Glisse 	int r;
1639f022ddfSJerome Glisse 
1649f022ddfSJerome Glisse 	r300_mc_program(rdev);
1659f022ddfSJerome Glisse 	/* Initialize GART (initialize after TTM so we can allocate
1669f022ddfSJerome Glisse 	 * memory through TTM but finalize after TTM) */
1674aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCIE) {
1684aac0473SJerome Glisse 		r = rv370_pcie_gart_enable(rdev);
1694aac0473SJerome Glisse 		if (r)
1704aac0473SJerome Glisse 			return r;
1714aac0473SJerome Glisse 	}
1724aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
1734aac0473SJerome Glisse 		r = r100_pci_gart_enable(rdev);
1744aac0473SJerome Glisse 		if (r)
1759f022ddfSJerome Glisse 			return r;
1769f022ddfSJerome Glisse 	}
177771fe6b9SJerome Glisse 	r420_pipes_init(rdev);
1789f022ddfSJerome Glisse 	/* Enable IRQ */
1799f022ddfSJerome Glisse 	rdev->irq.sw_int = true;
1809f022ddfSJerome Glisse 	r100_irq_set(rdev);
1819f022ddfSJerome Glisse 	/* 1M ring buffer */
1829f022ddfSJerome Glisse 	r = r100_cp_init(rdev, 1024 * 1024);
1839f022ddfSJerome Glisse 	if (r) {
1849f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled initializing CP (%d).\n", r);
1859f022ddfSJerome Glisse 		return r;
186771fe6b9SJerome Glisse 	}
1879f022ddfSJerome Glisse 	r = r100_wb_init(rdev);
1889f022ddfSJerome Glisse 	if (r) {
1899f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled initializing WB (%d).\n", r);
1909f022ddfSJerome Glisse 	}
1919f022ddfSJerome Glisse 	r = r100_ib_init(rdev);
1929f022ddfSJerome Glisse 	if (r) {
1939f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled initializing IB (%d).\n", r);
1949f022ddfSJerome Glisse 		return r;
1959f022ddfSJerome Glisse 	}
1969f022ddfSJerome Glisse 	return 0;
197771fe6b9SJerome Glisse }
198771fe6b9SJerome Glisse 
199*fc30b8efSDave Airlie int r420_resume(struct radeon_device *rdev)
200*fc30b8efSDave Airlie {
201*fc30b8efSDave Airlie 	/* Make sur GART are not working */
202*fc30b8efSDave Airlie 	if (rdev->flags & RADEON_IS_PCIE)
203*fc30b8efSDave Airlie 		rv370_pcie_gart_disable(rdev);
204*fc30b8efSDave Airlie 	if (rdev->flags & RADEON_IS_PCI)
205*fc30b8efSDave Airlie 		r100_pci_gart_disable(rdev);
206*fc30b8efSDave Airlie 	/* Resume clock before doing reset */
207*fc30b8efSDave Airlie 	r420_clock_resume(rdev);
208*fc30b8efSDave Airlie 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
209*fc30b8efSDave Airlie 	if (radeon_gpu_reset(rdev)) {
210*fc30b8efSDave Airlie 		dev_warn(rdev->dev, "GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
211*fc30b8efSDave Airlie 			RREG32(R_000E40_RBBM_STATUS),
212*fc30b8efSDave Airlie 			RREG32(R_0007C0_CP_STAT));
213*fc30b8efSDave Airlie 	}
214*fc30b8efSDave Airlie 	/* check if cards are posted or not */
215*fc30b8efSDave Airlie 	if (rdev->is_atom_bios) {
216*fc30b8efSDave Airlie 		atom_asic_init(rdev->mode_info.atom_context);
217*fc30b8efSDave Airlie 	} else {
218*fc30b8efSDave Airlie 		radeon_combios_asic_init(rdev->ddev);
219*fc30b8efSDave Airlie 	}
220*fc30b8efSDave Airlie 	/* Resume clock after posting */
221*fc30b8efSDave Airlie 	r420_clock_resume(rdev);
222*fc30b8efSDave Airlie 
223*fc30b8efSDave Airlie 	return r420_startup(rdev);
224*fc30b8efSDave Airlie }
225*fc30b8efSDave Airlie 
2269f022ddfSJerome Glisse int r420_suspend(struct radeon_device *rdev)
227771fe6b9SJerome Glisse {
2289f022ddfSJerome Glisse 	r100_cp_disable(rdev);
2299f022ddfSJerome Glisse 	r100_wb_disable(rdev);
2309f022ddfSJerome Glisse 	r100_irq_disable(rdev);
2314aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCIE)
2324aac0473SJerome Glisse 		rv370_pcie_gart_disable(rdev);
2334aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
2344aac0473SJerome Glisse 		r100_pci_gart_disable(rdev);
2359f022ddfSJerome Glisse 	return 0;
236771fe6b9SJerome Glisse }
237771fe6b9SJerome Glisse 
2389f022ddfSJerome Glisse void r420_fini(struct radeon_device *rdev)
2399f022ddfSJerome Glisse {
2409f022ddfSJerome Glisse 	r100_cp_fini(rdev);
2419f022ddfSJerome Glisse 	r100_wb_fini(rdev);
2429f022ddfSJerome Glisse 	r100_ib_fini(rdev);
2439f022ddfSJerome Glisse 	radeon_gem_fini(rdev);
2444aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCIE)
2454aac0473SJerome Glisse 		rv370_pcie_gart_fini(rdev);
2464aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
2474aac0473SJerome Glisse 		r100_pci_gart_fini(rdev);
2489f022ddfSJerome Glisse 	radeon_agp_fini(rdev);
2499f022ddfSJerome Glisse 	radeon_irq_kms_fini(rdev);
2509f022ddfSJerome Glisse 	radeon_fence_driver_fini(rdev);
2519f022ddfSJerome Glisse 	radeon_object_fini(rdev);
2529f022ddfSJerome Glisse 	if (rdev->is_atom_bios) {
2539f022ddfSJerome Glisse 		radeon_atombios_fini(rdev);
2549f022ddfSJerome Glisse 	} else {
2559f022ddfSJerome Glisse 		radeon_combios_fini(rdev);
2569f022ddfSJerome Glisse 	}
2579f022ddfSJerome Glisse 	kfree(rdev->bios);
2589f022ddfSJerome Glisse 	rdev->bios = NULL;
2599f022ddfSJerome Glisse }
2609f022ddfSJerome Glisse 
2619f022ddfSJerome Glisse int r420_init(struct radeon_device *rdev)
2629f022ddfSJerome Glisse {
2639f022ddfSJerome Glisse 	int r;
2649f022ddfSJerome Glisse 
2659f022ddfSJerome Glisse 	rdev->new_init_path = true;
2669f022ddfSJerome Glisse 	/* Initialize scratch registers */
2679f022ddfSJerome Glisse 	radeon_scratch_init(rdev);
2689f022ddfSJerome Glisse 	/* Initialize surface registers */
2699f022ddfSJerome Glisse 	radeon_surface_init(rdev);
2709f022ddfSJerome Glisse 	/* TODO: disable VGA need to use VGA request */
2719f022ddfSJerome Glisse 	/* BIOS*/
2729f022ddfSJerome Glisse 	if (!radeon_get_bios(rdev)) {
2739f022ddfSJerome Glisse 		if (ASIC_IS_AVIVO(rdev))
2749f022ddfSJerome Glisse 			return -EINVAL;
2759f022ddfSJerome Glisse 	}
2769f022ddfSJerome Glisse 	if (rdev->is_atom_bios) {
2779f022ddfSJerome Glisse 		r = radeon_atombios_init(rdev);
2789f022ddfSJerome Glisse 		if (r) {
2799f022ddfSJerome Glisse 			return r;
2809f022ddfSJerome Glisse 		}
2819f022ddfSJerome Glisse 	} else {
2829f022ddfSJerome Glisse 		r = radeon_combios_init(rdev);
2839f022ddfSJerome Glisse 		if (r) {
2849f022ddfSJerome Glisse 			return r;
2859f022ddfSJerome Glisse 		}
2869f022ddfSJerome Glisse 	}
2879f022ddfSJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
2889f022ddfSJerome Glisse 	if (radeon_gpu_reset(rdev)) {
2899f022ddfSJerome Glisse 		dev_warn(rdev->dev,
2909f022ddfSJerome Glisse 			"GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
2919f022ddfSJerome Glisse 			RREG32(R_000E40_RBBM_STATUS),
2929f022ddfSJerome Glisse 			RREG32(R_0007C0_CP_STAT));
2939f022ddfSJerome Glisse 	}
2949f022ddfSJerome Glisse 	/* check if cards are posted or not */
2959f022ddfSJerome Glisse 	if (!radeon_card_posted(rdev) && rdev->bios) {
2969f022ddfSJerome Glisse 		DRM_INFO("GPU not posted. posting now...\n");
2979f022ddfSJerome Glisse 		if (rdev->is_atom_bios) {
2989f022ddfSJerome Glisse 			atom_asic_init(rdev->mode_info.atom_context);
2999f022ddfSJerome Glisse 		} else {
3009f022ddfSJerome Glisse 			radeon_combios_asic_init(rdev->ddev);
3019f022ddfSJerome Glisse 		}
3029f022ddfSJerome Glisse 	}
3039f022ddfSJerome Glisse 	/* Initialize clocks */
3049f022ddfSJerome Glisse 	radeon_get_clock_info(rdev->ddev);
3059f022ddfSJerome Glisse 	/* Get vram informations */
3069f022ddfSJerome Glisse 	r300_vram_info(rdev);
3079f022ddfSJerome Glisse 	/* Initialize memory controller (also test AGP) */
3089f022ddfSJerome Glisse 	r = r420_mc_init(rdev);
3099f022ddfSJerome Glisse 	if (r) {
3109f022ddfSJerome Glisse 		return r;
3119f022ddfSJerome Glisse 	}
3129f022ddfSJerome Glisse 	r420_debugfs(rdev);
3139f022ddfSJerome Glisse 	/* Fence driver */
3149f022ddfSJerome Glisse 	r = radeon_fence_driver_init(rdev);
3159f022ddfSJerome Glisse 	if (r) {
3169f022ddfSJerome Glisse 		return r;
3179f022ddfSJerome Glisse 	}
3189f022ddfSJerome Glisse 	r = radeon_irq_kms_init(rdev);
3199f022ddfSJerome Glisse 	if (r) {
3209f022ddfSJerome Glisse 		return r;
3219f022ddfSJerome Glisse 	}
3229f022ddfSJerome Glisse 	/* Memory manager */
3239f022ddfSJerome Glisse 	r = radeon_object_init(rdev);
3249f022ddfSJerome Glisse 	if (r) {
3259f022ddfSJerome Glisse 		return r;
3269f022ddfSJerome Glisse 	}
3274aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCIE) {
3284aac0473SJerome Glisse 		r = rv370_pcie_gart_init(rdev);
3294aac0473SJerome Glisse 		if (r)
3304aac0473SJerome Glisse 			return r;
3314aac0473SJerome Glisse 	}
3324aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
3334aac0473SJerome Glisse 		r = r100_pci_gart_init(rdev);
3344aac0473SJerome Glisse 		if (r)
3354aac0473SJerome Glisse 			return r;
3364aac0473SJerome Glisse 	}
3379f022ddfSJerome Glisse 	r300_set_reg_safe(rdev);
338733289c2SJerome Glisse 	rdev->accel_working = true;
339*fc30b8efSDave Airlie 	r = r420_startup(rdev);
3409f022ddfSJerome Glisse 	if (r) {
3419f022ddfSJerome Glisse 		/* Somethings want wront with the accel init stop accel */
3429f022ddfSJerome Glisse 		dev_err(rdev->dev, "Disabling GPU acceleration\n");
3439f022ddfSJerome Glisse 		r420_suspend(rdev);
3449f022ddfSJerome Glisse 		r100_cp_fini(rdev);
3459f022ddfSJerome Glisse 		r100_wb_fini(rdev);
3469f022ddfSJerome Glisse 		r100_ib_fini(rdev);
3474aac0473SJerome Glisse 		if (rdev->flags & RADEON_IS_PCIE)
3484aac0473SJerome Glisse 			rv370_pcie_gart_fini(rdev);
3494aac0473SJerome Glisse 		if (rdev->flags & RADEON_IS_PCI)
3504aac0473SJerome Glisse 			r100_pci_gart_fini(rdev);
3519f022ddfSJerome Glisse 		radeon_agp_fini(rdev);
3529f022ddfSJerome Glisse 		radeon_irq_kms_fini(rdev);
353733289c2SJerome Glisse 		rdev->accel_working = false;
3549f022ddfSJerome Glisse 	}
3559f022ddfSJerome Glisse 	return 0;
3569f022ddfSJerome Glisse }
357771fe6b9SJerome Glisse 
358771fe6b9SJerome Glisse /*
359771fe6b9SJerome Glisse  * Debugfs info
360771fe6b9SJerome Glisse  */
361771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
362771fe6b9SJerome Glisse static int r420_debugfs_pipes_info(struct seq_file *m, void *data)
363771fe6b9SJerome Glisse {
364771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
365771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
366771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
367771fe6b9SJerome Glisse 	uint32_t tmp;
368771fe6b9SJerome Glisse 
369771fe6b9SJerome Glisse 	tmp = RREG32(R400_GB_PIPE_SELECT);
370771fe6b9SJerome Glisse 	seq_printf(m, "GB_PIPE_SELECT 0x%08x\n", tmp);
371771fe6b9SJerome Glisse 	tmp = RREG32(R300_GB_TILE_CONFIG);
372771fe6b9SJerome Glisse 	seq_printf(m, "GB_TILE_CONFIG 0x%08x\n", tmp);
373771fe6b9SJerome Glisse 	tmp = RREG32(R300_DST_PIPE_CONFIG);
374771fe6b9SJerome Glisse 	seq_printf(m, "DST_PIPE_CONFIG 0x%08x\n", tmp);
375771fe6b9SJerome Glisse 	return 0;
376771fe6b9SJerome Glisse }
377771fe6b9SJerome Glisse 
378771fe6b9SJerome Glisse static struct drm_info_list r420_pipes_info_list[] = {
379771fe6b9SJerome Glisse 	{"r420_pipes_info", r420_debugfs_pipes_info, 0, NULL},
380771fe6b9SJerome Glisse };
381771fe6b9SJerome Glisse #endif
382771fe6b9SJerome Glisse 
383771fe6b9SJerome Glisse int r420_debugfs_pipes_info_init(struct radeon_device *rdev)
384771fe6b9SJerome Glisse {
385771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
386771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r420_pipes_info_list, 1);
387771fe6b9SJerome Glisse #else
388771fe6b9SJerome Glisse 	return 0;
389771fe6b9SJerome Glisse #endif
390771fe6b9SJerome Glisse }
391