xref: /linux/drivers/gpu/drm/radeon/r420.c (revision 94f7bf647315472c80b8368c849739038e5620a3)
1771fe6b9SJerome Glisse /*
2771fe6b9SJerome Glisse  * Copyright 2008 Advanced Micro Devices, Inc.
3771fe6b9SJerome Glisse  * Copyright 2008 Red Hat Inc.
4771fe6b9SJerome Glisse  * Copyright 2009 Jerome Glisse.
5771fe6b9SJerome Glisse  *
6771fe6b9SJerome Glisse  * Permission is hereby granted, free of charge, to any person obtaining a
7771fe6b9SJerome Glisse  * copy of this software and associated documentation files (the "Software"),
8771fe6b9SJerome Glisse  * to deal in the Software without restriction, including without limitation
9771fe6b9SJerome Glisse  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10771fe6b9SJerome Glisse  * and/or sell copies of the Software, and to permit persons to whom the
11771fe6b9SJerome Glisse  * Software is furnished to do so, subject to the following conditions:
12771fe6b9SJerome Glisse  *
13771fe6b9SJerome Glisse  * The above copyright notice and this permission notice shall be included in
14771fe6b9SJerome Glisse  * all copies or substantial portions of the Software.
15771fe6b9SJerome Glisse  *
16771fe6b9SJerome Glisse  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17771fe6b9SJerome Glisse  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18771fe6b9SJerome Glisse  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19771fe6b9SJerome Glisse  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20771fe6b9SJerome Glisse  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21771fe6b9SJerome Glisse  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22771fe6b9SJerome Glisse  * OTHER DEALINGS IN THE SOFTWARE.
23771fe6b9SJerome Glisse  *
24771fe6b9SJerome Glisse  * Authors: Dave Airlie
25771fe6b9SJerome Glisse  *          Alex Deucher
26771fe6b9SJerome Glisse  *          Jerome Glisse
27771fe6b9SJerome Glisse  */
28771fe6b9SJerome Glisse #include <linux/seq_file.h>
29771fe6b9SJerome Glisse #include "drmP.h"
30771fe6b9SJerome Glisse #include "radeon_reg.h"
31771fe6b9SJerome Glisse #include "radeon.h"
32e6990375SDaniel Vetter #include "radeon_asic.h"
339f022ddfSJerome Glisse #include "atom.h"
3462cdc0c2SCorbin Simpson #include "r100d.h"
35905b6822SJerome Glisse #include "r420d.h"
36804c7559SAlex Deucher #include "r420_reg_safe.h"
37804c7559SAlex Deucher 
38804c7559SAlex Deucher static void r420_set_reg_safe(struct radeon_device *rdev)
39804c7559SAlex Deucher {
40804c7559SAlex Deucher 	rdev->config.r300.reg_safe_bm = r420_reg_safe_bm;
41804c7559SAlex Deucher 	rdev->config.r300.reg_safe_bm_size = ARRAY_SIZE(r420_reg_safe_bm);
42804c7559SAlex Deucher }
43771fe6b9SJerome Glisse 
44771fe6b9SJerome Glisse void r420_pipes_init(struct radeon_device *rdev)
45771fe6b9SJerome Glisse {
46771fe6b9SJerome Glisse 	unsigned tmp;
47771fe6b9SJerome Glisse 	unsigned gb_pipe_select;
48771fe6b9SJerome Glisse 	unsigned num_pipes;
49771fe6b9SJerome Glisse 
50771fe6b9SJerome Glisse 	/* GA_ENHANCE workaround TCL deadlock issue */
514612dc97SAlex Deucher 	WREG32(R300_GA_ENHANCE, R300_GA_DEADLOCK_CNTL | R300_GA_FASTSYNC_CNTL |
524612dc97SAlex Deucher 	       (1 << 2) | (1 << 3));
5318a4cd2eSDave Airlie 	/* add idle wait as per freedesktop.org bug 24041 */
5418a4cd2eSDave Airlie 	if (r100_gui_wait_for_idle(rdev)) {
5518a4cd2eSDave Airlie 		printk(KERN_WARNING "Failed to wait GUI idle while "
5618a4cd2eSDave Airlie 		       "programming pipes. Bad things might happen.\n");
5718a4cd2eSDave Airlie 	}
58771fe6b9SJerome Glisse 	/* get max number of pipes */
59771fe6b9SJerome Glisse 	gb_pipe_select = RREG32(0x402C);
60771fe6b9SJerome Glisse 	num_pipes = ((gb_pipe_select >> 12) & 3) + 1;
61*94f7bf64STormod Volden 
62*94f7bf64STormod Volden 	/* SE chips have 1 pipe */
63*94f7bf64STormod Volden 	if ((rdev->pdev->device == 0x5e4c) ||
64*94f7bf64STormod Volden 	    (rdev->pdev->device == 0x5e4f))
65*94f7bf64STormod Volden 		num_pipes = 1;
66*94f7bf64STormod Volden 
67771fe6b9SJerome Glisse 	rdev->num_gb_pipes = num_pipes;
68771fe6b9SJerome Glisse 	tmp = 0;
69771fe6b9SJerome Glisse 	switch (num_pipes) {
70771fe6b9SJerome Glisse 	default:
71771fe6b9SJerome Glisse 		/* force to 1 pipe */
72771fe6b9SJerome Glisse 		num_pipes = 1;
73771fe6b9SJerome Glisse 	case 1:
74771fe6b9SJerome Glisse 		tmp = (0 << 1);
75771fe6b9SJerome Glisse 		break;
76771fe6b9SJerome Glisse 	case 2:
77771fe6b9SJerome Glisse 		tmp = (3 << 1);
78771fe6b9SJerome Glisse 		break;
79771fe6b9SJerome Glisse 	case 3:
80771fe6b9SJerome Glisse 		tmp = (6 << 1);
81771fe6b9SJerome Glisse 		break;
82771fe6b9SJerome Glisse 	case 4:
83771fe6b9SJerome Glisse 		tmp = (7 << 1);
84771fe6b9SJerome Glisse 		break;
85771fe6b9SJerome Glisse 	}
864612dc97SAlex Deucher 	WREG32(R500_SU_REG_DEST, (1 << num_pipes) - 1);
87771fe6b9SJerome Glisse 	/* Sub pixel 1/12 so we can have 4K rendering according to doc */
884612dc97SAlex Deucher 	tmp |= R300_TILE_SIZE_16 | R300_ENABLE_TILING;
894612dc97SAlex Deucher 	WREG32(R300_GB_TILE_CONFIG, tmp);
90771fe6b9SJerome Glisse 	if (r100_gui_wait_for_idle(rdev)) {
91771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait GUI idle while "
92771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
93771fe6b9SJerome Glisse 	}
94771fe6b9SJerome Glisse 
954612dc97SAlex Deucher 	tmp = RREG32(R300_DST_PIPE_CONFIG);
964612dc97SAlex Deucher 	WREG32(R300_DST_PIPE_CONFIG, tmp | R300_PIPE_AUTO_CONFIG);
97771fe6b9SJerome Glisse 
98771fe6b9SJerome Glisse 	WREG32(R300_RB2D_DSTCACHE_MODE,
99771fe6b9SJerome Glisse 	       RREG32(R300_RB2D_DSTCACHE_MODE) |
100771fe6b9SJerome Glisse 	       R300_DC_AUTOFLUSH_ENABLE |
101771fe6b9SJerome Glisse 	       R300_DC_DC_DISABLE_IGNORE_PE);
102771fe6b9SJerome Glisse 
103771fe6b9SJerome Glisse 	if (r100_gui_wait_for_idle(rdev)) {
104771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait GUI idle while "
105771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
106771fe6b9SJerome Glisse 	}
107f779b3e5SAlex Deucher 
108f779b3e5SAlex Deucher 	if (rdev->family == CHIP_RV530) {
109f779b3e5SAlex Deucher 		tmp = RREG32(RV530_GB_PIPE_SELECT2);
110f779b3e5SAlex Deucher 		if ((tmp & 3) == 3)
111f779b3e5SAlex Deucher 			rdev->num_z_pipes = 2;
112f779b3e5SAlex Deucher 		else
113f779b3e5SAlex Deucher 			rdev->num_z_pipes = 1;
114f779b3e5SAlex Deucher 	} else
115f779b3e5SAlex Deucher 		rdev->num_z_pipes = 1;
116f779b3e5SAlex Deucher 
117f779b3e5SAlex Deucher 	DRM_INFO("radeon: %d quad pipes, %d z pipes initialized.\n",
118f779b3e5SAlex Deucher 		 rdev->num_gb_pipes, rdev->num_z_pipes);
119771fe6b9SJerome Glisse }
120771fe6b9SJerome Glisse 
1219f022ddfSJerome Glisse u32 r420_mc_rreg(struct radeon_device *rdev, u32 reg)
122771fe6b9SJerome Glisse {
1239f022ddfSJerome Glisse 	u32 r;
1249f022ddfSJerome Glisse 
1259f022ddfSJerome Glisse 	WREG32(R_0001F8_MC_IND_INDEX, S_0001F8_MC_IND_ADDR(reg));
1269f022ddfSJerome Glisse 	r = RREG32(R_0001FC_MC_IND_DATA);
1279f022ddfSJerome Glisse 	return r;
1289f022ddfSJerome Glisse }
1299f022ddfSJerome Glisse 
1309f022ddfSJerome Glisse void r420_mc_wreg(struct radeon_device *rdev, u32 reg, u32 v)
1319f022ddfSJerome Glisse {
1329f022ddfSJerome Glisse 	WREG32(R_0001F8_MC_IND_INDEX, S_0001F8_MC_IND_ADDR(reg) |
1339f022ddfSJerome Glisse 		S_0001F8_MC_IND_WR_EN(1));
1349f022ddfSJerome Glisse 	WREG32(R_0001FC_MC_IND_DATA, v);
1359f022ddfSJerome Glisse }
1369f022ddfSJerome Glisse 
1379f022ddfSJerome Glisse static void r420_debugfs(struct radeon_device *rdev)
1389f022ddfSJerome Glisse {
1399f022ddfSJerome Glisse 	if (r100_debugfs_rbbm_init(rdev)) {
1409f022ddfSJerome Glisse 		DRM_ERROR("Failed to register debugfs file for RBBM !\n");
1419f022ddfSJerome Glisse 	}
1429f022ddfSJerome Glisse 	if (r420_debugfs_pipes_info_init(rdev)) {
1439f022ddfSJerome Glisse 		DRM_ERROR("Failed to register debugfs file for pipes !\n");
1449f022ddfSJerome Glisse 	}
1459f022ddfSJerome Glisse }
1469f022ddfSJerome Glisse 
1479f022ddfSJerome Glisse static void r420_clock_resume(struct radeon_device *rdev)
1489f022ddfSJerome Glisse {
1499f022ddfSJerome Glisse 	u32 sclk_cntl;
150ca6ffc64SJerome Glisse 
151ca6ffc64SJerome Glisse 	if (radeon_dynclks != -1 && radeon_dynclks)
152ca6ffc64SJerome Glisse 		radeon_atom_set_clock_gating(rdev, 1);
1539f022ddfSJerome Glisse 	sclk_cntl = RREG32_PLL(R_00000D_SCLK_CNTL);
1549f022ddfSJerome Glisse 	sclk_cntl |= S_00000D_FORCE_CP(1) | S_00000D_FORCE_VIP(1);
1559f022ddfSJerome Glisse 	if (rdev->family == CHIP_R420)
1569f022ddfSJerome Glisse 		sclk_cntl |= S_00000D_FORCE_PX(1) | S_00000D_FORCE_TX(1);
1579f022ddfSJerome Glisse 	WREG32_PLL(R_00000D_SCLK_CNTL, sclk_cntl);
1589f022ddfSJerome Glisse }
1599f022ddfSJerome Glisse 
16062cdc0c2SCorbin Simpson static void r420_cp_errata_init(struct radeon_device *rdev)
16162cdc0c2SCorbin Simpson {
16262cdc0c2SCorbin Simpson 	/* RV410 and R420 can lock up if CP DMA to host memory happens
16362cdc0c2SCorbin Simpson 	 * while the 2D engine is busy.
16462cdc0c2SCorbin Simpson 	 *
16562cdc0c2SCorbin Simpson 	 * The proper workaround is to queue a RESYNC at the beginning
16662cdc0c2SCorbin Simpson 	 * of the CP init, apparently.
16762cdc0c2SCorbin Simpson 	 */
16862cdc0c2SCorbin Simpson 	radeon_scratch_get(rdev, &rdev->config.r300.resync_scratch);
16962cdc0c2SCorbin Simpson 	radeon_ring_lock(rdev, 8);
17062cdc0c2SCorbin Simpson 	radeon_ring_write(rdev, PACKET0(R300_CP_RESYNC_ADDR, 1));
17162cdc0c2SCorbin Simpson 	radeon_ring_write(rdev, rdev->config.r300.resync_scratch);
17262cdc0c2SCorbin Simpson 	radeon_ring_write(rdev, 0xDEADBEEF);
17362cdc0c2SCorbin Simpson 	radeon_ring_unlock_commit(rdev);
17462cdc0c2SCorbin Simpson }
17562cdc0c2SCorbin Simpson 
17662cdc0c2SCorbin Simpson static void r420_cp_errata_fini(struct radeon_device *rdev)
17762cdc0c2SCorbin Simpson {
17862cdc0c2SCorbin Simpson 	/* Catch the RESYNC we dispatched all the way back,
17962cdc0c2SCorbin Simpson 	 * at the very beginning of the CP init.
18062cdc0c2SCorbin Simpson 	 */
18162cdc0c2SCorbin Simpson 	radeon_ring_lock(rdev, 8);
18262cdc0c2SCorbin Simpson 	radeon_ring_write(rdev, PACKET0(R300_RB3D_DSTCACHE_CTLSTAT, 0));
18362cdc0c2SCorbin Simpson 	radeon_ring_write(rdev, R300_RB3D_DC_FINISH);
18462cdc0c2SCorbin Simpson 	radeon_ring_unlock_commit(rdev);
18562cdc0c2SCorbin Simpson 	radeon_scratch_free(rdev, rdev->config.r300.resync_scratch);
18662cdc0c2SCorbin Simpson }
18762cdc0c2SCorbin Simpson 
188fc30b8efSDave Airlie static int r420_startup(struct radeon_device *rdev)
1899f022ddfSJerome Glisse {
1909f022ddfSJerome Glisse 	int r;
1919f022ddfSJerome Glisse 
19292cde00cSAlex Deucher 	/* set common regs */
19392cde00cSAlex Deucher 	r100_set_common_regs(rdev);
19492cde00cSAlex Deucher 	/* program mc */
1959f022ddfSJerome Glisse 	r300_mc_program(rdev);
196ca6ffc64SJerome Glisse 	/* Resume clock */
197ca6ffc64SJerome Glisse 	r420_clock_resume(rdev);
1989f022ddfSJerome Glisse 	/* Initialize GART (initialize after TTM so we can allocate
1999f022ddfSJerome Glisse 	 * memory through TTM but finalize after TTM) */
2004aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCIE) {
2014aac0473SJerome Glisse 		r = rv370_pcie_gart_enable(rdev);
2024aac0473SJerome Glisse 		if (r)
2034aac0473SJerome Glisse 			return r;
2044aac0473SJerome Glisse 	}
2054aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
2064aac0473SJerome Glisse 		r = r100_pci_gart_enable(rdev);
2074aac0473SJerome Glisse 		if (r)
2089f022ddfSJerome Glisse 			return r;
2099f022ddfSJerome Glisse 	}
210771fe6b9SJerome Glisse 	r420_pipes_init(rdev);
2119f022ddfSJerome Glisse 	/* Enable IRQ */
2129f022ddfSJerome Glisse 	r100_irq_set(rdev);
213cafe6609SJerome Glisse 	rdev->config.r300.hdp_cntl = RREG32(RADEON_HOST_PATH_CNTL);
2149f022ddfSJerome Glisse 	/* 1M ring buffer */
2159f022ddfSJerome Glisse 	r = r100_cp_init(rdev, 1024 * 1024);
2169f022ddfSJerome Glisse 	if (r) {
2179f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled initializing CP (%d).\n", r);
2189f022ddfSJerome Glisse 		return r;
219771fe6b9SJerome Glisse 	}
22062cdc0c2SCorbin Simpson 	r420_cp_errata_init(rdev);
2219f022ddfSJerome Glisse 	r = r100_wb_init(rdev);
2229f022ddfSJerome Glisse 	if (r) {
2239f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled initializing WB (%d).\n", r);
2249f022ddfSJerome Glisse 	}
2259f022ddfSJerome Glisse 	r = r100_ib_init(rdev);
2269f022ddfSJerome Glisse 	if (r) {
2279f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled initializing IB (%d).\n", r);
2289f022ddfSJerome Glisse 		return r;
2299f022ddfSJerome Glisse 	}
2309f022ddfSJerome Glisse 	return 0;
231771fe6b9SJerome Glisse }
232771fe6b9SJerome Glisse 
233fc30b8efSDave Airlie int r420_resume(struct radeon_device *rdev)
234fc30b8efSDave Airlie {
235fc30b8efSDave Airlie 	/* Make sur GART are not working */
236fc30b8efSDave Airlie 	if (rdev->flags & RADEON_IS_PCIE)
237fc30b8efSDave Airlie 		rv370_pcie_gart_disable(rdev);
238fc30b8efSDave Airlie 	if (rdev->flags & RADEON_IS_PCI)
239fc30b8efSDave Airlie 		r100_pci_gart_disable(rdev);
240fc30b8efSDave Airlie 	/* Resume clock before doing reset */
241fc30b8efSDave Airlie 	r420_clock_resume(rdev);
242fc30b8efSDave Airlie 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
243fc30b8efSDave Airlie 	if (radeon_gpu_reset(rdev)) {
244fc30b8efSDave Airlie 		dev_warn(rdev->dev, "GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
245fc30b8efSDave Airlie 			RREG32(R_000E40_RBBM_STATUS),
246fc30b8efSDave Airlie 			RREG32(R_0007C0_CP_STAT));
247fc30b8efSDave Airlie 	}
248fc30b8efSDave Airlie 	/* check if cards are posted or not */
249fc30b8efSDave Airlie 	if (rdev->is_atom_bios) {
250fc30b8efSDave Airlie 		atom_asic_init(rdev->mode_info.atom_context);
251fc30b8efSDave Airlie 	} else {
252fc30b8efSDave Airlie 		radeon_combios_asic_init(rdev->ddev);
253fc30b8efSDave Airlie 	}
254fc30b8efSDave Airlie 	/* Resume clock after posting */
255fc30b8efSDave Airlie 	r420_clock_resume(rdev);
256550e2d92SDave Airlie 	/* Initialize surface registers */
257550e2d92SDave Airlie 	radeon_surface_init(rdev);
258fc30b8efSDave Airlie 	return r420_startup(rdev);
259fc30b8efSDave Airlie }
260fc30b8efSDave Airlie 
2619f022ddfSJerome Glisse int r420_suspend(struct radeon_device *rdev)
262771fe6b9SJerome Glisse {
26362cdc0c2SCorbin Simpson 	r420_cp_errata_fini(rdev);
2649f022ddfSJerome Glisse 	r100_cp_disable(rdev);
2659f022ddfSJerome Glisse 	r100_wb_disable(rdev);
2669f022ddfSJerome Glisse 	r100_irq_disable(rdev);
2674aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCIE)
2684aac0473SJerome Glisse 		rv370_pcie_gart_disable(rdev);
2694aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
2704aac0473SJerome Glisse 		r100_pci_gart_disable(rdev);
2719f022ddfSJerome Glisse 	return 0;
272771fe6b9SJerome Glisse }
273771fe6b9SJerome Glisse 
2749f022ddfSJerome Glisse void r420_fini(struct radeon_device *rdev)
2759f022ddfSJerome Glisse {
27629fb52caSAlex Deucher 	radeon_pm_fini(rdev);
2779f022ddfSJerome Glisse 	r100_cp_fini(rdev);
2789f022ddfSJerome Glisse 	r100_wb_fini(rdev);
2799f022ddfSJerome Glisse 	r100_ib_fini(rdev);
2809f022ddfSJerome Glisse 	radeon_gem_fini(rdev);
2814aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCIE)
2824aac0473SJerome Glisse 		rv370_pcie_gart_fini(rdev);
2834aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
2844aac0473SJerome Glisse 		r100_pci_gart_fini(rdev);
2859f022ddfSJerome Glisse 	radeon_agp_fini(rdev);
2869f022ddfSJerome Glisse 	radeon_irq_kms_fini(rdev);
2879f022ddfSJerome Glisse 	radeon_fence_driver_fini(rdev);
2884c788679SJerome Glisse 	radeon_bo_fini(rdev);
2899f022ddfSJerome Glisse 	if (rdev->is_atom_bios) {
2909f022ddfSJerome Glisse 		radeon_atombios_fini(rdev);
2919f022ddfSJerome Glisse 	} else {
2929f022ddfSJerome Glisse 		radeon_combios_fini(rdev);
2939f022ddfSJerome Glisse 	}
2949f022ddfSJerome Glisse 	kfree(rdev->bios);
2959f022ddfSJerome Glisse 	rdev->bios = NULL;
2969f022ddfSJerome Glisse }
2979f022ddfSJerome Glisse 
2989f022ddfSJerome Glisse int r420_init(struct radeon_device *rdev)
2999f022ddfSJerome Glisse {
3009f022ddfSJerome Glisse 	int r;
3019f022ddfSJerome Glisse 
3029f022ddfSJerome Glisse 	/* Initialize scratch registers */
3039f022ddfSJerome Glisse 	radeon_scratch_init(rdev);
3049f022ddfSJerome Glisse 	/* Initialize surface registers */
3059f022ddfSJerome Glisse 	radeon_surface_init(rdev);
3069f022ddfSJerome Glisse 	/* TODO: disable VGA need to use VGA request */
3079f022ddfSJerome Glisse 	/* BIOS*/
3089f022ddfSJerome Glisse 	if (!radeon_get_bios(rdev)) {
3099f022ddfSJerome Glisse 		if (ASIC_IS_AVIVO(rdev))
3109f022ddfSJerome Glisse 			return -EINVAL;
3119f022ddfSJerome Glisse 	}
3129f022ddfSJerome Glisse 	if (rdev->is_atom_bios) {
3139f022ddfSJerome Glisse 		r = radeon_atombios_init(rdev);
3149f022ddfSJerome Glisse 		if (r) {
3159f022ddfSJerome Glisse 			return r;
3169f022ddfSJerome Glisse 		}
3179f022ddfSJerome Glisse 	} else {
3189f022ddfSJerome Glisse 		r = radeon_combios_init(rdev);
3199f022ddfSJerome Glisse 		if (r) {
3209f022ddfSJerome Glisse 			return r;
3219f022ddfSJerome Glisse 		}
3229f022ddfSJerome Glisse 	}
3239f022ddfSJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
3249f022ddfSJerome Glisse 	if (radeon_gpu_reset(rdev)) {
3259f022ddfSJerome Glisse 		dev_warn(rdev->dev,
3269f022ddfSJerome Glisse 			"GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
3279f022ddfSJerome Glisse 			RREG32(R_000E40_RBBM_STATUS),
3289f022ddfSJerome Glisse 			RREG32(R_0007C0_CP_STAT));
3299f022ddfSJerome Glisse 	}
3309f022ddfSJerome Glisse 	/* check if cards are posted or not */
33172542d77SDave Airlie 	if (radeon_boot_test_post_card(rdev) == false)
33272542d77SDave Airlie 		return -EINVAL;
33372542d77SDave Airlie 
3349f022ddfSJerome Glisse 	/* Initialize clocks */
3359f022ddfSJerome Glisse 	radeon_get_clock_info(rdev->ddev);
3367433874eSRafał Miłecki 	/* Initialize power management */
3377433874eSRafał Miłecki 	radeon_pm_init(rdev);
338d594e46aSJerome Glisse 	/* initialize AGP */
339d594e46aSJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
340d594e46aSJerome Glisse 		r = radeon_agp_init(rdev);
3419f022ddfSJerome Glisse 		if (r) {
342d594e46aSJerome Glisse 			radeon_agp_disable(rdev);
3439f022ddfSJerome Glisse 		}
344d594e46aSJerome Glisse 	}
345d594e46aSJerome Glisse 	/* initialize memory controller */
346d594e46aSJerome Glisse 	r300_mc_init(rdev);
3479f022ddfSJerome Glisse 	r420_debugfs(rdev);
3489f022ddfSJerome Glisse 	/* Fence driver */
3499f022ddfSJerome Glisse 	r = radeon_fence_driver_init(rdev);
3509f022ddfSJerome Glisse 	if (r) {
3519f022ddfSJerome Glisse 		return r;
3529f022ddfSJerome Glisse 	}
3539f022ddfSJerome Glisse 	r = radeon_irq_kms_init(rdev);
3549f022ddfSJerome Glisse 	if (r) {
3559f022ddfSJerome Glisse 		return r;
3569f022ddfSJerome Glisse 	}
3579f022ddfSJerome Glisse 	/* Memory manager */
3584c788679SJerome Glisse 	r = radeon_bo_init(rdev);
3599f022ddfSJerome Glisse 	if (r) {
3609f022ddfSJerome Glisse 		return r;
3619f022ddfSJerome Glisse 	}
36217e15b0cSDave Airlie 	if (rdev->family == CHIP_R420)
36317e15b0cSDave Airlie 		r100_enable_bm(rdev);
36417e15b0cSDave Airlie 
3654aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCIE) {
3664aac0473SJerome Glisse 		r = rv370_pcie_gart_init(rdev);
3674aac0473SJerome Glisse 		if (r)
3684aac0473SJerome Glisse 			return r;
3694aac0473SJerome Glisse 	}
3704aac0473SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
3714aac0473SJerome Glisse 		r = r100_pci_gart_init(rdev);
3724aac0473SJerome Glisse 		if (r)
3734aac0473SJerome Glisse 			return r;
3744aac0473SJerome Glisse 	}
375804c7559SAlex Deucher 	r420_set_reg_safe(rdev);
376733289c2SJerome Glisse 	rdev->accel_working = true;
377fc30b8efSDave Airlie 	r = r420_startup(rdev);
3789f022ddfSJerome Glisse 	if (r) {
3799f022ddfSJerome Glisse 		/* Somethings want wront with the accel init stop accel */
3809f022ddfSJerome Glisse 		dev_err(rdev->dev, "Disabling GPU acceleration\n");
3819f022ddfSJerome Glisse 		r100_cp_fini(rdev);
3829f022ddfSJerome Glisse 		r100_wb_fini(rdev);
3839f022ddfSJerome Glisse 		r100_ib_fini(rdev);
384655efd3dSJerome Glisse 		radeon_irq_kms_fini(rdev);
3854aac0473SJerome Glisse 		if (rdev->flags & RADEON_IS_PCIE)
3864aac0473SJerome Glisse 			rv370_pcie_gart_fini(rdev);
3874aac0473SJerome Glisse 		if (rdev->flags & RADEON_IS_PCI)
3884aac0473SJerome Glisse 			r100_pci_gart_fini(rdev);
3899f022ddfSJerome Glisse 		radeon_agp_fini(rdev);
390733289c2SJerome Glisse 		rdev->accel_working = false;
3919f022ddfSJerome Glisse 	}
3929f022ddfSJerome Glisse 	return 0;
3939f022ddfSJerome Glisse }
394771fe6b9SJerome Glisse 
395771fe6b9SJerome Glisse /*
396771fe6b9SJerome Glisse  * Debugfs info
397771fe6b9SJerome Glisse  */
398771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
399771fe6b9SJerome Glisse static int r420_debugfs_pipes_info(struct seq_file *m, void *data)
400771fe6b9SJerome Glisse {
401771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
402771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
403771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
404771fe6b9SJerome Glisse 	uint32_t tmp;
405771fe6b9SJerome Glisse 
406771fe6b9SJerome Glisse 	tmp = RREG32(R400_GB_PIPE_SELECT);
407771fe6b9SJerome Glisse 	seq_printf(m, "GB_PIPE_SELECT 0x%08x\n", tmp);
408771fe6b9SJerome Glisse 	tmp = RREG32(R300_GB_TILE_CONFIG);
409771fe6b9SJerome Glisse 	seq_printf(m, "GB_TILE_CONFIG 0x%08x\n", tmp);
410771fe6b9SJerome Glisse 	tmp = RREG32(R300_DST_PIPE_CONFIG);
411771fe6b9SJerome Glisse 	seq_printf(m, "DST_PIPE_CONFIG 0x%08x\n", tmp);
412771fe6b9SJerome Glisse 	return 0;
413771fe6b9SJerome Glisse }
414771fe6b9SJerome Glisse 
415771fe6b9SJerome Glisse static struct drm_info_list r420_pipes_info_list[] = {
416771fe6b9SJerome Glisse 	{"r420_pipes_info", r420_debugfs_pipes_info, 0, NULL},
417771fe6b9SJerome Glisse };
418771fe6b9SJerome Glisse #endif
419771fe6b9SJerome Glisse 
420771fe6b9SJerome Glisse int r420_debugfs_pipes_info_init(struct radeon_device *rdev)
421771fe6b9SJerome Glisse {
422771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
423771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r420_pipes_info_list, 1);
424771fe6b9SJerome Glisse #else
425771fe6b9SJerome Glisse 	return 0;
426771fe6b9SJerome Glisse #endif
427771fe6b9SJerome Glisse }
428