12483b4eaSChristian König /* 22483b4eaSChristian König * Copyright 2010 Advanced Micro Devices, Inc. 32483b4eaSChristian König * 42483b4eaSChristian König * Permission is hereby granted, free of charge, to any person obtaining a 52483b4eaSChristian König * copy of this software and associated documentation files (the "Software"), 62483b4eaSChristian König * to deal in the Software without restriction, including without limitation 72483b4eaSChristian König * the rights to use, copy, modify, merge, publish, distribute, sublicense, 82483b4eaSChristian König * and/or sell copies of the Software, and to permit persons to whom the 92483b4eaSChristian König * Software is furnished to do so, subject to the following conditions: 102483b4eaSChristian König * 112483b4eaSChristian König * The above copyright notice and this permission notice shall be included in 122483b4eaSChristian König * all copies or substantial portions of the Software. 132483b4eaSChristian König * 142483b4eaSChristian König * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 152483b4eaSChristian König * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 162483b4eaSChristian König * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 172483b4eaSChristian König * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR 182483b4eaSChristian König * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, 192483b4eaSChristian König * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR 202483b4eaSChristian König * OTHER DEALINGS IN THE SOFTWARE. 212483b4eaSChristian König * 222483b4eaSChristian König * Authors: Alex Deucher 232483b4eaSChristian König */ 242483b4eaSChristian König #include <drm/drmP.h> 252483b4eaSChristian König #include "radeon.h" 262483b4eaSChristian König #include "radeon_asic.h" 272483b4eaSChristian König #include "evergreend.h" 282483b4eaSChristian König 292483b4eaSChristian König u32 evergreen_gpu_check_soft_reset(struct radeon_device *rdev); 302483b4eaSChristian König 312483b4eaSChristian König /** 322483b4eaSChristian König * evergreen_dma_fence_ring_emit - emit a fence on the DMA ring 332483b4eaSChristian König * 342483b4eaSChristian König * @rdev: radeon_device pointer 352483b4eaSChristian König * @fence: radeon fence object 362483b4eaSChristian König * 372483b4eaSChristian König * Add a DMA fence packet to the ring to write 382483b4eaSChristian König * the fence seq number and DMA trap packet to generate 392483b4eaSChristian König * an interrupt if needed (evergreen-SI). 402483b4eaSChristian König */ 412483b4eaSChristian König void evergreen_dma_fence_ring_emit(struct radeon_device *rdev, 422483b4eaSChristian König struct radeon_fence *fence) 432483b4eaSChristian König { 442483b4eaSChristian König struct radeon_ring *ring = &rdev->ring[fence->ring]; 452483b4eaSChristian König u64 addr = rdev->fence_drv[fence->ring].gpu_addr; 462483b4eaSChristian König /* write the fence */ 472483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_FENCE, 0, 0)); 482483b4eaSChristian König radeon_ring_write(ring, addr & 0xfffffffc); 492483b4eaSChristian König radeon_ring_write(ring, (upper_32_bits(addr) & 0xff)); 502483b4eaSChristian König radeon_ring_write(ring, fence->seq); 512483b4eaSChristian König /* generate an interrupt */ 522483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_TRAP, 0, 0)); 532483b4eaSChristian König /* flush HDP */ 542483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_SRBM_WRITE, 0, 0)); 552483b4eaSChristian König radeon_ring_write(ring, (0xf << 16) | (HDP_MEM_COHERENCY_FLUSH_CNTL >> 2)); 562483b4eaSChristian König radeon_ring_write(ring, 1); 572483b4eaSChristian König } 582483b4eaSChristian König 592483b4eaSChristian König /** 602483b4eaSChristian König * evergreen_dma_ring_ib_execute - schedule an IB on the DMA engine 612483b4eaSChristian König * 622483b4eaSChristian König * @rdev: radeon_device pointer 632483b4eaSChristian König * @ib: IB object to schedule 642483b4eaSChristian König * 652483b4eaSChristian König * Schedule an IB in the DMA ring (evergreen). 662483b4eaSChristian König */ 672483b4eaSChristian König void evergreen_dma_ring_ib_execute(struct radeon_device *rdev, 682483b4eaSChristian König struct radeon_ib *ib) 692483b4eaSChristian König { 702483b4eaSChristian König struct radeon_ring *ring = &rdev->ring[ib->ring]; 712483b4eaSChristian König 722483b4eaSChristian König if (rdev->wb.enabled) { 732483b4eaSChristian König u32 next_rptr = ring->wptr + 4; 742483b4eaSChristian König while ((next_rptr & 7) != 5) 752483b4eaSChristian König next_rptr++; 762483b4eaSChristian König next_rptr += 3; 772483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_WRITE, 0, 1)); 782483b4eaSChristian König radeon_ring_write(ring, ring->next_rptr_gpu_addr & 0xfffffffc); 792483b4eaSChristian König radeon_ring_write(ring, upper_32_bits(ring->next_rptr_gpu_addr) & 0xff); 802483b4eaSChristian König radeon_ring_write(ring, next_rptr); 812483b4eaSChristian König } 822483b4eaSChristian König 832483b4eaSChristian König /* The indirect buffer packet must end on an 8 DW boundary in the DMA ring. 842483b4eaSChristian König * Pad as necessary with NOPs. 852483b4eaSChristian König */ 862483b4eaSChristian König while ((ring->wptr & 7) != 5) 872483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_NOP, 0, 0)); 882483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_INDIRECT_BUFFER, 0, 0)); 892483b4eaSChristian König radeon_ring_write(ring, (ib->gpu_addr & 0xFFFFFFE0)); 902483b4eaSChristian König radeon_ring_write(ring, (ib->length_dw << 12) | (upper_32_bits(ib->gpu_addr) & 0xFF)); 912483b4eaSChristian König 922483b4eaSChristian König } 932483b4eaSChristian König 942483b4eaSChristian König /** 952483b4eaSChristian König * evergreen_copy_dma - copy pages using the DMA engine 962483b4eaSChristian König * 972483b4eaSChristian König * @rdev: radeon_device pointer 982483b4eaSChristian König * @src_offset: src GPU address 992483b4eaSChristian König * @dst_offset: dst GPU address 1002483b4eaSChristian König * @num_gpu_pages: number of GPU pages to xfer 1012483b4eaSChristian König * @fence: radeon fence object 1022483b4eaSChristian König * 1032483b4eaSChristian König * Copy GPU paging using the DMA engine (evergreen-cayman). 1042483b4eaSChristian König * Used by the radeon ttm implementation to move pages if 1052483b4eaSChristian König * registered as the asic copy callback. 1062483b4eaSChristian König */ 1072483b4eaSChristian König int evergreen_copy_dma(struct radeon_device *rdev, 1082483b4eaSChristian König uint64_t src_offset, uint64_t dst_offset, 1092483b4eaSChristian König unsigned num_gpu_pages, 1102483b4eaSChristian König struct radeon_fence **fence) 1112483b4eaSChristian König { 1122483b4eaSChristian König struct radeon_semaphore *sem = NULL; 1132483b4eaSChristian König int ring_index = rdev->asic->copy.dma_ring_index; 1142483b4eaSChristian König struct radeon_ring *ring = &rdev->ring[ring_index]; 1152483b4eaSChristian König u32 size_in_dw, cur_size_in_dw; 1162483b4eaSChristian König int i, num_loops; 1172483b4eaSChristian König int r = 0; 1182483b4eaSChristian König 1192483b4eaSChristian König r = radeon_semaphore_create(rdev, &sem); 1202483b4eaSChristian König if (r) { 1212483b4eaSChristian König DRM_ERROR("radeon: moving bo (%d).\n", r); 1222483b4eaSChristian König return r; 1232483b4eaSChristian König } 1242483b4eaSChristian König 1252483b4eaSChristian König size_in_dw = (num_gpu_pages << RADEON_GPU_PAGE_SHIFT) / 4; 1262483b4eaSChristian König num_loops = DIV_ROUND_UP(size_in_dw, 0xfffff); 1272483b4eaSChristian König r = radeon_ring_lock(rdev, ring, num_loops * 5 + 11); 1282483b4eaSChristian König if (r) { 1292483b4eaSChristian König DRM_ERROR("radeon: moving bo (%d).\n", r); 1302483b4eaSChristian König radeon_semaphore_free(rdev, &sem, NULL); 1312483b4eaSChristian König return r; 1322483b4eaSChristian König } 1332483b4eaSChristian König 1341654b817SChristian König radeon_semaphore_sync_to(sem, *fence); 1351654b817SChristian König radeon_semaphore_sync_rings(rdev, sem, ring->idx); 1362483b4eaSChristian König 1372483b4eaSChristian König for (i = 0; i < num_loops; i++) { 1382483b4eaSChristian König cur_size_in_dw = size_in_dw; 1392483b4eaSChristian König if (cur_size_in_dw > 0xFFFFF) 1402483b4eaSChristian König cur_size_in_dw = 0xFFFFF; 1412483b4eaSChristian König size_in_dw -= cur_size_in_dw; 1422483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_COPY, 0, cur_size_in_dw)); 1432483b4eaSChristian König radeon_ring_write(ring, dst_offset & 0xfffffffc); 1442483b4eaSChristian König radeon_ring_write(ring, src_offset & 0xfffffffc); 1452483b4eaSChristian König radeon_ring_write(ring, upper_32_bits(dst_offset) & 0xff); 1462483b4eaSChristian König radeon_ring_write(ring, upper_32_bits(src_offset) & 0xff); 1472483b4eaSChristian König src_offset += cur_size_in_dw * 4; 1482483b4eaSChristian König dst_offset += cur_size_in_dw * 4; 1492483b4eaSChristian König } 1502483b4eaSChristian König 1512483b4eaSChristian König r = radeon_fence_emit(rdev, fence, ring->idx); 1522483b4eaSChristian König if (r) { 1532483b4eaSChristian König radeon_ring_unlock_undo(rdev, ring); 1542483b4eaSChristian König return r; 1552483b4eaSChristian König } 1562483b4eaSChristian König 1572483b4eaSChristian König radeon_ring_unlock_commit(rdev, ring); 1582483b4eaSChristian König radeon_semaphore_free(rdev, &sem, *fence); 1592483b4eaSChristian König 1602483b4eaSChristian König return r; 1612483b4eaSChristian König } 1622483b4eaSChristian König 1632483b4eaSChristian König /** 1642483b4eaSChristian König * evergreen_dma_is_lockup - Check if the DMA engine is locked up 1652483b4eaSChristian König * 1662483b4eaSChristian König * @rdev: radeon_device pointer 1672483b4eaSChristian König * @ring: radeon_ring structure holding ring information 1682483b4eaSChristian König * 1692483b4eaSChristian König * Check if the async DMA engine is locked up. 1702483b4eaSChristian König * Returns true if the engine appears to be locked up, false if not. 1712483b4eaSChristian König */ 1722483b4eaSChristian König bool evergreen_dma_is_lockup(struct radeon_device *rdev, struct radeon_ring *ring) 1732483b4eaSChristian König { 1742483b4eaSChristian König u32 reset_mask = evergreen_gpu_check_soft_reset(rdev); 1752483b4eaSChristian König 1762483b4eaSChristian König if (!(reset_mask & RADEON_RESET_DMA)) { 177*ff212f25SChristian König radeon_ring_lockup_update(rdev, ring); 1782483b4eaSChristian König return false; 1792483b4eaSChristian König } 1802483b4eaSChristian König /* force ring activities */ 1812483b4eaSChristian König radeon_ring_force_activity(rdev, ring); 1822483b4eaSChristian König return radeon_ring_test_lockup(rdev, ring); 1832483b4eaSChristian König } 1842483b4eaSChristian König 1852483b4eaSChristian König 186