xref: /linux/drivers/gpu/drm/bridge/analogix/analogix-anx78xx.h (revision 8dd06ef34b6e2f41b29fbf5fc1663780f2524285)
15d97408eSIcenowy Zheng /* SPDX-License-Identifier: GPL-2.0-only */
25d97408eSIcenowy Zheng /*
35d97408eSIcenowy Zheng  * Copyright(c) 2016, Analogix Semiconductor. All rights reserved.
45d97408eSIcenowy Zheng  */
55d97408eSIcenowy Zheng 
65d97408eSIcenowy Zheng #ifndef __ANX78xx_H
75d97408eSIcenowy Zheng #define __ANX78xx_H
85d97408eSIcenowy Zheng 
9*ad9301a2SIcenowy Zheng #include "analogix-i2c-dptx.h"
10*ad9301a2SIcenowy Zheng #include "analogix-i2c-txcommon.h"
11*ad9301a2SIcenowy Zheng 
125d97408eSIcenowy Zheng /***************************************************************/
135d97408eSIcenowy Zheng /* Register definitions for RX_PO                              */
145d97408eSIcenowy Zheng /***************************************************************/
155d97408eSIcenowy Zheng 
165d97408eSIcenowy Zheng /*
175d97408eSIcenowy Zheng  * System Control and Status
185d97408eSIcenowy Zheng  */
195d97408eSIcenowy Zheng 
205d97408eSIcenowy Zheng /* Software Reset Register 1 */
215d97408eSIcenowy Zheng #define SP_SOFTWARE_RESET1_REG		0x11
225d97408eSIcenowy Zheng #define SP_VIDEO_RST			BIT(4)
235d97408eSIcenowy Zheng #define SP_HDCP_MAN_RST			BIT(2)
245d97408eSIcenowy Zheng #define SP_TMDS_RST			BIT(1)
255d97408eSIcenowy Zheng #define SP_SW_MAN_RST			BIT(0)
265d97408eSIcenowy Zheng 
275d97408eSIcenowy Zheng /* System Status Register */
285d97408eSIcenowy Zheng #define SP_SYSTEM_STATUS_REG		0x14
295d97408eSIcenowy Zheng #define SP_TMDS_CLOCK_DET		BIT(1)
305d97408eSIcenowy Zheng #define SP_TMDS_DE_DET			BIT(0)
315d97408eSIcenowy Zheng 
325d97408eSIcenowy Zheng /* HDMI Status Register */
335d97408eSIcenowy Zheng #define SP_HDMI_STATUS_REG		0x15
345d97408eSIcenowy Zheng #define SP_HDMI_AUD_LAYOUT		BIT(3)
355d97408eSIcenowy Zheng #define SP_HDMI_DET			BIT(0)
365d97408eSIcenowy Zheng #  define SP_DVI_MODE			0
375d97408eSIcenowy Zheng #  define SP_HDMI_MODE			1
385d97408eSIcenowy Zheng 
395d97408eSIcenowy Zheng /* HDMI Mute Control Register */
405d97408eSIcenowy Zheng #define SP_HDMI_MUTE_CTRL_REG		0x16
415d97408eSIcenowy Zheng #define SP_AUD_MUTE			BIT(1)
425d97408eSIcenowy Zheng #define SP_VID_MUTE			BIT(0)
435d97408eSIcenowy Zheng 
445d97408eSIcenowy Zheng /* System Power Down Register 1 */
455d97408eSIcenowy Zheng #define SP_SYSTEM_POWER_DOWN1_REG	0x18
465d97408eSIcenowy Zheng #define SP_PWDN_CTRL			BIT(0)
475d97408eSIcenowy Zheng 
485d97408eSIcenowy Zheng /*
495d97408eSIcenowy Zheng  * Audio and Video Auto Control
505d97408eSIcenowy Zheng  */
515d97408eSIcenowy Zheng 
525d97408eSIcenowy Zheng /* Auto Audio and Video Control register */
535d97408eSIcenowy Zheng #define SP_AUDVID_CTRL_REG		0x20
545d97408eSIcenowy Zheng #define SP_AVC_OE			BIT(7)
555d97408eSIcenowy Zheng #define SP_AAC_OE			BIT(6)
565d97408eSIcenowy Zheng #define SP_AVC_EN			BIT(1)
575d97408eSIcenowy Zheng #define SP_AAC_EN			BIT(0)
585d97408eSIcenowy Zheng 
595d97408eSIcenowy Zheng /* Audio Exception Enable Registers */
605d97408eSIcenowy Zheng #define SP_AUD_EXCEPTION_ENABLE_BASE	(0x24 - 1)
615d97408eSIcenowy Zheng /* Bits for Audio Exception Enable Register 3 */
625d97408eSIcenowy Zheng #define SP_AEC_EN21			BIT(5)
635d97408eSIcenowy Zheng 
645d97408eSIcenowy Zheng /*
655d97408eSIcenowy Zheng  * Interrupt
665d97408eSIcenowy Zheng  */
675d97408eSIcenowy Zheng 
685d97408eSIcenowy Zheng /* Interrupt Status Register 1 */
695d97408eSIcenowy Zheng #define SP_INT_STATUS1_REG		0x31
705d97408eSIcenowy Zheng /* Bits for Interrupt Status Register 1 */
715d97408eSIcenowy Zheng #define SP_HDMI_DVI			BIT(7)
725d97408eSIcenowy Zheng #define SP_CKDT_CHG			BIT(6)
735d97408eSIcenowy Zheng #define SP_SCDT_CHG			BIT(5)
745d97408eSIcenowy Zheng #define SP_PCLK_CHG			BIT(4)
755d97408eSIcenowy Zheng #define SP_PLL_UNLOCK			BIT(3)
765d97408eSIcenowy Zheng #define SP_CABLE_PLUG_CHG		BIT(2)
775d97408eSIcenowy Zheng #define SP_SET_MUTE			BIT(1)
785d97408eSIcenowy Zheng #define SP_SW_INTR			BIT(0)
795d97408eSIcenowy Zheng /* Bits for Interrupt Status Register 2 */
805d97408eSIcenowy Zheng #define SP_HDCP_ERR			BIT(5)
815d97408eSIcenowy Zheng #define SP_AUDIO_SAMPLE_CHG		BIT(0)	/* undocumented */
825d97408eSIcenowy Zheng /* Bits for Interrupt Status Register 3 */
835d97408eSIcenowy Zheng #define SP_AUD_MODE_CHG			BIT(0)
845d97408eSIcenowy Zheng /* Bits for Interrupt Status Register 5 */
855d97408eSIcenowy Zheng #define SP_AUDIO_RCV			BIT(0)
865d97408eSIcenowy Zheng /* Bits for Interrupt Status Register 6 */
875d97408eSIcenowy Zheng #define SP_INT_STATUS6_REG		0x36
885d97408eSIcenowy Zheng #define SP_CTS_RCV			BIT(7)
895d97408eSIcenowy Zheng #define SP_NEW_AUD_PKT			BIT(4)
905d97408eSIcenowy Zheng #define SP_NEW_AVI_PKT			BIT(1)
915d97408eSIcenowy Zheng #define SP_NEW_CP_PKT			BIT(0)
925d97408eSIcenowy Zheng /* Bits for Interrupt Status Register 7 */
935d97408eSIcenowy Zheng #define SP_NO_VSI			BIT(7)
945d97408eSIcenowy Zheng #define SP_NEW_VS			BIT(4)
955d97408eSIcenowy Zheng 
965d97408eSIcenowy Zheng /* Interrupt Mask 1 Status Registers */
975d97408eSIcenowy Zheng #define SP_INT_MASK1_REG		0x41
985d97408eSIcenowy Zheng 
995d97408eSIcenowy Zheng /* HDMI US TIMER Control Register */
1005d97408eSIcenowy Zheng #define SP_HDMI_US_TIMER_CTRL_REG	0x49
1015d97408eSIcenowy Zheng #define SP_MS_TIMER_MARGIN_10_8_MASK	0x07
1025d97408eSIcenowy Zheng 
1035d97408eSIcenowy Zheng /*
1045d97408eSIcenowy Zheng  * TMDS Control
1055d97408eSIcenowy Zheng  */
1065d97408eSIcenowy Zheng 
1075d97408eSIcenowy Zheng /* TMDS Control Registers */
1085d97408eSIcenowy Zheng #define SP_TMDS_CTRL_BASE		(0x50 - 1)
1095d97408eSIcenowy Zheng /* Bits for TMDS Control Register 7 */
1105d97408eSIcenowy Zheng #define SP_PD_RT			BIT(0)
1115d97408eSIcenowy Zheng 
1125d97408eSIcenowy Zheng /*
1135d97408eSIcenowy Zheng  * Video Control
1145d97408eSIcenowy Zheng  */
1155d97408eSIcenowy Zheng 
1165d97408eSIcenowy Zheng /* Video Status Register */
1175d97408eSIcenowy Zheng #define SP_VIDEO_STATUS_REG		0x70
1185d97408eSIcenowy Zheng #define SP_COLOR_DEPTH_MASK		0xf0
1195d97408eSIcenowy Zheng #define SP_COLOR_DEPTH_SHIFT		4
1205d97408eSIcenowy Zheng #  define SP_COLOR_DEPTH_MODE_LEGACY	0x00
1215d97408eSIcenowy Zheng #  define SP_COLOR_DEPTH_MODE_24BIT	0x04
1225d97408eSIcenowy Zheng #  define SP_COLOR_DEPTH_MODE_30BIT	0x05
1235d97408eSIcenowy Zheng #  define SP_COLOR_DEPTH_MODE_36BIT	0x06
1245d97408eSIcenowy Zheng #  define SP_COLOR_DEPTH_MODE_48BIT	0x07
1255d97408eSIcenowy Zheng 
1265d97408eSIcenowy Zheng /* Video Data Range Control Register */
1275d97408eSIcenowy Zheng #define SP_VID_DATA_RANGE_CTRL_REG	0x83
1285d97408eSIcenowy Zheng #define SP_R2Y_INPUT_LIMIT		BIT(1)
1295d97408eSIcenowy Zheng 
1305d97408eSIcenowy Zheng /* Pixel Clock High Resolution Counter Registers */
1315d97408eSIcenowy Zheng #define SP_PCLK_HIGHRES_CNT_BASE	(0x8c - 1)
1325d97408eSIcenowy Zheng 
1335d97408eSIcenowy Zheng /*
1345d97408eSIcenowy Zheng  * Audio Control
1355d97408eSIcenowy Zheng  */
1365d97408eSIcenowy Zheng 
1375d97408eSIcenowy Zheng /* Number of Audio Channels Status Registers */
1385d97408eSIcenowy Zheng #define SP_AUD_CH_STATUS_REG_NUM	6
1395d97408eSIcenowy Zheng 
1405d97408eSIcenowy Zheng /* Audio IN S/PDIF Channel Status Registers */
1415d97408eSIcenowy Zheng #define SP_AUD_SPDIF_CH_STATUS_BASE	0xc7
1425d97408eSIcenowy Zheng 
1435d97408eSIcenowy Zheng /* Audio IN S/PDIF Channel Status Register 4 */
1445d97408eSIcenowy Zheng #define SP_FS_FREQ_MASK			0x0f
1455d97408eSIcenowy Zheng #  define SP_FS_FREQ_44100HZ		0x00
1465d97408eSIcenowy Zheng #  define SP_FS_FREQ_48000HZ		0x02
1475d97408eSIcenowy Zheng #  define SP_FS_FREQ_32000HZ		0x03
1485d97408eSIcenowy Zheng #  define SP_FS_FREQ_88200HZ		0x08
1495d97408eSIcenowy Zheng #  define SP_FS_FREQ_96000HZ		0x0a
1505d97408eSIcenowy Zheng #  define SP_FS_FREQ_176400HZ		0x0c
1515d97408eSIcenowy Zheng #  define SP_FS_FREQ_192000HZ		0x0e
1525d97408eSIcenowy Zheng 
1535d97408eSIcenowy Zheng /*
1545d97408eSIcenowy Zheng  * Micellaneous Control Block
1555d97408eSIcenowy Zheng  */
1565d97408eSIcenowy Zheng 
1575d97408eSIcenowy Zheng /* CHIP Control Register */
1585d97408eSIcenowy Zheng #define SP_CHIP_CTRL_REG		0xe3
1595d97408eSIcenowy Zheng #define SP_MAN_HDMI5V_DET		BIT(3)
1605d97408eSIcenowy Zheng #define SP_PLLLOCK_CKDT_EN		BIT(2)
1615d97408eSIcenowy Zheng #define SP_ANALOG_CKDT_EN		BIT(1)
1625d97408eSIcenowy Zheng #define SP_DIGITAL_CKDT_EN		BIT(0)
1635d97408eSIcenowy Zheng 
1645d97408eSIcenowy Zheng /* Packet Receiving Status Register */
1655d97408eSIcenowy Zheng #define SP_PACKET_RECEIVING_STATUS_REG	0xf3
1665d97408eSIcenowy Zheng #define SP_AVI_RCVD			BIT(5)
1675d97408eSIcenowy Zheng #define SP_VSI_RCVD			BIT(1)
1685d97408eSIcenowy Zheng 
1695d97408eSIcenowy Zheng /***************************************************************/
1705d97408eSIcenowy Zheng /* Register definitions for RX_P1                              */
1715d97408eSIcenowy Zheng /***************************************************************/
1725d97408eSIcenowy Zheng 
1735d97408eSIcenowy Zheng /* HDCP BCAPS Shadow Register */
1745d97408eSIcenowy Zheng #define SP_HDCP_BCAPS_SHADOW_REG	0x2a
1755d97408eSIcenowy Zheng #define SP_BCAPS_REPEATER		BIT(5)
1765d97408eSIcenowy Zheng 
1775d97408eSIcenowy Zheng /* HDCP Status Register */
1785d97408eSIcenowy Zheng #define SP_RX_HDCP_STATUS_REG		0x3f
1795d97408eSIcenowy Zheng #define SP_AUTH_EN			BIT(4)
1805d97408eSIcenowy Zheng 
1815d97408eSIcenowy Zheng /*
1825d97408eSIcenowy Zheng  * InfoFrame and Control Packet Registers
1835d97408eSIcenowy Zheng  */
1845d97408eSIcenowy Zheng 
1855d97408eSIcenowy Zheng /* AVI InfoFrame packet checksum */
1865d97408eSIcenowy Zheng #define SP_AVI_INFOFRAME_CHECKSUM	0xa3
1875d97408eSIcenowy Zheng 
1885d97408eSIcenowy Zheng /* AVI InfoFrame Registers */
1895d97408eSIcenowy Zheng #define SP_AVI_INFOFRAME_DATA_BASE	0xa4
1905d97408eSIcenowy Zheng 
1915d97408eSIcenowy Zheng #define SP_AVI_COLOR_F_MASK		0x60
1925d97408eSIcenowy Zheng #define SP_AVI_COLOR_F_SHIFT		5
1935d97408eSIcenowy Zheng 
1945d97408eSIcenowy Zheng /* Audio InfoFrame Registers */
1955d97408eSIcenowy Zheng #define SP_AUD_INFOFRAME_DATA_BASE	0xc4
1965d97408eSIcenowy Zheng #define SP_AUD_INFOFRAME_LAYOUT_MASK	0x0f
1975d97408eSIcenowy Zheng 
1985d97408eSIcenowy Zheng /* MPEG/HDMI Vendor Specific InfoFrame Packet type code */
1995d97408eSIcenowy Zheng #define SP_MPEG_VS_INFOFRAME_TYPE_REG	0xe0
2005d97408eSIcenowy Zheng 
2015d97408eSIcenowy Zheng /* MPEG/HDMI Vendor Specific InfoFrame Packet length */
2025d97408eSIcenowy Zheng #define SP_MPEG_VS_INFOFRAME_LEN_REG	0xe2
2035d97408eSIcenowy Zheng 
2045d97408eSIcenowy Zheng /* MPEG/HDMI Vendor Specific InfoFrame Packet version number */
2055d97408eSIcenowy Zheng #define SP_MPEG_VS_INFOFRAME_VER_REG	0xe1
2065d97408eSIcenowy Zheng 
2075d97408eSIcenowy Zheng /* MPEG/HDMI Vendor Specific InfoFrame Packet content */
2085d97408eSIcenowy Zheng #define SP_MPEG_VS_INFOFRAME_DATA_BASE	0xe4
2095d97408eSIcenowy Zheng 
2105d97408eSIcenowy Zheng /* General Control Packet Register */
2115d97408eSIcenowy Zheng #define SP_GENERAL_CTRL_PACKET_REG	0x9f
2125d97408eSIcenowy Zheng #define SP_CLEAR_AVMUTE			BIT(4)
2135d97408eSIcenowy Zheng #define SP_SET_AVMUTE			BIT(0)
2145d97408eSIcenowy Zheng 
2155d97408eSIcenowy Zheng /***************************************************************/
2165d97408eSIcenowy Zheng /* Register definitions for TX_P1                              */
2175d97408eSIcenowy Zheng /***************************************************************/
2185d97408eSIcenowy Zheng 
2195d97408eSIcenowy Zheng /* DP TX Link Training Control Register */
2205d97408eSIcenowy Zheng #define SP_DP_TX_LT_CTRL0_REG		0x30
2215d97408eSIcenowy Zheng 
2225d97408eSIcenowy Zheng /* PD 1.2 Lint Training 80bit Pattern Register */
2235d97408eSIcenowy Zheng #define SP_DP_LT_80BIT_PATTERN0_REG	0x80
2245d97408eSIcenowy Zheng #define SP_DP_LT_80BIT_PATTERN_REG_NUM	10
2255d97408eSIcenowy Zheng 
2265d97408eSIcenowy Zheng /* Audio Interface Control Register 0 */
2275d97408eSIcenowy Zheng #define SP_AUD_INTERFACE_CTRL0_REG	0x5f
2285d97408eSIcenowy Zheng #define SP_AUD_INTERFACE_DISABLE	0x80
2295d97408eSIcenowy Zheng 
2305d97408eSIcenowy Zheng /* Audio Interface Control Register 2 */
2315d97408eSIcenowy Zheng #define SP_AUD_INTERFACE_CTRL2_REG	0x60
2325d97408eSIcenowy Zheng #define SP_M_AUD_ADJUST_ST		0x04
2335d97408eSIcenowy Zheng 
2345d97408eSIcenowy Zheng /* Audio Interface Control Register 3 */
2355d97408eSIcenowy Zheng #define SP_AUD_INTERFACE_CTRL3_REG	0x62
2365d97408eSIcenowy Zheng 
2375d97408eSIcenowy Zheng /* Audio Interface Control Register 4 */
2385d97408eSIcenowy Zheng #define SP_AUD_INTERFACE_CTRL4_REG	0x67
2395d97408eSIcenowy Zheng 
2405d97408eSIcenowy Zheng /* Audio Interface Control Register 5 */
2415d97408eSIcenowy Zheng #define SP_AUD_INTERFACE_CTRL5_REG	0x68
2425d97408eSIcenowy Zheng 
2435d97408eSIcenowy Zheng /* Audio Interface Control Register 6 */
2445d97408eSIcenowy Zheng #define SP_AUD_INTERFACE_CTRL6_REG	0x69
2455d97408eSIcenowy Zheng 
2465d97408eSIcenowy Zheng /* Firmware Version Register */
2475d97408eSIcenowy Zheng #define SP_FW_VER_REG			0xb7
2485d97408eSIcenowy Zheng 
2495d97408eSIcenowy Zheng #endif
250