1*8d8bd7beSOleksij Rempel /* 2*8d8bd7beSOleksij Rempel * Copyright (C) 2014 Oleksij Rempel <linux@rempel-privat.de> 3*8d8bd7beSOleksij Rempel * 4*8d8bd7beSOleksij Rempel * This program is free software; you can redistribute it and/or 5*8d8bd7beSOleksij Rempel * modify it under the terms of the GNU General Public License 6*8d8bd7beSOleksij Rempel * as published by the Free Software Foundation; either version 2 7*8d8bd7beSOleksij Rempel * of the License, or (at your option) any later version. 8*8d8bd7beSOleksij Rempel */ 9*8d8bd7beSOleksij Rempel 10*8d8bd7beSOleksij Rempel #include <linux/kernel.h> 11*8d8bd7beSOleksij Rempel #include <linux/init.h> 12*8d8bd7beSOleksij Rempel #include <linux/interrupt.h> 13*8d8bd7beSOleksij Rempel #include <linux/sched.h> 14*8d8bd7beSOleksij Rempel #include <linux/clk.h> 15*8d8bd7beSOleksij Rempel #include <linux/clocksource.h> 16*8d8bd7beSOleksij Rempel #include <linux/clockchips.h> 17*8d8bd7beSOleksij Rempel #include <linux/io.h> 18*8d8bd7beSOleksij Rempel #include <linux/of.h> 19*8d8bd7beSOleksij Rempel #include <linux/of_address.h> 20*8d8bd7beSOleksij Rempel #include <linux/of_irq.h> 21*8d8bd7beSOleksij Rempel #include <linux/bitops.h> 22*8d8bd7beSOleksij Rempel 23*8d8bd7beSOleksij Rempel #define DRIVER_NAME "asm9260-timer" 24*8d8bd7beSOleksij Rempel 25*8d8bd7beSOleksij Rempel /* 26*8d8bd7beSOleksij Rempel * this device provide 4 offsets for each register: 27*8d8bd7beSOleksij Rempel * 0x0 - plain read write mode 28*8d8bd7beSOleksij Rempel * 0x4 - set mode, OR logic. 29*8d8bd7beSOleksij Rempel * 0x8 - clr mode, XOR logic. 30*8d8bd7beSOleksij Rempel * 0xc - togle mode. 31*8d8bd7beSOleksij Rempel */ 32*8d8bd7beSOleksij Rempel #define SET_REG 4 33*8d8bd7beSOleksij Rempel #define CLR_REG 8 34*8d8bd7beSOleksij Rempel 35*8d8bd7beSOleksij Rempel #define HW_IR 0x0000 /* RW. Interrupt */ 36*8d8bd7beSOleksij Rempel #define BM_IR_CR0 BIT(4) 37*8d8bd7beSOleksij Rempel #define BM_IR_MR3 BIT(3) 38*8d8bd7beSOleksij Rempel #define BM_IR_MR2 BIT(2) 39*8d8bd7beSOleksij Rempel #define BM_IR_MR1 BIT(1) 40*8d8bd7beSOleksij Rempel #define BM_IR_MR0 BIT(0) 41*8d8bd7beSOleksij Rempel 42*8d8bd7beSOleksij Rempel #define HW_TCR 0x0010 /* RW. Timer controller */ 43*8d8bd7beSOleksij Rempel /* BM_C*_RST 44*8d8bd7beSOleksij Rempel * Timer Counter and the Prescale Counter are synchronously reset on the 45*8d8bd7beSOleksij Rempel * next positive edge of PCLK. The counters remain reset until TCR[1] is 46*8d8bd7beSOleksij Rempel * returned to zero. */ 47*8d8bd7beSOleksij Rempel #define BM_C3_RST BIT(7) 48*8d8bd7beSOleksij Rempel #define BM_C2_RST BIT(6) 49*8d8bd7beSOleksij Rempel #define BM_C1_RST BIT(5) 50*8d8bd7beSOleksij Rempel #define BM_C0_RST BIT(4) 51*8d8bd7beSOleksij Rempel /* BM_C*_EN 52*8d8bd7beSOleksij Rempel * 1 - Timer Counter and Prescale Counter are enabled for counting 53*8d8bd7beSOleksij Rempel * 0 - counters are disabled */ 54*8d8bd7beSOleksij Rempel #define BM_C3_EN BIT(3) 55*8d8bd7beSOleksij Rempel #define BM_C2_EN BIT(2) 56*8d8bd7beSOleksij Rempel #define BM_C1_EN BIT(1) 57*8d8bd7beSOleksij Rempel #define BM_C0_EN BIT(0) 58*8d8bd7beSOleksij Rempel 59*8d8bd7beSOleksij Rempel #define HW_DIR 0x0020 /* RW. Direction? */ 60*8d8bd7beSOleksij Rempel /* 00 - count up 61*8d8bd7beSOleksij Rempel * 01 - count down 62*8d8bd7beSOleksij Rempel * 10 - ?? 2^n/2 */ 63*8d8bd7beSOleksij Rempel #define BM_DIR_COUNT_UP 0 64*8d8bd7beSOleksij Rempel #define BM_DIR_COUNT_DOWN 1 65*8d8bd7beSOleksij Rempel #define BM_DIR0_SHIFT 0 66*8d8bd7beSOleksij Rempel #define BM_DIR1_SHIFT 4 67*8d8bd7beSOleksij Rempel #define BM_DIR2_SHIFT 8 68*8d8bd7beSOleksij Rempel #define BM_DIR3_SHIFT 12 69*8d8bd7beSOleksij Rempel #define BM_DIR_DEFAULT (BM_DIR_COUNT_UP << BM_DIR0_SHIFT | \ 70*8d8bd7beSOleksij Rempel BM_DIR_COUNT_UP << BM_DIR1_SHIFT | \ 71*8d8bd7beSOleksij Rempel BM_DIR_COUNT_UP << BM_DIR2_SHIFT | \ 72*8d8bd7beSOleksij Rempel BM_DIR_COUNT_UP << BM_DIR3_SHIFT) 73*8d8bd7beSOleksij Rempel 74*8d8bd7beSOleksij Rempel #define HW_TC0 0x0030 /* RO. Timer counter 0 */ 75*8d8bd7beSOleksij Rempel /* HW_TC*. Timer counter owerflow (0xffff.ffff to 0x0000.0000) do not generate 76*8d8bd7beSOleksij Rempel * interrupt. This registers can be used to detect overflow */ 77*8d8bd7beSOleksij Rempel #define HW_TC1 0x0040 78*8d8bd7beSOleksij Rempel #define HW_TC2 0x0050 79*8d8bd7beSOleksij Rempel #define HW_TC3 0x0060 80*8d8bd7beSOleksij Rempel 81*8d8bd7beSOleksij Rempel #define HW_PR 0x0070 /* RW. prescaler */ 82*8d8bd7beSOleksij Rempel #define BM_PR_DISABLE 0 83*8d8bd7beSOleksij Rempel #define HW_PC 0x0080 /* RO. Prescaler counter */ 84*8d8bd7beSOleksij Rempel #define HW_MCR 0x0090 /* RW. Match control */ 85*8d8bd7beSOleksij Rempel /* enable interrupt on match */ 86*8d8bd7beSOleksij Rempel #define BM_MCR_INT_EN(n) (1 << (n * 3 + 0)) 87*8d8bd7beSOleksij Rempel /* enable TC reset on match */ 88*8d8bd7beSOleksij Rempel #define BM_MCR_RES_EN(n) (1 << (n * 3 + 1)) 89*8d8bd7beSOleksij Rempel /* enable stop TC on match */ 90*8d8bd7beSOleksij Rempel #define BM_MCR_STOP_EN(n) (1 << (n * 3 + 2)) 91*8d8bd7beSOleksij Rempel 92*8d8bd7beSOleksij Rempel #define HW_MR0 0x00a0 /* RW. Match reg */ 93*8d8bd7beSOleksij Rempel #define HW_MR1 0x00b0 94*8d8bd7beSOleksij Rempel #define HW_MR2 0x00C0 95*8d8bd7beSOleksij Rempel #define HW_MR3 0x00D0 96*8d8bd7beSOleksij Rempel 97*8d8bd7beSOleksij Rempel #define HW_CTCR 0x0180 /* Counter control */ 98*8d8bd7beSOleksij Rempel #define BM_CTCR0_SHIFT 0 99*8d8bd7beSOleksij Rempel #define BM_CTCR1_SHIFT 2 100*8d8bd7beSOleksij Rempel #define BM_CTCR2_SHIFT 4 101*8d8bd7beSOleksij Rempel #define BM_CTCR3_SHIFT 6 102*8d8bd7beSOleksij Rempel #define BM_CTCR_TM 0 /* Timer mode. Every rising PCLK edge. */ 103*8d8bd7beSOleksij Rempel #define BM_CTCR_DEFAULT (BM_CTCR_TM << BM_CTCR0_SHIFT | \ 104*8d8bd7beSOleksij Rempel BM_CTCR_TM << BM_CTCR1_SHIFT | \ 105*8d8bd7beSOleksij Rempel BM_CTCR_TM << BM_CTCR2_SHIFT | \ 106*8d8bd7beSOleksij Rempel BM_CTCR_TM << BM_CTCR3_SHIFT) 107*8d8bd7beSOleksij Rempel 108*8d8bd7beSOleksij Rempel static struct asm9260_timer_priv { 109*8d8bd7beSOleksij Rempel void __iomem *base; 110*8d8bd7beSOleksij Rempel unsigned long ticks_per_jiffy; 111*8d8bd7beSOleksij Rempel } priv; 112*8d8bd7beSOleksij Rempel 113*8d8bd7beSOleksij Rempel static int asm9260_timer_set_next_event(unsigned long delta, 114*8d8bd7beSOleksij Rempel struct clock_event_device *evt) 115*8d8bd7beSOleksij Rempel { 116*8d8bd7beSOleksij Rempel /* configure match count for TC0 */ 117*8d8bd7beSOleksij Rempel writel_relaxed(delta, priv.base + HW_MR0); 118*8d8bd7beSOleksij Rempel /* enable TC0 */ 119*8d8bd7beSOleksij Rempel writel_relaxed(BM_C0_EN, priv.base + HW_TCR + SET_REG); 120*8d8bd7beSOleksij Rempel return 0; 121*8d8bd7beSOleksij Rempel } 122*8d8bd7beSOleksij Rempel 123*8d8bd7beSOleksij Rempel static void asm9260_timer_set_mode(enum clock_event_mode mode, 124*8d8bd7beSOleksij Rempel struct clock_event_device *evt) 125*8d8bd7beSOleksij Rempel { 126*8d8bd7beSOleksij Rempel /* stop timer0 */ 127*8d8bd7beSOleksij Rempel writel_relaxed(BM_C0_EN, priv.base + HW_TCR + CLR_REG); 128*8d8bd7beSOleksij Rempel 129*8d8bd7beSOleksij Rempel switch (mode) { 130*8d8bd7beSOleksij Rempel case CLOCK_EVT_MODE_PERIODIC: 131*8d8bd7beSOleksij Rempel /* disable reset and stop on match */ 132*8d8bd7beSOleksij Rempel writel_relaxed(BM_MCR_RES_EN(0) | BM_MCR_STOP_EN(0), 133*8d8bd7beSOleksij Rempel priv.base + HW_MCR + CLR_REG); 134*8d8bd7beSOleksij Rempel /* configure match count for TC0 */ 135*8d8bd7beSOleksij Rempel writel_relaxed(priv.ticks_per_jiffy, priv.base + HW_MR0); 136*8d8bd7beSOleksij Rempel /* enable TC0 */ 137*8d8bd7beSOleksij Rempel writel_relaxed(BM_C0_EN, priv.base + HW_TCR + SET_REG); 138*8d8bd7beSOleksij Rempel break; 139*8d8bd7beSOleksij Rempel case CLOCK_EVT_MODE_ONESHOT: 140*8d8bd7beSOleksij Rempel /* enable reset and stop on match */ 141*8d8bd7beSOleksij Rempel writel_relaxed(BM_MCR_RES_EN(0) | BM_MCR_STOP_EN(0), 142*8d8bd7beSOleksij Rempel priv.base + HW_MCR + SET_REG); 143*8d8bd7beSOleksij Rempel break; 144*8d8bd7beSOleksij Rempel default: 145*8d8bd7beSOleksij Rempel break; 146*8d8bd7beSOleksij Rempel } 147*8d8bd7beSOleksij Rempel } 148*8d8bd7beSOleksij Rempel 149*8d8bd7beSOleksij Rempel static struct clock_event_device event_dev = { 150*8d8bd7beSOleksij Rempel .name = DRIVER_NAME, 151*8d8bd7beSOleksij Rempel .rating = 200, 152*8d8bd7beSOleksij Rempel .features = CLOCK_EVT_FEAT_PERIODIC | CLOCK_EVT_FEAT_ONESHOT, 153*8d8bd7beSOleksij Rempel .set_next_event = asm9260_timer_set_next_event, 154*8d8bd7beSOleksij Rempel .set_mode = asm9260_timer_set_mode, 155*8d8bd7beSOleksij Rempel }; 156*8d8bd7beSOleksij Rempel 157*8d8bd7beSOleksij Rempel static irqreturn_t asm9260_timer_interrupt(int irq, void *dev_id) 158*8d8bd7beSOleksij Rempel { 159*8d8bd7beSOleksij Rempel struct clock_event_device *evt = dev_id; 160*8d8bd7beSOleksij Rempel 161*8d8bd7beSOleksij Rempel evt->event_handler(evt); 162*8d8bd7beSOleksij Rempel 163*8d8bd7beSOleksij Rempel writel_relaxed(BM_IR_MR0, priv.base + HW_IR); 164*8d8bd7beSOleksij Rempel 165*8d8bd7beSOleksij Rempel return IRQ_HANDLED; 166*8d8bd7beSOleksij Rempel } 167*8d8bd7beSOleksij Rempel 168*8d8bd7beSOleksij Rempel /* 169*8d8bd7beSOleksij Rempel * --------------------------------------------------------------------------- 170*8d8bd7beSOleksij Rempel * Timer initialization 171*8d8bd7beSOleksij Rempel * --------------------------------------------------------------------------- 172*8d8bd7beSOleksij Rempel */ 173*8d8bd7beSOleksij Rempel static void __init asm9260_timer_init(struct device_node *np) 174*8d8bd7beSOleksij Rempel { 175*8d8bd7beSOleksij Rempel int irq; 176*8d8bd7beSOleksij Rempel struct clk *clk; 177*8d8bd7beSOleksij Rempel int ret; 178*8d8bd7beSOleksij Rempel unsigned long rate; 179*8d8bd7beSOleksij Rempel 180*8d8bd7beSOleksij Rempel priv.base = of_io_request_and_map(np, 0, np->name); 181*8d8bd7beSOleksij Rempel if (!priv.base) 182*8d8bd7beSOleksij Rempel panic("%s: unable to map resource", np->name); 183*8d8bd7beSOleksij Rempel 184*8d8bd7beSOleksij Rempel clk = of_clk_get(np, 0); 185*8d8bd7beSOleksij Rempel 186*8d8bd7beSOleksij Rempel ret = clk_prepare_enable(clk); 187*8d8bd7beSOleksij Rempel if (ret) 188*8d8bd7beSOleksij Rempel panic("Failed to enable clk!\n"); 189*8d8bd7beSOleksij Rempel 190*8d8bd7beSOleksij Rempel irq = irq_of_parse_and_map(np, 0); 191*8d8bd7beSOleksij Rempel ret = request_irq(irq, asm9260_timer_interrupt, IRQF_TIMER, 192*8d8bd7beSOleksij Rempel DRIVER_NAME, &event_dev); 193*8d8bd7beSOleksij Rempel if (ret) 194*8d8bd7beSOleksij Rempel panic("Failed to setup irq!\n"); 195*8d8bd7beSOleksij Rempel 196*8d8bd7beSOleksij Rempel /* set all timers for count-up */ 197*8d8bd7beSOleksij Rempel writel_relaxed(BM_DIR_DEFAULT, priv.base + HW_DIR); 198*8d8bd7beSOleksij Rempel /* disable divider */ 199*8d8bd7beSOleksij Rempel writel_relaxed(BM_PR_DISABLE, priv.base + HW_PR); 200*8d8bd7beSOleksij Rempel /* make sure all timers use every rising PCLK edge. */ 201*8d8bd7beSOleksij Rempel writel_relaxed(BM_CTCR_DEFAULT, priv.base + HW_CTCR); 202*8d8bd7beSOleksij Rempel /* enable interrupt for TC0 and clean setting for all other lines */ 203*8d8bd7beSOleksij Rempel writel_relaxed(BM_MCR_INT_EN(0) , priv.base + HW_MCR); 204*8d8bd7beSOleksij Rempel 205*8d8bd7beSOleksij Rempel rate = clk_get_rate(clk); 206*8d8bd7beSOleksij Rempel clocksource_mmio_init(priv.base + HW_TC1, DRIVER_NAME, rate, 207*8d8bd7beSOleksij Rempel 200, 32, clocksource_mmio_readl_up); 208*8d8bd7beSOleksij Rempel 209*8d8bd7beSOleksij Rempel /* Seems like we can't use counter without match register even if 210*8d8bd7beSOleksij Rempel * actions for MR are disabled. So, set MR to max value. */ 211*8d8bd7beSOleksij Rempel writel_relaxed(0xffffffff, priv.base + HW_MR1); 212*8d8bd7beSOleksij Rempel /* enable TC1 */ 213*8d8bd7beSOleksij Rempel writel_relaxed(BM_C1_EN, priv.base + HW_TCR + SET_REG); 214*8d8bd7beSOleksij Rempel 215*8d8bd7beSOleksij Rempel priv.ticks_per_jiffy = DIV_ROUND_CLOSEST(rate, HZ); 216*8d8bd7beSOleksij Rempel event_dev.cpumask = cpumask_of(0); 217*8d8bd7beSOleksij Rempel clockevents_config_and_register(&event_dev, rate, 0x2c00, 0xfffffffe); 218*8d8bd7beSOleksij Rempel } 219*8d8bd7beSOleksij Rempel CLOCKSOURCE_OF_DECLARE(asm9260_timer, "alphascale,asm9260-timer", 220*8d8bd7beSOleksij Rempel asm9260_timer_init); 221