xref: /linux/drivers/clk/tegra/clk-tegra124.c (revision eede7113aabd3f40f8d9c32b1690f2859fcb101a)
176da314dSPeter De Schrijver /*
208acae34SPaul Walmsley  * Copyright (c) 2012-2014 NVIDIA CORPORATION.  All rights reserved.
376da314dSPeter De Schrijver  *
476da314dSPeter De Schrijver  * This program is free software; you can redistribute it and/or modify it
576da314dSPeter De Schrijver  * under the terms and conditions of the GNU General Public License,
676da314dSPeter De Schrijver  * version 2, as published by the Free Software Foundation.
776da314dSPeter De Schrijver  *
876da314dSPeter De Schrijver  * This program is distributed in the hope it will be useful, but WITHOUT
976da314dSPeter De Schrijver  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
1076da314dSPeter De Schrijver  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
1176da314dSPeter De Schrijver  * more details.
1276da314dSPeter De Schrijver  *
1376da314dSPeter De Schrijver  * You should have received a copy of the GNU General Public License
1476da314dSPeter De Schrijver  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
1576da314dSPeter De Schrijver  */
1676da314dSPeter De Schrijver 
1776da314dSPeter De Schrijver #include <linux/io.h>
1876da314dSPeter De Schrijver #include <linux/clk-provider.h>
1976da314dSPeter De Schrijver #include <linux/clkdev.h>
2076da314dSPeter De Schrijver #include <linux/of.h>
2176da314dSPeter De Schrijver #include <linux/of_address.h>
2276da314dSPeter De Schrijver #include <linux/delay.h>
2376da314dSPeter De Schrijver #include <linux/export.h>
2476da314dSPeter De Schrijver #include <linux/clk/tegra.h>
2576da314dSPeter De Schrijver #include <dt-bindings/clock/tegra124-car.h>
26a3c83ff2SPaul Walmsley #include <dt-bindings/reset/tegra124-car.h>
2776da314dSPeter De Schrijver 
2876da314dSPeter De Schrijver #include "clk.h"
2976da314dSPeter De Schrijver #include "clk-id.h"
3076da314dSPeter De Schrijver 
3108acae34SPaul Walmsley /*
3208acae34SPaul Walmsley  * TEGRA124_CAR_BANK_COUNT: the number of peripheral clock register
3308acae34SPaul Walmsley  * banks present in the Tegra124/132 CAR IP block.  The banks are
3408acae34SPaul Walmsley  * identified by single letters, e.g.: L, H, U, V, W, X.  See
3508acae34SPaul Walmsley  * periph_regs[] in drivers/clk/tegra/clk.c
3608acae34SPaul Walmsley  */
3708acae34SPaul Walmsley #define TEGRA124_CAR_BANK_COUNT			6
3808acae34SPaul Walmsley 
3961792e40SJoseph Lo #define CLK_SOURCE_CSITE 0x1d4
4076da314dSPeter De Schrijver #define CLK_SOURCE_EMC 0x19c
4176da314dSPeter De Schrijver 
42a3c83ff2SPaul Walmsley #define RST_DFLL_DVCO			0x2f4
43a3c83ff2SPaul Walmsley #define DVFS_DFLL_RESET_SHIFT		0
44a3c83ff2SPaul Walmsley 
4576da314dSPeter De Schrijver #define PLLC_BASE 0x80
4676da314dSPeter De Schrijver #define PLLC_OUT 0x84
4776da314dSPeter De Schrijver #define PLLC_MISC2 0x88
4876da314dSPeter De Schrijver #define PLLC_MISC 0x8c
4976da314dSPeter De Schrijver #define PLLC2_BASE 0x4e8
5076da314dSPeter De Schrijver #define PLLC2_MISC 0x4ec
5176da314dSPeter De Schrijver #define PLLC3_BASE 0x4fc
5276da314dSPeter De Schrijver #define PLLC3_MISC 0x500
5376da314dSPeter De Schrijver #define PLLM_BASE 0x90
5476da314dSPeter De Schrijver #define PLLM_OUT 0x94
5576da314dSPeter De Schrijver #define PLLM_MISC 0x9c
5676da314dSPeter De Schrijver #define PLLP_BASE 0xa0
5776da314dSPeter De Schrijver #define PLLP_MISC 0xac
5876da314dSPeter De Schrijver #define PLLA_BASE 0xb0
5976da314dSPeter De Schrijver #define PLLA_MISC 0xbc
6076da314dSPeter De Schrijver #define PLLD_BASE 0xd0
6176da314dSPeter De Schrijver #define PLLD_MISC 0xdc
6276da314dSPeter De Schrijver #define PLLU_BASE 0xc0
6376da314dSPeter De Schrijver #define PLLU_MISC 0xcc
6476da314dSPeter De Schrijver #define PLLX_BASE 0xe0
6576da314dSPeter De Schrijver #define PLLX_MISC 0xe4
6676da314dSPeter De Schrijver #define PLLX_MISC2 0x514
6776da314dSPeter De Schrijver #define PLLX_MISC3 0x518
6876da314dSPeter De Schrijver #define PLLE_BASE 0xe8
6976da314dSPeter De Schrijver #define PLLE_MISC 0xec
7076da314dSPeter De Schrijver #define PLLD2_BASE 0x4b8
7176da314dSPeter De Schrijver #define PLLD2_MISC 0x4bc
7276da314dSPeter De Schrijver #define PLLE_AUX 0x48c
7376da314dSPeter De Schrijver #define PLLRE_BASE 0x4c4
7476da314dSPeter De Schrijver #define PLLRE_MISC 0x4c8
7576da314dSPeter De Schrijver #define PLLDP_BASE 0x590
7676da314dSPeter De Schrijver #define PLLDP_MISC 0x594
7776da314dSPeter De Schrijver #define PLLC4_BASE 0x5a4
7876da314dSPeter De Schrijver #define PLLC4_MISC 0x5a8
7976da314dSPeter De Schrijver 
8076da314dSPeter De Schrijver #define PLLC_IDDQ_BIT 26
8176da314dSPeter De Schrijver #define PLLRE_IDDQ_BIT 16
8276da314dSPeter De Schrijver #define PLLSS_IDDQ_BIT 19
8376da314dSPeter De Schrijver 
8476da314dSPeter De Schrijver #define PLL_BASE_LOCK BIT(27)
8576da314dSPeter De Schrijver #define PLLE_MISC_LOCK BIT(11)
8676da314dSPeter De Schrijver #define PLLRE_MISC_LOCK BIT(24)
8776da314dSPeter De Schrijver 
8876da314dSPeter De Schrijver #define PLL_MISC_LOCK_ENABLE 18
8976da314dSPeter De Schrijver #define PLLC_MISC_LOCK_ENABLE 24
9076da314dSPeter De Schrijver #define PLLDU_MISC_LOCK_ENABLE 22
9176da314dSPeter De Schrijver #define PLLE_MISC_LOCK_ENABLE 9
9276da314dSPeter De Schrijver #define PLLRE_MISC_LOCK_ENABLE 30
9376da314dSPeter De Schrijver #define PLLSS_MISC_LOCK_ENABLE 30
9476da314dSPeter De Schrijver 
9576da314dSPeter De Schrijver #define PLLXC_SW_MAX_P 6
9676da314dSPeter De Schrijver 
9776da314dSPeter De Schrijver #define PMC_PLLM_WB0_OVERRIDE 0x1dc
9876da314dSPeter De Schrijver #define PMC_PLLM_WB0_OVERRIDE_2 0x2b0
9976da314dSPeter De Schrijver 
100c38864a7STuomas Tynkkynen #define CCLKG_BURST_POLICY 0x368
101c38864a7STuomas Tynkkynen 
10276da314dSPeter De Schrijver #define UTMIP_PLL_CFG2 0x488
10376da314dSPeter De Schrijver #define UTMIP_PLL_CFG2_STABLE_COUNT(x) (((x) & 0xffff) << 6)
10476da314dSPeter De Schrijver #define UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(x) (((x) & 0x3f) << 18)
10576da314dSPeter De Schrijver #define UTMIP_PLL_CFG2_FORCE_PD_SAMP_A_POWERDOWN BIT(0)
10676da314dSPeter De Schrijver #define UTMIP_PLL_CFG2_FORCE_PD_SAMP_B_POWERDOWN BIT(2)
10776da314dSPeter De Schrijver #define UTMIP_PLL_CFG2_FORCE_PD_SAMP_C_POWERDOWN BIT(4)
10876da314dSPeter De Schrijver 
10976da314dSPeter De Schrijver #define UTMIP_PLL_CFG1 0x484
11076da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(x) (((x) & 0x1f) << 6)
11176da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(x) (((x) & 0xfff) << 0)
11276da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLLU_POWERUP BIT(17)
11376da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLLU_POWERDOWN BIT(16)
11476da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERUP BIT(15)
11576da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN BIT(14)
11676da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLL_ACTIVE_POWERDOWN BIT(12)
11776da314dSPeter De Schrijver 
11876da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0			0x52c
11976da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_SEQ_START_STATE	BIT(25)
12076da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_SEQ_ENABLE	BIT(24)
12176da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_USE_LOCKDET	BIT(6)
12276da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_SEQ_RESET_INPUT_VALUE	BIT(5)
12376da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_SEQ_IN_SWCTL	BIT(4)
12476da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_CLK_ENABLE_SWCTL	BIT(2)
12576da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_IDDQ_OVERRIDE	BIT(1)
12676da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_IDDQ_SWCTL	BIT(0)
12776da314dSPeter De Schrijver 
1289e036d3eSJoseph Lo /* Tegra CPU clock and reset control regs */
1299e036d3eSJoseph Lo #define CLK_RST_CONTROLLER_CPU_CMPLX_STATUS	0x470
1309e036d3eSJoseph Lo 
13161792e40SJoseph Lo #ifdef CONFIG_PM_SLEEP
13261792e40SJoseph Lo static struct cpu_clk_suspend_context {
13361792e40SJoseph Lo 	u32 clk_csite_src;
134c38864a7STuomas Tynkkynen 	u32 cclkg_burst;
135c38864a7STuomas Tynkkynen 	u32 cclkg_divider;
13661792e40SJoseph Lo } tegra124_cpu_clk_sctx;
13761792e40SJoseph Lo #endif
13861792e40SJoseph Lo 
13976da314dSPeter De Schrijver static void __iomem *clk_base;
14076da314dSPeter De Schrijver static void __iomem *pmc_base;
14176da314dSPeter De Schrijver 
14276da314dSPeter De Schrijver static unsigned long osc_freq;
14376da314dSPeter De Schrijver static unsigned long pll_ref_freq;
14476da314dSPeter De Schrijver 
14576da314dSPeter De Schrijver static DEFINE_SPINLOCK(pll_d_lock);
14676da314dSPeter De Schrijver static DEFINE_SPINLOCK(pll_e_lock);
14776da314dSPeter De Schrijver static DEFINE_SPINLOCK(pll_re_lock);
14876da314dSPeter De Schrijver static DEFINE_SPINLOCK(pll_u_lock);
1494f4f85faSThierry Reding static DEFINE_SPINLOCK(emc_lock);
15076da314dSPeter De Schrijver 
15176da314dSPeter De Schrijver /* possible OSC frequencies in Hz */
15276da314dSPeter De Schrijver static unsigned long tegra124_input_freq[] = {
15376da314dSPeter De Schrijver 	[ 0] = 13000000,
15476da314dSPeter De Schrijver 	[ 1] = 16800000,
15576da314dSPeter De Schrijver 	[ 4] = 19200000,
15676da314dSPeter De Schrijver 	[ 5] = 38400000,
15776da314dSPeter De Schrijver 	[ 8] = 12000000,
15876da314dSPeter De Schrijver 	[ 9] = 48000000,
159c4947e36SThierry Reding 	[12] = 26000000,
16076da314dSPeter De Schrijver };
16176da314dSPeter De Schrijver 
16276da314dSPeter De Schrijver static struct div_nmp pllxc_nmp = {
16376da314dSPeter De Schrijver 	.divm_shift = 0,
16476da314dSPeter De Schrijver 	.divm_width = 8,
16576da314dSPeter De Schrijver 	.divn_shift = 8,
16676da314dSPeter De Schrijver 	.divn_width = 8,
16776da314dSPeter De Schrijver 	.divp_shift = 20,
16876da314dSPeter De Schrijver 	.divp_width = 4,
16976da314dSPeter De Schrijver };
17076da314dSPeter De Schrijver 
171385f9adfSThierry Reding static const struct pdiv_map pllxc_p[] = {
17276da314dSPeter De Schrijver 	{ .pdiv =  1, .hw_val =  0 },
17376da314dSPeter De Schrijver 	{ .pdiv =  2, .hw_val =  1 },
17476da314dSPeter De Schrijver 	{ .pdiv =  3, .hw_val =  2 },
17576da314dSPeter De Schrijver 	{ .pdiv =  4, .hw_val =  3 },
17676da314dSPeter De Schrijver 	{ .pdiv =  5, .hw_val =  4 },
17776da314dSPeter De Schrijver 	{ .pdiv =  6, .hw_val =  5 },
17876da314dSPeter De Schrijver 	{ .pdiv =  8, .hw_val =  6 },
17976da314dSPeter De Schrijver 	{ .pdiv = 10, .hw_val =  7 },
18076da314dSPeter De Schrijver 	{ .pdiv = 12, .hw_val =  8 },
18176da314dSPeter De Schrijver 	{ .pdiv = 16, .hw_val =  9 },
18276da314dSPeter De Schrijver 	{ .pdiv = 12, .hw_val = 10 },
18376da314dSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 11 },
18476da314dSPeter De Schrijver 	{ .pdiv = 20, .hw_val = 12 },
18576da314dSPeter De Schrijver 	{ .pdiv = 24, .hw_val = 13 },
18676da314dSPeter De Schrijver 	{ .pdiv = 32, .hw_val = 14 },
18776da314dSPeter De Schrijver 	{ .pdiv =  0, .hw_val =  0 },
18876da314dSPeter De Schrijver };
18976da314dSPeter De Schrijver 
19076da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_x_freq_table[] = {
19176da314dSPeter De Schrijver 	/* 1 GHz */
19286c679a5SRhyland Klein 	{ 12000000, 1000000000, 83, 1, 1, 0 }, /* actual: 996.0 MHz */
19386c679a5SRhyland Klein 	{ 13000000, 1000000000, 76, 1, 1, 0 }, /* actual: 988.0 MHz */
19486c679a5SRhyland Klein 	{ 16800000, 1000000000, 59, 1, 1, 0 }, /* actual: 991.2 MHz */
19586c679a5SRhyland Klein 	{ 19200000, 1000000000, 52, 1, 1, 0 }, /* actual: 998.4 MHz */
19686c679a5SRhyland Klein 	{ 26000000, 1000000000, 76, 2, 1, 0 }, /* actual: 988.0 MHz */
19776da314dSPeter De Schrijver 	{        0,          0,  0, 0, 0, 0 },
19876da314dSPeter De Schrijver };
19976da314dSPeter De Schrijver 
20076da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_x_params = {
20176da314dSPeter De Schrijver 	.input_min = 12000000,
20276da314dSPeter De Schrijver 	.input_max = 800000000,
20376da314dSPeter De Schrijver 	.cf_min = 12000000,
20476da314dSPeter De Schrijver 	.cf_max = 19200000,	/* s/w policy, h/w capability 50 MHz */
20576da314dSPeter De Schrijver 	.vco_min = 700000000,
20676da314dSPeter De Schrijver 	.vco_max = 3000000000UL,
20776da314dSPeter De Schrijver 	.base_reg = PLLX_BASE,
20876da314dSPeter De Schrijver 	.misc_reg = PLLX_MISC,
20976da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
21076da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
21176da314dSPeter De Schrijver 	.lock_delay = 300,
21276da314dSPeter De Schrijver 	.iddq_reg = PLLX_MISC3,
21376da314dSPeter De Schrijver 	.iddq_bit_idx = 3,
21476da314dSPeter De Schrijver 	.max_p = 6,
21576da314dSPeter De Schrijver 	.dyn_ramp_reg = PLLX_MISC2,
21676da314dSPeter De Schrijver 	.stepa_shift = 16,
21776da314dSPeter De Schrijver 	.stepb_shift = 24,
21876da314dSPeter De Schrijver 	.pdiv_tohw = pllxc_p,
21976da314dSPeter De Schrijver 	.div_nmp = &pllxc_nmp,
22076da314dSPeter De Schrijver 	.freq_table = pll_x_freq_table,
2213706b436SRhyland Klein 	.flags = TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE,
22276da314dSPeter De Schrijver };
22376da314dSPeter De Schrijver 
22476da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_c_freq_table[] = {
2258d99704fSThierry Reding 	{ 12000000, 624000000, 104, 1, 2, 0 },
2268d99704fSThierry Reding 	{ 12000000, 600000000, 100, 1, 2, 0 },
2278d99704fSThierry Reding 	{ 13000000, 600000000,  92, 1, 2, 0 }, /* actual: 598.0 MHz */
2288d99704fSThierry Reding 	{ 16800000, 600000000,  71, 1, 2, 0 }, /* actual: 596.4 MHz */
2298d99704fSThierry Reding 	{ 19200000, 600000000,  62, 1, 2, 0 }, /* actual: 595.2 MHz */
2308d99704fSThierry Reding 	{ 26000000, 600000000,  92, 2, 2, 0 }, /* actual: 598.0 MHz */
23176da314dSPeter De Schrijver 	{        0,         0,   0, 0, 0, 0 },
23276da314dSPeter De Schrijver };
23376da314dSPeter De Schrijver 
23476da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_c_params = {
23576da314dSPeter De Schrijver 	.input_min = 12000000,
23676da314dSPeter De Schrijver 	.input_max = 800000000,
23776da314dSPeter De Schrijver 	.cf_min = 12000000,
23876da314dSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 50 MHz */
23976da314dSPeter De Schrijver 	.vco_min = 600000000,
24076da314dSPeter De Schrijver 	.vco_max = 1400000000,
24176da314dSPeter De Schrijver 	.base_reg = PLLC_BASE,
24276da314dSPeter De Schrijver 	.misc_reg = PLLC_MISC,
24376da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
24476da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLC_MISC_LOCK_ENABLE,
24576da314dSPeter De Schrijver 	.lock_delay = 300,
24676da314dSPeter De Schrijver 	.iddq_reg = PLLC_MISC,
24776da314dSPeter De Schrijver 	.iddq_bit_idx = PLLC_IDDQ_BIT,
24876da314dSPeter De Schrijver 	.max_p = PLLXC_SW_MAX_P,
24976da314dSPeter De Schrijver 	.dyn_ramp_reg = PLLC_MISC2,
25076da314dSPeter De Schrijver 	.stepa_shift = 17,
25176da314dSPeter De Schrijver 	.stepb_shift = 9,
25276da314dSPeter De Schrijver 	.pdiv_tohw = pllxc_p,
25376da314dSPeter De Schrijver 	.div_nmp = &pllxc_nmp,
25476da314dSPeter De Schrijver 	.freq_table = pll_c_freq_table,
2553706b436SRhyland Klein 	.flags = TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE,
25676da314dSPeter De Schrijver };
25776da314dSPeter De Schrijver 
25876da314dSPeter De Schrijver static struct div_nmp pllcx_nmp = {
25976da314dSPeter De Schrijver 	.divm_shift = 0,
26076da314dSPeter De Schrijver 	.divm_width = 2,
26176da314dSPeter De Schrijver 	.divn_shift = 8,
26276da314dSPeter De Schrijver 	.divn_width = 8,
26376da314dSPeter De Schrijver 	.divp_shift = 20,
26476da314dSPeter De Schrijver 	.divp_width = 3,
26576da314dSPeter De Schrijver };
26676da314dSPeter De Schrijver 
267385f9adfSThierry Reding static const struct pdiv_map pllc_p[] = {
26876da314dSPeter De Schrijver 	{ .pdiv =  1, .hw_val = 0 },
26976da314dSPeter De Schrijver 	{ .pdiv =  2, .hw_val = 1 },
27076da314dSPeter De Schrijver 	{ .pdiv =  3, .hw_val = 2 },
27176da314dSPeter De Schrijver 	{ .pdiv =  4, .hw_val = 3 },
27276da314dSPeter De Schrijver 	{ .pdiv =  6, .hw_val = 4 },
27376da314dSPeter De Schrijver 	{ .pdiv =  8, .hw_val = 5 },
27476da314dSPeter De Schrijver 	{ .pdiv = 12, .hw_val = 6 },
27576da314dSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 7 },
27676da314dSPeter De Schrijver 	{ .pdiv =  0, .hw_val = 0 },
27776da314dSPeter De Schrijver };
27876da314dSPeter De Schrijver 
27976da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_cx_freq_table[] = {
2808d99704fSThierry Reding 	{ 12000000, 600000000, 100, 1, 2, 0 },
2818d99704fSThierry Reding 	{ 13000000, 600000000,  92, 1, 2, 0 }, /* actual: 598.0 MHz */
2828d99704fSThierry Reding 	{ 16800000, 600000000,  71, 1, 2, 0 }, /* actual: 596.4 MHz */
2838d99704fSThierry Reding 	{ 19200000, 600000000,  62, 1, 2, 0 }, /* actual: 595.2 MHz */
2848d99704fSThierry Reding 	{ 26000000, 600000000,  92, 2, 2, 0 }, /* actual: 598.0 MHz */
28576da314dSPeter De Schrijver 	{        0,         0,   0, 0, 0, 0 },
28676da314dSPeter De Schrijver };
28776da314dSPeter De Schrijver 
28876da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_c2_params = {
28976da314dSPeter De Schrijver 	.input_min = 12000000,
29076da314dSPeter De Schrijver 	.input_max = 48000000,
29176da314dSPeter De Schrijver 	.cf_min = 12000000,
29276da314dSPeter De Schrijver 	.cf_max = 19200000,
29376da314dSPeter De Schrijver 	.vco_min = 600000000,
29476da314dSPeter De Schrijver 	.vco_max = 1200000000,
29576da314dSPeter De Schrijver 	.base_reg = PLLC2_BASE,
29676da314dSPeter De Schrijver 	.misc_reg = PLLC2_MISC,
29776da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
29876da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
29976da314dSPeter De Schrijver 	.lock_delay = 300,
30076da314dSPeter De Schrijver 	.pdiv_tohw = pllc_p,
30176da314dSPeter De Schrijver 	.div_nmp = &pllcx_nmp,
30276da314dSPeter De Schrijver 	.max_p = 7,
30376da314dSPeter De Schrijver 	.ext_misc_reg[0] = 0x4f0,
30476da314dSPeter De Schrijver 	.ext_misc_reg[1] = 0x4f4,
30576da314dSPeter De Schrijver 	.ext_misc_reg[2] = 0x4f8,
30676da314dSPeter De Schrijver 	.freq_table = pll_cx_freq_table,
30776da314dSPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
30876da314dSPeter De Schrijver };
30976da314dSPeter De Schrijver 
31076da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_c3_params = {
31176da314dSPeter De Schrijver 	.input_min = 12000000,
31276da314dSPeter De Schrijver 	.input_max = 48000000,
31376da314dSPeter De Schrijver 	.cf_min = 12000000,
31476da314dSPeter De Schrijver 	.cf_max = 19200000,
31576da314dSPeter De Schrijver 	.vco_min = 600000000,
31676da314dSPeter De Schrijver 	.vco_max = 1200000000,
31776da314dSPeter De Schrijver 	.base_reg = PLLC3_BASE,
31876da314dSPeter De Schrijver 	.misc_reg = PLLC3_MISC,
31976da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
32076da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
32176da314dSPeter De Schrijver 	.lock_delay = 300,
32276da314dSPeter De Schrijver 	.pdiv_tohw = pllc_p,
32376da314dSPeter De Schrijver 	.div_nmp = &pllcx_nmp,
32476da314dSPeter De Schrijver 	.max_p = 7,
32576da314dSPeter De Schrijver 	.ext_misc_reg[0] = 0x504,
32676da314dSPeter De Schrijver 	.ext_misc_reg[1] = 0x508,
32776da314dSPeter De Schrijver 	.ext_misc_reg[2] = 0x50c,
32876da314dSPeter De Schrijver 	.freq_table = pll_cx_freq_table,
32976da314dSPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
33076da314dSPeter De Schrijver };
33176da314dSPeter De Schrijver 
33276da314dSPeter De Schrijver static struct div_nmp pllss_nmp = {
33376da314dSPeter De Schrijver 	.divm_shift = 0,
33476da314dSPeter De Schrijver 	.divm_width = 8,
33576da314dSPeter De Schrijver 	.divn_shift = 8,
33676da314dSPeter De Schrijver 	.divn_width = 8,
33776da314dSPeter De Schrijver 	.divp_shift = 20,
33876da314dSPeter De Schrijver 	.divp_width = 4,
33976da314dSPeter De Schrijver };
34076da314dSPeter De Schrijver 
341385f9adfSThierry Reding static const struct pdiv_map pll12g_ssd_esd_p[] = {
34276da314dSPeter De Schrijver 	{ .pdiv =  1, .hw_val =  0 },
34376da314dSPeter De Schrijver 	{ .pdiv =  2, .hw_val =  1 },
34476da314dSPeter De Schrijver 	{ .pdiv =  3, .hw_val =  2 },
34576da314dSPeter De Schrijver 	{ .pdiv =  4, .hw_val =  3 },
34676da314dSPeter De Schrijver 	{ .pdiv =  5, .hw_val =  4 },
34776da314dSPeter De Schrijver 	{ .pdiv =  6, .hw_val =  5 },
34876da314dSPeter De Schrijver 	{ .pdiv =  8, .hw_val =  6 },
34976da314dSPeter De Schrijver 	{ .pdiv = 10, .hw_val =  7 },
35076da314dSPeter De Schrijver 	{ .pdiv = 12, .hw_val =  8 },
35176da314dSPeter De Schrijver 	{ .pdiv = 16, .hw_val =  9 },
35276da314dSPeter De Schrijver 	{ .pdiv = 12, .hw_val = 10 },
35376da314dSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 11 },
35476da314dSPeter De Schrijver 	{ .pdiv = 20, .hw_val = 12 },
35576da314dSPeter De Schrijver 	{ .pdiv = 24, .hw_val = 13 },
35676da314dSPeter De Schrijver 	{ .pdiv = 32, .hw_val = 14 },
35776da314dSPeter De Schrijver 	{ .pdiv =  0, .hw_val =  0 },
35876da314dSPeter De Schrijver };
35976da314dSPeter De Schrijver 
36076da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_c4_freq_table[] = {
36186c679a5SRhyland Klein 	{ 12000000, 600000000, 100, 1, 2, 0 },
36286c679a5SRhyland Klein 	{ 13000000, 600000000,  92, 1, 2, 0 }, /* actual: 598.0 MHz */
36386c679a5SRhyland Klein 	{ 16800000, 600000000,  71, 1, 2, 0 }, /* actual: 596.4 MHz */
36486c679a5SRhyland Klein 	{ 19200000, 600000000,  62, 1, 2, 0 }, /* actual: 595.2 MHz */
36586c679a5SRhyland Klein 	{ 26000000, 600000000,  92, 2, 2, 0 }, /* actual: 598.0 MHz */
36676da314dSPeter De Schrijver 	{        0,         0,   0, 0, 0, 0 },
36776da314dSPeter De Schrijver };
36876da314dSPeter De Schrijver 
36976da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_c4_params = {
37076da314dSPeter De Schrijver 	.input_min = 12000000,
37176da314dSPeter De Schrijver 	.input_max = 1000000000,
37276da314dSPeter De Schrijver 	.cf_min = 12000000,
37376da314dSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 38 MHz */
37476da314dSPeter De Schrijver 	.vco_min = 600000000,
37576da314dSPeter De Schrijver 	.vco_max = 1200000000,
37676da314dSPeter De Schrijver 	.base_reg = PLLC4_BASE,
37776da314dSPeter De Schrijver 	.misc_reg = PLLC4_MISC,
37876da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
37976da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLSS_MISC_LOCK_ENABLE,
38076da314dSPeter De Schrijver 	.lock_delay = 300,
38176da314dSPeter De Schrijver 	.iddq_reg = PLLC4_BASE,
38276da314dSPeter De Schrijver 	.iddq_bit_idx = PLLSS_IDDQ_BIT,
38376da314dSPeter De Schrijver 	.pdiv_tohw = pll12g_ssd_esd_p,
38476da314dSPeter De Schrijver 	.div_nmp = &pllss_nmp,
38576da314dSPeter De Schrijver 	.ext_misc_reg[0] = 0x5ac,
38676da314dSPeter De Schrijver 	.ext_misc_reg[1] = 0x5b0,
38776da314dSPeter De Schrijver 	.ext_misc_reg[2] = 0x5b4,
38876da314dSPeter De Schrijver 	.freq_table = pll_c4_freq_table,
3893706b436SRhyland Klein 	.flags = TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE,
39076da314dSPeter De Schrijver };
39176da314dSPeter De Schrijver 
392385f9adfSThierry Reding static const struct pdiv_map pllm_p[] = {
39376da314dSPeter De Schrijver 	{ .pdiv =  1, .hw_val =  0 },
39476da314dSPeter De Schrijver 	{ .pdiv =  2, .hw_val =  1 },
39586c679a5SRhyland Klein 	{ .pdiv =  3, .hw_val =  2 },
39686c679a5SRhyland Klein 	{ .pdiv =  4, .hw_val =  3 },
39786c679a5SRhyland Klein 	{ .pdiv =  5, .hw_val =  4 },
39886c679a5SRhyland Klein 	{ .pdiv =  6, .hw_val =  5 },
39986c679a5SRhyland Klein 	{ .pdiv =  8, .hw_val =  6 },
40086c679a5SRhyland Klein 	{ .pdiv = 10, .hw_val =  7 },
40186c679a5SRhyland Klein 	{ .pdiv = 12, .hw_val =  8 },
40286c679a5SRhyland Klein 	{ .pdiv = 16, .hw_val =  9 },
40386c679a5SRhyland Klein 	{ .pdiv = 12, .hw_val = 10 },
40486c679a5SRhyland Klein 	{ .pdiv = 16, .hw_val = 11 },
40586c679a5SRhyland Klein 	{ .pdiv = 20, .hw_val = 12 },
40686c679a5SRhyland Klein 	{ .pdiv = 24, .hw_val = 13 },
40786c679a5SRhyland Klein 	{ .pdiv = 32, .hw_val = 14 },
40876da314dSPeter De Schrijver 	{ .pdiv =  0, .hw_val =  0 },
40976da314dSPeter De Schrijver };
41076da314dSPeter De Schrijver 
41176da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_m_freq_table[] = {
4128d99704fSThierry Reding 	{ 12000000, 800000000, 66, 1, 1, 0 }, /* actual: 792.0 MHz */
4138d99704fSThierry Reding 	{ 13000000, 800000000, 61, 1, 1, 0 }, /* actual: 793.0 MHz */
4148d99704fSThierry Reding 	{ 16800000, 800000000, 47, 1, 1, 0 }, /* actual: 789.6 MHz */
4158d99704fSThierry Reding 	{ 19200000, 800000000, 41, 1, 1, 0 }, /* actual: 787.2 MHz */
4168d99704fSThierry Reding 	{ 26000000, 800000000, 61, 2, 1, 0 }, /* actual: 793.0 MHz */
41776da314dSPeter De Schrijver 	{        0,         0,  0, 0, 0, 0},
41876da314dSPeter De Schrijver };
41976da314dSPeter De Schrijver 
42076da314dSPeter De Schrijver static struct div_nmp pllm_nmp = {
42176da314dSPeter De Schrijver 	.divm_shift = 0,
42276da314dSPeter De Schrijver 	.divm_width = 8,
42376da314dSPeter De Schrijver 	.override_divm_shift = 0,
42476da314dSPeter De Schrijver 	.divn_shift = 8,
42576da314dSPeter De Schrijver 	.divn_width = 8,
42676da314dSPeter De Schrijver 	.override_divn_shift = 8,
42776da314dSPeter De Schrijver 	.divp_shift = 20,
42876da314dSPeter De Schrijver 	.divp_width = 1,
42976da314dSPeter De Schrijver 	.override_divp_shift = 27,
43076da314dSPeter De Schrijver };
43176da314dSPeter De Schrijver 
43276da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_m_params = {
43376da314dSPeter De Schrijver 	.input_min = 12000000,
43476da314dSPeter De Schrijver 	.input_max = 500000000,
43576da314dSPeter De Schrijver 	.cf_min = 12000000,
43676da314dSPeter De Schrijver 	.cf_max = 19200000,	/* s/w policy, h/w capability 50 MHz */
43776da314dSPeter De Schrijver 	.vco_min = 400000000,
43876da314dSPeter De Schrijver 	.vco_max = 1066000000,
43976da314dSPeter De Schrijver 	.base_reg = PLLM_BASE,
44076da314dSPeter De Schrijver 	.misc_reg = PLLM_MISC,
44176da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
44276da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
44376da314dSPeter De Schrijver 	.lock_delay = 300,
44486c679a5SRhyland Klein 	.max_p = 5,
44576da314dSPeter De Schrijver 	.pdiv_tohw = pllm_p,
44676da314dSPeter De Schrijver 	.div_nmp = &pllm_nmp,
44776da314dSPeter De Schrijver 	.pmc_divnm_reg = PMC_PLLM_WB0_OVERRIDE,
44876da314dSPeter De Schrijver 	.pmc_divp_reg = PMC_PLLM_WB0_OVERRIDE_2,
44976da314dSPeter De Schrijver 	.freq_table = pll_m_freq_table,
4503706b436SRhyland Klein 	.flags = TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE,
45176da314dSPeter De Schrijver };
45276da314dSPeter De Schrijver 
45376da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_e_freq_table[] = {
45476da314dSPeter De Schrijver 	/* PLLE special case: use cpcon field to store cml divider value */
45576da314dSPeter De Schrijver 	{ 336000000, 100000000, 100, 21, 16, 11 },
45676da314dSPeter De Schrijver 	{ 312000000, 100000000, 200, 26, 24, 13 },
45776da314dSPeter De Schrijver 	{  13000000, 100000000, 200,  1, 26, 13 },
45876da314dSPeter De Schrijver 	{  12000000, 100000000, 200,  1, 24, 13 },
45976da314dSPeter De Schrijver 	{         0,         0,   0,  0,  0,  0 },
46076da314dSPeter De Schrijver };
46176da314dSPeter De Schrijver 
46286c679a5SRhyland Klein static const struct pdiv_map plle_p[] = {
46386c679a5SRhyland Klein 	{ .pdiv =  1, .hw_val =  0 },
46486c679a5SRhyland Klein 	{ .pdiv =  2, .hw_val =  1 },
46586c679a5SRhyland Klein 	{ .pdiv =  3, .hw_val =  2 },
46686c679a5SRhyland Klein 	{ .pdiv =  4, .hw_val =  3 },
46786c679a5SRhyland Klein 	{ .pdiv =  5, .hw_val =  4 },
46886c679a5SRhyland Klein 	{ .pdiv =  6, .hw_val =  5 },
46986c679a5SRhyland Klein 	{ .pdiv =  8, .hw_val =  6 },
47086c679a5SRhyland Klein 	{ .pdiv = 10, .hw_val =  7 },
47186c679a5SRhyland Klein 	{ .pdiv = 12, .hw_val =  8 },
47286c679a5SRhyland Klein 	{ .pdiv = 16, .hw_val =  9 },
47386c679a5SRhyland Klein 	{ .pdiv = 12, .hw_val = 10 },
47486c679a5SRhyland Klein 	{ .pdiv = 16, .hw_val = 11 },
47586c679a5SRhyland Klein 	{ .pdiv = 20, .hw_val = 12 },
47686c679a5SRhyland Klein 	{ .pdiv = 24, .hw_val = 13 },
47786c679a5SRhyland Klein 	{ .pdiv = 32, .hw_val = 14 },
47886c679a5SRhyland Klein 	{ .pdiv =  1, .hw_val =  0 },
47986c679a5SRhyland Klein };
48086c679a5SRhyland Klein 
48176da314dSPeter De Schrijver static struct div_nmp plle_nmp = {
48276da314dSPeter De Schrijver 	.divm_shift = 0,
48376da314dSPeter De Schrijver 	.divm_width = 8,
48476da314dSPeter De Schrijver 	.divn_shift = 8,
48576da314dSPeter De Schrijver 	.divn_width = 8,
48676da314dSPeter De Schrijver 	.divp_shift = 24,
48776da314dSPeter De Schrijver 	.divp_width = 4,
48876da314dSPeter De Schrijver };
48976da314dSPeter De Schrijver 
49076da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_e_params = {
49176da314dSPeter De Schrijver 	.input_min = 12000000,
49276da314dSPeter De Schrijver 	.input_max = 1000000000,
49376da314dSPeter De Schrijver 	.cf_min = 12000000,
49476da314dSPeter De Schrijver 	.cf_max = 75000000,
49576da314dSPeter De Schrijver 	.vco_min = 1600000000,
49676da314dSPeter De Schrijver 	.vco_max = 2400000000U,
49776da314dSPeter De Schrijver 	.base_reg = PLLE_BASE,
49876da314dSPeter De Schrijver 	.misc_reg = PLLE_MISC,
49976da314dSPeter De Schrijver 	.aux_reg = PLLE_AUX,
50076da314dSPeter De Schrijver 	.lock_mask = PLLE_MISC_LOCK,
50176da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLE_MISC_LOCK_ENABLE,
50276da314dSPeter De Schrijver 	.lock_delay = 300,
50386c679a5SRhyland Klein 	.pdiv_tohw = plle_p,
50476da314dSPeter De Schrijver 	.div_nmp = &plle_nmp,
50576da314dSPeter De Schrijver 	.freq_table = pll_e_freq_table,
5063706b436SRhyland Klein 	.flags = TEGRA_PLL_FIXED | TEGRA_PLL_HAS_LOCK_ENABLE,
50776da314dSPeter De Schrijver 	.fixed_rate = 100000000,
50876da314dSPeter De Schrijver };
50976da314dSPeter De Schrijver 
51076da314dSPeter De Schrijver static const struct clk_div_table pll_re_div_table[] = {
51176da314dSPeter De Schrijver 	{ .val = 0, .div = 1 },
51276da314dSPeter De Schrijver 	{ .val = 1, .div = 2 },
51376da314dSPeter De Schrijver 	{ .val = 2, .div = 3 },
51476da314dSPeter De Schrijver 	{ .val = 3, .div = 4 },
51576da314dSPeter De Schrijver 	{ .val = 4, .div = 5 },
51676da314dSPeter De Schrijver 	{ .val = 5, .div = 6 },
51776da314dSPeter De Schrijver 	{ .val = 0, .div = 0 },
51876da314dSPeter De Schrijver };
51976da314dSPeter De Schrijver 
52076da314dSPeter De Schrijver static struct div_nmp pllre_nmp = {
52176da314dSPeter De Schrijver 	.divm_shift = 0,
52276da314dSPeter De Schrijver 	.divm_width = 8,
52376da314dSPeter De Schrijver 	.divn_shift = 8,
52476da314dSPeter De Schrijver 	.divn_width = 8,
52576da314dSPeter De Schrijver 	.divp_shift = 16,
52676da314dSPeter De Schrijver 	.divp_width = 4,
52776da314dSPeter De Schrijver };
52876da314dSPeter De Schrijver 
52976da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_re_vco_params = {
53076da314dSPeter De Schrijver 	.input_min = 12000000,
53176da314dSPeter De Schrijver 	.input_max = 1000000000,
53276da314dSPeter De Schrijver 	.cf_min = 12000000,
53376da314dSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 38 MHz */
53476da314dSPeter De Schrijver 	.vco_min = 300000000,
53576da314dSPeter De Schrijver 	.vco_max = 600000000,
53676da314dSPeter De Schrijver 	.base_reg = PLLRE_BASE,
53776da314dSPeter De Schrijver 	.misc_reg = PLLRE_MISC,
53876da314dSPeter De Schrijver 	.lock_mask = PLLRE_MISC_LOCK,
53976da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLRE_MISC_LOCK_ENABLE,
54076da314dSPeter De Schrijver 	.lock_delay = 300,
54176da314dSPeter De Schrijver 	.iddq_reg = PLLRE_MISC,
54276da314dSPeter De Schrijver 	.iddq_bit_idx = PLLRE_IDDQ_BIT,
54376da314dSPeter De Schrijver 	.div_nmp = &pllre_nmp,
5443706b436SRhyland Klein 	.flags = TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE |
5453706b436SRhyland Klein 		 TEGRA_PLL_LOCK_MISC,
54676da314dSPeter De Schrijver };
54776da314dSPeter De Schrijver 
54876da314dSPeter De Schrijver static struct div_nmp pllp_nmp = {
54976da314dSPeter De Schrijver 	.divm_shift = 0,
55076da314dSPeter De Schrijver 	.divm_width = 5,
55176da314dSPeter De Schrijver 	.divn_shift = 8,
55276da314dSPeter De Schrijver 	.divn_width = 10,
55376da314dSPeter De Schrijver 	.divp_shift = 20,
55476da314dSPeter De Schrijver 	.divp_width = 3,
55576da314dSPeter De Schrijver };
55676da314dSPeter De Schrijver 
55776da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_p_freq_table[] = {
55886c679a5SRhyland Klein 	{ 12000000, 408000000, 408, 12, 1, 8 },
55986c679a5SRhyland Klein 	{ 13000000, 408000000, 408, 13, 1, 8 },
56086c679a5SRhyland Klein 	{ 16800000, 408000000, 340, 14, 1, 8 },
56186c679a5SRhyland Klein 	{ 19200000, 408000000, 340, 16, 1, 8 },
56286c679a5SRhyland Klein 	{ 26000000, 408000000, 408, 26, 1, 8 },
56376da314dSPeter De Schrijver 	{        0,         0,   0,  0, 0, 0 },
56476da314dSPeter De Schrijver };
56576da314dSPeter De Schrijver 
56676da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_p_params = {
56776da314dSPeter De Schrijver 	.input_min = 2000000,
56876da314dSPeter De Schrijver 	.input_max = 31000000,
56976da314dSPeter De Schrijver 	.cf_min = 1000000,
57076da314dSPeter De Schrijver 	.cf_max = 6000000,
57176da314dSPeter De Schrijver 	.vco_min = 200000000,
57276da314dSPeter De Schrijver 	.vco_max = 700000000,
57376da314dSPeter De Schrijver 	.base_reg = PLLP_BASE,
57476da314dSPeter De Schrijver 	.misc_reg = PLLP_MISC,
57576da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
57676da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
57776da314dSPeter De Schrijver 	.lock_delay = 300,
57876da314dSPeter De Schrijver 	.div_nmp = &pllp_nmp,
57976da314dSPeter De Schrijver 	.freq_table = pll_p_freq_table,
58076da314dSPeter De Schrijver 	.fixed_rate = 408000000,
5813706b436SRhyland Klein 	.flags = TEGRA_PLL_FIXED | TEGRA_PLL_USE_LOCK |
5823706b436SRhyland Klein 		 TEGRA_PLL_HAS_LOCK_ENABLE,
58376da314dSPeter De Schrijver };
58476da314dSPeter De Schrijver 
58576da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_a_freq_table[] = {
58686c679a5SRhyland Klein 	{  9600000, 282240000, 147,  5, 1, 4 },
58786c679a5SRhyland Klein 	{  9600000, 368640000, 192,  5, 1, 4 },
58886c679a5SRhyland Klein 	{  9600000, 240000000, 200,  8, 1, 8 },
58986c679a5SRhyland Klein 	{ 28800000, 282240000, 245, 25, 1, 8 },
59086c679a5SRhyland Klein 	{ 28800000, 368640000, 320, 25, 1, 8 },
59186c679a5SRhyland Klein 	{ 28800000, 240000000, 200, 24, 1, 8 },
59276da314dSPeter De Schrijver 	{        0,         0,   0,  0, 0, 0 },
59376da314dSPeter De Schrijver };
59476da314dSPeter De Schrijver 
59576da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_a_params = {
59676da314dSPeter De Schrijver 	.input_min = 2000000,
59776da314dSPeter De Schrijver 	.input_max = 31000000,
59876da314dSPeter De Schrijver 	.cf_min = 1000000,
59976da314dSPeter De Schrijver 	.cf_max = 6000000,
60076da314dSPeter De Schrijver 	.vco_min = 200000000,
60176da314dSPeter De Schrijver 	.vco_max = 700000000,
60276da314dSPeter De Schrijver 	.base_reg = PLLA_BASE,
60376da314dSPeter De Schrijver 	.misc_reg = PLLA_MISC,
60476da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
60576da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
60676da314dSPeter De Schrijver 	.lock_delay = 300,
60776da314dSPeter De Schrijver 	.div_nmp = &pllp_nmp,
60876da314dSPeter De Schrijver 	.freq_table = pll_a_freq_table,
6093706b436SRhyland Klein 	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_USE_LOCK |
6103706b436SRhyland Klein 		 TEGRA_PLL_HAS_LOCK_ENABLE,
61176da314dSPeter De Schrijver };
61276da314dSPeter De Schrijver 
61367fc26bfSRhyland Klein static struct div_nmp plld_nmp = {
61467fc26bfSRhyland Klein 	.divm_shift = 0,
61567fc26bfSRhyland Klein 	.divm_width = 5,
61667fc26bfSRhyland Klein 	.divn_shift = 8,
61767fc26bfSRhyland Klein 	.divn_width = 11,
61867fc26bfSRhyland Klein 	.divp_shift = 20,
61967fc26bfSRhyland Klein 	.divp_width = 3,
62067fc26bfSRhyland Klein };
62167fc26bfSRhyland Klein 
62276da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_d_freq_table[] = {
62376da314dSPeter De Schrijver 	{ 12000000,  216000000,  864, 12, 4, 12 },
62476da314dSPeter De Schrijver 	{ 13000000,  216000000,  864, 13, 4, 12 },
62576da314dSPeter De Schrijver 	{ 16800000,  216000000,  720, 14, 4, 12 },
62676da314dSPeter De Schrijver 	{ 19200000,  216000000,  720, 16, 4, 12 },
62776da314dSPeter De Schrijver 	{ 26000000,  216000000,  864, 26, 4, 12 },
62876da314dSPeter De Schrijver 	{ 12000000,  594000000,  594, 12, 1, 12 },
62976da314dSPeter De Schrijver 	{ 13000000,  594000000,  594, 13, 1, 12 },
63076da314dSPeter De Schrijver 	{ 16800000,  594000000,  495, 14, 1, 12 },
63176da314dSPeter De Schrijver 	{ 19200000,  594000000,  495, 16, 1, 12 },
63276da314dSPeter De Schrijver 	{ 26000000,  594000000,  594, 26, 1, 12 },
63376da314dSPeter De Schrijver 	{ 12000000, 1000000000, 1000, 12, 1, 12 },
63476da314dSPeter De Schrijver 	{ 13000000, 1000000000, 1000, 13, 1, 12 },
63576da314dSPeter De Schrijver 	{ 19200000, 1000000000,  625, 12, 1, 12 },
63676da314dSPeter De Schrijver 	{ 26000000, 1000000000, 1000, 26, 1, 12 },
63776da314dSPeter De Schrijver 	{        0,          0,    0,  0, 0,  0 },
63876da314dSPeter De Schrijver };
63976da314dSPeter De Schrijver 
64076da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_d_params = {
64176da314dSPeter De Schrijver 	.input_min = 2000000,
64276da314dSPeter De Schrijver 	.input_max = 40000000,
64376da314dSPeter De Schrijver 	.cf_min = 1000000,
64476da314dSPeter De Schrijver 	.cf_max = 6000000,
64576da314dSPeter De Schrijver 	.vco_min = 500000000,
64676da314dSPeter De Schrijver 	.vco_max = 1000000000,
64776da314dSPeter De Schrijver 	.base_reg = PLLD_BASE,
64876da314dSPeter De Schrijver 	.misc_reg = PLLD_MISC,
64976da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
65076da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
65176da314dSPeter De Schrijver 	.lock_delay = 1000,
65267fc26bfSRhyland Klein 	.div_nmp = &plld_nmp,
65376da314dSPeter De Schrijver 	.freq_table = pll_d_freq_table,
65476da314dSPeter De Schrijver 	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
6553706b436SRhyland Klein 		 TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE,
65676da314dSPeter De Schrijver };
65776da314dSPeter De Schrijver 
65876da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table tegra124_pll_d2_freq_table[] = {
6598d99704fSThierry Reding 	{ 12000000, 594000000, 99, 1, 2, 0 },
6608d99704fSThierry Reding 	{ 13000000, 594000000, 91, 1, 2, 0 }, /* actual: 591.5 MHz */
6618d99704fSThierry Reding 	{ 16800000, 594000000, 71, 1, 2, 0 }, /* actual: 596.4 MHz */
6628d99704fSThierry Reding 	{ 19200000, 594000000, 62, 1, 2, 0 }, /* actual: 595.2 MHz */
6638d99704fSThierry Reding 	{ 26000000, 594000000, 91, 2, 2, 0 }, /* actual: 591.5 MHz */
66476da314dSPeter De Schrijver 	{        0,         0,  0, 0, 0, 0 },
66576da314dSPeter De Schrijver };
66676da314dSPeter De Schrijver 
66776da314dSPeter De Schrijver static struct tegra_clk_pll_params tegra124_pll_d2_params = {
66876da314dSPeter De Schrijver 	.input_min = 12000000,
66976da314dSPeter De Schrijver 	.input_max = 1000000000,
67076da314dSPeter De Schrijver 	.cf_min = 12000000,
67176da314dSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 38 MHz */
67276da314dSPeter De Schrijver 	.vco_min = 600000000,
67376da314dSPeter De Schrijver 	.vco_max = 1200000000,
67476da314dSPeter De Schrijver 	.base_reg = PLLD2_BASE,
67576da314dSPeter De Schrijver 	.misc_reg = PLLD2_MISC,
67676da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
67776da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLSS_MISC_LOCK_ENABLE,
67876da314dSPeter De Schrijver 	.lock_delay = 300,
67976da314dSPeter De Schrijver 	.iddq_reg = PLLD2_BASE,
68076da314dSPeter De Schrijver 	.iddq_bit_idx = PLLSS_IDDQ_BIT,
68176da314dSPeter De Schrijver 	.pdiv_tohw = pll12g_ssd_esd_p,
68276da314dSPeter De Schrijver 	.div_nmp = &pllss_nmp,
68376da314dSPeter De Schrijver 	.ext_misc_reg[0] = 0x570,
68476da314dSPeter De Schrijver 	.ext_misc_reg[1] = 0x574,
68576da314dSPeter De Schrijver 	.ext_misc_reg[2] = 0x578,
68676da314dSPeter De Schrijver 	.max_p = 15,
68776da314dSPeter De Schrijver 	.freq_table = tegra124_pll_d2_freq_table,
6883706b436SRhyland Klein 	.flags = TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE,
68976da314dSPeter De Schrijver };
69076da314dSPeter De Schrijver 
69176da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_dp_freq_table[] = {
69286c679a5SRhyland Klein 	{ 12000000, 600000000, 100, 1, 2, 0 },
69386c679a5SRhyland Klein 	{ 13000000, 600000000,  92, 1, 2, 0 }, /* actual: 598.0 MHz */
69486c679a5SRhyland Klein 	{ 16800000, 600000000,  71, 1, 2, 0 }, /* actual: 596.4 MHz */
69586c679a5SRhyland Klein 	{ 19200000, 600000000,  62, 1, 2, 0 }, /* actual: 595.2 MHz */
69686c679a5SRhyland Klein 	{ 26000000, 600000000,  92, 2, 2, 0 }, /* actual: 598.0 MHz */
69776da314dSPeter De Schrijver 	{        0,         0,   0, 0, 0, 0 },
69876da314dSPeter De Schrijver };
69976da314dSPeter De Schrijver 
70076da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_dp_params = {
70176da314dSPeter De Schrijver 	.input_min = 12000000,
70276da314dSPeter De Schrijver 	.input_max = 1000000000,
70376da314dSPeter De Schrijver 	.cf_min = 12000000,
70476da314dSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 38 MHz */
70576da314dSPeter De Schrijver 	.vco_min = 600000000,
70676da314dSPeter De Schrijver 	.vco_max = 1200000000,
70776da314dSPeter De Schrijver 	.base_reg = PLLDP_BASE,
70876da314dSPeter De Schrijver 	.misc_reg = PLLDP_MISC,
70976da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
71076da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLSS_MISC_LOCK_ENABLE,
71176da314dSPeter De Schrijver 	.lock_delay = 300,
71276da314dSPeter De Schrijver 	.iddq_reg = PLLDP_BASE,
71376da314dSPeter De Schrijver 	.iddq_bit_idx = PLLSS_IDDQ_BIT,
71476da314dSPeter De Schrijver 	.pdiv_tohw = pll12g_ssd_esd_p,
71576da314dSPeter De Schrijver 	.div_nmp = &pllss_nmp,
71676da314dSPeter De Schrijver 	.ext_misc_reg[0] = 0x598,
71776da314dSPeter De Schrijver 	.ext_misc_reg[1] = 0x59c,
71876da314dSPeter De Schrijver 	.ext_misc_reg[2] = 0x5a0,
71976da314dSPeter De Schrijver 	.max_p = 5,
72076da314dSPeter De Schrijver 	.freq_table = pll_dp_freq_table,
7213706b436SRhyland Klein 	.flags = TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE,
72276da314dSPeter De Schrijver };
72376da314dSPeter De Schrijver 
724385f9adfSThierry Reding static const struct pdiv_map pllu_p[] = {
72576da314dSPeter De Schrijver 	{ .pdiv = 1, .hw_val = 1 },
72676da314dSPeter De Schrijver 	{ .pdiv = 2, .hw_val = 0 },
72776da314dSPeter De Schrijver 	{ .pdiv = 0, .hw_val = 0 },
72876da314dSPeter De Schrijver };
72976da314dSPeter De Schrijver 
73076da314dSPeter De Schrijver static struct div_nmp pllu_nmp = {
73176da314dSPeter De Schrijver 	.divm_shift = 0,
73276da314dSPeter De Schrijver 	.divm_width = 5,
73376da314dSPeter De Schrijver 	.divn_shift = 8,
73476da314dSPeter De Schrijver 	.divn_width = 10,
73576da314dSPeter De Schrijver 	.divp_shift = 20,
73676da314dSPeter De Schrijver 	.divp_width = 1,
73776da314dSPeter De Schrijver };
73876da314dSPeter De Schrijver 
73976da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_u_freq_table[] = {
74076da314dSPeter De Schrijver 	{ 12000000, 480000000, 960, 12, 2, 12 },
74176da314dSPeter De Schrijver 	{ 13000000, 480000000, 960, 13, 2, 12 },
74276da314dSPeter De Schrijver 	{ 16800000, 480000000, 400,  7, 2,  5 },
74376da314dSPeter De Schrijver 	{ 19200000, 480000000, 200,  4, 2,  3 },
74476da314dSPeter De Schrijver 	{ 26000000, 480000000, 960, 26, 2, 12 },
74576da314dSPeter De Schrijver 	{        0,         0,   0,  0, 0,  0 },
74676da314dSPeter De Schrijver };
74776da314dSPeter De Schrijver 
74876da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_u_params = {
74976da314dSPeter De Schrijver 	.input_min = 2000000,
75076da314dSPeter De Schrijver 	.input_max = 40000000,
75176da314dSPeter De Schrijver 	.cf_min = 1000000,
75276da314dSPeter De Schrijver 	.cf_max = 6000000,
75376da314dSPeter De Schrijver 	.vco_min = 480000000,
75476da314dSPeter De Schrijver 	.vco_max = 960000000,
75576da314dSPeter De Schrijver 	.base_reg = PLLU_BASE,
75676da314dSPeter De Schrijver 	.misc_reg = PLLU_MISC,
75776da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
75876da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
75976da314dSPeter De Schrijver 	.lock_delay = 1000,
76076da314dSPeter De Schrijver 	.pdiv_tohw = pllu_p,
76176da314dSPeter De Schrijver 	.div_nmp = &pllu_nmp,
76276da314dSPeter De Schrijver 	.freq_table = pll_u_freq_table,
76376da314dSPeter De Schrijver 	.flags = TEGRA_PLLU | TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
7643706b436SRhyland Klein 		 TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE,
76576da314dSPeter De Schrijver };
76676da314dSPeter De Schrijver 
76776da314dSPeter De Schrijver struct utmi_clk_param {
76876da314dSPeter De Schrijver 	/* Oscillator Frequency in KHz */
76976da314dSPeter De Schrijver 	u32 osc_frequency;
77076da314dSPeter De Schrijver 	/* UTMIP PLL Enable Delay Count  */
77176da314dSPeter De Schrijver 	u8 enable_delay_count;
77276da314dSPeter De Schrijver 	/* UTMIP PLL Stable count */
77376da314dSPeter De Schrijver 	u8 stable_count;
77476da314dSPeter De Schrijver 	/*  UTMIP PLL Active delay count */
77576da314dSPeter De Schrijver 	u8 active_delay_count;
77676da314dSPeter De Schrijver 	/* UTMIP PLL Xtal frequency count */
77776da314dSPeter De Schrijver 	u8 xtal_freq_count;
77876da314dSPeter De Schrijver };
77976da314dSPeter De Schrijver 
78076da314dSPeter De Schrijver static const struct utmi_clk_param utmi_parameters[] = {
7818d99704fSThierry Reding 	{
7828d99704fSThierry Reding 		.osc_frequency = 13000000, .enable_delay_count = 0x02,
78376da314dSPeter De Schrijver 		.stable_count = 0x33, .active_delay_count = 0x05,
7848d99704fSThierry Reding 		.xtal_freq_count = 0x7f
7858d99704fSThierry Reding 	}, {
7868d99704fSThierry Reding 		.osc_frequency = 19200000, .enable_delay_count = 0x03,
7878d99704fSThierry Reding 		.stable_count = 0x4b, .active_delay_count = 0x06,
7888d99704fSThierry Reding 		.xtal_freq_count = 0xbb
7898d99704fSThierry Reding 	}, {
7908d99704fSThierry Reding 		.osc_frequency = 12000000, .enable_delay_count = 0x02,
7918d99704fSThierry Reding 		.stable_count = 0x2f, .active_delay_count = 0x04,
7928d99704fSThierry Reding 		.xtal_freq_count = 0x76
7938d99704fSThierry Reding 	}, {
7948d99704fSThierry Reding 		.osc_frequency = 26000000, .enable_delay_count = 0x04,
79576da314dSPeter De Schrijver 		.stable_count = 0x66, .active_delay_count = 0x09,
7968d99704fSThierry Reding 		.xtal_freq_count = 0xfe
7978d99704fSThierry Reding 	}, {
7988d99704fSThierry Reding 		.osc_frequency = 16800000, .enable_delay_count = 0x03,
7998d99704fSThierry Reding 		.stable_count = 0x41, .active_delay_count = 0x0a,
8008d99704fSThierry Reding 		.xtal_freq_count = 0xa4
8018d99704fSThierry Reding 	},
80276da314dSPeter De Schrijver };
80376da314dSPeter De Schrijver 
80476da314dSPeter De Schrijver static struct tegra_clk tegra124_clks[tegra_clk_max] __initdata = {
80576da314dSPeter De Schrijver 	[tegra_clk_ispb] = { .dt_id = TEGRA124_CLK_ISPB, .present = true },
80676da314dSPeter De Schrijver 	[tegra_clk_rtc] = { .dt_id = TEGRA124_CLK_RTC, .present = true },
80776da314dSPeter De Schrijver 	[tegra_clk_timer] = { .dt_id = TEGRA124_CLK_TIMER, .present = true },
80876da314dSPeter De Schrijver 	[tegra_clk_uarta] = { .dt_id = TEGRA124_CLK_UARTA, .present = true },
80920e7c323SAndrew Bresticker 	[tegra_clk_sdmmc2_8] = { .dt_id = TEGRA124_CLK_SDMMC2, .present = true },
81076da314dSPeter De Schrijver 	[tegra_clk_i2s1] = { .dt_id = TEGRA124_CLK_I2S1, .present = true },
81176da314dSPeter De Schrijver 	[tegra_clk_i2c1] = { .dt_id = TEGRA124_CLK_I2C1, .present = true },
81220e7c323SAndrew Bresticker 	[tegra_clk_sdmmc1_8] = { .dt_id = TEGRA124_CLK_SDMMC1, .present = true },
81320e7c323SAndrew Bresticker 	[tegra_clk_sdmmc4_8] = { .dt_id = TEGRA124_CLK_SDMMC4, .present = true },
81476da314dSPeter De Schrijver 	[tegra_clk_pwm] = { .dt_id = TEGRA124_CLK_PWM, .present = true },
81576da314dSPeter De Schrijver 	[tegra_clk_i2s2] = { .dt_id = TEGRA124_CLK_I2S2, .present = true },
81676da314dSPeter De Schrijver 	[tegra_clk_usbd] = { .dt_id = TEGRA124_CLK_USBD, .present = true },
81776da314dSPeter De Schrijver 	[tegra_clk_isp_8] = { .dt_id = TEGRA124_CLK_ISP, .present = true },
81876da314dSPeter De Schrijver 	[tegra_clk_disp2] = { .dt_id = TEGRA124_CLK_DISP2, .present = true },
81976da314dSPeter De Schrijver 	[tegra_clk_disp1] = { .dt_id = TEGRA124_CLK_DISP1, .present = true },
82082ba1c3cSMark Zhang 	[tegra_clk_host1x_8] = { .dt_id = TEGRA124_CLK_HOST1X, .present = true },
82176da314dSPeter De Schrijver 	[tegra_clk_vcp] = { .dt_id = TEGRA124_CLK_VCP, .present = true },
82276da314dSPeter De Schrijver 	[tegra_clk_i2s0] = { .dt_id = TEGRA124_CLK_I2S0, .present = true },
82376da314dSPeter De Schrijver 	[tegra_clk_apbdma] = { .dt_id = TEGRA124_CLK_APBDMA, .present = true },
82476da314dSPeter De Schrijver 	[tegra_clk_kbc] = { .dt_id = TEGRA124_CLK_KBC, .present = true },
82576da314dSPeter De Schrijver 	[tegra_clk_kfuse] = { .dt_id = TEGRA124_CLK_KFUSE, .present = true },
82676da314dSPeter De Schrijver 	[tegra_clk_sbc1] = { .dt_id = TEGRA124_CLK_SBC1, .present = true },
82776da314dSPeter De Schrijver 	[tegra_clk_nor] = { .dt_id = TEGRA124_CLK_NOR, .present = true },
82876da314dSPeter De Schrijver 	[tegra_clk_sbc2] = { .dt_id = TEGRA124_CLK_SBC2, .present = true },
82976da314dSPeter De Schrijver 	[tegra_clk_sbc3] = { .dt_id = TEGRA124_CLK_SBC3, .present = true },
83076da314dSPeter De Schrijver 	[tegra_clk_i2c5] = { .dt_id = TEGRA124_CLK_I2C5, .present = true },
83176da314dSPeter De Schrijver 	[tegra_clk_mipi] = { .dt_id = TEGRA124_CLK_MIPI, .present = true },
83276da314dSPeter De Schrijver 	[tegra_clk_hdmi] = { .dt_id = TEGRA124_CLK_HDMI, .present = true },
83376da314dSPeter De Schrijver 	[tegra_clk_csi] = { .dt_id = TEGRA124_CLK_CSI, .present = true },
83476da314dSPeter De Schrijver 	[tegra_clk_i2c2] = { .dt_id = TEGRA124_CLK_I2C2, .present = true },
83576da314dSPeter De Schrijver 	[tegra_clk_uartc] = { .dt_id = TEGRA124_CLK_UARTC, .present = true },
83676da314dSPeter De Schrijver 	[tegra_clk_mipi_cal] = { .dt_id = TEGRA124_CLK_MIPI_CAL, .present = true },
83776da314dSPeter De Schrijver 	[tegra_clk_usb2] = { .dt_id = TEGRA124_CLK_USB2, .present = true },
83876da314dSPeter De Schrijver 	[tegra_clk_usb3] = { .dt_id = TEGRA124_CLK_USB3, .present = true },
83976da314dSPeter De Schrijver 	[tegra_clk_vde_8] = { .dt_id = TEGRA124_CLK_VDE, .present = true },
84076da314dSPeter De Schrijver 	[tegra_clk_bsea] = { .dt_id = TEGRA124_CLK_BSEA, .present = true },
84176da314dSPeter De Schrijver 	[tegra_clk_bsev] = { .dt_id = TEGRA124_CLK_BSEV, .present = true },
84276da314dSPeter De Schrijver 	[tegra_clk_uartd] = { .dt_id = TEGRA124_CLK_UARTD, .present = true },
84376da314dSPeter De Schrijver 	[tegra_clk_i2c3] = { .dt_id = TEGRA124_CLK_I2C3, .present = true },
84476da314dSPeter De Schrijver 	[tegra_clk_sbc4] = { .dt_id = TEGRA124_CLK_SBC4, .present = true },
84520e7c323SAndrew Bresticker 	[tegra_clk_sdmmc3_8] = { .dt_id = TEGRA124_CLK_SDMMC3, .present = true },
84676da314dSPeter De Schrijver 	[tegra_clk_pcie] = { .dt_id = TEGRA124_CLK_PCIE, .present = true },
84776da314dSPeter De Schrijver 	[tegra_clk_owr] = { .dt_id = TEGRA124_CLK_OWR, .present = true },
84876da314dSPeter De Schrijver 	[tegra_clk_afi] = { .dt_id = TEGRA124_CLK_AFI, .present = true },
84976da314dSPeter De Schrijver 	[tegra_clk_csite] = { .dt_id = TEGRA124_CLK_CSITE, .present = true },
85076da314dSPeter De Schrijver 	[tegra_clk_la] = { .dt_id = TEGRA124_CLK_LA, .present = true },
85176da314dSPeter De Schrijver 	[tegra_clk_trace] = { .dt_id = TEGRA124_CLK_TRACE, .present = true },
85276da314dSPeter De Schrijver 	[tegra_clk_soc_therm] = { .dt_id = TEGRA124_CLK_SOC_THERM, .present = true },
85376da314dSPeter De Schrijver 	[tegra_clk_dtv] = { .dt_id = TEGRA124_CLK_DTV, .present = true },
85476da314dSPeter De Schrijver 	[tegra_clk_i2cslow] = { .dt_id = TEGRA124_CLK_I2CSLOW, .present = true },
85576da314dSPeter De Schrijver 	[tegra_clk_tsec] = { .dt_id = TEGRA124_CLK_TSEC, .present = true },
85676da314dSPeter De Schrijver 	[tegra_clk_xusb_host] = { .dt_id = TEGRA124_CLK_XUSB_HOST, .present = true },
85776da314dSPeter De Schrijver 	[tegra_clk_msenc] = { .dt_id = TEGRA124_CLK_MSENC, .present = true },
85876da314dSPeter De Schrijver 	[tegra_clk_csus] = { .dt_id = TEGRA124_CLK_CSUS, .present = true },
85976da314dSPeter De Schrijver 	[tegra_clk_mselect] = { .dt_id = TEGRA124_CLK_MSELECT, .present = true },
86076da314dSPeter De Schrijver 	[tegra_clk_tsensor] = { .dt_id = TEGRA124_CLK_TSENSOR, .present = true },
86176da314dSPeter De Schrijver 	[tegra_clk_i2s3] = { .dt_id = TEGRA124_CLK_I2S3, .present = true },
86276da314dSPeter De Schrijver 	[tegra_clk_i2s4] = { .dt_id = TEGRA124_CLK_I2S4, .present = true },
86376da314dSPeter De Schrijver 	[tegra_clk_i2c4] = { .dt_id = TEGRA124_CLK_I2C4, .present = true },
86476da314dSPeter De Schrijver 	[tegra_clk_sbc5] = { .dt_id = TEGRA124_CLK_SBC5, .present = true },
86576da314dSPeter De Schrijver 	[tegra_clk_sbc6] = { .dt_id = TEGRA124_CLK_SBC6, .present = true },
86676da314dSPeter De Schrijver 	[tegra_clk_d_audio] = { .dt_id = TEGRA124_CLK_D_AUDIO, .present = true },
86776da314dSPeter De Schrijver 	[tegra_clk_apbif] = { .dt_id = TEGRA124_CLK_APBIF, .present = true },
86876da314dSPeter De Schrijver 	[tegra_clk_dam0] = { .dt_id = TEGRA124_CLK_DAM0, .present = true },
86976da314dSPeter De Schrijver 	[tegra_clk_dam1] = { .dt_id = TEGRA124_CLK_DAM1, .present = true },
87076da314dSPeter De Schrijver 	[tegra_clk_dam2] = { .dt_id = TEGRA124_CLK_DAM2, .present = true },
87176da314dSPeter De Schrijver 	[tegra_clk_hda2codec_2x] = { .dt_id = TEGRA124_CLK_HDA2CODEC_2X, .present = true },
87276da314dSPeter De Schrijver 	[tegra_clk_audio0_2x] = { .dt_id = TEGRA124_CLK_AUDIO0_2X, .present = true },
87376da314dSPeter De Schrijver 	[tegra_clk_audio1_2x] = { .dt_id = TEGRA124_CLK_AUDIO1_2X, .present = true },
87476da314dSPeter De Schrijver 	[tegra_clk_audio2_2x] = { .dt_id = TEGRA124_CLK_AUDIO2_2X, .present = true },
87576da314dSPeter De Schrijver 	[tegra_clk_audio3_2x] = { .dt_id = TEGRA124_CLK_AUDIO3_2X, .present = true },
87676da314dSPeter De Schrijver 	[tegra_clk_audio4_2x] = { .dt_id = TEGRA124_CLK_AUDIO4_2X, .present = true },
87776da314dSPeter De Schrijver 	[tegra_clk_spdif_2x] = { .dt_id = TEGRA124_CLK_SPDIF_2X, .present = true },
87876da314dSPeter De Schrijver 	[tegra_clk_actmon] = { .dt_id = TEGRA124_CLK_ACTMON, .present = true },
87976da314dSPeter De Schrijver 	[tegra_clk_extern1] = { .dt_id = TEGRA124_CLK_EXTERN1, .present = true },
88076da314dSPeter De Schrijver 	[tegra_clk_extern2] = { .dt_id = TEGRA124_CLK_EXTERN2, .present = true },
88176da314dSPeter De Schrijver 	[tegra_clk_extern3] = { .dt_id = TEGRA124_CLK_EXTERN3, .present = true },
88276da314dSPeter De Schrijver 	[tegra_clk_sata_oob] = { .dt_id = TEGRA124_CLK_SATA_OOB, .present = true },
88376da314dSPeter De Schrijver 	[tegra_clk_sata] = { .dt_id = TEGRA124_CLK_SATA, .present = true },
88476da314dSPeter De Schrijver 	[tegra_clk_hda] = { .dt_id = TEGRA124_CLK_HDA, .present = true },
88576da314dSPeter De Schrijver 	[tegra_clk_se] = { .dt_id = TEGRA124_CLK_SE, .present = true },
88676da314dSPeter De Schrijver 	[tegra_clk_hda2hdmi] = { .dt_id = TEGRA124_CLK_HDA2HDMI, .present = true },
88776da314dSPeter De Schrijver 	[tegra_clk_sata_cold] = { .dt_id = TEGRA124_CLK_SATA_COLD, .present = true },
88876da314dSPeter De Schrijver 	[tegra_clk_cilab] = { .dt_id = TEGRA124_CLK_CILAB, .present = true },
88976da314dSPeter De Schrijver 	[tegra_clk_cilcd] = { .dt_id = TEGRA124_CLK_CILCD, .present = true },
89076da314dSPeter De Schrijver 	[tegra_clk_cile] = { .dt_id = TEGRA124_CLK_CILE, .present = true },
89176da314dSPeter De Schrijver 	[tegra_clk_dsialp] = { .dt_id = TEGRA124_CLK_DSIALP, .present = true },
89276da314dSPeter De Schrijver 	[tegra_clk_dsiblp] = { .dt_id = TEGRA124_CLK_DSIBLP, .present = true },
89376da314dSPeter De Schrijver 	[tegra_clk_entropy] = { .dt_id = TEGRA124_CLK_ENTROPY, .present = true },
89476da314dSPeter De Schrijver 	[tegra_clk_dds] = { .dt_id = TEGRA124_CLK_DDS, .present = true },
89576da314dSPeter De Schrijver 	[tegra_clk_dp2] = { .dt_id = TEGRA124_CLK_DP2, .present = true },
89676da314dSPeter De Schrijver 	[tegra_clk_amx] = { .dt_id = TEGRA124_CLK_AMX, .present = true },
89776da314dSPeter De Schrijver 	[tegra_clk_adx] = { .dt_id = TEGRA124_CLK_ADX, .present = true },
89876da314dSPeter De Schrijver 	[tegra_clk_xusb_ss] = { .dt_id = TEGRA124_CLK_XUSB_SS, .present = true },
89976da314dSPeter De Schrijver 	[tegra_clk_i2c6] = { .dt_id = TEGRA124_CLK_I2C6, .present = true },
90076da314dSPeter De Schrijver 	[tegra_clk_vim2_clk] = { .dt_id = TEGRA124_CLK_VIM2_CLK, .present = true },
90176da314dSPeter De Schrijver 	[tegra_clk_hdmi_audio] = { .dt_id = TEGRA124_CLK_HDMI_AUDIO, .present = true },
90276da314dSPeter De Schrijver 	[tegra_clk_clk72Mhz] = { .dt_id = TEGRA124_CLK_CLK72MHZ, .present = true },
90376da314dSPeter De Schrijver 	[tegra_clk_vic03] = { .dt_id = TEGRA124_CLK_VIC03, .present = true },
90476da314dSPeter De Schrijver 	[tegra_clk_adx1] = { .dt_id = TEGRA124_CLK_ADX1, .present = true },
90576da314dSPeter De Schrijver 	[tegra_clk_dpaux] = { .dt_id = TEGRA124_CLK_DPAUX, .present = true },
90676da314dSPeter De Schrijver 	[tegra_clk_sor0] = { .dt_id = TEGRA124_CLK_SOR0, .present = true },
90776da314dSPeter De Schrijver 	[tegra_clk_sor0_lvds] = { .dt_id = TEGRA124_CLK_SOR0_LVDS, .present = true },
90876da314dSPeter De Schrijver 	[tegra_clk_gpu] = { .dt_id = TEGRA124_CLK_GPU, .present = true },
90976da314dSPeter De Schrijver 	[tegra_clk_amx1] = { .dt_id = TEGRA124_CLK_AMX1, .present = true },
91076da314dSPeter De Schrijver 	[tegra_clk_uartb] = { .dt_id = TEGRA124_CLK_UARTB, .present = true },
91176da314dSPeter De Schrijver 	[tegra_clk_vfir] = { .dt_id = TEGRA124_CLK_VFIR, .present = true },
91276da314dSPeter De Schrijver 	[tegra_clk_spdif_in] = { .dt_id = TEGRA124_CLK_SPDIF_IN, .present = true },
91376da314dSPeter De Schrijver 	[tegra_clk_spdif_out] = { .dt_id = TEGRA124_CLK_SPDIF_OUT, .present = true },
91476da314dSPeter De Schrijver 	[tegra_clk_vi_9] = { .dt_id = TEGRA124_CLK_VI, .present = true },
915167d5366SPeter De Schrijver 	[tegra_clk_vi_sensor_8] = { .dt_id = TEGRA124_CLK_VI_SENSOR, .present = true },
91676da314dSPeter De Schrijver 	[tegra_clk_fuse] = { .dt_id = TEGRA124_CLK_FUSE, .present = true },
91776da314dSPeter De Schrijver 	[tegra_clk_fuse_burn] = { .dt_id = TEGRA124_CLK_FUSE_BURN, .present = true },
91876da314dSPeter De Schrijver 	[tegra_clk_clk_32k] = { .dt_id = TEGRA124_CLK_CLK_32K, .present = true },
91976da314dSPeter De Schrijver 	[tegra_clk_clk_m] = { .dt_id = TEGRA124_CLK_CLK_M, .present = true },
92076da314dSPeter De Schrijver 	[tegra_clk_clk_m_div2] = { .dt_id = TEGRA124_CLK_CLK_M_DIV2, .present = true },
92176da314dSPeter De Schrijver 	[tegra_clk_clk_m_div4] = { .dt_id = TEGRA124_CLK_CLK_M_DIV4, .present = true },
92276da314dSPeter De Schrijver 	[tegra_clk_pll_ref] = { .dt_id = TEGRA124_CLK_PLL_REF, .present = true },
92376da314dSPeter De Schrijver 	[tegra_clk_pll_c] = { .dt_id = TEGRA124_CLK_PLL_C, .present = true },
92476da314dSPeter De Schrijver 	[tegra_clk_pll_c_out1] = { .dt_id = TEGRA124_CLK_PLL_C_OUT1, .present = true },
92576da314dSPeter De Schrijver 	[tegra_clk_pll_c2] = { .dt_id = TEGRA124_CLK_PLL_C2, .present = true },
92676da314dSPeter De Schrijver 	[tegra_clk_pll_c3] = { .dt_id = TEGRA124_CLK_PLL_C3, .present = true },
92776da314dSPeter De Schrijver 	[tegra_clk_pll_m] = { .dt_id = TEGRA124_CLK_PLL_M, .present = true },
92876da314dSPeter De Schrijver 	[tegra_clk_pll_m_out1] = { .dt_id = TEGRA124_CLK_PLL_M_OUT1, .present = true },
92976da314dSPeter De Schrijver 	[tegra_clk_pll_p] = { .dt_id = TEGRA124_CLK_PLL_P, .present = true },
93076da314dSPeter De Schrijver 	[tegra_clk_pll_p_out1] = { .dt_id = TEGRA124_CLK_PLL_P_OUT1, .present = true },
93176da314dSPeter De Schrijver 	[tegra_clk_pll_p_out2] = { .dt_id = TEGRA124_CLK_PLL_P_OUT2, .present = true },
93276da314dSPeter De Schrijver 	[tegra_clk_pll_p_out3] = { .dt_id = TEGRA124_CLK_PLL_P_OUT3, .present = true },
93376da314dSPeter De Schrijver 	[tegra_clk_pll_p_out4] = { .dt_id = TEGRA124_CLK_PLL_P_OUT4, .present = true },
93476da314dSPeter De Schrijver 	[tegra_clk_pll_a] = { .dt_id = TEGRA124_CLK_PLL_A, .present = true },
93576da314dSPeter De Schrijver 	[tegra_clk_pll_a_out0] = { .dt_id = TEGRA124_CLK_PLL_A_OUT0, .present = true },
93676da314dSPeter De Schrijver 	[tegra_clk_pll_d] = { .dt_id = TEGRA124_CLK_PLL_D, .present = true },
93776da314dSPeter De Schrijver 	[tegra_clk_pll_d_out0] = { .dt_id = TEGRA124_CLK_PLL_D_OUT0, .present = true },
93876da314dSPeter De Schrijver 	[tegra_clk_pll_d2] = { .dt_id = TEGRA124_CLK_PLL_D2, .present = true },
93976da314dSPeter De Schrijver 	[tegra_clk_pll_d2_out0] = { .dt_id = TEGRA124_CLK_PLL_D2_OUT0, .present = true },
94076da314dSPeter De Schrijver 	[tegra_clk_pll_u] = { .dt_id = TEGRA124_CLK_PLL_U, .present = true },
94176da314dSPeter De Schrijver 	[tegra_clk_pll_u_480m] = { .dt_id = TEGRA124_CLK_PLL_U_480M, .present = true },
94276da314dSPeter De Schrijver 	[tegra_clk_pll_u_60m] = { .dt_id = TEGRA124_CLK_PLL_U_60M, .present = true },
94376da314dSPeter De Schrijver 	[tegra_clk_pll_u_48m] = { .dt_id = TEGRA124_CLK_PLL_U_48M, .present = true },
94476da314dSPeter De Schrijver 	[tegra_clk_pll_u_12m] = { .dt_id = TEGRA124_CLK_PLL_U_12M, .present = true },
94576da314dSPeter De Schrijver 	[tegra_clk_pll_x] = { .dt_id = TEGRA124_CLK_PLL_X, .present = true },
94676da314dSPeter De Schrijver 	[tegra_clk_pll_x_out0] = { .dt_id = TEGRA124_CLK_PLL_X_OUT0, .present = true },
94776da314dSPeter De Schrijver 	[tegra_clk_pll_re_vco] = { .dt_id = TEGRA124_CLK_PLL_RE_VCO, .present = true },
94876da314dSPeter De Schrijver 	[tegra_clk_pll_re_out] = { .dt_id = TEGRA124_CLK_PLL_RE_OUT, .present = true },
94976da314dSPeter De Schrijver 	[tegra_clk_spdif_in_sync] = { .dt_id = TEGRA124_CLK_SPDIF_IN_SYNC, .present = true },
95076da314dSPeter De Schrijver 	[tegra_clk_i2s0_sync] = { .dt_id = TEGRA124_CLK_I2S0_SYNC, .present = true },
95176da314dSPeter De Schrijver 	[tegra_clk_i2s1_sync] = { .dt_id = TEGRA124_CLK_I2S1_SYNC, .present = true },
95276da314dSPeter De Schrijver 	[tegra_clk_i2s2_sync] = { .dt_id = TEGRA124_CLK_I2S2_SYNC, .present = true },
95376da314dSPeter De Schrijver 	[tegra_clk_i2s3_sync] = { .dt_id = TEGRA124_CLK_I2S3_SYNC, .present = true },
95476da314dSPeter De Schrijver 	[tegra_clk_i2s4_sync] = { .dt_id = TEGRA124_CLK_I2S4_SYNC, .present = true },
95576da314dSPeter De Schrijver 	[tegra_clk_vimclk_sync] = { .dt_id = TEGRA124_CLK_VIMCLK_SYNC, .present = true },
95676da314dSPeter De Schrijver 	[tegra_clk_audio0] = { .dt_id = TEGRA124_CLK_AUDIO0, .present = true },
95776da314dSPeter De Schrijver 	[tegra_clk_audio1] = { .dt_id = TEGRA124_CLK_AUDIO1, .present = true },
95876da314dSPeter De Schrijver 	[tegra_clk_audio2] = { .dt_id = TEGRA124_CLK_AUDIO2, .present = true },
95976da314dSPeter De Schrijver 	[tegra_clk_audio3] = { .dt_id = TEGRA124_CLK_AUDIO3, .present = true },
96076da314dSPeter De Schrijver 	[tegra_clk_audio4] = { .dt_id = TEGRA124_CLK_AUDIO4, .present = true },
96176da314dSPeter De Schrijver 	[tegra_clk_spdif] = { .dt_id = TEGRA124_CLK_SPDIF, .present = true },
96276da314dSPeter De Schrijver 	[tegra_clk_clk_out_1] = { .dt_id = TEGRA124_CLK_CLK_OUT_1, .present = true },
96376da314dSPeter De Schrijver 	[tegra_clk_clk_out_2] = { .dt_id = TEGRA124_CLK_CLK_OUT_2, .present = true },
96476da314dSPeter De Schrijver 	[tegra_clk_clk_out_3] = { .dt_id = TEGRA124_CLK_CLK_OUT_3, .present = true },
96576da314dSPeter De Schrijver 	[tegra_clk_blink] = { .dt_id = TEGRA124_CLK_BLINK, .present = true },
96676da314dSPeter De Schrijver 	[tegra_clk_xusb_host_src] = { .dt_id = TEGRA124_CLK_XUSB_HOST_SRC, .present = true },
96776da314dSPeter De Schrijver 	[tegra_clk_xusb_falcon_src] = { .dt_id = TEGRA124_CLK_XUSB_FALCON_SRC, .present = true },
96876da314dSPeter De Schrijver 	[tegra_clk_xusb_fs_src] = { .dt_id = TEGRA124_CLK_XUSB_FS_SRC, .present = true },
96976da314dSPeter De Schrijver 	[tegra_clk_xusb_ss_src] = { .dt_id = TEGRA124_CLK_XUSB_SS_SRC, .present = true },
9705c992afcSAndrew Bresticker 	[tegra_clk_xusb_ss_div2] = { .dt_id = TEGRA124_CLK_XUSB_SS_DIV2, .present = true },
97176da314dSPeter De Schrijver 	[tegra_clk_xusb_dev_src] = { .dt_id = TEGRA124_CLK_XUSB_DEV_SRC, .present = true },
97276da314dSPeter De Schrijver 	[tegra_clk_xusb_dev] = { .dt_id = TEGRA124_CLK_XUSB_DEV, .present = true },
97376da314dSPeter De Schrijver 	[tegra_clk_xusb_hs_src] = { .dt_id = TEGRA124_CLK_XUSB_HS_SRC, .present = true },
97476da314dSPeter De Schrijver 	[tegra_clk_sclk] = { .dt_id = TEGRA124_CLK_SCLK, .present = true },
97576da314dSPeter De Schrijver 	[tegra_clk_hclk] = { .dt_id = TEGRA124_CLK_HCLK, .present = true },
97676da314dSPeter De Schrijver 	[tegra_clk_pclk] = { .dt_id = TEGRA124_CLK_PCLK, .present = true },
97776da314dSPeter De Schrijver 	[tegra_clk_cclk_g] = { .dt_id = TEGRA124_CLK_CCLK_G, .present = true },
97876da314dSPeter De Schrijver 	[tegra_clk_cclk_lp] = { .dt_id = TEGRA124_CLK_CCLK_LP, .present = true },
97976da314dSPeter De Schrijver 	[tegra_clk_dfll_ref] = { .dt_id = TEGRA124_CLK_DFLL_REF, .present = true },
98076da314dSPeter De Schrijver 	[tegra_clk_dfll_soc] = { .dt_id = TEGRA124_CLK_DFLL_SOC, .present = true },
98176da314dSPeter De Schrijver 	[tegra_clk_vi_sensor2] = { .dt_id = TEGRA124_CLK_VI_SENSOR2, .present = true },
98276da314dSPeter De Schrijver 	[tegra_clk_pll_p_out5] = { .dt_id = TEGRA124_CLK_PLL_P_OUT5, .present = true },
98376da314dSPeter De Schrijver 	[tegra_clk_pll_c4] = { .dt_id = TEGRA124_CLK_PLL_C4, .present = true },
98476da314dSPeter De Schrijver 	[tegra_clk_pll_dp] = { .dt_id = TEGRA124_CLK_PLL_DP, .present = true },
98576da314dSPeter De Schrijver 	[tegra_clk_audio0_mux] = { .dt_id = TEGRA124_CLK_AUDIO0_MUX, .present = true },
98676da314dSPeter De Schrijver 	[tegra_clk_audio1_mux] = { .dt_id = TEGRA124_CLK_AUDIO1_MUX, .present = true },
98776da314dSPeter De Schrijver 	[tegra_clk_audio2_mux] = { .dt_id = TEGRA124_CLK_AUDIO2_MUX, .present = true },
98876da314dSPeter De Schrijver 	[tegra_clk_audio3_mux] = { .dt_id = TEGRA124_CLK_AUDIO3_MUX, .present = true },
98976da314dSPeter De Schrijver 	[tegra_clk_audio4_mux] = { .dt_id = TEGRA124_CLK_AUDIO4_MUX, .present = true },
99076da314dSPeter De Schrijver 	[tegra_clk_spdif_mux] = { .dt_id = TEGRA124_CLK_SPDIF_MUX, .present = true },
99176da314dSPeter De Schrijver 	[tegra_clk_clk_out_1_mux] = { .dt_id = TEGRA124_CLK_CLK_OUT_1_MUX, .present = true },
99276da314dSPeter De Schrijver 	[tegra_clk_clk_out_2_mux] = { .dt_id = TEGRA124_CLK_CLK_OUT_2_MUX, .present = true },
99376da314dSPeter De Schrijver 	[tegra_clk_clk_out_3_mux] = { .dt_id = TEGRA124_CLK_CLK_OUT_3_MUX, .present = true },
99476da314dSPeter De Schrijver };
99576da314dSPeter De Schrijver 
99676da314dSPeter De Schrijver static struct tegra_devclk devclks[] __initdata = {
99776da314dSPeter De Schrijver 	{ .con_id = "clk_m", .dt_id = TEGRA124_CLK_CLK_M },
99876da314dSPeter De Schrijver 	{ .con_id = "pll_ref", .dt_id = TEGRA124_CLK_PLL_REF },
99976da314dSPeter De Schrijver 	{ .con_id = "clk_32k", .dt_id = TEGRA124_CLK_CLK_32K },
100076da314dSPeter De Schrijver 	{ .con_id = "clk_m_div2", .dt_id = TEGRA124_CLK_CLK_M_DIV2 },
100176da314dSPeter De Schrijver 	{ .con_id = "clk_m_div4", .dt_id = TEGRA124_CLK_CLK_M_DIV4 },
100276da314dSPeter De Schrijver 	{ .con_id = "pll_c", .dt_id = TEGRA124_CLK_PLL_C },
100376da314dSPeter De Schrijver 	{ .con_id = "pll_c_out1", .dt_id = TEGRA124_CLK_PLL_C_OUT1 },
100476da314dSPeter De Schrijver 	{ .con_id = "pll_c2", .dt_id = TEGRA124_CLK_PLL_C2 },
100576da314dSPeter De Schrijver 	{ .con_id = "pll_c3", .dt_id = TEGRA124_CLK_PLL_C3 },
100676da314dSPeter De Schrijver 	{ .con_id = "pll_p", .dt_id = TEGRA124_CLK_PLL_P },
100776da314dSPeter De Schrijver 	{ .con_id = "pll_p_out1", .dt_id = TEGRA124_CLK_PLL_P_OUT1 },
100876da314dSPeter De Schrijver 	{ .con_id = "pll_p_out2", .dt_id = TEGRA124_CLK_PLL_P_OUT2 },
100976da314dSPeter De Schrijver 	{ .con_id = "pll_p_out3", .dt_id = TEGRA124_CLK_PLL_P_OUT3 },
101076da314dSPeter De Schrijver 	{ .con_id = "pll_p_out4", .dt_id = TEGRA124_CLK_PLL_P_OUT4 },
101176da314dSPeter De Schrijver 	{ .con_id = "pll_m", .dt_id = TEGRA124_CLK_PLL_M },
101276da314dSPeter De Schrijver 	{ .con_id = "pll_m_out1", .dt_id = TEGRA124_CLK_PLL_M_OUT1 },
101376da314dSPeter De Schrijver 	{ .con_id = "pll_x", .dt_id = TEGRA124_CLK_PLL_X },
101476da314dSPeter De Schrijver 	{ .con_id = "pll_x_out0", .dt_id = TEGRA124_CLK_PLL_X_OUT0 },
101576da314dSPeter De Schrijver 	{ .con_id = "pll_u", .dt_id = TEGRA124_CLK_PLL_U },
101676da314dSPeter De Schrijver 	{ .con_id = "pll_u_480M", .dt_id = TEGRA124_CLK_PLL_U_480M },
101776da314dSPeter De Schrijver 	{ .con_id = "pll_u_60M", .dt_id = TEGRA124_CLK_PLL_U_60M },
101876da314dSPeter De Schrijver 	{ .con_id = "pll_u_48M", .dt_id = TEGRA124_CLK_PLL_U_48M },
101976da314dSPeter De Schrijver 	{ .con_id = "pll_u_12M", .dt_id = TEGRA124_CLK_PLL_U_12M },
102076da314dSPeter De Schrijver 	{ .con_id = "pll_d", .dt_id = TEGRA124_CLK_PLL_D },
102176da314dSPeter De Schrijver 	{ .con_id = "pll_d_out0", .dt_id = TEGRA124_CLK_PLL_D_OUT0 },
102276da314dSPeter De Schrijver 	{ .con_id = "pll_d2", .dt_id = TEGRA124_CLK_PLL_D2 },
102376da314dSPeter De Schrijver 	{ .con_id = "pll_d2_out0", .dt_id = TEGRA124_CLK_PLL_D2_OUT0 },
102476da314dSPeter De Schrijver 	{ .con_id = "pll_a", .dt_id = TEGRA124_CLK_PLL_A },
102576da314dSPeter De Schrijver 	{ .con_id = "pll_a_out0", .dt_id = TEGRA124_CLK_PLL_A_OUT0 },
102676da314dSPeter De Schrijver 	{ .con_id = "pll_re_vco", .dt_id = TEGRA124_CLK_PLL_RE_VCO },
102776da314dSPeter De Schrijver 	{ .con_id = "pll_re_out", .dt_id = TEGRA124_CLK_PLL_RE_OUT },
102876da314dSPeter De Schrijver 	{ .con_id = "spdif_in_sync", .dt_id = TEGRA124_CLK_SPDIF_IN_SYNC },
102976da314dSPeter De Schrijver 	{ .con_id = "i2s0_sync", .dt_id = TEGRA124_CLK_I2S0_SYNC },
103076da314dSPeter De Schrijver 	{ .con_id = "i2s1_sync", .dt_id = TEGRA124_CLK_I2S1_SYNC },
103176da314dSPeter De Schrijver 	{ .con_id = "i2s2_sync", .dt_id = TEGRA124_CLK_I2S2_SYNC },
103276da314dSPeter De Schrijver 	{ .con_id = "i2s3_sync", .dt_id = TEGRA124_CLK_I2S3_SYNC },
103376da314dSPeter De Schrijver 	{ .con_id = "i2s4_sync", .dt_id = TEGRA124_CLK_I2S4_SYNC },
103476da314dSPeter De Schrijver 	{ .con_id = "vimclk_sync", .dt_id = TEGRA124_CLK_VIMCLK_SYNC },
103576da314dSPeter De Schrijver 	{ .con_id = "audio0", .dt_id = TEGRA124_CLK_AUDIO0 },
103676da314dSPeter De Schrijver 	{ .con_id = "audio1", .dt_id = TEGRA124_CLK_AUDIO1 },
103776da314dSPeter De Schrijver 	{ .con_id = "audio2", .dt_id = TEGRA124_CLK_AUDIO2 },
103876da314dSPeter De Schrijver 	{ .con_id = "audio3", .dt_id = TEGRA124_CLK_AUDIO3 },
103976da314dSPeter De Schrijver 	{ .con_id = "audio4", .dt_id = TEGRA124_CLK_AUDIO4 },
104076da314dSPeter De Schrijver 	{ .con_id = "spdif", .dt_id = TEGRA124_CLK_SPDIF },
104176da314dSPeter De Schrijver 	{ .con_id = "audio0_2x", .dt_id = TEGRA124_CLK_AUDIO0_2X },
104276da314dSPeter De Schrijver 	{ .con_id = "audio1_2x", .dt_id = TEGRA124_CLK_AUDIO1_2X },
104376da314dSPeter De Schrijver 	{ .con_id = "audio2_2x", .dt_id = TEGRA124_CLK_AUDIO2_2X },
104476da314dSPeter De Schrijver 	{ .con_id = "audio3_2x", .dt_id = TEGRA124_CLK_AUDIO3_2X },
104576da314dSPeter De Schrijver 	{ .con_id = "audio4_2x", .dt_id = TEGRA124_CLK_AUDIO4_2X },
104676da314dSPeter De Schrijver 	{ .con_id = "spdif_2x", .dt_id = TEGRA124_CLK_SPDIF_2X },
104776da314dSPeter De Schrijver 	{ .con_id = "extern1", .dev_id = "clk_out_1", .dt_id = TEGRA124_CLK_EXTERN1 },
104876da314dSPeter De Schrijver 	{ .con_id = "extern2", .dev_id = "clk_out_2", .dt_id = TEGRA124_CLK_EXTERN2 },
104976da314dSPeter De Schrijver 	{ .con_id = "extern3", .dev_id = "clk_out_3", .dt_id = TEGRA124_CLK_EXTERN3 },
105076da314dSPeter De Schrijver 	{ .con_id = "blink", .dt_id = TEGRA124_CLK_BLINK },
105176da314dSPeter De Schrijver 	{ .con_id = "cclk_g", .dt_id = TEGRA124_CLK_CCLK_G },
105276da314dSPeter De Schrijver 	{ .con_id = "cclk_lp", .dt_id = TEGRA124_CLK_CCLK_LP },
105376da314dSPeter De Schrijver 	{ .con_id = "sclk", .dt_id = TEGRA124_CLK_SCLK },
105476da314dSPeter De Schrijver 	{ .con_id = "hclk", .dt_id = TEGRA124_CLK_HCLK },
105576da314dSPeter De Schrijver 	{ .con_id = "pclk", .dt_id = TEGRA124_CLK_PCLK },
10565ab5d404SAlexandre Courbot 	{ .con_id = "fuse", .dt_id = TEGRA124_CLK_FUSE },
105776da314dSPeter De Schrijver 	{ .dev_id = "rtc-tegra", .dt_id = TEGRA124_CLK_RTC },
105876da314dSPeter De Schrijver 	{ .dev_id = "timer", .dt_id = TEGRA124_CLK_TIMER },
105904794d98SDylan Reid 	{ .con_id = "hda", .dt_id = TEGRA124_CLK_HDA },
106004794d98SDylan Reid 	{ .con_id = "hda2codec_2x", .dt_id = TEGRA124_CLK_HDA2CODEC_2X },
106104794d98SDylan Reid 	{ .con_id = "hda2hdmi", .dt_id = TEGRA124_CLK_HDA2HDMI },
106276da314dSPeter De Schrijver };
106376da314dSPeter De Schrijver 
106476da314dSPeter De Schrijver static struct clk **clks;
106576da314dSPeter De Schrijver 
106676da314dSPeter De Schrijver static void tegra124_utmi_param_configure(void __iomem *clk_base)
106776da314dSPeter De Schrijver {
1068e52d7c04SThierry Reding 	unsigned int i;
106976da314dSPeter De Schrijver 	u32 reg;
107076da314dSPeter De Schrijver 
107176da314dSPeter De Schrijver 	for (i = 0; i < ARRAY_SIZE(utmi_parameters); i++) {
107276da314dSPeter De Schrijver 		if (osc_freq == utmi_parameters[i].osc_frequency)
107376da314dSPeter De Schrijver 			break;
107476da314dSPeter De Schrijver 	}
107576da314dSPeter De Schrijver 
107676da314dSPeter De Schrijver 	if (i >= ARRAY_SIZE(utmi_parameters)) {
107776da314dSPeter De Schrijver 		pr_err("%s: Unexpected oscillator freq %lu\n", __func__,
107876da314dSPeter De Schrijver 		       osc_freq);
107976da314dSPeter De Schrijver 		return;
108076da314dSPeter De Schrijver 	}
108176da314dSPeter De Schrijver 
108276da314dSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIP_PLL_CFG2);
108376da314dSPeter De Schrijver 
108476da314dSPeter De Schrijver 	/* Program UTMIP PLL stable and active counts */
108576da314dSPeter De Schrijver 	/* [FIXME] arclk_rst.h says WRONG! This should be 1ms -> 0x50 Check! */
108676da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_STABLE_COUNT(~0);
108776da314dSPeter De Schrijver 	reg |= UTMIP_PLL_CFG2_STABLE_COUNT(utmi_parameters[i].stable_count);
108876da314dSPeter De Schrijver 
108976da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(~0);
109076da314dSPeter De Schrijver 
109176da314dSPeter De Schrijver 	reg |= UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(utmi_parameters[i].
109276da314dSPeter De Schrijver 					    active_delay_count);
109376da314dSPeter De Schrijver 
109476da314dSPeter De Schrijver 	/* Remove power downs from UTMIP PLL control bits */
109576da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_A_POWERDOWN;
109676da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_B_POWERDOWN;
109776da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_C_POWERDOWN;
109876da314dSPeter De Schrijver 
109976da314dSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIP_PLL_CFG2);
110076da314dSPeter De Schrijver 
110176da314dSPeter De Schrijver 	/* Program UTMIP PLL delay and oscillator frequency counts */
110276da314dSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIP_PLL_CFG1);
110376da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(~0);
110476da314dSPeter De Schrijver 
110576da314dSPeter De Schrijver 	reg |= UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(utmi_parameters[i].
110676da314dSPeter De Schrijver 					    enable_delay_count);
110776da314dSPeter De Schrijver 
110876da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(~0);
110976da314dSPeter De Schrijver 	reg |= UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(utmi_parameters[i].
111076da314dSPeter De Schrijver 					   xtal_freq_count);
111176da314dSPeter De Schrijver 
111276da314dSPeter De Schrijver 	/* Remove power downs from UTMIP PLL control bits */
111376da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN;
111476da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ACTIVE_POWERDOWN;
111576da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLLU_POWERUP;
111676da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLLU_POWERDOWN;
111776da314dSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIP_PLL_CFG1);
111876da314dSPeter De Schrijver 
111976da314dSPeter De Schrijver 	/* Setup HW control of UTMIPLL */
112076da314dSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0);
112176da314dSPeter De Schrijver 	reg |= UTMIPLL_HW_PWRDN_CFG0_USE_LOCKDET;
112276da314dSPeter De Schrijver 	reg &= ~UTMIPLL_HW_PWRDN_CFG0_CLK_ENABLE_SWCTL;
112376da314dSPeter De Schrijver 	reg |= UTMIPLL_HW_PWRDN_CFG0_SEQ_START_STATE;
112476da314dSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0);
112576da314dSPeter De Schrijver 
112676da314dSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIP_PLL_CFG1);
112776da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERUP;
112876da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN;
112976da314dSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIP_PLL_CFG1);
113076da314dSPeter De Schrijver 
113176da314dSPeter De Schrijver 	udelay(1);
113276da314dSPeter De Schrijver 
113376da314dSPeter De Schrijver 	/* Setup SW override of UTMIPLL assuming USB2.0
113476da314dSPeter De Schrijver 	   ports are assigned to USB2 */
113576da314dSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0);
113676da314dSPeter De Schrijver 	reg |= UTMIPLL_HW_PWRDN_CFG0_IDDQ_SWCTL;
113776da314dSPeter De Schrijver 	reg &= ~UTMIPLL_HW_PWRDN_CFG0_IDDQ_OVERRIDE;
113876da314dSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0);
113976da314dSPeter De Schrijver 
114076da314dSPeter De Schrijver 	udelay(1);
114176da314dSPeter De Schrijver 
114276da314dSPeter De Schrijver 	/* Enable HW control UTMIPLL */
114376da314dSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0);
114476da314dSPeter De Schrijver 	reg |= UTMIPLL_HW_PWRDN_CFG0_SEQ_ENABLE;
114576da314dSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0);
114676da314dSPeter De Schrijver }
114776da314dSPeter De Schrijver 
114876da314dSPeter De Schrijver static __init void tegra124_periph_clk_init(void __iomem *clk_base,
114976da314dSPeter De Schrijver 					    void __iomem *pmc_base)
115076da314dSPeter De Schrijver {
115176da314dSPeter De Schrijver 	struct clk *clk;
115276da314dSPeter De Schrijver 
11535c992afcSAndrew Bresticker 	/* xusb_ss_div2 */
11545c992afcSAndrew Bresticker 	clk = clk_register_fixed_factor(NULL, "xusb_ss_div2", "xusb_ss_src", 0,
11555c992afcSAndrew Bresticker 					1, 2);
11565c992afcSAndrew Bresticker 	clks[TEGRA124_CLK_XUSB_SS_DIV2] = clk;
115776da314dSPeter De Schrijver 
1158*eede7113SThierry Reding 	clk = tegra_clk_register_periph_fixed("dpaux", "pll_p", 0, clk_base,
1159*eede7113SThierry Reding 					      1, 17, 181);
1160*eede7113SThierry Reding 	clks[TEGRA124_CLK_DPAUX] = clk;
1161*eede7113SThierry Reding 
1162c1d676ceSThierry Reding 	clk = clk_register_gate(NULL, "pll_d_dsi_out", "pll_d_out0", 0,
1163b270491eSMark Zhang 				clk_base + PLLD_MISC, 30, 0, &pll_d_lock);
1164c1d676ceSThierry Reding 	clks[TEGRA124_CLK_PLL_D_DSI_OUT] = clk;
116576da314dSPeter De Schrijver 
1166c1d676ceSThierry Reding 	clk = tegra_clk_register_periph_gate("dsia", "pll_d_dsi_out", 0,
1167c1d676ceSThierry Reding 					     clk_base, 0, 48,
1168c1d676ceSThierry Reding 					     periph_clk_enb_refcnt);
1169b270491eSMark Zhang 	clks[TEGRA124_CLK_DSIA] = clk;
1170b270491eSMark Zhang 
1171c1d676ceSThierry Reding 	clk = tegra_clk_register_periph_gate("dsib", "pll_d_dsi_out", 0,
1172c1d676ceSThierry Reding 					     clk_base, 0, 82,
1173c1d676ceSThierry Reding 					     periph_clk_enb_refcnt);
1174b270491eSMark Zhang 	clks[TEGRA124_CLK_DSIB] = clk;
117576da314dSPeter De Schrijver 
1176ac67477fSTomeu Vizoso 	clk = tegra_clk_register_mc("mc", "emc", clk_base + CLK_SOURCE_EMC,
11774f4f85faSThierry Reding 				    &emc_lock);
11784f4f85faSThierry Reding 	clks[TEGRA124_CLK_MC] = clk;
117976da314dSPeter De Schrijver 
118076da314dSPeter De Schrijver 	/* cml0 */
118176da314dSPeter De Schrijver 	clk = clk_register_gate(NULL, "cml0", "pll_e", 0, clk_base + PLLE_AUX,
118276da314dSPeter De Schrijver 				0, 0, &pll_e_lock);
118376da314dSPeter De Schrijver 	clk_register_clkdev(clk, "cml0", NULL);
118476da314dSPeter De Schrijver 	clks[TEGRA124_CLK_CML0] = clk;
118576da314dSPeter De Schrijver 
118676da314dSPeter De Schrijver 	/* cml1 */
118776da314dSPeter De Schrijver 	clk = clk_register_gate(NULL, "cml1", "pll_e", 0, clk_base + PLLE_AUX,
118876da314dSPeter De Schrijver 				1, 0, &pll_e_lock);
118976da314dSPeter De Schrijver 	clk_register_clkdev(clk, "cml1", NULL);
119076da314dSPeter De Schrijver 	clks[TEGRA124_CLK_CML1] = clk;
119176da314dSPeter De Schrijver 
119276da314dSPeter De Schrijver 	tegra_periph_clk_init(clk_base, pmc_base, tegra124_clks, &pll_p_params);
119376da314dSPeter De Schrijver }
119476da314dSPeter De Schrijver 
119576da314dSPeter De Schrijver static void __init tegra124_pll_init(void __iomem *clk_base,
119676da314dSPeter De Schrijver 				     void __iomem *pmc)
119776da314dSPeter De Schrijver {
119876da314dSPeter De Schrijver 	u32 val;
119976da314dSPeter De Schrijver 	struct clk *clk;
120076da314dSPeter De Schrijver 
120176da314dSPeter De Schrijver 	/* PLLC */
120276da314dSPeter De Schrijver 	clk = tegra_clk_register_pllxc("pll_c", "pll_ref", clk_base,
120376da314dSPeter De Schrijver 			pmc, 0, &pll_c_params, NULL);
120476da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_c", NULL);
120576da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_C] = clk;
120676da314dSPeter De Schrijver 
120776da314dSPeter De Schrijver 	/* PLLC_OUT1 */
120876da314dSPeter De Schrijver 	clk = tegra_clk_register_divider("pll_c_out1_div", "pll_c",
120976da314dSPeter De Schrijver 			clk_base + PLLC_OUT, 0, TEGRA_DIVIDER_ROUND_UP,
121076da314dSPeter De Schrijver 			8, 8, 1, NULL);
121176da314dSPeter De Schrijver 	clk = tegra_clk_register_pll_out("pll_c_out1", "pll_c_out1_div",
121276da314dSPeter De Schrijver 				clk_base + PLLC_OUT, 1, 0,
121376da314dSPeter De Schrijver 				CLK_SET_RATE_PARENT, 0, NULL);
121476da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_c_out1", NULL);
121576da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_C_OUT1] = clk;
121676da314dSPeter De Schrijver 
12174c495c20SMikko Perttunen 	/* PLLC_UD */
12184c495c20SMikko Perttunen 	clk = clk_register_fixed_factor(NULL, "pll_c_ud", "pll_c",
12194c495c20SMikko Perttunen 					CLK_SET_RATE_PARENT, 1, 1);
12204c495c20SMikko Perttunen 	clk_register_clkdev(clk, "pll_c_ud", NULL);
12214c495c20SMikko Perttunen 	clks[TEGRA124_CLK_PLL_C_UD] = clk;
12224c495c20SMikko Perttunen 
122376da314dSPeter De Schrijver 	/* PLLC2 */
122476da314dSPeter De Schrijver 	clk = tegra_clk_register_pllc("pll_c2", "pll_ref", clk_base, pmc, 0,
122576da314dSPeter De Schrijver 			     &pll_c2_params, NULL);
122676da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_c2", NULL);
122776da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_C2] = clk;
122876da314dSPeter De Schrijver 
122976da314dSPeter De Schrijver 	/* PLLC3 */
123076da314dSPeter De Schrijver 	clk = tegra_clk_register_pllc("pll_c3", "pll_ref", clk_base, pmc, 0,
123176da314dSPeter De Schrijver 			     &pll_c3_params, NULL);
123276da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_c3", NULL);
123376da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_C3] = clk;
123476da314dSPeter De Schrijver 
123576da314dSPeter De Schrijver 	/* PLLM */
123676da314dSPeter De Schrijver 	clk = tegra_clk_register_pllm("pll_m", "pll_ref", clk_base, pmc,
123776da314dSPeter De Schrijver 			     CLK_IGNORE_UNUSED | CLK_SET_RATE_GATE,
123876da314dSPeter De Schrijver 			     &pll_m_params, NULL);
123976da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_m", NULL);
124076da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_M] = clk;
124176da314dSPeter De Schrijver 
124276da314dSPeter De Schrijver 	/* PLLM_OUT1 */
124376da314dSPeter De Schrijver 	clk = tegra_clk_register_divider("pll_m_out1_div", "pll_m",
124476da314dSPeter De Schrijver 				clk_base + PLLM_OUT, 0, TEGRA_DIVIDER_ROUND_UP,
124576da314dSPeter De Schrijver 				8, 8, 1, NULL);
124676da314dSPeter De Schrijver 	clk = tegra_clk_register_pll_out("pll_m_out1", "pll_m_out1_div",
124776da314dSPeter De Schrijver 				clk_base + PLLM_OUT, 1, 0, CLK_IGNORE_UNUSED |
124876da314dSPeter De Schrijver 				CLK_SET_RATE_PARENT, 0, NULL);
124976da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_m_out1", NULL);
125076da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_M_OUT1] = clk;
125176da314dSPeter De Schrijver 
125276da314dSPeter De Schrijver 	/* PLLM_UD */
125376da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_m_ud", "pll_m",
125476da314dSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 1);
12554c495c20SMikko Perttunen 	clk_register_clkdev(clk, "pll_m_ud", NULL);
12564c495c20SMikko Perttunen 	clks[TEGRA124_CLK_PLL_M_UD] = clk;
125776da314dSPeter De Schrijver 
125876da314dSPeter De Schrijver 	/* PLLU */
125976da314dSPeter De Schrijver 	val = readl(clk_base + pll_u_params.base_reg);
126076da314dSPeter De Schrijver 	val &= ~BIT(24); /* disable PLLU_OVERRIDE */
126176da314dSPeter De Schrijver 	writel(val, clk_base + pll_u_params.base_reg);
126276da314dSPeter De Schrijver 
126376da314dSPeter De Schrijver 	clk = tegra_clk_register_pll("pll_u", "pll_ref", clk_base, pmc, 0,
126476da314dSPeter De Schrijver 			    &pll_u_params, &pll_u_lock);
126576da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_u", NULL);
126676da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_U] = clk;
126776da314dSPeter De Schrijver 
126876da314dSPeter De Schrijver 	tegra124_utmi_param_configure(clk_base);
126976da314dSPeter De Schrijver 
127076da314dSPeter De Schrijver 	/* PLLU_480M */
127176da314dSPeter De Schrijver 	clk = clk_register_gate(NULL, "pll_u_480M", "pll_u",
127276da314dSPeter De Schrijver 				CLK_SET_RATE_PARENT, clk_base + PLLU_BASE,
127376da314dSPeter De Schrijver 				22, 0, &pll_u_lock);
127476da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_u_480M", NULL);
127576da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_U_480M] = clk;
127676da314dSPeter De Schrijver 
127776da314dSPeter De Schrijver 	/* PLLU_60M */
127876da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_u_60M", "pll_u",
127976da314dSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 8);
128076da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_u_60M", NULL);
128176da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_U_60M] = clk;
128276da314dSPeter De Schrijver 
128376da314dSPeter De Schrijver 	/* PLLU_48M */
128476da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_u_48M", "pll_u",
128576da314dSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 10);
128676da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_u_48M", NULL);
128776da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_U_48M] = clk;
128876da314dSPeter De Schrijver 
128976da314dSPeter De Schrijver 	/* PLLU_12M */
129076da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_u_12M", "pll_u",
129176da314dSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 40);
129276da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_u_12M", NULL);
129376da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_U_12M] = clk;
129476da314dSPeter De Schrijver 
129576da314dSPeter De Schrijver 	/* PLLD */
129676da314dSPeter De Schrijver 	clk = tegra_clk_register_pll("pll_d", "pll_ref", clk_base, pmc, 0,
129776da314dSPeter De Schrijver 			    &pll_d_params, &pll_d_lock);
129876da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_d", NULL);
129976da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_D] = clk;
130076da314dSPeter De Schrijver 
130176da314dSPeter De Schrijver 	/* PLLD_OUT0 */
130276da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_d_out0", "pll_d",
130376da314dSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 2);
130476da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_d_out0", NULL);
130576da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_D_OUT0] = clk;
130676da314dSPeter De Schrijver 
130776da314dSPeter De Schrijver 	/* PLLRE */
130876da314dSPeter De Schrijver 	clk = tegra_clk_register_pllre("pll_re_vco", "pll_ref", clk_base, pmc,
130976da314dSPeter De Schrijver 			     0, &pll_re_vco_params, &pll_re_lock, pll_ref_freq);
131076da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_re_vco", NULL);
131176da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_RE_VCO] = clk;
131276da314dSPeter De Schrijver 
131376da314dSPeter De Schrijver 	clk = clk_register_divider_table(NULL, "pll_re_out", "pll_re_vco", 0,
131476da314dSPeter De Schrijver 					 clk_base + PLLRE_BASE, 16, 4, 0,
131576da314dSPeter De Schrijver 					 pll_re_div_table, &pll_re_lock);
131676da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_re_out", NULL);
131776da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_RE_OUT] = clk;
131876da314dSPeter De Schrijver 
131976da314dSPeter De Schrijver 	/* PLLE */
132076da314dSPeter De Schrijver 	clk = tegra_clk_register_plle_tegra114("pll_e", "pll_ref",
132176da314dSPeter De Schrijver 				      clk_base, 0, &pll_e_params, NULL);
132276da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_e", NULL);
132376da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_E] = clk;
132476da314dSPeter De Schrijver 
132576da314dSPeter De Schrijver 	/* PLLC4 */
132676da314dSPeter De Schrijver 	clk = tegra_clk_register_pllss("pll_c4", "pll_ref", clk_base, 0,
132776da314dSPeter De Schrijver 					&pll_c4_params, NULL);
132876da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_c4", NULL);
132976da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_C4] = clk;
133076da314dSPeter De Schrijver 
133176da314dSPeter De Schrijver 	/* PLLDP */
133276da314dSPeter De Schrijver 	clk = tegra_clk_register_pllss("pll_dp", "pll_ref", clk_base, 0,
133376da314dSPeter De Schrijver 					&pll_dp_params, NULL);
133476da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_dp", NULL);
133576da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_DP] = clk;
133676da314dSPeter De Schrijver 
133776da314dSPeter De Schrijver 	/* PLLD2 */
133876da314dSPeter De Schrijver 	clk = tegra_clk_register_pllss("pll_d2", "pll_ref", clk_base, 0,
133976da314dSPeter De Schrijver 					&tegra124_pll_d2_params, NULL);
134076da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_d2", NULL);
134176da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_D2] = clk;
134276da314dSPeter De Schrijver 
13430e766c2dSDavid Ung 	/* PLLD2_OUT0 */
134476da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_d2_out0", "pll_d2",
13450e766c2dSDavid Ung 					CLK_SET_RATE_PARENT, 1, 1);
134676da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_d2_out0", NULL);
134776da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_D2_OUT0] = clk;
134876da314dSPeter De Schrijver 
134976da314dSPeter De Schrijver }
135076da314dSPeter De Schrijver 
13519e036d3eSJoseph Lo /* Tegra124 CPU clock and reset control functions */
13529e036d3eSJoseph Lo static void tegra124_wait_cpu_in_reset(u32 cpu)
13539e036d3eSJoseph Lo {
13549e036d3eSJoseph Lo 	unsigned int reg;
13559e036d3eSJoseph Lo 
13569e036d3eSJoseph Lo 	do {
13579e036d3eSJoseph Lo 		reg = readl(clk_base + CLK_RST_CONTROLLER_CPU_CMPLX_STATUS);
13589e036d3eSJoseph Lo 		cpu_relax();
13599e036d3eSJoseph Lo 	} while (!(reg & (1 << cpu)));  /* check CPU been reset or not */
13609e036d3eSJoseph Lo }
13619e036d3eSJoseph Lo 
13629e036d3eSJoseph Lo static void tegra124_disable_cpu_clock(u32 cpu)
13639e036d3eSJoseph Lo {
13649e036d3eSJoseph Lo 	/* flow controller would take care in the power sequence. */
13659e036d3eSJoseph Lo }
13669e036d3eSJoseph Lo 
136761792e40SJoseph Lo #ifdef CONFIG_PM_SLEEP
136861792e40SJoseph Lo static void tegra124_cpu_clock_suspend(void)
136961792e40SJoseph Lo {
137061792e40SJoseph Lo 	/* switch coresite to clk_m, save off original source */
137161792e40SJoseph Lo 	tegra124_cpu_clk_sctx.clk_csite_src =
137261792e40SJoseph Lo 				readl(clk_base + CLK_SOURCE_CSITE);
137361792e40SJoseph Lo 	writel(3 << 30, clk_base + CLK_SOURCE_CSITE);
1374c38864a7STuomas Tynkkynen 
1375c38864a7STuomas Tynkkynen 	tegra124_cpu_clk_sctx.cclkg_burst =
1376c38864a7STuomas Tynkkynen 				readl(clk_base + CCLKG_BURST_POLICY);
1377c38864a7STuomas Tynkkynen 	tegra124_cpu_clk_sctx.cclkg_divider =
1378c38864a7STuomas Tynkkynen 				readl(clk_base + CCLKG_BURST_POLICY + 4);
137961792e40SJoseph Lo }
138061792e40SJoseph Lo 
138161792e40SJoseph Lo static void tegra124_cpu_clock_resume(void)
138261792e40SJoseph Lo {
138361792e40SJoseph Lo 	writel(tegra124_cpu_clk_sctx.clk_csite_src,
138461792e40SJoseph Lo 				clk_base + CLK_SOURCE_CSITE);
1385c38864a7STuomas Tynkkynen 
1386c38864a7STuomas Tynkkynen 	writel(tegra124_cpu_clk_sctx.cclkg_burst,
1387c38864a7STuomas Tynkkynen 					clk_base + CCLKG_BURST_POLICY);
1388c38864a7STuomas Tynkkynen 	writel(tegra124_cpu_clk_sctx.cclkg_divider,
1389c38864a7STuomas Tynkkynen 					clk_base + CCLKG_BURST_POLICY + 4);
139061792e40SJoseph Lo }
139161792e40SJoseph Lo #endif
139261792e40SJoseph Lo 
13939e036d3eSJoseph Lo static struct tegra_cpu_car_ops tegra124_cpu_car_ops = {
13949e036d3eSJoseph Lo 	.wait_for_reset	= tegra124_wait_cpu_in_reset,
13959e036d3eSJoseph Lo 	.disable_clock	= tegra124_disable_cpu_clock,
139661792e40SJoseph Lo #ifdef CONFIG_PM_SLEEP
139761792e40SJoseph Lo 	.suspend	= tegra124_cpu_clock_suspend,
139861792e40SJoseph Lo 	.resume		= tegra124_cpu_clock_resume,
139961792e40SJoseph Lo #endif
14009e036d3eSJoseph Lo };
14019e036d3eSJoseph Lo 
140276da314dSPeter De Schrijver static const struct of_device_id pmc_match[] __initconst = {
140376da314dSPeter De Schrijver 	{ .compatible = "nvidia,tegra124-pmc" },
140476da314dSPeter De Schrijver 	{ },
140576da314dSPeter De Schrijver };
140676da314dSPeter De Schrijver 
140708acae34SPaul Walmsley static struct tegra_clk_init_table common_init_table[] __initdata = {
140876da314dSPeter De Schrijver 	{ TEGRA124_CLK_UARTA, TEGRA124_CLK_PLL_P, 408000000, 0 },
140976da314dSPeter De Schrijver 	{ TEGRA124_CLK_UARTB, TEGRA124_CLK_PLL_P, 408000000, 0 },
141076da314dSPeter De Schrijver 	{ TEGRA124_CLK_UARTC, TEGRA124_CLK_PLL_P, 408000000, 0 },
141176da314dSPeter De Schrijver 	{ TEGRA124_CLK_UARTD, TEGRA124_CLK_PLL_P, 408000000, 0 },
141276da314dSPeter De Schrijver 	{ TEGRA124_CLK_PLL_A, TEGRA124_CLK_CLK_MAX, 564480000, 1 },
141376da314dSPeter De Schrijver 	{ TEGRA124_CLK_PLL_A_OUT0, TEGRA124_CLK_CLK_MAX, 11289600, 1 },
141476da314dSPeter De Schrijver 	{ TEGRA124_CLK_EXTERN1, TEGRA124_CLK_PLL_A_OUT0, 0, 1 },
141576da314dSPeter De Schrijver 	{ TEGRA124_CLK_CLK_OUT_1_MUX, TEGRA124_CLK_EXTERN1, 0, 1 },
141676da314dSPeter De Schrijver 	{ TEGRA124_CLK_CLK_OUT_1, TEGRA124_CLK_CLK_MAX, 0, 1 },
141776da314dSPeter De Schrijver 	{ TEGRA124_CLK_I2S0, TEGRA124_CLK_PLL_A_OUT0, 11289600, 0 },
141876da314dSPeter De Schrijver 	{ TEGRA124_CLK_I2S1, TEGRA124_CLK_PLL_A_OUT0, 11289600, 0 },
141976da314dSPeter De Schrijver 	{ TEGRA124_CLK_I2S2, TEGRA124_CLK_PLL_A_OUT0, 11289600, 0 },
142076da314dSPeter De Schrijver 	{ TEGRA124_CLK_I2S3, TEGRA124_CLK_PLL_A_OUT0, 11289600, 0 },
142176da314dSPeter De Schrijver 	{ TEGRA124_CLK_I2S4, TEGRA124_CLK_PLL_A_OUT0, 11289600, 0 },
142276da314dSPeter De Schrijver 	{ TEGRA124_CLK_VDE, TEGRA124_CLK_PLL_P, 0, 0 },
142376da314dSPeter De Schrijver 	{ TEGRA124_CLK_HOST1X, TEGRA124_CLK_PLL_P, 136000000, 1 },
1424f892f24bSSean Paul 	{ TEGRA124_CLK_DSIALP, TEGRA124_CLK_PLL_P, 68000000, 0 },
1425f892f24bSSean Paul 	{ TEGRA124_CLK_DSIBLP, TEGRA124_CLK_PLL_P, 68000000, 0 },
142676da314dSPeter De Schrijver 	{ TEGRA124_CLK_SCLK, TEGRA124_CLK_PLL_P_OUT2, 102000000, 1 },
142776da314dSPeter De Schrijver 	{ TEGRA124_CLK_DFLL_SOC, TEGRA124_CLK_PLL_P, 51000000, 1 },
142876da314dSPeter De Schrijver 	{ TEGRA124_CLK_DFLL_REF, TEGRA124_CLK_PLL_P, 51000000, 1 },
142976da314dSPeter De Schrijver 	{ TEGRA124_CLK_PLL_C, TEGRA124_CLK_CLK_MAX, 768000000, 0 },
143076da314dSPeter De Schrijver 	{ TEGRA124_CLK_PLL_C_OUT1, TEGRA124_CLK_CLK_MAX, 100000000, 0 },
143176da314dSPeter De Schrijver 	{ TEGRA124_CLK_SBC4, TEGRA124_CLK_PLL_P, 12000000, 1 },
143276da314dSPeter De Schrijver 	{ TEGRA124_CLK_TSEC, TEGRA124_CLK_PLL_C3, 0, 0 },
143376da314dSPeter De Schrijver 	{ TEGRA124_CLK_MSENC, TEGRA124_CLK_PLL_C3, 0, 0 },
14344a7f10d6SAndrew Bresticker 	{ TEGRA124_CLK_PLL_RE_VCO, TEGRA124_CLK_CLK_MAX, 672000000, 0 },
14354a7f10d6SAndrew Bresticker 	{ TEGRA124_CLK_XUSB_SS_SRC, TEGRA124_CLK_PLL_U_480M, 120000000, 0 },
14364a7f10d6SAndrew Bresticker 	{ TEGRA124_CLK_XUSB_FS_SRC, TEGRA124_CLK_PLL_U_48M, 48000000, 0 },
14374a7f10d6SAndrew Bresticker 	{ TEGRA124_CLK_XUSB_HS_SRC, TEGRA124_CLK_PLL_U_60M, 60000000, 0 },
14384a7f10d6SAndrew Bresticker 	{ TEGRA124_CLK_XUSB_FALCON_SRC, TEGRA124_CLK_PLL_RE_OUT, 224000000, 0 },
14394a7f10d6SAndrew Bresticker 	{ TEGRA124_CLK_XUSB_HOST_SRC, TEGRA124_CLK_PLL_RE_OUT, 112000000, 0 },
1440cb44cc2fSMikko Perttunen 	{ TEGRA124_CLK_SATA, TEGRA124_CLK_PLL_P, 104000000, 0 },
1441cb44cc2fSMikko Perttunen 	{ TEGRA124_CLK_SATA_OOB, TEGRA124_CLK_PLL_P, 204000000, 0 },
14420a7eec7fSPeter De Schrijver 	{ TEGRA124_CLK_MSELECT, TEGRA124_CLK_CLK_MAX, 0, 1 },
14430a7eec7fSPeter De Schrijver 	{ TEGRA124_CLK_CSITE, TEGRA124_CLK_CLK_MAX, 0, 1 },
14440a7eec7fSPeter De Schrijver 	{ TEGRA124_CLK_TSENSOR, TEGRA124_CLK_CLK_M, 400000, 0 },
14458d99704fSThierry Reding 	/* must be the last entry */
144676da314dSPeter De Schrijver 	{ TEGRA124_CLK_CLK_MAX, TEGRA124_CLK_CLK_MAX, 0, 0 },
144776da314dSPeter De Schrijver };
144876da314dSPeter De Schrijver 
144908acae34SPaul Walmsley static struct tegra_clk_init_table tegra124_init_table[] __initdata = {
145008acae34SPaul Walmsley 	{ TEGRA124_CLK_SOC_THERM, TEGRA124_CLK_PLL_P, 51000000, 0 },
145108acae34SPaul Walmsley 	{ TEGRA124_CLK_CCLK_G, TEGRA124_CLK_CLK_MAX, 0, 1 },
145204794d98SDylan Reid 	{ TEGRA124_CLK_HDA, TEGRA124_CLK_PLL_P, 102000000, 0 },
145304794d98SDylan Reid 	{ TEGRA124_CLK_HDA2CODEC_2X, TEGRA124_CLK_PLL_P, 48000000, 0 },
14548d99704fSThierry Reding 	/* must be the last entry */
145508acae34SPaul Walmsley 	{ TEGRA124_CLK_CLK_MAX, TEGRA124_CLK_CLK_MAX, 0, 0 },
145608acae34SPaul Walmsley };
145708acae34SPaul Walmsley 
145808acae34SPaul Walmsley /* Tegra132 requires the SOC_THERM clock to remain active */
145908acae34SPaul Walmsley static struct tegra_clk_init_table tegra132_init_table[] __initdata = {
146008acae34SPaul Walmsley 	{ TEGRA124_CLK_SOC_THERM, TEGRA124_CLK_PLL_P, 51000000, 1 },
14618d99704fSThierry Reding 	/* must be the last entry */
146208acae34SPaul Walmsley 	{ TEGRA124_CLK_CLK_MAX, TEGRA124_CLK_CLK_MAX, 0, 0 },
146308acae34SPaul Walmsley };
146408acae34SPaul Walmsley 
146588d909beSRhyland Klein static struct tegra_audio_clk_info tegra124_audio_plls[] = {
146688d909beSRhyland Klein 	{ "pll_a", &pll_a_params, tegra_clk_pll_a, "pll_p_out1" },
146788d909beSRhyland Klein };
146888d909beSRhyland Klein 
146908acae34SPaul Walmsley /**
147008acae34SPaul Walmsley  * tegra124_clock_apply_init_table - initialize clocks on Tegra124 SoCs
147108acae34SPaul Walmsley  *
147208acae34SPaul Walmsley  * Program an initial clock rate and enable or disable clocks needed
147308acae34SPaul Walmsley  * by the rest of the kernel, for Tegra124 SoCs.  It is intended to be
147408acae34SPaul Walmsley  * called by assigning a pointer to it to tegra_clk_apply_init_table -
147508acae34SPaul Walmsley  * this will be called as an arch_initcall.  No return value.
147608acae34SPaul Walmsley  */
147776da314dSPeter De Schrijver static void __init tegra124_clock_apply_init_table(void)
147876da314dSPeter De Schrijver {
147908acae34SPaul Walmsley 	tegra_init_from_table(common_init_table, clks, TEGRA124_CLK_CLK_MAX);
148008acae34SPaul Walmsley 	tegra_init_from_table(tegra124_init_table, clks, TEGRA124_CLK_CLK_MAX);
148176da314dSPeter De Schrijver }
148276da314dSPeter De Schrijver 
148308acae34SPaul Walmsley /**
1484a3c83ff2SPaul Walmsley  * tegra124_car_barrier - wait for pending writes to the CAR to complete
1485a3c83ff2SPaul Walmsley  *
1486a3c83ff2SPaul Walmsley  * Wait for any outstanding writes to the CAR MMIO space from this CPU
1487a3c83ff2SPaul Walmsley  * to complete before continuing execution.  No return value.
1488a3c83ff2SPaul Walmsley  */
1489a3c83ff2SPaul Walmsley static void tegra124_car_barrier(void)
1490a3c83ff2SPaul Walmsley {
1491a3c83ff2SPaul Walmsley 	readl_relaxed(clk_base + RST_DFLL_DVCO);
1492a3c83ff2SPaul Walmsley }
1493a3c83ff2SPaul Walmsley 
1494a3c83ff2SPaul Walmsley /**
1495a3c83ff2SPaul Walmsley  * tegra124_clock_assert_dfll_dvco_reset - assert the DFLL's DVCO reset
1496a3c83ff2SPaul Walmsley  *
1497a3c83ff2SPaul Walmsley  * Assert the reset line of the DFLL's DVCO.  No return value.
1498a3c83ff2SPaul Walmsley  */
1499c5a132a8SStephen Boyd static void tegra124_clock_assert_dfll_dvco_reset(void)
1500a3c83ff2SPaul Walmsley {
1501a3c83ff2SPaul Walmsley 	u32 v;
1502a3c83ff2SPaul Walmsley 
1503a3c83ff2SPaul Walmsley 	v = readl_relaxed(clk_base + RST_DFLL_DVCO);
1504a3c83ff2SPaul Walmsley 	v |= (1 << DVFS_DFLL_RESET_SHIFT);
1505a3c83ff2SPaul Walmsley 	writel_relaxed(v, clk_base + RST_DFLL_DVCO);
1506a3c83ff2SPaul Walmsley 	tegra124_car_barrier();
1507a3c83ff2SPaul Walmsley }
1508a3c83ff2SPaul Walmsley 
1509a3c83ff2SPaul Walmsley /**
1510a3c83ff2SPaul Walmsley  * tegra124_clock_deassert_dfll_dvco_reset - deassert the DFLL's DVCO reset
1511a3c83ff2SPaul Walmsley  *
1512a3c83ff2SPaul Walmsley  * Deassert the reset line of the DFLL's DVCO, allowing the DVCO to
1513a3c83ff2SPaul Walmsley  * operate.  No return value.
1514a3c83ff2SPaul Walmsley  */
1515c5a132a8SStephen Boyd static void tegra124_clock_deassert_dfll_dvco_reset(void)
1516a3c83ff2SPaul Walmsley {
1517a3c83ff2SPaul Walmsley 	u32 v;
1518a3c83ff2SPaul Walmsley 
1519a3c83ff2SPaul Walmsley 	v = readl_relaxed(clk_base + RST_DFLL_DVCO);
1520a3c83ff2SPaul Walmsley 	v &= ~(1 << DVFS_DFLL_RESET_SHIFT);
1521a3c83ff2SPaul Walmsley 	writel_relaxed(v, clk_base + RST_DFLL_DVCO);
1522a3c83ff2SPaul Walmsley 	tegra124_car_barrier();
1523a3c83ff2SPaul Walmsley }
1524a3c83ff2SPaul Walmsley 
1525c5a132a8SStephen Boyd static int tegra124_reset_assert(unsigned long id)
1526a3c83ff2SPaul Walmsley {
1527a3c83ff2SPaul Walmsley 	if (id == TEGRA124_RST_DFLL_DVCO)
1528a3c83ff2SPaul Walmsley 		tegra124_clock_assert_dfll_dvco_reset();
1529a3c83ff2SPaul Walmsley 	else
1530a3c83ff2SPaul Walmsley 		return -EINVAL;
1531a3c83ff2SPaul Walmsley 
1532a3c83ff2SPaul Walmsley 	return 0;
1533a3c83ff2SPaul Walmsley }
1534a3c83ff2SPaul Walmsley 
1535c5a132a8SStephen Boyd static int tegra124_reset_deassert(unsigned long id)
1536a3c83ff2SPaul Walmsley {
1537a3c83ff2SPaul Walmsley 	if (id == TEGRA124_RST_DFLL_DVCO)
1538a3c83ff2SPaul Walmsley 		tegra124_clock_deassert_dfll_dvco_reset();
1539a3c83ff2SPaul Walmsley 	else
1540a3c83ff2SPaul Walmsley 		return -EINVAL;
1541a3c83ff2SPaul Walmsley 
1542a3c83ff2SPaul Walmsley 	return 0;
1543a3c83ff2SPaul Walmsley }
1544a3c83ff2SPaul Walmsley 
1545a3c83ff2SPaul Walmsley /**
154608acae34SPaul Walmsley  * tegra132_clock_apply_init_table - initialize clocks on Tegra132 SoCs
154708acae34SPaul Walmsley  *
154808acae34SPaul Walmsley  * Program an initial clock rate and enable or disable clocks needed
154908acae34SPaul Walmsley  * by the rest of the kernel, for Tegra132 SoCs.  It is intended to be
155008acae34SPaul Walmsley  * called by assigning a pointer to it to tegra_clk_apply_init_table -
155108acae34SPaul Walmsley  * this will be called as an arch_initcall.  No return value.
155208acae34SPaul Walmsley  */
155308acae34SPaul Walmsley static void __init tegra132_clock_apply_init_table(void)
155408acae34SPaul Walmsley {
155508acae34SPaul Walmsley 	tegra_init_from_table(common_init_table, clks, TEGRA124_CLK_CLK_MAX);
155608acae34SPaul Walmsley 	tegra_init_from_table(tegra132_init_table, clks, TEGRA124_CLK_CLK_MAX);
155708acae34SPaul Walmsley }
155808acae34SPaul Walmsley 
155908acae34SPaul Walmsley /**
156008acae34SPaul Walmsley  * tegra124_132_clock_init_pre - clock initialization preamble for T124/T132
156108acae34SPaul Walmsley  * @np: struct device_node * of the DT node for the SoC CAR IP block
156208acae34SPaul Walmsley  *
156308acae34SPaul Walmsley  * Register most of the clocks controlled by the CAR IP block, along
156408acae34SPaul Walmsley  * with a few clocks controlled by the PMC IP block.  Everything in
156508acae34SPaul Walmsley  * this function should be common to Tegra124 and Tegra132.  XXX The
156608acae34SPaul Walmsley  * PMC clock initialization should probably be moved to PMC-specific
156708acae34SPaul Walmsley  * driver code.  No return value.
156808acae34SPaul Walmsley  */
156908acae34SPaul Walmsley static void __init tegra124_132_clock_init_pre(struct device_node *np)
157076da314dSPeter De Schrijver {
157176da314dSPeter De Schrijver 	struct device_node *node;
1572b270491eSMark Zhang 	u32 plld_base;
157376da314dSPeter De Schrijver 
157476da314dSPeter De Schrijver 	clk_base = of_iomap(np, 0);
157576da314dSPeter De Schrijver 	if (!clk_base) {
157608acae34SPaul Walmsley 		pr_err("ioremap tegra124/tegra132 CAR failed\n");
157776da314dSPeter De Schrijver 		return;
157876da314dSPeter De Schrijver 	}
157976da314dSPeter De Schrijver 
158076da314dSPeter De Schrijver 	node = of_find_matching_node(NULL, pmc_match);
158176da314dSPeter De Schrijver 	if (!node) {
158276da314dSPeter De Schrijver 		pr_err("Failed to find pmc node\n");
158376da314dSPeter De Schrijver 		WARN_ON(1);
158476da314dSPeter De Schrijver 		return;
158576da314dSPeter De Schrijver 	}
158676da314dSPeter De Schrijver 
158776da314dSPeter De Schrijver 	pmc_base = of_iomap(node, 0);
158876da314dSPeter De Schrijver 	if (!pmc_base) {
158976da314dSPeter De Schrijver 		pr_err("Can't map pmc registers\n");
159076da314dSPeter De Schrijver 		WARN_ON(1);
159176da314dSPeter De Schrijver 		return;
159276da314dSPeter De Schrijver 	}
159376da314dSPeter De Schrijver 
159408acae34SPaul Walmsley 	clks = tegra_clk_init(clk_base, TEGRA124_CLK_CLK_MAX,
159508acae34SPaul Walmsley 			      TEGRA124_CAR_BANK_COUNT);
159676da314dSPeter De Schrijver 	if (!clks)
159776da314dSPeter De Schrijver 		return;
159876da314dSPeter De Schrijver 
159976da314dSPeter De Schrijver 	if (tegra_osc_clk_init(clk_base, tegra124_clks, tegra124_input_freq,
160063cc5a4dSThierry Reding 			       ARRAY_SIZE(tegra124_input_freq), 1, &osc_freq,
160163cc5a4dSThierry Reding 			       &pll_ref_freq) < 0)
160276da314dSPeter De Schrijver 		return;
160376da314dSPeter De Schrijver 
160476da314dSPeter De Schrijver 	tegra_fixed_clk_init(tegra124_clks);
160576da314dSPeter De Schrijver 	tegra124_pll_init(clk_base, pmc_base);
160676da314dSPeter De Schrijver 	tegra124_periph_clk_init(clk_base, pmc_base);
160788d909beSRhyland Klein 	tegra_audio_clk_init(clk_base, pmc_base, tegra124_clks,
160888d909beSRhyland Klein 			     tegra124_audio_plls,
160988d909beSRhyland Klein 			     ARRAY_SIZE(tegra124_audio_plls));
161076da314dSPeter De Schrijver 	tegra_pmc_clk_init(pmc_base, tegra124_clks);
1611b270491eSMark Zhang 
1612b270491eSMark Zhang 	/* For Tegra124 & Tegra132, PLLD is the only source for DSIA & DSIB */
1613b270491eSMark Zhang 	plld_base = clk_readl(clk_base + PLLD_BASE);
1614b270491eSMark Zhang 	plld_base &= ~BIT(25);
1615b270491eSMark Zhang 	clk_writel(plld_base, clk_base + PLLD_BASE);
161608acae34SPaul Walmsley }
161776da314dSPeter De Schrijver 
161808acae34SPaul Walmsley /**
161908acae34SPaul Walmsley  * tegra124_132_clock_init_post - clock initialization postamble for T124/T132
162008acae34SPaul Walmsley  * @np: struct device_node * of the DT node for the SoC CAR IP block
162108acae34SPaul Walmsley  *
162208acae34SPaul Walmsley  * Register most of the along with a few clocks controlled by the PMC
162308acae34SPaul Walmsley  * IP block.  Everything in this function should be common to Tegra124
162408acae34SPaul Walmsley  * and Tegra132.  This function must be called after
162508acae34SPaul Walmsley  * tegra124_132_clock_init_pre(), otherwise clk_base and pmc_base will
162608acae34SPaul Walmsley  * not be set.  No return value.
162708acae34SPaul Walmsley  */
162808acae34SPaul Walmsley static void __init tegra124_132_clock_init_post(struct device_node *np)
162908acae34SPaul Walmsley {
163076da314dSPeter De Schrijver 	tegra_super_clk_gen4_init(clk_base, pmc_base, tegra124_clks,
163176da314dSPeter De Schrijver 				  &pll_x_params);
1632a3c83ff2SPaul Walmsley 	tegra_init_special_resets(1, tegra124_reset_assert,
1633a3c83ff2SPaul Walmsley 				  tegra124_reset_deassert);
163476da314dSPeter De Schrijver 	tegra_add_of_provider(np);
16352db04f16SMikko Perttunen 
16362db04f16SMikko Perttunen 	clks[TEGRA124_CLK_EMC] = tegra_clk_register_emc(clk_base, np,
16372db04f16SMikko Perttunen 							&emc_lock);
16382db04f16SMikko Perttunen 
163976da314dSPeter De Schrijver 	tegra_register_devclks(devclks, ARRAY_SIZE(devclks));
164076da314dSPeter De Schrijver 
16419e036d3eSJoseph Lo 	tegra_cpu_car_ops = &tegra124_cpu_car_ops;
164276da314dSPeter De Schrijver }
164308acae34SPaul Walmsley 
164408acae34SPaul Walmsley /**
164508acae34SPaul Walmsley  * tegra124_clock_init - Tegra124-specific clock initialization
164608acae34SPaul Walmsley  * @np: struct device_node * of the DT node for the SoC CAR IP block
164708acae34SPaul Walmsley  *
164808acae34SPaul Walmsley  * Register most SoC clocks for the Tegra124 system-on-chip.  Most of
164908acae34SPaul Walmsley  * this code is shared between the Tegra124 and Tegra132 SoCs,
165008acae34SPaul Walmsley  * although some of the initial clock settings and CPU clocks differ.
165108acae34SPaul Walmsley  * Intended to be called by the OF init code when a DT node with the
165208acae34SPaul Walmsley  * "nvidia,tegra124-car" string is encountered, and declared with
165308acae34SPaul Walmsley  * CLK_OF_DECLARE.  No return value.
165408acae34SPaul Walmsley  */
165508acae34SPaul Walmsley static void __init tegra124_clock_init(struct device_node *np)
165608acae34SPaul Walmsley {
165708acae34SPaul Walmsley 	tegra124_132_clock_init_pre(np);
165808acae34SPaul Walmsley 	tegra_clk_apply_init_table = tegra124_clock_apply_init_table;
165908acae34SPaul Walmsley 	tegra124_132_clock_init_post(np);
166008acae34SPaul Walmsley }
166108acae34SPaul Walmsley 
166208acae34SPaul Walmsley /**
166308acae34SPaul Walmsley  * tegra132_clock_init - Tegra132-specific clock initialization
166408acae34SPaul Walmsley  * @np: struct device_node * of the DT node for the SoC CAR IP block
166508acae34SPaul Walmsley  *
166608acae34SPaul Walmsley  * Register most SoC clocks for the Tegra132 system-on-chip.  Most of
166708acae34SPaul Walmsley  * this code is shared between the Tegra124 and Tegra132 SoCs,
166808acae34SPaul Walmsley  * although some of the initial clock settings and CPU clocks differ.
166908acae34SPaul Walmsley  * Intended to be called by the OF init code when a DT node with the
167008acae34SPaul Walmsley  * "nvidia,tegra132-car" string is encountered, and declared with
167108acae34SPaul Walmsley  * CLK_OF_DECLARE.  No return value.
167208acae34SPaul Walmsley  */
167308acae34SPaul Walmsley static void __init tegra132_clock_init(struct device_node *np)
167408acae34SPaul Walmsley {
167508acae34SPaul Walmsley 	tegra124_132_clock_init_pre(np);
167608acae34SPaul Walmsley 
167708acae34SPaul Walmsley 	/*
167808acae34SPaul Walmsley 	 * On Tegra132, these clocks are controlled by the
167908acae34SPaul Walmsley 	 * CLUSTER_clocks IP block, located in the CPU complex
168008acae34SPaul Walmsley 	 */
168108acae34SPaul Walmsley 	tegra124_clks[tegra_clk_cclk_g].present = false;
168208acae34SPaul Walmsley 	tegra124_clks[tegra_clk_cclk_lp].present = false;
168308acae34SPaul Walmsley 	tegra124_clks[tegra_clk_pll_x].present = false;
168408acae34SPaul Walmsley 	tegra124_clks[tegra_clk_pll_x_out0].present = false;
168508acae34SPaul Walmsley 
168608acae34SPaul Walmsley 	tegra_clk_apply_init_table = tegra132_clock_apply_init_table;
168708acae34SPaul Walmsley 	tegra124_132_clock_init_post(np);
168808acae34SPaul Walmsley }
168976da314dSPeter De Schrijver CLK_OF_DECLARE(tegra124, "nvidia,tegra124-car", tegra124_clock_init);
169008acae34SPaul Walmsley CLK_OF_DECLARE(tegra132, "nvidia,tegra132-car", tegra132_clock_init);
1691