xref: /linux/drivers/clk/tegra/clk-tegra124.c (revision 67fc26bfd7a265883fd0804f24f6287d16769e3d)
176da314dSPeter De Schrijver /*
276da314dSPeter De Schrijver  * Copyright (c) 2012, 2013, NVIDIA CORPORATION.  All rights reserved.
376da314dSPeter De Schrijver  *
476da314dSPeter De Schrijver  * This program is free software; you can redistribute it and/or modify it
576da314dSPeter De Schrijver  * under the terms and conditions of the GNU General Public License,
676da314dSPeter De Schrijver  * version 2, as published by the Free Software Foundation.
776da314dSPeter De Schrijver  *
876da314dSPeter De Schrijver  * This program is distributed in the hope it will be useful, but WITHOUT
976da314dSPeter De Schrijver  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
1076da314dSPeter De Schrijver  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
1176da314dSPeter De Schrijver  * more details.
1276da314dSPeter De Schrijver  *
1376da314dSPeter De Schrijver  * You should have received a copy of the GNU General Public License
1476da314dSPeter De Schrijver  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
1576da314dSPeter De Schrijver  */
1676da314dSPeter De Schrijver 
1776da314dSPeter De Schrijver #include <linux/io.h>
1876da314dSPeter De Schrijver #include <linux/clk.h>
1976da314dSPeter De Schrijver #include <linux/clk-provider.h>
2076da314dSPeter De Schrijver #include <linux/clkdev.h>
2176da314dSPeter De Schrijver #include <linux/of.h>
2276da314dSPeter De Schrijver #include <linux/of_address.h>
2376da314dSPeter De Schrijver #include <linux/delay.h>
2476da314dSPeter De Schrijver #include <linux/export.h>
2576da314dSPeter De Schrijver #include <linux/clk/tegra.h>
2676da314dSPeter De Schrijver #include <dt-bindings/clock/tegra124-car.h>
2776da314dSPeter De Schrijver 
2876da314dSPeter De Schrijver #include "clk.h"
2976da314dSPeter De Schrijver #include "clk-id.h"
3076da314dSPeter De Schrijver 
3161792e40SJoseph Lo #define CLK_SOURCE_CSITE 0x1d4
3276da314dSPeter De Schrijver #define CLK_SOURCE_EMC 0x19c
3376da314dSPeter De Schrijver #define CLK_SOURCE_XUSB_SS_SRC 0x610
3476da314dSPeter De Schrijver 
3576da314dSPeter De Schrijver #define PLLC_BASE 0x80
3676da314dSPeter De Schrijver #define PLLC_OUT 0x84
3776da314dSPeter De Schrijver #define PLLC_MISC2 0x88
3876da314dSPeter De Schrijver #define PLLC_MISC 0x8c
3976da314dSPeter De Schrijver #define PLLC2_BASE 0x4e8
4076da314dSPeter De Schrijver #define PLLC2_MISC 0x4ec
4176da314dSPeter De Schrijver #define PLLC3_BASE 0x4fc
4276da314dSPeter De Schrijver #define PLLC3_MISC 0x500
4376da314dSPeter De Schrijver #define PLLM_BASE 0x90
4476da314dSPeter De Schrijver #define PLLM_OUT 0x94
4576da314dSPeter De Schrijver #define PLLM_MISC 0x9c
4676da314dSPeter De Schrijver #define PLLP_BASE 0xa0
4776da314dSPeter De Schrijver #define PLLP_MISC 0xac
4876da314dSPeter De Schrijver #define PLLA_BASE 0xb0
4976da314dSPeter De Schrijver #define PLLA_MISC 0xbc
5076da314dSPeter De Schrijver #define PLLD_BASE 0xd0
5176da314dSPeter De Schrijver #define PLLD_MISC 0xdc
5276da314dSPeter De Schrijver #define PLLU_BASE 0xc0
5376da314dSPeter De Schrijver #define PLLU_MISC 0xcc
5476da314dSPeter De Schrijver #define PLLX_BASE 0xe0
5576da314dSPeter De Schrijver #define PLLX_MISC 0xe4
5676da314dSPeter De Schrijver #define PLLX_MISC2 0x514
5776da314dSPeter De Schrijver #define PLLX_MISC3 0x518
5876da314dSPeter De Schrijver #define PLLE_BASE 0xe8
5976da314dSPeter De Schrijver #define PLLE_MISC 0xec
6076da314dSPeter De Schrijver #define PLLD2_BASE 0x4b8
6176da314dSPeter De Schrijver #define PLLD2_MISC 0x4bc
6276da314dSPeter De Schrijver #define PLLE_AUX 0x48c
6376da314dSPeter De Schrijver #define PLLRE_BASE 0x4c4
6476da314dSPeter De Schrijver #define PLLRE_MISC 0x4c8
6576da314dSPeter De Schrijver #define PLLDP_BASE 0x590
6676da314dSPeter De Schrijver #define PLLDP_MISC 0x594
6776da314dSPeter De Schrijver #define PLLC4_BASE 0x5a4
6876da314dSPeter De Schrijver #define PLLC4_MISC 0x5a8
6976da314dSPeter De Schrijver 
7076da314dSPeter De Schrijver #define PLLC_IDDQ_BIT 26
7176da314dSPeter De Schrijver #define PLLRE_IDDQ_BIT 16
7276da314dSPeter De Schrijver #define PLLSS_IDDQ_BIT 19
7376da314dSPeter De Schrijver 
7476da314dSPeter De Schrijver #define PLL_BASE_LOCK BIT(27)
7576da314dSPeter De Schrijver #define PLLE_MISC_LOCK BIT(11)
7676da314dSPeter De Schrijver #define PLLRE_MISC_LOCK BIT(24)
7776da314dSPeter De Schrijver 
7876da314dSPeter De Schrijver #define PLL_MISC_LOCK_ENABLE 18
7976da314dSPeter De Schrijver #define PLLC_MISC_LOCK_ENABLE 24
8076da314dSPeter De Schrijver #define PLLDU_MISC_LOCK_ENABLE 22
8176da314dSPeter De Schrijver #define PLLE_MISC_LOCK_ENABLE 9
8276da314dSPeter De Schrijver #define PLLRE_MISC_LOCK_ENABLE 30
8376da314dSPeter De Schrijver #define PLLSS_MISC_LOCK_ENABLE 30
8476da314dSPeter De Schrijver 
8576da314dSPeter De Schrijver #define PLLXC_SW_MAX_P 6
8676da314dSPeter De Schrijver 
8776da314dSPeter De Schrijver #define PMC_PLLM_WB0_OVERRIDE 0x1dc
8876da314dSPeter De Schrijver #define PMC_PLLM_WB0_OVERRIDE_2 0x2b0
8976da314dSPeter De Schrijver 
9076da314dSPeter De Schrijver #define UTMIP_PLL_CFG2 0x488
9176da314dSPeter De Schrijver #define UTMIP_PLL_CFG2_STABLE_COUNT(x) (((x) & 0xffff) << 6)
9276da314dSPeter De Schrijver #define UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(x) (((x) & 0x3f) << 18)
9376da314dSPeter De Schrijver #define UTMIP_PLL_CFG2_FORCE_PD_SAMP_A_POWERDOWN BIT(0)
9476da314dSPeter De Schrijver #define UTMIP_PLL_CFG2_FORCE_PD_SAMP_B_POWERDOWN BIT(2)
9576da314dSPeter De Schrijver #define UTMIP_PLL_CFG2_FORCE_PD_SAMP_C_POWERDOWN BIT(4)
9676da314dSPeter De Schrijver 
9776da314dSPeter De Schrijver #define UTMIP_PLL_CFG1 0x484
9876da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(x) (((x) & 0x1f) << 6)
9976da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(x) (((x) & 0xfff) << 0)
10076da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLLU_POWERUP BIT(17)
10176da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLLU_POWERDOWN BIT(16)
10276da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERUP BIT(15)
10376da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN BIT(14)
10476da314dSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLL_ACTIVE_POWERDOWN BIT(12)
10576da314dSPeter De Schrijver 
10676da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0			0x52c
10776da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_SEQ_START_STATE	BIT(25)
10876da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_SEQ_ENABLE	BIT(24)
10976da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_USE_LOCKDET	BIT(6)
11076da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_SEQ_RESET_INPUT_VALUE	BIT(5)
11176da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_SEQ_IN_SWCTL	BIT(4)
11276da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_CLK_ENABLE_SWCTL	BIT(2)
11376da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_IDDQ_OVERRIDE	BIT(1)
11476da314dSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_IDDQ_SWCTL	BIT(0)
11576da314dSPeter De Schrijver 
1169e036d3eSJoseph Lo /* Tegra CPU clock and reset control regs */
1179e036d3eSJoseph Lo #define CLK_RST_CONTROLLER_CPU_CMPLX_STATUS	0x470
1189e036d3eSJoseph Lo 
11961792e40SJoseph Lo #ifdef CONFIG_PM_SLEEP
12061792e40SJoseph Lo static struct cpu_clk_suspend_context {
12161792e40SJoseph Lo 	u32 clk_csite_src;
12261792e40SJoseph Lo } tegra124_cpu_clk_sctx;
12361792e40SJoseph Lo #endif
12461792e40SJoseph Lo 
12576da314dSPeter De Schrijver static void __iomem *clk_base;
12676da314dSPeter De Schrijver static void __iomem *pmc_base;
12776da314dSPeter De Schrijver 
12876da314dSPeter De Schrijver static unsigned long osc_freq;
12976da314dSPeter De Schrijver static unsigned long pll_ref_freq;
13076da314dSPeter De Schrijver 
13176da314dSPeter De Schrijver static DEFINE_SPINLOCK(pll_d_lock);
13276da314dSPeter De Schrijver static DEFINE_SPINLOCK(pll_d2_lock);
13376da314dSPeter De Schrijver static DEFINE_SPINLOCK(pll_e_lock);
13476da314dSPeter De Schrijver static DEFINE_SPINLOCK(pll_re_lock);
13576da314dSPeter De Schrijver static DEFINE_SPINLOCK(pll_u_lock);
13676da314dSPeter De Schrijver 
13776da314dSPeter De Schrijver /* possible OSC frequencies in Hz */
13876da314dSPeter De Schrijver static unsigned long tegra124_input_freq[] = {
13976da314dSPeter De Schrijver 	[0] = 13000000,
14076da314dSPeter De Schrijver 	[1] = 16800000,
14176da314dSPeter De Schrijver 	[4] = 19200000,
14276da314dSPeter De Schrijver 	[5] = 38400000,
14376da314dSPeter De Schrijver 	[8] = 12000000,
14476da314dSPeter De Schrijver 	[9] = 48000000,
14576da314dSPeter De Schrijver 	[12] = 260000000,
14676da314dSPeter De Schrijver };
14776da314dSPeter De Schrijver 
14876da314dSPeter De Schrijver static const char *mux_plld_out0_plld2_out0[] = {
14976da314dSPeter De Schrijver 	"pll_d_out0", "pll_d2_out0",
15076da314dSPeter De Schrijver };
15176da314dSPeter De Schrijver #define mux_plld_out0_plld2_out0_idx NULL
15276da314dSPeter De Schrijver 
15376da314dSPeter De Schrijver static const char *mux_pllmcp_clkm[] = {
15476da314dSPeter De Schrijver 	"pll_m", "pll_c", "pll_p", "clk_m", "pll_m_ud", "pll_c2", "pll_c3",
15576da314dSPeter De Schrijver };
15676da314dSPeter De Schrijver #define mux_pllmcp_clkm_idx NULL
15776da314dSPeter De Schrijver 
15876da314dSPeter De Schrijver static struct div_nmp pllxc_nmp = {
15976da314dSPeter De Schrijver 	.divm_shift = 0,
16076da314dSPeter De Schrijver 	.divm_width = 8,
16176da314dSPeter De Schrijver 	.divn_shift = 8,
16276da314dSPeter De Schrijver 	.divn_width = 8,
16376da314dSPeter De Schrijver 	.divp_shift = 20,
16476da314dSPeter De Schrijver 	.divp_width = 4,
16576da314dSPeter De Schrijver };
16676da314dSPeter De Schrijver 
16776da314dSPeter De Schrijver static struct pdiv_map pllxc_p[] = {
16876da314dSPeter De Schrijver 	{ .pdiv = 1, .hw_val = 0 },
16976da314dSPeter De Schrijver 	{ .pdiv = 2, .hw_val = 1 },
17076da314dSPeter De Schrijver 	{ .pdiv = 3, .hw_val = 2 },
17176da314dSPeter De Schrijver 	{ .pdiv = 4, .hw_val = 3 },
17276da314dSPeter De Schrijver 	{ .pdiv = 5, .hw_val = 4 },
17376da314dSPeter De Schrijver 	{ .pdiv = 6, .hw_val = 5 },
17476da314dSPeter De Schrijver 	{ .pdiv = 8, .hw_val = 6 },
17576da314dSPeter De Schrijver 	{ .pdiv = 10, .hw_val = 7 },
17676da314dSPeter De Schrijver 	{ .pdiv = 12, .hw_val = 8 },
17776da314dSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 9 },
17876da314dSPeter De Schrijver 	{ .pdiv = 12, .hw_val = 10 },
17976da314dSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 11 },
18076da314dSPeter De Schrijver 	{ .pdiv = 20, .hw_val = 12 },
18176da314dSPeter De Schrijver 	{ .pdiv = 24, .hw_val = 13 },
18276da314dSPeter De Schrijver 	{ .pdiv = 32, .hw_val = 14 },
18376da314dSPeter De Schrijver 	{ .pdiv = 0, .hw_val = 0 },
18476da314dSPeter De Schrijver };
18576da314dSPeter De Schrijver 
18676da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_x_freq_table[] = {
18776da314dSPeter De Schrijver 	/* 1 GHz */
18876da314dSPeter De Schrijver 	{12000000, 1000000000, 83, 0, 1},	/* actual: 996.0 MHz */
18976da314dSPeter De Schrijver 	{13000000, 1000000000, 76, 0, 1},	/* actual: 988.0 MHz */
19076da314dSPeter De Schrijver 	{16800000, 1000000000, 59, 0, 1},	/* actual: 991.2 MHz */
19176da314dSPeter De Schrijver 	{19200000, 1000000000, 52, 0, 1},	/* actual: 998.4 MHz */
19276da314dSPeter De Schrijver 	{26000000, 1000000000, 76, 1, 1},	/* actual: 988.0 MHz */
19376da314dSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
19476da314dSPeter De Schrijver };
19576da314dSPeter De Schrijver 
19676da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_x_params = {
19776da314dSPeter De Schrijver 	.input_min = 12000000,
19876da314dSPeter De Schrijver 	.input_max = 800000000,
19976da314dSPeter De Schrijver 	.cf_min = 12000000,
20076da314dSPeter De Schrijver 	.cf_max = 19200000,	/* s/w policy, h/w capability 50 MHz */
20176da314dSPeter De Schrijver 	.vco_min = 700000000,
20276da314dSPeter De Schrijver 	.vco_max = 3000000000UL,
20376da314dSPeter De Schrijver 	.base_reg = PLLX_BASE,
20476da314dSPeter De Schrijver 	.misc_reg = PLLX_MISC,
20576da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
20676da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
20776da314dSPeter De Schrijver 	.lock_delay = 300,
20876da314dSPeter De Schrijver 	.iddq_reg = PLLX_MISC3,
20976da314dSPeter De Schrijver 	.iddq_bit_idx = 3,
21076da314dSPeter De Schrijver 	.max_p = 6,
21176da314dSPeter De Schrijver 	.dyn_ramp_reg = PLLX_MISC2,
21276da314dSPeter De Schrijver 	.stepa_shift = 16,
21376da314dSPeter De Schrijver 	.stepb_shift = 24,
21476da314dSPeter De Schrijver 	.pdiv_tohw = pllxc_p,
21576da314dSPeter De Schrijver 	.div_nmp = &pllxc_nmp,
21676da314dSPeter De Schrijver 	.freq_table = pll_x_freq_table,
21776da314dSPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
21876da314dSPeter De Schrijver };
21976da314dSPeter De Schrijver 
22076da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_c_freq_table[] = {
22176da314dSPeter De Schrijver 	{ 12000000, 624000000, 104, 1, 2},
22276da314dSPeter De Schrijver 	{ 12000000, 600000000, 100, 1, 2},
22376da314dSPeter De Schrijver 	{ 13000000, 600000000,  92, 1, 2},	/* actual: 598.0 MHz */
22476da314dSPeter De Schrijver 	{ 16800000, 600000000,  71, 1, 2},	/* actual: 596.4 MHz */
22576da314dSPeter De Schrijver 	{ 19200000, 600000000,  62, 1, 2},	/* actual: 595.2 MHz */
22676da314dSPeter De Schrijver 	{ 26000000, 600000000,  92, 2, 2},	/* actual: 598.0 MHz */
22776da314dSPeter De Schrijver 	{ 0, 0, 0, 0, 0, 0 },
22876da314dSPeter De Schrijver };
22976da314dSPeter De Schrijver 
23076da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_c_params = {
23176da314dSPeter De Schrijver 	.input_min = 12000000,
23276da314dSPeter De Schrijver 	.input_max = 800000000,
23376da314dSPeter De Schrijver 	.cf_min = 12000000,
23476da314dSPeter De Schrijver 	.cf_max = 19200000,	/* s/w policy, h/w capability 50 MHz */
23576da314dSPeter De Schrijver 	.vco_min = 600000000,
23676da314dSPeter De Schrijver 	.vco_max = 1400000000,
23776da314dSPeter De Schrijver 	.base_reg = PLLC_BASE,
23876da314dSPeter De Schrijver 	.misc_reg = PLLC_MISC,
23976da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
24076da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLC_MISC_LOCK_ENABLE,
24176da314dSPeter De Schrijver 	.lock_delay = 300,
24276da314dSPeter De Schrijver 	.iddq_reg = PLLC_MISC,
24376da314dSPeter De Schrijver 	.iddq_bit_idx = PLLC_IDDQ_BIT,
24476da314dSPeter De Schrijver 	.max_p = PLLXC_SW_MAX_P,
24576da314dSPeter De Schrijver 	.dyn_ramp_reg = PLLC_MISC2,
24676da314dSPeter De Schrijver 	.stepa_shift = 17,
24776da314dSPeter De Schrijver 	.stepb_shift = 9,
24876da314dSPeter De Schrijver 	.pdiv_tohw = pllxc_p,
24976da314dSPeter De Schrijver 	.div_nmp = &pllxc_nmp,
25076da314dSPeter De Schrijver 	.freq_table = pll_c_freq_table,
25176da314dSPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
25276da314dSPeter De Schrijver };
25376da314dSPeter De Schrijver 
25476da314dSPeter De Schrijver static struct div_nmp pllcx_nmp = {
25576da314dSPeter De Schrijver 	.divm_shift = 0,
25676da314dSPeter De Schrijver 	.divm_width = 2,
25776da314dSPeter De Schrijver 	.divn_shift = 8,
25876da314dSPeter De Schrijver 	.divn_width = 8,
25976da314dSPeter De Schrijver 	.divp_shift = 20,
26076da314dSPeter De Schrijver 	.divp_width = 3,
26176da314dSPeter De Schrijver };
26276da314dSPeter De Schrijver 
26376da314dSPeter De Schrijver static struct pdiv_map pllc_p[] = {
26476da314dSPeter De Schrijver 	{ .pdiv = 1, .hw_val = 0 },
26576da314dSPeter De Schrijver 	{ .pdiv = 2, .hw_val = 1 },
26676da314dSPeter De Schrijver 	{ .pdiv = 3, .hw_val = 2 },
26776da314dSPeter De Schrijver 	{ .pdiv = 4, .hw_val = 3 },
26876da314dSPeter De Schrijver 	{ .pdiv = 6, .hw_val = 4 },
26976da314dSPeter De Schrijver 	{ .pdiv = 8, .hw_val = 5 },
27076da314dSPeter De Schrijver 	{ .pdiv = 12, .hw_val = 6 },
27176da314dSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 7 },
27276da314dSPeter De Schrijver 	{ .pdiv = 0, .hw_val = 0 },
27376da314dSPeter De Schrijver };
27476da314dSPeter De Schrijver 
27576da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_cx_freq_table[] = {
27676da314dSPeter De Schrijver 	{12000000, 600000000, 100, 1, 2},
27776da314dSPeter De Schrijver 	{13000000, 600000000, 92, 1, 2},	/* actual: 598.0 MHz */
27876da314dSPeter De Schrijver 	{16800000, 600000000, 71, 1, 2},	/* actual: 596.4 MHz */
27976da314dSPeter De Schrijver 	{19200000, 600000000, 62, 1, 2},	/* actual: 595.2 MHz */
28076da314dSPeter De Schrijver 	{26000000, 600000000, 92, 2, 2},	/* actual: 598.0 MHz */
28176da314dSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
28276da314dSPeter De Schrijver };
28376da314dSPeter De Schrijver 
28476da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_c2_params = {
28576da314dSPeter De Schrijver 	.input_min = 12000000,
28676da314dSPeter De Schrijver 	.input_max = 48000000,
28776da314dSPeter De Schrijver 	.cf_min = 12000000,
28876da314dSPeter De Schrijver 	.cf_max = 19200000,
28976da314dSPeter De Schrijver 	.vco_min = 600000000,
29076da314dSPeter De Schrijver 	.vco_max = 1200000000,
29176da314dSPeter De Schrijver 	.base_reg = PLLC2_BASE,
29276da314dSPeter De Schrijver 	.misc_reg = PLLC2_MISC,
29376da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
29476da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
29576da314dSPeter De Schrijver 	.lock_delay = 300,
29676da314dSPeter De Schrijver 	.pdiv_tohw = pllc_p,
29776da314dSPeter De Schrijver 	.div_nmp = &pllcx_nmp,
29876da314dSPeter De Schrijver 	.max_p = 7,
29976da314dSPeter De Schrijver 	.ext_misc_reg[0] = 0x4f0,
30076da314dSPeter De Schrijver 	.ext_misc_reg[1] = 0x4f4,
30176da314dSPeter De Schrijver 	.ext_misc_reg[2] = 0x4f8,
30276da314dSPeter De Schrijver 	.freq_table = pll_cx_freq_table,
30376da314dSPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
30476da314dSPeter De Schrijver };
30576da314dSPeter De Schrijver 
30676da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_c3_params = {
30776da314dSPeter De Schrijver 	.input_min = 12000000,
30876da314dSPeter De Schrijver 	.input_max = 48000000,
30976da314dSPeter De Schrijver 	.cf_min = 12000000,
31076da314dSPeter De Schrijver 	.cf_max = 19200000,
31176da314dSPeter De Schrijver 	.vco_min = 600000000,
31276da314dSPeter De Schrijver 	.vco_max = 1200000000,
31376da314dSPeter De Schrijver 	.base_reg = PLLC3_BASE,
31476da314dSPeter De Schrijver 	.misc_reg = PLLC3_MISC,
31576da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
31676da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
31776da314dSPeter De Schrijver 	.lock_delay = 300,
31876da314dSPeter De Schrijver 	.pdiv_tohw = pllc_p,
31976da314dSPeter De Schrijver 	.div_nmp = &pllcx_nmp,
32076da314dSPeter De Schrijver 	.max_p = 7,
32176da314dSPeter De Schrijver 	.ext_misc_reg[0] = 0x504,
32276da314dSPeter De Schrijver 	.ext_misc_reg[1] = 0x508,
32376da314dSPeter De Schrijver 	.ext_misc_reg[2] = 0x50c,
32476da314dSPeter De Schrijver 	.freq_table = pll_cx_freq_table,
32576da314dSPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
32676da314dSPeter De Schrijver };
32776da314dSPeter De Schrijver 
32876da314dSPeter De Schrijver static struct div_nmp pllss_nmp = {
32976da314dSPeter De Schrijver 	.divm_shift = 0,
33076da314dSPeter De Schrijver 	.divm_width = 8,
33176da314dSPeter De Schrijver 	.divn_shift = 8,
33276da314dSPeter De Schrijver 	.divn_width = 8,
33376da314dSPeter De Schrijver 	.divp_shift = 20,
33476da314dSPeter De Schrijver 	.divp_width = 4,
33576da314dSPeter De Schrijver };
33676da314dSPeter De Schrijver 
33776da314dSPeter De Schrijver static struct pdiv_map pll12g_ssd_esd_p[] = {
33876da314dSPeter De Schrijver 	{ .pdiv = 1, .hw_val = 0 },
33976da314dSPeter De Schrijver 	{ .pdiv = 2, .hw_val = 1 },
34076da314dSPeter De Schrijver 	{ .pdiv = 3, .hw_val = 2 },
34176da314dSPeter De Schrijver 	{ .pdiv = 4, .hw_val = 3 },
34276da314dSPeter De Schrijver 	{ .pdiv = 5, .hw_val = 4 },
34376da314dSPeter De Schrijver 	{ .pdiv = 6, .hw_val = 5 },
34476da314dSPeter De Schrijver 	{ .pdiv = 8, .hw_val = 6 },
34576da314dSPeter De Schrijver 	{ .pdiv = 10, .hw_val = 7 },
34676da314dSPeter De Schrijver 	{ .pdiv = 12, .hw_val = 8 },
34776da314dSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 9 },
34876da314dSPeter De Schrijver 	{ .pdiv = 12, .hw_val = 10 },
34976da314dSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 11 },
35076da314dSPeter De Schrijver 	{ .pdiv = 20, .hw_val = 12 },
35176da314dSPeter De Schrijver 	{ .pdiv = 24, .hw_val = 13 },
35276da314dSPeter De Schrijver 	{ .pdiv = 32, .hw_val = 14 },
35376da314dSPeter De Schrijver 	{ .pdiv = 0, .hw_val = 0 },
35476da314dSPeter De Schrijver };
35576da314dSPeter De Schrijver 
35676da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_c4_freq_table[] = {
35776da314dSPeter De Schrijver 	{ 12000000, 600000000, 100, 1, 1},
35876da314dSPeter De Schrijver 	{ 13000000, 600000000,  92, 1, 1},      /* actual: 598.0 MHz */
35976da314dSPeter De Schrijver 	{ 16800000, 600000000,  71, 1, 1},      /* actual: 596.4 MHz */
36076da314dSPeter De Schrijver 	{ 19200000, 600000000,  62, 1, 1},      /* actual: 595.2 MHz */
36176da314dSPeter De Schrijver 	{ 26000000, 600000000,  92, 2, 1},      /* actual: 598.0 MHz */
36276da314dSPeter De Schrijver 	{ 0, 0, 0, 0, 0, 0 },
36376da314dSPeter De Schrijver };
36476da314dSPeter De Schrijver 
36576da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_c4_params = {
36676da314dSPeter De Schrijver 	.input_min = 12000000,
36776da314dSPeter De Schrijver 	.input_max = 1000000000,
36876da314dSPeter De Schrijver 	.cf_min = 12000000,
36976da314dSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 38 MHz */
37076da314dSPeter De Schrijver 	.vco_min = 600000000,
37176da314dSPeter De Schrijver 	.vco_max = 1200000000,
37276da314dSPeter De Schrijver 	.base_reg = PLLC4_BASE,
37376da314dSPeter De Schrijver 	.misc_reg = PLLC4_MISC,
37476da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
37576da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLSS_MISC_LOCK_ENABLE,
37676da314dSPeter De Schrijver 	.lock_delay = 300,
37776da314dSPeter De Schrijver 	.iddq_reg = PLLC4_BASE,
37876da314dSPeter De Schrijver 	.iddq_bit_idx = PLLSS_IDDQ_BIT,
37976da314dSPeter De Schrijver 	.pdiv_tohw = pll12g_ssd_esd_p,
38076da314dSPeter De Schrijver 	.div_nmp = &pllss_nmp,
38176da314dSPeter De Schrijver 	.ext_misc_reg[0] = 0x5ac,
38276da314dSPeter De Schrijver 	.ext_misc_reg[1] = 0x5b0,
38376da314dSPeter De Schrijver 	.ext_misc_reg[2] = 0x5b4,
38476da314dSPeter De Schrijver 	.freq_table = pll_c4_freq_table,
38576da314dSPeter De Schrijver };
38676da314dSPeter De Schrijver 
38776da314dSPeter De Schrijver static struct pdiv_map pllm_p[] = {
38876da314dSPeter De Schrijver 	{ .pdiv = 1, .hw_val = 0 },
38976da314dSPeter De Schrijver 	{ .pdiv = 2, .hw_val = 1 },
39076da314dSPeter De Schrijver 	{ .pdiv = 0, .hw_val = 0 },
39176da314dSPeter De Schrijver };
39276da314dSPeter De Schrijver 
39376da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_m_freq_table[] = {
39476da314dSPeter De Schrijver 	{12000000, 800000000, 66, 1, 1},	/* actual: 792.0 MHz */
39576da314dSPeter De Schrijver 	{13000000, 800000000, 61, 1, 1},	/* actual: 793.0 MHz */
39676da314dSPeter De Schrijver 	{16800000, 800000000, 47, 1, 1},	/* actual: 789.6 MHz */
39776da314dSPeter De Schrijver 	{19200000, 800000000, 41, 1, 1},	/* actual: 787.2 MHz */
39876da314dSPeter De Schrijver 	{26000000, 800000000, 61, 2, 1},	/* actual: 793.0 MHz */
39976da314dSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
40076da314dSPeter De Schrijver };
40176da314dSPeter De Schrijver 
40276da314dSPeter De Schrijver static struct div_nmp pllm_nmp = {
40376da314dSPeter De Schrijver 	.divm_shift = 0,
40476da314dSPeter De Schrijver 	.divm_width = 8,
40576da314dSPeter De Schrijver 	.override_divm_shift = 0,
40676da314dSPeter De Schrijver 	.divn_shift = 8,
40776da314dSPeter De Schrijver 	.divn_width = 8,
40876da314dSPeter De Schrijver 	.override_divn_shift = 8,
40976da314dSPeter De Schrijver 	.divp_shift = 20,
41076da314dSPeter De Schrijver 	.divp_width = 1,
41176da314dSPeter De Schrijver 	.override_divp_shift = 27,
41276da314dSPeter De Schrijver };
41376da314dSPeter De Schrijver 
41476da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_m_params = {
41576da314dSPeter De Schrijver 	.input_min = 12000000,
41676da314dSPeter De Schrijver 	.input_max = 500000000,
41776da314dSPeter De Schrijver 	.cf_min = 12000000,
41876da314dSPeter De Schrijver 	.cf_max = 19200000,	/* s/w policy, h/w capability 50 MHz */
41976da314dSPeter De Schrijver 	.vco_min = 400000000,
42076da314dSPeter De Schrijver 	.vco_max = 1066000000,
42176da314dSPeter De Schrijver 	.base_reg = PLLM_BASE,
42276da314dSPeter De Schrijver 	.misc_reg = PLLM_MISC,
42376da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
42476da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
42576da314dSPeter De Schrijver 	.lock_delay = 300,
42676da314dSPeter De Schrijver 	.max_p = 2,
42776da314dSPeter De Schrijver 	.pdiv_tohw = pllm_p,
42876da314dSPeter De Schrijver 	.div_nmp = &pllm_nmp,
42976da314dSPeter De Schrijver 	.pmc_divnm_reg = PMC_PLLM_WB0_OVERRIDE,
43076da314dSPeter De Schrijver 	.pmc_divp_reg = PMC_PLLM_WB0_OVERRIDE_2,
43176da314dSPeter De Schrijver 	.freq_table = pll_m_freq_table,
43276da314dSPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
43376da314dSPeter De Schrijver };
43476da314dSPeter De Schrijver 
43576da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_e_freq_table[] = {
43676da314dSPeter De Schrijver 	/* PLLE special case: use cpcon field to store cml divider value */
43776da314dSPeter De Schrijver 	{336000000, 100000000, 100, 21, 16, 11},
43876da314dSPeter De Schrijver 	{312000000, 100000000, 200, 26, 24, 13},
43976da314dSPeter De Schrijver 	{13000000,  100000000, 200, 1,  26, 13},
44076da314dSPeter De Schrijver 	{12000000,  100000000, 200, 1,  24, 13},
44176da314dSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
44276da314dSPeter De Schrijver };
44376da314dSPeter De Schrijver 
44476da314dSPeter De Schrijver static struct div_nmp plle_nmp = {
44576da314dSPeter De Schrijver 	.divm_shift = 0,
44676da314dSPeter De Schrijver 	.divm_width = 8,
44776da314dSPeter De Schrijver 	.divn_shift = 8,
44876da314dSPeter De Schrijver 	.divn_width = 8,
44976da314dSPeter De Schrijver 	.divp_shift = 24,
45076da314dSPeter De Schrijver 	.divp_width = 4,
45176da314dSPeter De Schrijver };
45276da314dSPeter De Schrijver 
45376da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_e_params = {
45476da314dSPeter De Schrijver 	.input_min = 12000000,
45576da314dSPeter De Schrijver 	.input_max = 1000000000,
45676da314dSPeter De Schrijver 	.cf_min = 12000000,
45776da314dSPeter De Schrijver 	.cf_max = 75000000,
45876da314dSPeter De Schrijver 	.vco_min = 1600000000,
45976da314dSPeter De Schrijver 	.vco_max = 2400000000U,
46076da314dSPeter De Schrijver 	.base_reg = PLLE_BASE,
46176da314dSPeter De Schrijver 	.misc_reg = PLLE_MISC,
46276da314dSPeter De Schrijver 	.aux_reg = PLLE_AUX,
46376da314dSPeter De Schrijver 	.lock_mask = PLLE_MISC_LOCK,
46476da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLE_MISC_LOCK_ENABLE,
46576da314dSPeter De Schrijver 	.lock_delay = 300,
46676da314dSPeter De Schrijver 	.div_nmp = &plle_nmp,
46776da314dSPeter De Schrijver 	.freq_table = pll_e_freq_table,
46876da314dSPeter De Schrijver 	.flags = TEGRA_PLL_FIXED,
46976da314dSPeter De Schrijver 	.fixed_rate = 100000000,
47076da314dSPeter De Schrijver };
47176da314dSPeter De Schrijver 
47276da314dSPeter De Schrijver static const struct clk_div_table pll_re_div_table[] = {
47376da314dSPeter De Schrijver 	{ .val = 0, .div = 1 },
47476da314dSPeter De Schrijver 	{ .val = 1, .div = 2 },
47576da314dSPeter De Schrijver 	{ .val = 2, .div = 3 },
47676da314dSPeter De Schrijver 	{ .val = 3, .div = 4 },
47776da314dSPeter De Schrijver 	{ .val = 4, .div = 5 },
47876da314dSPeter De Schrijver 	{ .val = 5, .div = 6 },
47976da314dSPeter De Schrijver 	{ .val = 0, .div = 0 },
48076da314dSPeter De Schrijver };
48176da314dSPeter De Schrijver 
48276da314dSPeter De Schrijver static struct div_nmp pllre_nmp = {
48376da314dSPeter De Schrijver 	.divm_shift = 0,
48476da314dSPeter De Schrijver 	.divm_width = 8,
48576da314dSPeter De Schrijver 	.divn_shift = 8,
48676da314dSPeter De Schrijver 	.divn_width = 8,
48776da314dSPeter De Schrijver 	.divp_shift = 16,
48876da314dSPeter De Schrijver 	.divp_width = 4,
48976da314dSPeter De Schrijver };
49076da314dSPeter De Schrijver 
49176da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_re_vco_params = {
49276da314dSPeter De Schrijver 	.input_min = 12000000,
49376da314dSPeter De Schrijver 	.input_max = 1000000000,
49476da314dSPeter De Schrijver 	.cf_min = 12000000,
49576da314dSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 38 MHz */
49676da314dSPeter De Schrijver 	.vco_min = 300000000,
49776da314dSPeter De Schrijver 	.vco_max = 600000000,
49876da314dSPeter De Schrijver 	.base_reg = PLLRE_BASE,
49976da314dSPeter De Schrijver 	.misc_reg = PLLRE_MISC,
50076da314dSPeter De Schrijver 	.lock_mask = PLLRE_MISC_LOCK,
50176da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLRE_MISC_LOCK_ENABLE,
50276da314dSPeter De Schrijver 	.lock_delay = 300,
50376da314dSPeter De Schrijver 	.iddq_reg = PLLRE_MISC,
50476da314dSPeter De Schrijver 	.iddq_bit_idx = PLLRE_IDDQ_BIT,
50576da314dSPeter De Schrijver 	.div_nmp = &pllre_nmp,
50676da314dSPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
50776da314dSPeter De Schrijver };
50876da314dSPeter De Schrijver 
50976da314dSPeter De Schrijver static struct div_nmp pllp_nmp = {
51076da314dSPeter De Schrijver 	.divm_shift = 0,
51176da314dSPeter De Schrijver 	.divm_width = 5,
51276da314dSPeter De Schrijver 	.divn_shift = 8,
51376da314dSPeter De Schrijver 	.divn_width = 10,
51476da314dSPeter De Schrijver 	.divp_shift = 20,
51576da314dSPeter De Schrijver 	.divp_width = 3,
51676da314dSPeter De Schrijver };
51776da314dSPeter De Schrijver 
51876da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_p_freq_table[] = {
5192ec35fd5SGabe Black 	{12000000, 408000000, 408, 12, 0, 8},
5202ec35fd5SGabe Black 	{13000000, 408000000, 408, 13, 0, 8},
5212ec35fd5SGabe Black 	{16800000, 408000000, 340, 14, 0, 8},
5222ec35fd5SGabe Black 	{19200000, 408000000, 340, 16, 0, 8},
5232ec35fd5SGabe Black 	{26000000, 408000000, 408, 26, 0, 8},
52476da314dSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
52576da314dSPeter De Schrijver };
52676da314dSPeter De Schrijver 
52776da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_p_params = {
52876da314dSPeter De Schrijver 	.input_min = 2000000,
52976da314dSPeter De Schrijver 	.input_max = 31000000,
53076da314dSPeter De Schrijver 	.cf_min = 1000000,
53176da314dSPeter De Schrijver 	.cf_max = 6000000,
53276da314dSPeter De Schrijver 	.vco_min = 200000000,
53376da314dSPeter De Schrijver 	.vco_max = 700000000,
53476da314dSPeter De Schrijver 	.base_reg = PLLP_BASE,
53576da314dSPeter De Schrijver 	.misc_reg = PLLP_MISC,
53676da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
53776da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
53876da314dSPeter De Schrijver 	.lock_delay = 300,
53976da314dSPeter De Schrijver 	.div_nmp = &pllp_nmp,
54076da314dSPeter De Schrijver 	.freq_table = pll_p_freq_table,
54176da314dSPeter De Schrijver 	.fixed_rate = 408000000,
54276da314dSPeter De Schrijver 	.flags = TEGRA_PLL_FIXED | TEGRA_PLL_USE_LOCK,
54376da314dSPeter De Schrijver };
54476da314dSPeter De Schrijver 
54576da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_a_freq_table[] = {
54676da314dSPeter De Schrijver 	{9600000, 282240000, 147, 5, 0, 4},
54776da314dSPeter De Schrijver 	{9600000, 368640000, 192, 5, 0, 4},
54876da314dSPeter De Schrijver 	{9600000, 240000000, 200, 8, 0, 8},
54976da314dSPeter De Schrijver 
55076da314dSPeter De Schrijver 	{28800000, 282240000, 245, 25, 0, 8},
55176da314dSPeter De Schrijver 	{28800000, 368640000, 320, 25, 0, 8},
55276da314dSPeter De Schrijver 	{28800000, 240000000, 200, 24, 0, 8},
55376da314dSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
55476da314dSPeter De Schrijver };
55576da314dSPeter De Schrijver 
55676da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_a_params = {
55776da314dSPeter De Schrijver 	.input_min = 2000000,
55876da314dSPeter De Schrijver 	.input_max = 31000000,
55976da314dSPeter De Schrijver 	.cf_min = 1000000,
56076da314dSPeter De Schrijver 	.cf_max = 6000000,
56176da314dSPeter De Schrijver 	.vco_min = 200000000,
56276da314dSPeter De Schrijver 	.vco_max = 700000000,
56376da314dSPeter De Schrijver 	.base_reg = PLLA_BASE,
56476da314dSPeter De Schrijver 	.misc_reg = PLLA_MISC,
56576da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
56676da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
56776da314dSPeter De Schrijver 	.lock_delay = 300,
56876da314dSPeter De Schrijver 	.div_nmp = &pllp_nmp,
56976da314dSPeter De Schrijver 	.freq_table = pll_a_freq_table,
57076da314dSPeter De Schrijver 	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_USE_LOCK,
57176da314dSPeter De Schrijver };
57276da314dSPeter De Schrijver 
573*67fc26bfSRhyland Klein static struct div_nmp plld_nmp = {
574*67fc26bfSRhyland Klein 	.divm_shift = 0,
575*67fc26bfSRhyland Klein 	.divm_width = 5,
576*67fc26bfSRhyland Klein 	.divn_shift = 8,
577*67fc26bfSRhyland Klein 	.divn_width = 11,
578*67fc26bfSRhyland Klein 	.divp_shift = 20,
579*67fc26bfSRhyland Klein 	.divp_width = 3,
580*67fc26bfSRhyland Klein };
581*67fc26bfSRhyland Klein 
58276da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_d_freq_table[] = {
58376da314dSPeter De Schrijver 	{12000000, 216000000, 864, 12, 4, 12},
58476da314dSPeter De Schrijver 	{13000000, 216000000, 864, 13, 4, 12},
58576da314dSPeter De Schrijver 	{16800000, 216000000, 720, 14, 4, 12},
58676da314dSPeter De Schrijver 	{19200000, 216000000, 720, 16, 4, 12},
58776da314dSPeter De Schrijver 	{26000000, 216000000, 864, 26, 4, 12},
58876da314dSPeter De Schrijver 
58976da314dSPeter De Schrijver 	{12000000, 594000000, 594, 12, 1, 12},
59076da314dSPeter De Schrijver 	{13000000, 594000000, 594, 13, 1, 12},
59176da314dSPeter De Schrijver 	{16800000, 594000000, 495, 14, 1, 12},
59276da314dSPeter De Schrijver 	{19200000, 594000000, 495, 16, 1, 12},
59376da314dSPeter De Schrijver 	{26000000, 594000000, 594, 26, 1, 12},
59476da314dSPeter De Schrijver 
59576da314dSPeter De Schrijver 	{12000000, 1000000000, 1000, 12, 1, 12},
59676da314dSPeter De Schrijver 	{13000000, 1000000000, 1000, 13, 1, 12},
59776da314dSPeter De Schrijver 	{19200000, 1000000000, 625, 12, 1, 12},
59876da314dSPeter De Schrijver 	{26000000, 1000000000, 1000, 26, 1, 12},
59976da314dSPeter De Schrijver 
60076da314dSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
60176da314dSPeter De Schrijver };
60276da314dSPeter De Schrijver 
60376da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_d_params = {
60476da314dSPeter De Schrijver 	.input_min = 2000000,
60576da314dSPeter De Schrijver 	.input_max = 40000000,
60676da314dSPeter De Schrijver 	.cf_min = 1000000,
60776da314dSPeter De Schrijver 	.cf_max = 6000000,
60876da314dSPeter De Schrijver 	.vco_min = 500000000,
60976da314dSPeter De Schrijver 	.vco_max = 1000000000,
61076da314dSPeter De Schrijver 	.base_reg = PLLD_BASE,
61176da314dSPeter De Schrijver 	.misc_reg = PLLD_MISC,
61276da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
61376da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
61476da314dSPeter De Schrijver 	.lock_delay = 1000,
615*67fc26bfSRhyland Klein 	.div_nmp = &plld_nmp,
61676da314dSPeter De Schrijver 	.freq_table = pll_d_freq_table,
61776da314dSPeter De Schrijver 	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
61876da314dSPeter De Schrijver 		 TEGRA_PLL_USE_LOCK,
61976da314dSPeter De Schrijver };
62076da314dSPeter De Schrijver 
62176da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table tegra124_pll_d2_freq_table[] = {
62276da314dSPeter De Schrijver 	{ 12000000, 148500000,  99, 1, 8},
62376da314dSPeter De Schrijver 	{ 12000000, 594000000,  99, 1, 1},
62476da314dSPeter De Schrijver 	{ 13000000, 594000000,  91, 1, 1},      /* actual: 591.5 MHz */
62576da314dSPeter De Schrijver 	{ 16800000, 594000000,  71, 1, 1},      /* actual: 596.4 MHz */
62676da314dSPeter De Schrijver 	{ 19200000, 594000000,  62, 1, 1},      /* actual: 595.2 MHz */
62776da314dSPeter De Schrijver 	{ 26000000, 594000000,  91, 2, 1},      /* actual: 591.5 MHz */
62876da314dSPeter De Schrijver 	{ 0, 0, 0, 0, 0, 0 },
62976da314dSPeter De Schrijver };
63076da314dSPeter De Schrijver 
63176da314dSPeter De Schrijver static struct tegra_clk_pll_params tegra124_pll_d2_params = {
63276da314dSPeter De Schrijver 	.input_min = 12000000,
63376da314dSPeter De Schrijver 	.input_max = 1000000000,
63476da314dSPeter De Schrijver 	.cf_min = 12000000,
63576da314dSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 38 MHz */
63676da314dSPeter De Schrijver 	.vco_min = 600000000,
63776da314dSPeter De Schrijver 	.vco_max = 1200000000,
63876da314dSPeter De Schrijver 	.base_reg = PLLD2_BASE,
63976da314dSPeter De Schrijver 	.misc_reg = PLLD2_MISC,
64076da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
64176da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLSS_MISC_LOCK_ENABLE,
64276da314dSPeter De Schrijver 	.lock_delay = 300,
64376da314dSPeter De Schrijver 	.iddq_reg = PLLD2_BASE,
64476da314dSPeter De Schrijver 	.iddq_bit_idx = PLLSS_IDDQ_BIT,
64576da314dSPeter De Schrijver 	.pdiv_tohw = pll12g_ssd_esd_p,
64676da314dSPeter De Schrijver 	.div_nmp = &pllss_nmp,
64776da314dSPeter De Schrijver 	.ext_misc_reg[0] = 0x570,
64876da314dSPeter De Schrijver 	.ext_misc_reg[1] = 0x574,
64976da314dSPeter De Schrijver 	.ext_misc_reg[2] = 0x578,
65076da314dSPeter De Schrijver 	.max_p = 15,
65176da314dSPeter De Schrijver 	.freq_table = tegra124_pll_d2_freq_table,
65276da314dSPeter De Schrijver };
65376da314dSPeter De Schrijver 
65476da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_dp_freq_table[] = {
65576da314dSPeter De Schrijver 	{ 12000000, 600000000, 100, 1, 1},
65676da314dSPeter De Schrijver 	{ 13000000, 600000000,  92, 1, 1},      /* actual: 598.0 MHz */
65776da314dSPeter De Schrijver 	{ 16800000, 600000000,  71, 1, 1},      /* actual: 596.4 MHz */
65876da314dSPeter De Schrijver 	{ 19200000, 600000000,  62, 1, 1},      /* actual: 595.2 MHz */
65976da314dSPeter De Schrijver 	{ 26000000, 600000000,  92, 2, 1},      /* actual: 598.0 MHz */
66076da314dSPeter De Schrijver 	{ 0, 0, 0, 0, 0, 0 },
66176da314dSPeter De Schrijver };
66276da314dSPeter De Schrijver 
66376da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_dp_params = {
66476da314dSPeter De Schrijver 	.input_min = 12000000,
66576da314dSPeter De Schrijver 	.input_max = 1000000000,
66676da314dSPeter De Schrijver 	.cf_min = 12000000,
66776da314dSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 38 MHz */
66876da314dSPeter De Schrijver 	.vco_min = 600000000,
66976da314dSPeter De Schrijver 	.vco_max = 1200000000,
67076da314dSPeter De Schrijver 	.base_reg = PLLDP_BASE,
67176da314dSPeter De Schrijver 	.misc_reg = PLLDP_MISC,
67276da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
67376da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLSS_MISC_LOCK_ENABLE,
67476da314dSPeter De Schrijver 	.lock_delay = 300,
67576da314dSPeter De Schrijver 	.iddq_reg = PLLDP_BASE,
67676da314dSPeter De Schrijver 	.iddq_bit_idx = PLLSS_IDDQ_BIT,
67776da314dSPeter De Schrijver 	.pdiv_tohw = pll12g_ssd_esd_p,
67876da314dSPeter De Schrijver 	.div_nmp = &pllss_nmp,
67976da314dSPeter De Schrijver 	.ext_misc_reg[0] = 0x598,
68076da314dSPeter De Schrijver 	.ext_misc_reg[1] = 0x59c,
68176da314dSPeter De Schrijver 	.ext_misc_reg[2] = 0x5a0,
68276da314dSPeter De Schrijver 	.max_p = 5,
68376da314dSPeter De Schrijver 	.freq_table = pll_dp_freq_table,
68476da314dSPeter De Schrijver };
68576da314dSPeter De Schrijver 
68676da314dSPeter De Schrijver static struct pdiv_map pllu_p[] = {
68776da314dSPeter De Schrijver 	{ .pdiv = 1, .hw_val = 1 },
68876da314dSPeter De Schrijver 	{ .pdiv = 2, .hw_val = 0 },
68976da314dSPeter De Schrijver 	{ .pdiv = 0, .hw_val = 0 },
69076da314dSPeter De Schrijver };
69176da314dSPeter De Schrijver 
69276da314dSPeter De Schrijver static struct div_nmp pllu_nmp = {
69376da314dSPeter De Schrijver 	.divm_shift = 0,
69476da314dSPeter De Schrijver 	.divm_width = 5,
69576da314dSPeter De Schrijver 	.divn_shift = 8,
69676da314dSPeter De Schrijver 	.divn_width = 10,
69776da314dSPeter De Schrijver 	.divp_shift = 20,
69876da314dSPeter De Schrijver 	.divp_width = 1,
69976da314dSPeter De Schrijver };
70076da314dSPeter De Schrijver 
70176da314dSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_u_freq_table[] = {
70276da314dSPeter De Schrijver 	{12000000, 480000000, 960, 12, 2, 12},
70376da314dSPeter De Schrijver 	{13000000, 480000000, 960, 13, 2, 12},
70476da314dSPeter De Schrijver 	{16800000, 480000000, 400, 7, 2, 5},
70576da314dSPeter De Schrijver 	{19200000, 480000000, 200, 4, 2, 3},
70676da314dSPeter De Schrijver 	{26000000, 480000000, 960, 26, 2, 12},
70776da314dSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
70876da314dSPeter De Schrijver };
70976da314dSPeter De Schrijver 
71076da314dSPeter De Schrijver static struct tegra_clk_pll_params pll_u_params = {
71176da314dSPeter De Schrijver 	.input_min = 2000000,
71276da314dSPeter De Schrijver 	.input_max = 40000000,
71376da314dSPeter De Schrijver 	.cf_min = 1000000,
71476da314dSPeter De Schrijver 	.cf_max = 6000000,
71576da314dSPeter De Schrijver 	.vco_min = 480000000,
71676da314dSPeter De Schrijver 	.vco_max = 960000000,
71776da314dSPeter De Schrijver 	.base_reg = PLLU_BASE,
71876da314dSPeter De Schrijver 	.misc_reg = PLLU_MISC,
71976da314dSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
72076da314dSPeter De Schrijver 	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
72176da314dSPeter De Schrijver 	.lock_delay = 1000,
72276da314dSPeter De Schrijver 	.pdiv_tohw = pllu_p,
72376da314dSPeter De Schrijver 	.div_nmp = &pllu_nmp,
72476da314dSPeter De Schrijver 	.freq_table = pll_u_freq_table,
72576da314dSPeter De Schrijver 	.flags = TEGRA_PLLU | TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
72676da314dSPeter De Schrijver 		 TEGRA_PLL_USE_LOCK,
72776da314dSPeter De Schrijver };
72876da314dSPeter De Schrijver 
72976da314dSPeter De Schrijver struct utmi_clk_param {
73076da314dSPeter De Schrijver 	/* Oscillator Frequency in KHz */
73176da314dSPeter De Schrijver 	u32 osc_frequency;
73276da314dSPeter De Schrijver 	/* UTMIP PLL Enable Delay Count  */
73376da314dSPeter De Schrijver 	u8 enable_delay_count;
73476da314dSPeter De Schrijver 	/* UTMIP PLL Stable count */
73576da314dSPeter De Schrijver 	u8 stable_count;
73676da314dSPeter De Schrijver 	/*  UTMIP PLL Active delay count */
73776da314dSPeter De Schrijver 	u8 active_delay_count;
73876da314dSPeter De Schrijver 	/* UTMIP PLL Xtal frequency count */
73976da314dSPeter De Schrijver 	u8 xtal_freq_count;
74076da314dSPeter De Schrijver };
74176da314dSPeter De Schrijver 
74276da314dSPeter De Schrijver static const struct utmi_clk_param utmi_parameters[] = {
74376da314dSPeter De Schrijver 	{.osc_frequency = 13000000, .enable_delay_count = 0x02,
74476da314dSPeter De Schrijver 	 .stable_count = 0x33, .active_delay_count = 0x05,
74576da314dSPeter De Schrijver 	 .xtal_freq_count = 0x7F},
74676da314dSPeter De Schrijver 	{.osc_frequency = 19200000, .enable_delay_count = 0x03,
74776da314dSPeter De Schrijver 	 .stable_count = 0x4B, .active_delay_count = 0x06,
74876da314dSPeter De Schrijver 	 .xtal_freq_count = 0xBB},
74976da314dSPeter De Schrijver 	{.osc_frequency = 12000000, .enable_delay_count = 0x02,
75076da314dSPeter De Schrijver 	 .stable_count = 0x2F, .active_delay_count = 0x04,
75176da314dSPeter De Schrijver 	 .xtal_freq_count = 0x76},
75276da314dSPeter De Schrijver 	{.osc_frequency = 26000000, .enable_delay_count = 0x04,
75376da314dSPeter De Schrijver 	 .stable_count = 0x66, .active_delay_count = 0x09,
75476da314dSPeter De Schrijver 	 .xtal_freq_count = 0xFE},
75576da314dSPeter De Schrijver 	{.osc_frequency = 16800000, .enable_delay_count = 0x03,
75676da314dSPeter De Schrijver 	 .stable_count = 0x41, .active_delay_count = 0x0A,
75776da314dSPeter De Schrijver 	 .xtal_freq_count = 0xA4},
75876da314dSPeter De Schrijver };
75976da314dSPeter De Schrijver 
76076da314dSPeter De Schrijver static struct tegra_clk tegra124_clks[tegra_clk_max] __initdata = {
76176da314dSPeter De Schrijver 	[tegra_clk_ispb] = { .dt_id = TEGRA124_CLK_ISPB, .present = true },
76276da314dSPeter De Schrijver 	[tegra_clk_rtc] = { .dt_id = TEGRA124_CLK_RTC, .present = true },
76376da314dSPeter De Schrijver 	[tegra_clk_timer] = { .dt_id = TEGRA124_CLK_TIMER, .present = true },
76476da314dSPeter De Schrijver 	[tegra_clk_uarta] = { .dt_id = TEGRA124_CLK_UARTA, .present = true },
76576da314dSPeter De Schrijver 	[tegra_clk_sdmmc2] = { .dt_id = TEGRA124_CLK_SDMMC2, .present = true },
76676da314dSPeter De Schrijver 	[tegra_clk_i2s1] = { .dt_id = TEGRA124_CLK_I2S1, .present = true },
76776da314dSPeter De Schrijver 	[tegra_clk_i2c1] = { .dt_id = TEGRA124_CLK_I2C1, .present = true },
76876da314dSPeter De Schrijver 	[tegra_clk_ndflash] = { .dt_id = TEGRA124_CLK_NDFLASH, .present = true },
76976da314dSPeter De Schrijver 	[tegra_clk_sdmmc1] = { .dt_id = TEGRA124_CLK_SDMMC1, .present = true },
77076da314dSPeter De Schrijver 	[tegra_clk_sdmmc4] = { .dt_id = TEGRA124_CLK_SDMMC4, .present = true },
77176da314dSPeter De Schrijver 	[tegra_clk_pwm] = { .dt_id = TEGRA124_CLK_PWM, .present = true },
77276da314dSPeter De Schrijver 	[tegra_clk_i2s2] = { .dt_id = TEGRA124_CLK_I2S2, .present = true },
77376da314dSPeter De Schrijver 	[tegra_clk_gr2d] = { .dt_id = TEGRA124_CLK_GR_2D, .present = true },
77476da314dSPeter De Schrijver 	[tegra_clk_usbd] = { .dt_id = TEGRA124_CLK_USBD, .present = true },
77576da314dSPeter De Schrijver 	[tegra_clk_isp_8] = { .dt_id = TEGRA124_CLK_ISP, .present = true },
77676da314dSPeter De Schrijver 	[tegra_clk_gr3d] = { .dt_id = TEGRA124_CLK_GR_3D, .present = true },
77776da314dSPeter De Schrijver 	[tegra_clk_disp2] = { .dt_id = TEGRA124_CLK_DISP2, .present = true },
77876da314dSPeter De Schrijver 	[tegra_clk_disp1] = { .dt_id = TEGRA124_CLK_DISP1, .present = true },
77976da314dSPeter De Schrijver 	[tegra_clk_host1x] = { .dt_id = TEGRA124_CLK_HOST1X, .present = true },
78076da314dSPeter De Schrijver 	[tegra_clk_vcp] = { .dt_id = TEGRA124_CLK_VCP, .present = true },
78176da314dSPeter De Schrijver 	[tegra_clk_i2s0] = { .dt_id = TEGRA124_CLK_I2S0, .present = true },
78276da314dSPeter De Schrijver 	[tegra_clk_apbdma] = { .dt_id = TEGRA124_CLK_APBDMA, .present = true },
78376da314dSPeter De Schrijver 	[tegra_clk_kbc] = { .dt_id = TEGRA124_CLK_KBC, .present = true },
78476da314dSPeter De Schrijver 	[tegra_clk_kfuse] = { .dt_id = TEGRA124_CLK_KFUSE, .present = true },
78576da314dSPeter De Schrijver 	[tegra_clk_sbc1] = { .dt_id = TEGRA124_CLK_SBC1, .present = true },
78676da314dSPeter De Schrijver 	[tegra_clk_nor] = { .dt_id = TEGRA124_CLK_NOR, .present = true },
78776da314dSPeter De Schrijver 	[tegra_clk_sbc2] = { .dt_id = TEGRA124_CLK_SBC2, .present = true },
78876da314dSPeter De Schrijver 	[tegra_clk_sbc3] = { .dt_id = TEGRA124_CLK_SBC3, .present = true },
78976da314dSPeter De Schrijver 	[tegra_clk_i2c5] = { .dt_id = TEGRA124_CLK_I2C5, .present = true },
79076da314dSPeter De Schrijver 	[tegra_clk_dsia] = { .dt_id = TEGRA124_CLK_DSIA, .present = true },
79176da314dSPeter De Schrijver 	[tegra_clk_mipi] = { .dt_id = TEGRA124_CLK_MIPI, .present = true },
79276da314dSPeter De Schrijver 	[tegra_clk_hdmi] = { .dt_id = TEGRA124_CLK_HDMI, .present = true },
79376da314dSPeter De Schrijver 	[tegra_clk_csi] = { .dt_id = TEGRA124_CLK_CSI, .present = true },
79476da314dSPeter De Schrijver 	[tegra_clk_i2c2] = { .dt_id = TEGRA124_CLK_I2C2, .present = true },
79576da314dSPeter De Schrijver 	[tegra_clk_uartc] = { .dt_id = TEGRA124_CLK_UARTC, .present = true },
79676da314dSPeter De Schrijver 	[tegra_clk_mipi_cal] = { .dt_id = TEGRA124_CLK_MIPI_CAL, .present = true },
79776da314dSPeter De Schrijver 	[tegra_clk_emc] = { .dt_id = TEGRA124_CLK_EMC, .present = true },
79876da314dSPeter De Schrijver 	[tegra_clk_usb2] = { .dt_id = TEGRA124_CLK_USB2, .present = true },
79976da314dSPeter De Schrijver 	[tegra_clk_usb3] = { .dt_id = TEGRA124_CLK_USB3, .present = true },
80076da314dSPeter De Schrijver 	[tegra_clk_vde_8] = { .dt_id = TEGRA124_CLK_VDE, .present = true },
80176da314dSPeter De Schrijver 	[tegra_clk_bsea] = { .dt_id = TEGRA124_CLK_BSEA, .present = true },
80276da314dSPeter De Schrijver 	[tegra_clk_bsev] = { .dt_id = TEGRA124_CLK_BSEV, .present = true },
80376da314dSPeter De Schrijver 	[tegra_clk_uartd] = { .dt_id = TEGRA124_CLK_UARTD, .present = true },
80476da314dSPeter De Schrijver 	[tegra_clk_i2c3] = { .dt_id = TEGRA124_CLK_I2C3, .present = true },
80576da314dSPeter De Schrijver 	[tegra_clk_sbc4] = { .dt_id = TEGRA124_CLK_SBC4, .present = true },
80676da314dSPeter De Schrijver 	[tegra_clk_sdmmc3] = { .dt_id = TEGRA124_CLK_SDMMC3, .present = true },
80776da314dSPeter De Schrijver 	[tegra_clk_pcie] = { .dt_id = TEGRA124_CLK_PCIE, .present = true },
80876da314dSPeter De Schrijver 	[tegra_clk_owr] = { .dt_id = TEGRA124_CLK_OWR, .present = true },
80976da314dSPeter De Schrijver 	[tegra_clk_afi] = { .dt_id = TEGRA124_CLK_AFI, .present = true },
81076da314dSPeter De Schrijver 	[tegra_clk_csite] = { .dt_id = TEGRA124_CLK_CSITE, .present = true },
81176da314dSPeter De Schrijver 	[tegra_clk_la] = { .dt_id = TEGRA124_CLK_LA, .present = true },
81276da314dSPeter De Schrijver 	[tegra_clk_trace] = { .dt_id = TEGRA124_CLK_TRACE, .present = true },
81376da314dSPeter De Schrijver 	[tegra_clk_soc_therm] = { .dt_id = TEGRA124_CLK_SOC_THERM, .present = true },
81476da314dSPeter De Schrijver 	[tegra_clk_dtv] = { .dt_id = TEGRA124_CLK_DTV, .present = true },
81576da314dSPeter De Schrijver 	[tegra_clk_ndspeed] = { .dt_id = TEGRA124_CLK_NDSPEED, .present = true },
81676da314dSPeter De Schrijver 	[tegra_clk_i2cslow] = { .dt_id = TEGRA124_CLK_I2CSLOW, .present = true },
81776da314dSPeter De Schrijver 	[tegra_clk_dsib] = { .dt_id = TEGRA124_CLK_DSIB, .present = true },
81876da314dSPeter De Schrijver 	[tegra_clk_tsec] = { .dt_id = TEGRA124_CLK_TSEC, .present = true },
81976da314dSPeter De Schrijver 	[tegra_clk_xusb_host] = { .dt_id = TEGRA124_CLK_XUSB_HOST, .present = true },
82076da314dSPeter De Schrijver 	[tegra_clk_msenc] = { .dt_id = TEGRA124_CLK_MSENC, .present = true },
82176da314dSPeter De Schrijver 	[tegra_clk_csus] = { .dt_id = TEGRA124_CLK_CSUS, .present = true },
82276da314dSPeter De Schrijver 	[tegra_clk_mselect] = { .dt_id = TEGRA124_CLK_MSELECT, .present = true },
82376da314dSPeter De Schrijver 	[tegra_clk_tsensor] = { .dt_id = TEGRA124_CLK_TSENSOR, .present = true },
82476da314dSPeter De Schrijver 	[tegra_clk_i2s3] = { .dt_id = TEGRA124_CLK_I2S3, .present = true },
82576da314dSPeter De Schrijver 	[tegra_clk_i2s4] = { .dt_id = TEGRA124_CLK_I2S4, .present = true },
82676da314dSPeter De Schrijver 	[tegra_clk_i2c4] = { .dt_id = TEGRA124_CLK_I2C4, .present = true },
82776da314dSPeter De Schrijver 	[tegra_clk_sbc5] = { .dt_id = TEGRA124_CLK_SBC5, .present = true },
82876da314dSPeter De Schrijver 	[tegra_clk_sbc6] = { .dt_id = TEGRA124_CLK_SBC6, .present = true },
82976da314dSPeter De Schrijver 	[tegra_clk_d_audio] = { .dt_id = TEGRA124_CLK_D_AUDIO, .present = true },
83076da314dSPeter De Schrijver 	[tegra_clk_apbif] = { .dt_id = TEGRA124_CLK_APBIF, .present = true },
83176da314dSPeter De Schrijver 	[tegra_clk_dam0] = { .dt_id = TEGRA124_CLK_DAM0, .present = true },
83276da314dSPeter De Schrijver 	[tegra_clk_dam1] = { .dt_id = TEGRA124_CLK_DAM1, .present = true },
83376da314dSPeter De Schrijver 	[tegra_clk_dam2] = { .dt_id = TEGRA124_CLK_DAM2, .present = true },
83476da314dSPeter De Schrijver 	[tegra_clk_hda2codec_2x] = { .dt_id = TEGRA124_CLK_HDA2CODEC_2X, .present = true },
83576da314dSPeter De Schrijver 	[tegra_clk_audio0_2x] = { .dt_id = TEGRA124_CLK_AUDIO0_2X, .present = true },
83676da314dSPeter De Schrijver 	[tegra_clk_audio1_2x] = { .dt_id = TEGRA124_CLK_AUDIO1_2X, .present = true },
83776da314dSPeter De Schrijver 	[tegra_clk_audio2_2x] = { .dt_id = TEGRA124_CLK_AUDIO2_2X, .present = true },
83876da314dSPeter De Schrijver 	[tegra_clk_audio3_2x] = { .dt_id = TEGRA124_CLK_AUDIO3_2X, .present = true },
83976da314dSPeter De Schrijver 	[tegra_clk_audio4_2x] = { .dt_id = TEGRA124_CLK_AUDIO4_2X, .present = true },
84076da314dSPeter De Schrijver 	[tegra_clk_spdif_2x] = { .dt_id = TEGRA124_CLK_SPDIF_2X, .present = true },
84176da314dSPeter De Schrijver 	[tegra_clk_actmon] = { .dt_id = TEGRA124_CLK_ACTMON, .present = true },
84276da314dSPeter De Schrijver 	[tegra_clk_extern1] = { .dt_id = TEGRA124_CLK_EXTERN1, .present = true },
84376da314dSPeter De Schrijver 	[tegra_clk_extern2] = { .dt_id = TEGRA124_CLK_EXTERN2, .present = true },
84476da314dSPeter De Schrijver 	[tegra_clk_extern3] = { .dt_id = TEGRA124_CLK_EXTERN3, .present = true },
84576da314dSPeter De Schrijver 	[tegra_clk_sata_oob] = { .dt_id = TEGRA124_CLK_SATA_OOB, .present = true },
84676da314dSPeter De Schrijver 	[tegra_clk_sata] = { .dt_id = TEGRA124_CLK_SATA, .present = true },
84776da314dSPeter De Schrijver 	[tegra_clk_hda] = { .dt_id = TEGRA124_CLK_HDA, .present = true },
84876da314dSPeter De Schrijver 	[tegra_clk_se] = { .dt_id = TEGRA124_CLK_SE, .present = true },
84976da314dSPeter De Schrijver 	[tegra_clk_hda2hdmi] = { .dt_id = TEGRA124_CLK_HDA2HDMI, .present = true },
85076da314dSPeter De Schrijver 	[tegra_clk_sata_cold] = { .dt_id = TEGRA124_CLK_SATA_COLD, .present = true },
85176da314dSPeter De Schrijver 	[tegra_clk_cilab] = { .dt_id = TEGRA124_CLK_CILAB, .present = true },
85276da314dSPeter De Schrijver 	[tegra_clk_cilcd] = { .dt_id = TEGRA124_CLK_CILCD, .present = true },
85376da314dSPeter De Schrijver 	[tegra_clk_cile] = { .dt_id = TEGRA124_CLK_CILE, .present = true },
85476da314dSPeter De Schrijver 	[tegra_clk_dsialp] = { .dt_id = TEGRA124_CLK_DSIALP, .present = true },
85576da314dSPeter De Schrijver 	[tegra_clk_dsiblp] = { .dt_id = TEGRA124_CLK_DSIBLP, .present = true },
85676da314dSPeter De Schrijver 	[tegra_clk_entropy] = { .dt_id = TEGRA124_CLK_ENTROPY, .present = true },
85776da314dSPeter De Schrijver 	[tegra_clk_dds] = { .dt_id = TEGRA124_CLK_DDS, .present = true },
85876da314dSPeter De Schrijver 	[tegra_clk_dp2] = { .dt_id = TEGRA124_CLK_DP2, .present = true },
85976da314dSPeter De Schrijver 	[tegra_clk_amx] = { .dt_id = TEGRA124_CLK_AMX, .present = true },
86076da314dSPeter De Schrijver 	[tegra_clk_adx] = { .dt_id = TEGRA124_CLK_ADX, .present = true },
86176da314dSPeter De Schrijver 	[tegra_clk_xusb_ss] = { .dt_id = TEGRA124_CLK_XUSB_SS, .present = true },
86276da314dSPeter De Schrijver 	[tegra_clk_i2c6] = { .dt_id = TEGRA124_CLK_I2C6, .present = true },
86376da314dSPeter De Schrijver 	[tegra_clk_vim2_clk] = { .dt_id = TEGRA124_CLK_VIM2_CLK, .present = true },
86476da314dSPeter De Schrijver 	[tegra_clk_hdmi_audio] = { .dt_id = TEGRA124_CLK_HDMI_AUDIO, .present = true },
86576da314dSPeter De Schrijver 	[tegra_clk_clk72Mhz] = { .dt_id = TEGRA124_CLK_CLK72MHZ, .present = true },
86676da314dSPeter De Schrijver 	[tegra_clk_vic03] = { .dt_id = TEGRA124_CLK_VIC03, .present = true },
86776da314dSPeter De Schrijver 	[tegra_clk_adx1] = { .dt_id = TEGRA124_CLK_ADX1, .present = true },
86876da314dSPeter De Schrijver 	[tegra_clk_dpaux] = { .dt_id = TEGRA124_CLK_DPAUX, .present = true },
86976da314dSPeter De Schrijver 	[tegra_clk_sor0] = { .dt_id = TEGRA124_CLK_SOR0, .present = true },
87076da314dSPeter De Schrijver 	[tegra_clk_sor0_lvds] = { .dt_id = TEGRA124_CLK_SOR0_LVDS, .present = true },
87176da314dSPeter De Schrijver 	[tegra_clk_gpu] = { .dt_id = TEGRA124_CLK_GPU, .present = true },
87276da314dSPeter De Schrijver 	[tegra_clk_amx1] = { .dt_id = TEGRA124_CLK_AMX1, .present = true },
87376da314dSPeter De Schrijver 	[tegra_clk_uartb] = { .dt_id = TEGRA124_CLK_UARTB, .present = true },
87476da314dSPeter De Schrijver 	[tegra_clk_vfir] = { .dt_id = TEGRA124_CLK_VFIR, .present = true },
87576da314dSPeter De Schrijver 	[tegra_clk_spdif_in] = { .dt_id = TEGRA124_CLK_SPDIF_IN, .present = true },
87676da314dSPeter De Schrijver 	[tegra_clk_spdif_out] = { .dt_id = TEGRA124_CLK_SPDIF_OUT, .present = true },
87776da314dSPeter De Schrijver 	[tegra_clk_vi_9] = { .dt_id = TEGRA124_CLK_VI, .present = true },
87876da314dSPeter De Schrijver 	[tegra_clk_vi_sensor] = { .dt_id = TEGRA124_CLK_VI_SENSOR, .present = true },
87976da314dSPeter De Schrijver 	[tegra_clk_fuse] = { .dt_id = TEGRA124_CLK_FUSE, .present = true },
88076da314dSPeter De Schrijver 	[tegra_clk_fuse_burn] = { .dt_id = TEGRA124_CLK_FUSE_BURN, .present = true },
88176da314dSPeter De Schrijver 	[tegra_clk_clk_32k] = { .dt_id = TEGRA124_CLK_CLK_32K, .present = true },
88276da314dSPeter De Schrijver 	[tegra_clk_clk_m] = { .dt_id = TEGRA124_CLK_CLK_M, .present = true },
88376da314dSPeter De Schrijver 	[tegra_clk_clk_m_div2] = { .dt_id = TEGRA124_CLK_CLK_M_DIV2, .present = true },
88476da314dSPeter De Schrijver 	[tegra_clk_clk_m_div4] = { .dt_id = TEGRA124_CLK_CLK_M_DIV4, .present = true },
88576da314dSPeter De Schrijver 	[tegra_clk_pll_ref] = { .dt_id = TEGRA124_CLK_PLL_REF, .present = true },
88676da314dSPeter De Schrijver 	[tegra_clk_pll_c] = { .dt_id = TEGRA124_CLK_PLL_C, .present = true },
88776da314dSPeter De Schrijver 	[tegra_clk_pll_c_out1] = { .dt_id = TEGRA124_CLK_PLL_C_OUT1, .present = true },
88876da314dSPeter De Schrijver 	[tegra_clk_pll_c2] = { .dt_id = TEGRA124_CLK_PLL_C2, .present = true },
88976da314dSPeter De Schrijver 	[tegra_clk_pll_c3] = { .dt_id = TEGRA124_CLK_PLL_C3, .present = true },
89076da314dSPeter De Schrijver 	[tegra_clk_pll_m] = { .dt_id = TEGRA124_CLK_PLL_M, .present = true },
89176da314dSPeter De Schrijver 	[tegra_clk_pll_m_out1] = { .dt_id = TEGRA124_CLK_PLL_M_OUT1, .present = true },
89276da314dSPeter De Schrijver 	[tegra_clk_pll_p] = { .dt_id = TEGRA124_CLK_PLL_P, .present = true },
89376da314dSPeter De Schrijver 	[tegra_clk_pll_p_out1] = { .dt_id = TEGRA124_CLK_PLL_P_OUT1, .present = true },
89476da314dSPeter De Schrijver 	[tegra_clk_pll_p_out2] = { .dt_id = TEGRA124_CLK_PLL_P_OUT2, .present = true },
89576da314dSPeter De Schrijver 	[tegra_clk_pll_p_out3] = { .dt_id = TEGRA124_CLK_PLL_P_OUT3, .present = true },
89676da314dSPeter De Schrijver 	[tegra_clk_pll_p_out4] = { .dt_id = TEGRA124_CLK_PLL_P_OUT4, .present = true },
89776da314dSPeter De Schrijver 	[tegra_clk_pll_a] = { .dt_id = TEGRA124_CLK_PLL_A, .present = true },
89876da314dSPeter De Schrijver 	[tegra_clk_pll_a_out0] = { .dt_id = TEGRA124_CLK_PLL_A_OUT0, .present = true },
89976da314dSPeter De Schrijver 	[tegra_clk_pll_d] = { .dt_id = TEGRA124_CLK_PLL_D, .present = true },
90076da314dSPeter De Schrijver 	[tegra_clk_pll_d_out0] = { .dt_id = TEGRA124_CLK_PLL_D_OUT0, .present = true },
90176da314dSPeter De Schrijver 	[tegra_clk_pll_d2] = { .dt_id = TEGRA124_CLK_PLL_D2, .present = true },
90276da314dSPeter De Schrijver 	[tegra_clk_pll_d2_out0] = { .dt_id = TEGRA124_CLK_PLL_D2_OUT0, .present = true },
90376da314dSPeter De Schrijver 	[tegra_clk_pll_u] = { .dt_id = TEGRA124_CLK_PLL_U, .present = true },
90476da314dSPeter De Schrijver 	[tegra_clk_pll_u_480m] = { .dt_id = TEGRA124_CLK_PLL_U_480M, .present = true },
90576da314dSPeter De Schrijver 	[tegra_clk_pll_u_60m] = { .dt_id = TEGRA124_CLK_PLL_U_60M, .present = true },
90676da314dSPeter De Schrijver 	[tegra_clk_pll_u_48m] = { .dt_id = TEGRA124_CLK_PLL_U_48M, .present = true },
90776da314dSPeter De Schrijver 	[tegra_clk_pll_u_12m] = { .dt_id = TEGRA124_CLK_PLL_U_12M, .present = true },
90876da314dSPeter De Schrijver 	[tegra_clk_pll_x] = { .dt_id = TEGRA124_CLK_PLL_X, .present = true },
90976da314dSPeter De Schrijver 	[tegra_clk_pll_x_out0] = { .dt_id = TEGRA124_CLK_PLL_X_OUT0, .present = true },
91076da314dSPeter De Schrijver 	[tegra_clk_pll_re_vco] = { .dt_id = TEGRA124_CLK_PLL_RE_VCO, .present = true },
91176da314dSPeter De Schrijver 	[tegra_clk_pll_re_out] = { .dt_id = TEGRA124_CLK_PLL_RE_OUT, .present = true },
91276da314dSPeter De Schrijver 	[tegra_clk_spdif_in_sync] = { .dt_id = TEGRA124_CLK_SPDIF_IN_SYNC, .present = true },
91376da314dSPeter De Schrijver 	[tegra_clk_i2s0_sync] = { .dt_id = TEGRA124_CLK_I2S0_SYNC, .present = true },
91476da314dSPeter De Schrijver 	[tegra_clk_i2s1_sync] = { .dt_id = TEGRA124_CLK_I2S1_SYNC, .present = true },
91576da314dSPeter De Schrijver 	[tegra_clk_i2s2_sync] = { .dt_id = TEGRA124_CLK_I2S2_SYNC, .present = true },
91676da314dSPeter De Schrijver 	[tegra_clk_i2s3_sync] = { .dt_id = TEGRA124_CLK_I2S3_SYNC, .present = true },
91776da314dSPeter De Schrijver 	[tegra_clk_i2s4_sync] = { .dt_id = TEGRA124_CLK_I2S4_SYNC, .present = true },
91876da314dSPeter De Schrijver 	[tegra_clk_vimclk_sync] = { .dt_id = TEGRA124_CLK_VIMCLK_SYNC, .present = true },
91976da314dSPeter De Schrijver 	[tegra_clk_audio0] = { .dt_id = TEGRA124_CLK_AUDIO0, .present = true },
92076da314dSPeter De Schrijver 	[tegra_clk_audio1] = { .dt_id = TEGRA124_CLK_AUDIO1, .present = true },
92176da314dSPeter De Schrijver 	[tegra_clk_audio2] = { .dt_id = TEGRA124_CLK_AUDIO2, .present = true },
92276da314dSPeter De Schrijver 	[tegra_clk_audio3] = { .dt_id = TEGRA124_CLK_AUDIO3, .present = true },
92376da314dSPeter De Schrijver 	[tegra_clk_audio4] = { .dt_id = TEGRA124_CLK_AUDIO4, .present = true },
92476da314dSPeter De Schrijver 	[tegra_clk_spdif] = { .dt_id = TEGRA124_CLK_SPDIF, .present = true },
92576da314dSPeter De Schrijver 	[tegra_clk_clk_out_1] = { .dt_id = TEGRA124_CLK_CLK_OUT_1, .present = true },
92676da314dSPeter De Schrijver 	[tegra_clk_clk_out_2] = { .dt_id = TEGRA124_CLK_CLK_OUT_2, .present = true },
92776da314dSPeter De Schrijver 	[tegra_clk_clk_out_3] = { .dt_id = TEGRA124_CLK_CLK_OUT_3, .present = true },
92876da314dSPeter De Schrijver 	[tegra_clk_blink] = { .dt_id = TEGRA124_CLK_BLINK, .present = true },
92976da314dSPeter De Schrijver 	[tegra_clk_xusb_host_src] = { .dt_id = TEGRA124_CLK_XUSB_HOST_SRC, .present = true },
93076da314dSPeter De Schrijver 	[tegra_clk_xusb_falcon_src] = { .dt_id = TEGRA124_CLK_XUSB_FALCON_SRC, .present = true },
93176da314dSPeter De Schrijver 	[tegra_clk_xusb_fs_src] = { .dt_id = TEGRA124_CLK_XUSB_FS_SRC, .present = true },
93276da314dSPeter De Schrijver 	[tegra_clk_xusb_ss_src] = { .dt_id = TEGRA124_CLK_XUSB_SS_SRC, .present = true },
93376da314dSPeter De Schrijver 	[tegra_clk_xusb_dev_src] = { .dt_id = TEGRA124_CLK_XUSB_DEV_SRC, .present = true },
93476da314dSPeter De Schrijver 	[tegra_clk_xusb_dev] = { .dt_id = TEGRA124_CLK_XUSB_DEV, .present = true },
93576da314dSPeter De Schrijver 	[tegra_clk_xusb_hs_src] = { .dt_id = TEGRA124_CLK_XUSB_HS_SRC, .present = true },
93676da314dSPeter De Schrijver 	[tegra_clk_sclk] = { .dt_id = TEGRA124_CLK_SCLK, .present = true },
93776da314dSPeter De Schrijver 	[tegra_clk_hclk] = { .dt_id = TEGRA124_CLK_HCLK, .present = true },
93876da314dSPeter De Schrijver 	[tegra_clk_pclk] = { .dt_id = TEGRA124_CLK_PCLK, .present = true },
93976da314dSPeter De Schrijver 	[tegra_clk_cclk_g] = { .dt_id = TEGRA124_CLK_CCLK_G, .present = true },
94076da314dSPeter De Schrijver 	[tegra_clk_cclk_lp] = { .dt_id = TEGRA124_CLK_CCLK_LP, .present = true },
94176da314dSPeter De Schrijver 	[tegra_clk_dfll_ref] = { .dt_id = TEGRA124_CLK_DFLL_REF, .present = true },
94276da314dSPeter De Schrijver 	[tegra_clk_dfll_soc] = { .dt_id = TEGRA124_CLK_DFLL_SOC, .present = true },
94376da314dSPeter De Schrijver 	[tegra_clk_vi_sensor2] = { .dt_id = TEGRA124_CLK_VI_SENSOR2, .present = true },
94476da314dSPeter De Schrijver 	[tegra_clk_pll_p_out5] = { .dt_id = TEGRA124_CLK_PLL_P_OUT5, .present = true },
94576da314dSPeter De Schrijver 	[tegra_clk_pll_c4] = { .dt_id = TEGRA124_CLK_PLL_C4, .present = true },
94676da314dSPeter De Schrijver 	[tegra_clk_pll_dp] = { .dt_id = TEGRA124_CLK_PLL_DP, .present = true },
94776da314dSPeter De Schrijver 	[tegra_clk_audio0_mux] = { .dt_id = TEGRA124_CLK_AUDIO0_MUX, .present = true },
94876da314dSPeter De Schrijver 	[tegra_clk_audio1_mux] = { .dt_id = TEGRA124_CLK_AUDIO1_MUX, .present = true },
94976da314dSPeter De Schrijver 	[tegra_clk_audio2_mux] = { .dt_id = TEGRA124_CLK_AUDIO2_MUX, .present = true },
95076da314dSPeter De Schrijver 	[tegra_clk_audio3_mux] = { .dt_id = TEGRA124_CLK_AUDIO3_MUX, .present = true },
95176da314dSPeter De Schrijver 	[tegra_clk_audio4_mux] = { .dt_id = TEGRA124_CLK_AUDIO4_MUX, .present = true },
95276da314dSPeter De Schrijver 	[tegra_clk_spdif_mux] = { .dt_id = TEGRA124_CLK_SPDIF_MUX, .present = true },
95376da314dSPeter De Schrijver 	[tegra_clk_clk_out_1_mux] = { .dt_id = TEGRA124_CLK_CLK_OUT_1_MUX, .present = true },
95476da314dSPeter De Schrijver 	[tegra_clk_clk_out_2_mux] = { .dt_id = TEGRA124_CLK_CLK_OUT_2_MUX, .present = true },
95576da314dSPeter De Schrijver 	[tegra_clk_clk_out_3_mux] = { .dt_id = TEGRA124_CLK_CLK_OUT_3_MUX, .present = true },
95676da314dSPeter De Schrijver 	[tegra_clk_dsia_mux] = { .dt_id = TEGRA124_CLK_DSIA_MUX, .present = true },
95776da314dSPeter De Schrijver 	[tegra_clk_dsib_mux] = { .dt_id = TEGRA124_CLK_DSIB_MUX, .present = true },
95876da314dSPeter De Schrijver 	[tegra_clk_uarte] = { .dt_id = TEGRA124_CLK_UARTE, .present = true },
95976da314dSPeter De Schrijver };
96076da314dSPeter De Schrijver 
96176da314dSPeter De Schrijver static struct tegra_devclk devclks[] __initdata = {
96276da314dSPeter De Schrijver 	{ .con_id = "clk_m", .dt_id = TEGRA124_CLK_CLK_M },
96376da314dSPeter De Schrijver 	{ .con_id = "pll_ref", .dt_id = TEGRA124_CLK_PLL_REF },
96476da314dSPeter De Schrijver 	{ .con_id = "clk_32k", .dt_id = TEGRA124_CLK_CLK_32K },
96576da314dSPeter De Schrijver 	{ .con_id = "clk_m_div2", .dt_id = TEGRA124_CLK_CLK_M_DIV2 },
96676da314dSPeter De Schrijver 	{ .con_id = "clk_m_div4", .dt_id = TEGRA124_CLK_CLK_M_DIV4 },
96776da314dSPeter De Schrijver 	{ .con_id = "pll_c", .dt_id = TEGRA124_CLK_PLL_C },
96876da314dSPeter De Schrijver 	{ .con_id = "pll_c_out1", .dt_id = TEGRA124_CLK_PLL_C_OUT1 },
96976da314dSPeter De Schrijver 	{ .con_id = "pll_c2", .dt_id = TEGRA124_CLK_PLL_C2 },
97076da314dSPeter De Schrijver 	{ .con_id = "pll_c3", .dt_id = TEGRA124_CLK_PLL_C3 },
97176da314dSPeter De Schrijver 	{ .con_id = "pll_p", .dt_id = TEGRA124_CLK_PLL_P },
97276da314dSPeter De Schrijver 	{ .con_id = "pll_p_out1", .dt_id = TEGRA124_CLK_PLL_P_OUT1 },
97376da314dSPeter De Schrijver 	{ .con_id = "pll_p_out2", .dt_id = TEGRA124_CLK_PLL_P_OUT2 },
97476da314dSPeter De Schrijver 	{ .con_id = "pll_p_out3", .dt_id = TEGRA124_CLK_PLL_P_OUT3 },
97576da314dSPeter De Schrijver 	{ .con_id = "pll_p_out4", .dt_id = TEGRA124_CLK_PLL_P_OUT4 },
97676da314dSPeter De Schrijver 	{ .con_id = "pll_m", .dt_id = TEGRA124_CLK_PLL_M },
97776da314dSPeter De Schrijver 	{ .con_id = "pll_m_out1", .dt_id = TEGRA124_CLK_PLL_M_OUT1 },
97876da314dSPeter De Schrijver 	{ .con_id = "pll_x", .dt_id = TEGRA124_CLK_PLL_X },
97976da314dSPeter De Schrijver 	{ .con_id = "pll_x_out0", .dt_id = TEGRA124_CLK_PLL_X_OUT0 },
98076da314dSPeter De Schrijver 	{ .con_id = "pll_u", .dt_id = TEGRA124_CLK_PLL_U },
98176da314dSPeter De Schrijver 	{ .con_id = "pll_u_480M", .dt_id = TEGRA124_CLK_PLL_U_480M },
98276da314dSPeter De Schrijver 	{ .con_id = "pll_u_60M", .dt_id = TEGRA124_CLK_PLL_U_60M },
98376da314dSPeter De Schrijver 	{ .con_id = "pll_u_48M", .dt_id = TEGRA124_CLK_PLL_U_48M },
98476da314dSPeter De Schrijver 	{ .con_id = "pll_u_12M", .dt_id = TEGRA124_CLK_PLL_U_12M },
98576da314dSPeter De Schrijver 	{ .con_id = "pll_d", .dt_id = TEGRA124_CLK_PLL_D },
98676da314dSPeter De Schrijver 	{ .con_id = "pll_d_out0", .dt_id = TEGRA124_CLK_PLL_D_OUT0 },
98776da314dSPeter De Schrijver 	{ .con_id = "pll_d2", .dt_id = TEGRA124_CLK_PLL_D2 },
98876da314dSPeter De Schrijver 	{ .con_id = "pll_d2_out0", .dt_id = TEGRA124_CLK_PLL_D2_OUT0 },
98976da314dSPeter De Schrijver 	{ .con_id = "pll_a", .dt_id = TEGRA124_CLK_PLL_A },
99076da314dSPeter De Schrijver 	{ .con_id = "pll_a_out0", .dt_id = TEGRA124_CLK_PLL_A_OUT0 },
99176da314dSPeter De Schrijver 	{ .con_id = "pll_re_vco", .dt_id = TEGRA124_CLK_PLL_RE_VCO },
99276da314dSPeter De Schrijver 	{ .con_id = "pll_re_out", .dt_id = TEGRA124_CLK_PLL_RE_OUT },
99376da314dSPeter De Schrijver 	{ .con_id = "spdif_in_sync", .dt_id = TEGRA124_CLK_SPDIF_IN_SYNC },
99476da314dSPeter De Schrijver 	{ .con_id = "i2s0_sync", .dt_id = TEGRA124_CLK_I2S0_SYNC },
99576da314dSPeter De Schrijver 	{ .con_id = "i2s1_sync", .dt_id = TEGRA124_CLK_I2S1_SYNC },
99676da314dSPeter De Schrijver 	{ .con_id = "i2s2_sync", .dt_id = TEGRA124_CLK_I2S2_SYNC },
99776da314dSPeter De Schrijver 	{ .con_id = "i2s3_sync", .dt_id = TEGRA124_CLK_I2S3_SYNC },
99876da314dSPeter De Schrijver 	{ .con_id = "i2s4_sync", .dt_id = TEGRA124_CLK_I2S4_SYNC },
99976da314dSPeter De Schrijver 	{ .con_id = "vimclk_sync", .dt_id = TEGRA124_CLK_VIMCLK_SYNC },
100076da314dSPeter De Schrijver 	{ .con_id = "audio0", .dt_id = TEGRA124_CLK_AUDIO0 },
100176da314dSPeter De Schrijver 	{ .con_id = "audio1", .dt_id = TEGRA124_CLK_AUDIO1 },
100276da314dSPeter De Schrijver 	{ .con_id = "audio2", .dt_id = TEGRA124_CLK_AUDIO2 },
100376da314dSPeter De Schrijver 	{ .con_id = "audio3", .dt_id = TEGRA124_CLK_AUDIO3 },
100476da314dSPeter De Schrijver 	{ .con_id = "audio4", .dt_id = TEGRA124_CLK_AUDIO4 },
100576da314dSPeter De Schrijver 	{ .con_id = "spdif", .dt_id = TEGRA124_CLK_SPDIF },
100676da314dSPeter De Schrijver 	{ .con_id = "audio0_2x", .dt_id = TEGRA124_CLK_AUDIO0_2X },
100776da314dSPeter De Schrijver 	{ .con_id = "audio1_2x", .dt_id = TEGRA124_CLK_AUDIO1_2X },
100876da314dSPeter De Schrijver 	{ .con_id = "audio2_2x", .dt_id = TEGRA124_CLK_AUDIO2_2X },
100976da314dSPeter De Schrijver 	{ .con_id = "audio3_2x", .dt_id = TEGRA124_CLK_AUDIO3_2X },
101076da314dSPeter De Schrijver 	{ .con_id = "audio4_2x", .dt_id = TEGRA124_CLK_AUDIO4_2X },
101176da314dSPeter De Schrijver 	{ .con_id = "spdif_2x", .dt_id = TEGRA124_CLK_SPDIF_2X },
101276da314dSPeter De Schrijver 	{ .con_id = "extern1", .dev_id = "clk_out_1", .dt_id = TEGRA124_CLK_EXTERN1 },
101376da314dSPeter De Schrijver 	{ .con_id = "extern2", .dev_id = "clk_out_2", .dt_id = TEGRA124_CLK_EXTERN2 },
101476da314dSPeter De Schrijver 	{ .con_id = "extern3", .dev_id = "clk_out_3", .dt_id = TEGRA124_CLK_EXTERN3 },
101576da314dSPeter De Schrijver 	{ .con_id = "blink", .dt_id = TEGRA124_CLK_BLINK },
101676da314dSPeter De Schrijver 	{ .con_id = "cclk_g", .dt_id = TEGRA124_CLK_CCLK_G },
101776da314dSPeter De Schrijver 	{ .con_id = "cclk_lp", .dt_id = TEGRA124_CLK_CCLK_LP },
101876da314dSPeter De Schrijver 	{ .con_id = "sclk", .dt_id = TEGRA124_CLK_SCLK },
101976da314dSPeter De Schrijver 	{ .con_id = "hclk", .dt_id = TEGRA124_CLK_HCLK },
102076da314dSPeter De Schrijver 	{ .con_id = "pclk", .dt_id = TEGRA124_CLK_PCLK },
10215ab5d404SAlexandre Courbot 	{ .con_id = "fuse", .dt_id = TEGRA124_CLK_FUSE },
102276da314dSPeter De Schrijver 	{ .dev_id = "rtc-tegra", .dt_id = TEGRA124_CLK_RTC },
102376da314dSPeter De Schrijver 	{ .dev_id = "timer", .dt_id = TEGRA124_CLK_TIMER },
102476da314dSPeter De Schrijver };
102576da314dSPeter De Schrijver 
102676da314dSPeter De Schrijver static struct clk **clks;
102776da314dSPeter De Schrijver 
102876da314dSPeter De Schrijver static void tegra124_utmi_param_configure(void __iomem *clk_base)
102976da314dSPeter De Schrijver {
103076da314dSPeter De Schrijver 	u32 reg;
103176da314dSPeter De Schrijver 	int i;
103276da314dSPeter De Schrijver 
103376da314dSPeter De Schrijver 	for (i = 0; i < ARRAY_SIZE(utmi_parameters); i++) {
103476da314dSPeter De Schrijver 		if (osc_freq == utmi_parameters[i].osc_frequency)
103576da314dSPeter De Schrijver 			break;
103676da314dSPeter De Schrijver 	}
103776da314dSPeter De Schrijver 
103876da314dSPeter De Schrijver 	if (i >= ARRAY_SIZE(utmi_parameters)) {
103976da314dSPeter De Schrijver 		pr_err("%s: Unexpected oscillator freq %lu\n", __func__,
104076da314dSPeter De Schrijver 		       osc_freq);
104176da314dSPeter De Schrijver 		return;
104276da314dSPeter De Schrijver 	}
104376da314dSPeter De Schrijver 
104476da314dSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIP_PLL_CFG2);
104576da314dSPeter De Schrijver 
104676da314dSPeter De Schrijver 	/* Program UTMIP PLL stable and active counts */
104776da314dSPeter De Schrijver 	/* [FIXME] arclk_rst.h says WRONG! This should be 1ms -> 0x50 Check! */
104876da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_STABLE_COUNT(~0);
104976da314dSPeter De Schrijver 	reg |= UTMIP_PLL_CFG2_STABLE_COUNT(utmi_parameters[i].stable_count);
105076da314dSPeter De Schrijver 
105176da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(~0);
105276da314dSPeter De Schrijver 
105376da314dSPeter De Schrijver 	reg |= UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(utmi_parameters[i].
105476da314dSPeter De Schrijver 					    active_delay_count);
105576da314dSPeter De Schrijver 
105676da314dSPeter De Schrijver 	/* Remove power downs from UTMIP PLL control bits */
105776da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_A_POWERDOWN;
105876da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_B_POWERDOWN;
105976da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_C_POWERDOWN;
106076da314dSPeter De Schrijver 
106176da314dSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIP_PLL_CFG2);
106276da314dSPeter De Schrijver 
106376da314dSPeter De Schrijver 	/* Program UTMIP PLL delay and oscillator frequency counts */
106476da314dSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIP_PLL_CFG1);
106576da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(~0);
106676da314dSPeter De Schrijver 
106776da314dSPeter De Schrijver 	reg |= UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(utmi_parameters[i].
106876da314dSPeter De Schrijver 					    enable_delay_count);
106976da314dSPeter De Schrijver 
107076da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(~0);
107176da314dSPeter De Schrijver 	reg |= UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(utmi_parameters[i].
107276da314dSPeter De Schrijver 					   xtal_freq_count);
107376da314dSPeter De Schrijver 
107476da314dSPeter De Schrijver 	/* Remove power downs from UTMIP PLL control bits */
107576da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN;
107676da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ACTIVE_POWERDOWN;
107776da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLLU_POWERUP;
107876da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLLU_POWERDOWN;
107976da314dSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIP_PLL_CFG1);
108076da314dSPeter De Schrijver 
108176da314dSPeter De Schrijver 	/* Setup HW control of UTMIPLL */
108276da314dSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0);
108376da314dSPeter De Schrijver 	reg |= UTMIPLL_HW_PWRDN_CFG0_USE_LOCKDET;
108476da314dSPeter De Schrijver 	reg &= ~UTMIPLL_HW_PWRDN_CFG0_CLK_ENABLE_SWCTL;
108576da314dSPeter De Schrijver 	reg |= UTMIPLL_HW_PWRDN_CFG0_SEQ_START_STATE;
108676da314dSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0);
108776da314dSPeter De Schrijver 
108876da314dSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIP_PLL_CFG1);
108976da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERUP;
109076da314dSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN;
109176da314dSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIP_PLL_CFG1);
109276da314dSPeter De Schrijver 
109376da314dSPeter De Schrijver 	udelay(1);
109476da314dSPeter De Schrijver 
109576da314dSPeter De Schrijver 	/* Setup SW override of UTMIPLL assuming USB2.0
109676da314dSPeter De Schrijver 	   ports are assigned to USB2 */
109776da314dSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0);
109876da314dSPeter De Schrijver 	reg |= UTMIPLL_HW_PWRDN_CFG0_IDDQ_SWCTL;
109976da314dSPeter De Schrijver 	reg &= ~UTMIPLL_HW_PWRDN_CFG0_IDDQ_OVERRIDE;
110076da314dSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0);
110176da314dSPeter De Schrijver 
110276da314dSPeter De Schrijver 	udelay(1);
110376da314dSPeter De Schrijver 
110476da314dSPeter De Schrijver 	/* Enable HW control UTMIPLL */
110576da314dSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0);
110676da314dSPeter De Schrijver 	reg |= UTMIPLL_HW_PWRDN_CFG0_SEQ_ENABLE;
110776da314dSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0);
110876da314dSPeter De Schrijver }
110976da314dSPeter De Schrijver 
111076da314dSPeter De Schrijver static __init void tegra124_periph_clk_init(void __iomem *clk_base,
111176da314dSPeter De Schrijver 					    void __iomem *pmc_base)
111276da314dSPeter De Schrijver {
111376da314dSPeter De Schrijver 	struct clk *clk;
111476da314dSPeter De Schrijver 	u32 val;
111576da314dSPeter De Schrijver 
111676da314dSPeter De Schrijver 	/* xusb_hs_src */
111776da314dSPeter De Schrijver 	val = readl(clk_base + CLK_SOURCE_XUSB_SS_SRC);
111876da314dSPeter De Schrijver 	val |= BIT(25); /* always select PLLU_60M */
111976da314dSPeter De Schrijver 	writel(val, clk_base + CLK_SOURCE_XUSB_SS_SRC);
112076da314dSPeter De Schrijver 
112176da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "xusb_hs_src", "pll_u_60M", 0,
112276da314dSPeter De Schrijver 					1, 1);
112376da314dSPeter De Schrijver 	clks[TEGRA124_CLK_XUSB_HS_SRC] = clk;
112476da314dSPeter De Schrijver 
112576da314dSPeter De Schrijver 	/* dsia mux */
112676da314dSPeter De Schrijver 	clk = clk_register_mux(NULL, "dsia_mux", mux_plld_out0_plld2_out0,
112776da314dSPeter De Schrijver 			       ARRAY_SIZE(mux_plld_out0_plld2_out0), 0,
112876da314dSPeter De Schrijver 			       clk_base + PLLD_BASE, 25, 1, 0, &pll_d_lock);
112976da314dSPeter De Schrijver 	clks[TEGRA124_CLK_DSIA_MUX] = clk;
113076da314dSPeter De Schrijver 
113176da314dSPeter De Schrijver 	/* dsib mux */
113276da314dSPeter De Schrijver 	clk = clk_register_mux(NULL, "dsib_mux", mux_plld_out0_plld2_out0,
113376da314dSPeter De Schrijver 			       ARRAY_SIZE(mux_plld_out0_plld2_out0), 0,
113476da314dSPeter De Schrijver 			       clk_base + PLLD2_BASE, 25, 1, 0, &pll_d2_lock);
113576da314dSPeter De Schrijver 	clks[TEGRA124_CLK_DSIB_MUX] = clk;
113676da314dSPeter De Schrijver 
113776da314dSPeter De Schrijver 	/* emc mux */
113876da314dSPeter De Schrijver 	clk = clk_register_mux(NULL, "emc_mux", mux_pllmcp_clkm,
113976da314dSPeter De Schrijver 			       ARRAY_SIZE(mux_pllmcp_clkm), 0,
114076da314dSPeter De Schrijver 			       clk_base + CLK_SOURCE_EMC,
114176da314dSPeter De Schrijver 			       29, 3, 0, NULL);
114276da314dSPeter De Schrijver 
114376da314dSPeter De Schrijver 	/* cml0 */
114476da314dSPeter De Schrijver 	clk = clk_register_gate(NULL, "cml0", "pll_e", 0, clk_base + PLLE_AUX,
114576da314dSPeter De Schrijver 				0, 0, &pll_e_lock);
114676da314dSPeter De Schrijver 	clk_register_clkdev(clk, "cml0", NULL);
114776da314dSPeter De Schrijver 	clks[TEGRA124_CLK_CML0] = clk;
114876da314dSPeter De Schrijver 
114976da314dSPeter De Schrijver 	/* cml1 */
115076da314dSPeter De Schrijver 	clk = clk_register_gate(NULL, "cml1", "pll_e", 0, clk_base + PLLE_AUX,
115176da314dSPeter De Schrijver 				1, 0, &pll_e_lock);
115276da314dSPeter De Schrijver 	clk_register_clkdev(clk, "cml1", NULL);
115376da314dSPeter De Schrijver 	clks[TEGRA124_CLK_CML1] = clk;
115476da314dSPeter De Schrijver 
115576da314dSPeter De Schrijver 	tegra_periph_clk_init(clk_base, pmc_base, tegra124_clks, &pll_p_params);
115676da314dSPeter De Schrijver }
115776da314dSPeter De Schrijver 
115876da314dSPeter De Schrijver static void __init tegra124_pll_init(void __iomem *clk_base,
115976da314dSPeter De Schrijver 				     void __iomem *pmc)
116076da314dSPeter De Schrijver {
116176da314dSPeter De Schrijver 	u32 val;
116276da314dSPeter De Schrijver 	struct clk *clk;
116376da314dSPeter De Schrijver 
116476da314dSPeter De Schrijver 	/* PLLC */
116576da314dSPeter De Schrijver 	clk = tegra_clk_register_pllxc("pll_c", "pll_ref", clk_base,
116676da314dSPeter De Schrijver 			pmc, 0, &pll_c_params, NULL);
116776da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_c", NULL);
116876da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_C] = clk;
116976da314dSPeter De Schrijver 
117076da314dSPeter De Schrijver 	/* PLLC_OUT1 */
117176da314dSPeter De Schrijver 	clk = tegra_clk_register_divider("pll_c_out1_div", "pll_c",
117276da314dSPeter De Schrijver 			clk_base + PLLC_OUT, 0, TEGRA_DIVIDER_ROUND_UP,
117376da314dSPeter De Schrijver 			8, 8, 1, NULL);
117476da314dSPeter De Schrijver 	clk = tegra_clk_register_pll_out("pll_c_out1", "pll_c_out1_div",
117576da314dSPeter De Schrijver 				clk_base + PLLC_OUT, 1, 0,
117676da314dSPeter De Schrijver 				CLK_SET_RATE_PARENT, 0, NULL);
117776da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_c_out1", NULL);
117876da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_C_OUT1] = clk;
117976da314dSPeter De Schrijver 
118076da314dSPeter De Schrijver 	/* PLLC2 */
118176da314dSPeter De Schrijver 	clk = tegra_clk_register_pllc("pll_c2", "pll_ref", clk_base, pmc, 0,
118276da314dSPeter De Schrijver 			     &pll_c2_params, NULL);
118376da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_c2", NULL);
118476da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_C2] = clk;
118576da314dSPeter De Schrijver 
118676da314dSPeter De Schrijver 	/* PLLC3 */
118776da314dSPeter De Schrijver 	clk = tegra_clk_register_pllc("pll_c3", "pll_ref", clk_base, pmc, 0,
118876da314dSPeter De Schrijver 			     &pll_c3_params, NULL);
118976da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_c3", NULL);
119076da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_C3] = clk;
119176da314dSPeter De Schrijver 
119276da314dSPeter De Schrijver 	/* PLLM */
119376da314dSPeter De Schrijver 	clk = tegra_clk_register_pllm("pll_m", "pll_ref", clk_base, pmc,
119476da314dSPeter De Schrijver 			     CLK_IGNORE_UNUSED | CLK_SET_RATE_GATE,
119576da314dSPeter De Schrijver 			     &pll_m_params, NULL);
119676da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_m", NULL);
119776da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_M] = clk;
119876da314dSPeter De Schrijver 
119976da314dSPeter De Schrijver 	/* PLLM_OUT1 */
120076da314dSPeter De Schrijver 	clk = tegra_clk_register_divider("pll_m_out1_div", "pll_m",
120176da314dSPeter De Schrijver 				clk_base + PLLM_OUT, 0, TEGRA_DIVIDER_ROUND_UP,
120276da314dSPeter De Schrijver 				8, 8, 1, NULL);
120376da314dSPeter De Schrijver 	clk = tegra_clk_register_pll_out("pll_m_out1", "pll_m_out1_div",
120476da314dSPeter De Schrijver 				clk_base + PLLM_OUT, 1, 0, CLK_IGNORE_UNUSED |
120576da314dSPeter De Schrijver 				CLK_SET_RATE_PARENT, 0, NULL);
120676da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_m_out1", NULL);
120776da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_M_OUT1] = clk;
120876da314dSPeter De Schrijver 
120976da314dSPeter De Schrijver 	/* PLLM_UD */
121076da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_m_ud", "pll_m",
121176da314dSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 1);
121276da314dSPeter De Schrijver 
121376da314dSPeter De Schrijver 	/* PLLU */
121476da314dSPeter De Schrijver 	val = readl(clk_base + pll_u_params.base_reg);
121576da314dSPeter De Schrijver 	val &= ~BIT(24); /* disable PLLU_OVERRIDE */
121676da314dSPeter De Schrijver 	writel(val, clk_base + pll_u_params.base_reg);
121776da314dSPeter De Schrijver 
121876da314dSPeter De Schrijver 	clk = tegra_clk_register_pll("pll_u", "pll_ref", clk_base, pmc, 0,
121976da314dSPeter De Schrijver 			    &pll_u_params, &pll_u_lock);
122076da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_u", NULL);
122176da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_U] = clk;
122276da314dSPeter De Schrijver 
122376da314dSPeter De Schrijver 	tegra124_utmi_param_configure(clk_base);
122476da314dSPeter De Schrijver 
122576da314dSPeter De Schrijver 	/* PLLU_480M */
122676da314dSPeter De Schrijver 	clk = clk_register_gate(NULL, "pll_u_480M", "pll_u",
122776da314dSPeter De Schrijver 				CLK_SET_RATE_PARENT, clk_base + PLLU_BASE,
122876da314dSPeter De Schrijver 				22, 0, &pll_u_lock);
122976da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_u_480M", NULL);
123076da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_U_480M] = clk;
123176da314dSPeter De Schrijver 
123276da314dSPeter De Schrijver 	/* PLLU_60M */
123376da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_u_60M", "pll_u",
123476da314dSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 8);
123576da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_u_60M", NULL);
123676da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_U_60M] = clk;
123776da314dSPeter De Schrijver 
123876da314dSPeter De Schrijver 	/* PLLU_48M */
123976da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_u_48M", "pll_u",
124076da314dSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 10);
124176da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_u_48M", NULL);
124276da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_U_48M] = clk;
124376da314dSPeter De Schrijver 
124476da314dSPeter De Schrijver 	/* PLLU_12M */
124576da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_u_12M", "pll_u",
124676da314dSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 40);
124776da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_u_12M", NULL);
124876da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_U_12M] = clk;
124976da314dSPeter De Schrijver 
125076da314dSPeter De Schrijver 	/* PLLD */
125176da314dSPeter De Schrijver 	clk = tegra_clk_register_pll("pll_d", "pll_ref", clk_base, pmc, 0,
125276da314dSPeter De Schrijver 			    &pll_d_params, &pll_d_lock);
125376da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_d", NULL);
125476da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_D] = clk;
125576da314dSPeter De Schrijver 
125676da314dSPeter De Schrijver 	/* PLLD_OUT0 */
125776da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_d_out0", "pll_d",
125876da314dSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 2);
125976da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_d_out0", NULL);
126076da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_D_OUT0] = clk;
126176da314dSPeter De Schrijver 
126276da314dSPeter De Schrijver 	/* PLLRE */
126376da314dSPeter De Schrijver 	clk = tegra_clk_register_pllre("pll_re_vco", "pll_ref", clk_base, pmc,
126476da314dSPeter De Schrijver 			     0, &pll_re_vco_params, &pll_re_lock, pll_ref_freq);
126576da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_re_vco", NULL);
126676da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_RE_VCO] = clk;
126776da314dSPeter De Schrijver 
126876da314dSPeter De Schrijver 	clk = clk_register_divider_table(NULL, "pll_re_out", "pll_re_vco", 0,
126976da314dSPeter De Schrijver 					 clk_base + PLLRE_BASE, 16, 4, 0,
127076da314dSPeter De Schrijver 					 pll_re_div_table, &pll_re_lock);
127176da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_re_out", NULL);
127276da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_RE_OUT] = clk;
127376da314dSPeter De Schrijver 
127476da314dSPeter De Schrijver 	/* PLLE */
127576da314dSPeter De Schrijver 	clk = tegra_clk_register_plle_tegra114("pll_e", "pll_ref",
127676da314dSPeter De Schrijver 				      clk_base, 0, &pll_e_params, NULL);
127776da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_e", NULL);
127876da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_E] = clk;
127976da314dSPeter De Schrijver 
128076da314dSPeter De Schrijver 	/* PLLC4 */
128176da314dSPeter De Schrijver 	clk = tegra_clk_register_pllss("pll_c4", "pll_ref", clk_base, 0,
128276da314dSPeter De Schrijver 					&pll_c4_params, NULL);
128376da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_c4", NULL);
128476da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_C4] = clk;
128576da314dSPeter De Schrijver 
128676da314dSPeter De Schrijver 	/* PLLDP */
128776da314dSPeter De Schrijver 	clk = tegra_clk_register_pllss("pll_dp", "pll_ref", clk_base, 0,
128876da314dSPeter De Schrijver 					&pll_dp_params, NULL);
128976da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_dp", NULL);
129076da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_DP] = clk;
129176da314dSPeter De Schrijver 
129276da314dSPeter De Schrijver 	/* PLLD2 */
129376da314dSPeter De Schrijver 	clk = tegra_clk_register_pllss("pll_d2", "pll_ref", clk_base, 0,
129476da314dSPeter De Schrijver 					&tegra124_pll_d2_params, NULL);
129576da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_d2", NULL);
129676da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_D2] = clk;
129776da314dSPeter De Schrijver 
129876da314dSPeter De Schrijver 	/* PLLD2_OUT0 ?? */
129976da314dSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_d2_out0", "pll_d2",
130076da314dSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 2);
130176da314dSPeter De Schrijver 	clk_register_clkdev(clk, "pll_d2_out0", NULL);
130276da314dSPeter De Schrijver 	clks[TEGRA124_CLK_PLL_D2_OUT0] = clk;
130376da314dSPeter De Schrijver 
130476da314dSPeter De Schrijver }
130576da314dSPeter De Schrijver 
13069e036d3eSJoseph Lo /* Tegra124 CPU clock and reset control functions */
13079e036d3eSJoseph Lo static void tegra124_wait_cpu_in_reset(u32 cpu)
13089e036d3eSJoseph Lo {
13099e036d3eSJoseph Lo 	unsigned int reg;
13109e036d3eSJoseph Lo 
13119e036d3eSJoseph Lo 	do {
13129e036d3eSJoseph Lo 		reg = readl(clk_base + CLK_RST_CONTROLLER_CPU_CMPLX_STATUS);
13139e036d3eSJoseph Lo 		cpu_relax();
13149e036d3eSJoseph Lo 	} while (!(reg & (1 << cpu)));  /* check CPU been reset or not */
13159e036d3eSJoseph Lo }
13169e036d3eSJoseph Lo 
13179e036d3eSJoseph Lo static void tegra124_disable_cpu_clock(u32 cpu)
13189e036d3eSJoseph Lo {
13199e036d3eSJoseph Lo 	/* flow controller would take care in the power sequence. */
13209e036d3eSJoseph Lo }
13219e036d3eSJoseph Lo 
132261792e40SJoseph Lo #ifdef CONFIG_PM_SLEEP
132361792e40SJoseph Lo static void tegra124_cpu_clock_suspend(void)
132461792e40SJoseph Lo {
132561792e40SJoseph Lo 	/* switch coresite to clk_m, save off original source */
132661792e40SJoseph Lo 	tegra124_cpu_clk_sctx.clk_csite_src =
132761792e40SJoseph Lo 				readl(clk_base + CLK_SOURCE_CSITE);
132861792e40SJoseph Lo 	writel(3 << 30, clk_base + CLK_SOURCE_CSITE);
132961792e40SJoseph Lo }
133061792e40SJoseph Lo 
133161792e40SJoseph Lo static void tegra124_cpu_clock_resume(void)
133261792e40SJoseph Lo {
133361792e40SJoseph Lo 	writel(tegra124_cpu_clk_sctx.clk_csite_src,
133461792e40SJoseph Lo 				clk_base + CLK_SOURCE_CSITE);
133561792e40SJoseph Lo }
133661792e40SJoseph Lo #endif
133761792e40SJoseph Lo 
13389e036d3eSJoseph Lo static struct tegra_cpu_car_ops tegra124_cpu_car_ops = {
13399e036d3eSJoseph Lo 	.wait_for_reset	= tegra124_wait_cpu_in_reset,
13409e036d3eSJoseph Lo 	.disable_clock	= tegra124_disable_cpu_clock,
134161792e40SJoseph Lo #ifdef CONFIG_PM_SLEEP
134261792e40SJoseph Lo 	.suspend	= tegra124_cpu_clock_suspend,
134361792e40SJoseph Lo 	.resume		= tegra124_cpu_clock_resume,
134461792e40SJoseph Lo #endif
13459e036d3eSJoseph Lo };
13469e036d3eSJoseph Lo 
134776da314dSPeter De Schrijver static const struct of_device_id pmc_match[] __initconst = {
134876da314dSPeter De Schrijver 	{ .compatible = "nvidia,tegra124-pmc" },
134976da314dSPeter De Schrijver 	{},
135076da314dSPeter De Schrijver };
135176da314dSPeter De Schrijver 
135276da314dSPeter De Schrijver static struct tegra_clk_init_table init_table[] __initdata = {
135376da314dSPeter De Schrijver 	{TEGRA124_CLK_UARTA, TEGRA124_CLK_PLL_P, 408000000, 0},
135476da314dSPeter De Schrijver 	{TEGRA124_CLK_UARTB, TEGRA124_CLK_PLL_P, 408000000, 0},
135576da314dSPeter De Schrijver 	{TEGRA124_CLK_UARTC, TEGRA124_CLK_PLL_P, 408000000, 0},
135676da314dSPeter De Schrijver 	{TEGRA124_CLK_UARTD, TEGRA124_CLK_PLL_P, 408000000, 0},
135776da314dSPeter De Schrijver 	{TEGRA124_CLK_PLL_A, TEGRA124_CLK_CLK_MAX, 564480000, 1},
135876da314dSPeter De Schrijver 	{TEGRA124_CLK_PLL_A_OUT0, TEGRA124_CLK_CLK_MAX, 11289600, 1},
135976da314dSPeter De Schrijver 	{TEGRA124_CLK_EXTERN1, TEGRA124_CLK_PLL_A_OUT0, 0, 1},
136076da314dSPeter De Schrijver 	{TEGRA124_CLK_CLK_OUT_1_MUX, TEGRA124_CLK_EXTERN1, 0, 1},
136176da314dSPeter De Schrijver 	{TEGRA124_CLK_CLK_OUT_1, TEGRA124_CLK_CLK_MAX, 0, 1},
136276da314dSPeter De Schrijver 	{TEGRA124_CLK_I2S0, TEGRA124_CLK_PLL_A_OUT0, 11289600, 0},
136376da314dSPeter De Schrijver 	{TEGRA124_CLK_I2S1, TEGRA124_CLK_PLL_A_OUT0, 11289600, 0},
136476da314dSPeter De Schrijver 	{TEGRA124_CLK_I2S2, TEGRA124_CLK_PLL_A_OUT0, 11289600, 0},
136576da314dSPeter De Schrijver 	{TEGRA124_CLK_I2S3, TEGRA124_CLK_PLL_A_OUT0, 11289600, 0},
136676da314dSPeter De Schrijver 	{TEGRA124_CLK_I2S4, TEGRA124_CLK_PLL_A_OUT0, 11289600, 0},
136776da314dSPeter De Schrijver 	{TEGRA124_CLK_VDE, TEGRA124_CLK_PLL_P, 0, 0},
136876da314dSPeter De Schrijver 	{TEGRA124_CLK_HOST1X, TEGRA124_CLK_PLL_P, 136000000, 1},
136976da314dSPeter De Schrijver 	{TEGRA124_CLK_SCLK, TEGRA124_CLK_PLL_P_OUT2, 102000000, 1},
137076da314dSPeter De Schrijver 	{TEGRA124_CLK_DFLL_SOC, TEGRA124_CLK_PLL_P, 51000000, 1},
137176da314dSPeter De Schrijver 	{TEGRA124_CLK_DFLL_REF, TEGRA124_CLK_PLL_P, 51000000, 1},
137276da314dSPeter De Schrijver 	{TEGRA124_CLK_PLL_C, TEGRA124_CLK_CLK_MAX, 768000000, 0},
137376da314dSPeter De Schrijver 	{TEGRA124_CLK_PLL_C_OUT1, TEGRA124_CLK_CLK_MAX, 100000000, 0},
137476da314dSPeter De Schrijver 	{TEGRA124_CLK_SBC4, TEGRA124_CLK_PLL_P, 12000000, 1},
137576da314dSPeter De Schrijver 	{TEGRA124_CLK_TSEC, TEGRA124_CLK_PLL_C3, 0, 0},
137676da314dSPeter De Schrijver 	{TEGRA124_CLK_MSENC, TEGRA124_CLK_PLL_C3, 0, 0},
137776da314dSPeter De Schrijver 	/* This MUST be the last entry. */
137876da314dSPeter De Schrijver 	{TEGRA124_CLK_CLK_MAX, TEGRA124_CLK_CLK_MAX, 0, 0},
137976da314dSPeter De Schrijver };
138076da314dSPeter De Schrijver 
138176da314dSPeter De Schrijver static void __init tegra124_clock_apply_init_table(void)
138276da314dSPeter De Schrijver {
138376da314dSPeter De Schrijver 	tegra_init_from_table(init_table, clks, TEGRA124_CLK_CLK_MAX);
138476da314dSPeter De Schrijver }
138576da314dSPeter De Schrijver 
138676da314dSPeter De Schrijver static void __init tegra124_clock_init(struct device_node *np)
138776da314dSPeter De Schrijver {
138876da314dSPeter De Schrijver 	struct device_node *node;
138976da314dSPeter De Schrijver 
139076da314dSPeter De Schrijver 	clk_base = of_iomap(np, 0);
139176da314dSPeter De Schrijver 	if (!clk_base) {
139276da314dSPeter De Schrijver 		pr_err("ioremap tegra124 CAR failed\n");
139376da314dSPeter De Schrijver 		return;
139476da314dSPeter De Schrijver 	}
139576da314dSPeter De Schrijver 
139676da314dSPeter De Schrijver 	node = of_find_matching_node(NULL, pmc_match);
139776da314dSPeter De Schrijver 	if (!node) {
139876da314dSPeter De Schrijver 		pr_err("Failed to find pmc node\n");
139976da314dSPeter De Schrijver 		WARN_ON(1);
140076da314dSPeter De Schrijver 		return;
140176da314dSPeter De Schrijver 	}
140276da314dSPeter De Schrijver 
140376da314dSPeter De Schrijver 	pmc_base = of_iomap(node, 0);
140476da314dSPeter De Schrijver 	if (!pmc_base) {
140576da314dSPeter De Schrijver 		pr_err("Can't map pmc registers\n");
140676da314dSPeter De Schrijver 		WARN_ON(1);
140776da314dSPeter De Schrijver 		return;
140876da314dSPeter De Schrijver 	}
140976da314dSPeter De Schrijver 
14106d5b988eSStephen Warren 	clks = tegra_clk_init(clk_base, TEGRA124_CLK_CLK_MAX, 6);
141176da314dSPeter De Schrijver 	if (!clks)
141276da314dSPeter De Schrijver 		return;
141376da314dSPeter De Schrijver 
141476da314dSPeter De Schrijver 	if (tegra_osc_clk_init(clk_base, tegra124_clks, tegra124_input_freq,
141576da314dSPeter De Schrijver 		ARRAY_SIZE(tegra124_input_freq), &osc_freq, &pll_ref_freq) < 0)
141676da314dSPeter De Schrijver 		return;
141776da314dSPeter De Schrijver 
141876da314dSPeter De Schrijver 	tegra_fixed_clk_init(tegra124_clks);
141976da314dSPeter De Schrijver 	tegra124_pll_init(clk_base, pmc_base);
142076da314dSPeter De Schrijver 	tegra124_periph_clk_init(clk_base, pmc_base);
142176da314dSPeter De Schrijver 	tegra_audio_clk_init(clk_base, pmc_base, tegra124_clks, &pll_a_params);
142276da314dSPeter De Schrijver 	tegra_pmc_clk_init(pmc_base, tegra124_clks);
142376da314dSPeter De Schrijver 
142476da314dSPeter De Schrijver 	tegra_super_clk_gen4_init(clk_base, pmc_base, tegra124_clks,
142576da314dSPeter De Schrijver 					&pll_x_params);
142676da314dSPeter De Schrijver 	tegra_add_of_provider(np);
142776da314dSPeter De Schrijver 	tegra_register_devclks(devclks, ARRAY_SIZE(devclks));
142876da314dSPeter De Schrijver 
142976da314dSPeter De Schrijver 	tegra_clk_apply_init_table = tegra124_clock_apply_init_table;
14309e036d3eSJoseph Lo 
14319e036d3eSJoseph Lo 	tegra_cpu_car_ops = &tegra124_cpu_car_ops;
143276da314dSPeter De Schrijver }
143376da314dSPeter De Schrijver CLK_OF_DECLARE(tegra124, "nvidia,tegra124-car", tegra124_clock_init);
1434