1*a59ba956SPeter De Schrijver /* 2*a59ba956SPeter De Schrijver * This header provides IDs for clocks common between several Tegra SoCs 3*a59ba956SPeter De Schrijver */ 4*a59ba956SPeter De Schrijver #ifndef _TEGRA_CLK_ID_H 5*a59ba956SPeter De Schrijver #define _TEGRA_CLK_ID_H 6*a59ba956SPeter De Schrijver 7*a59ba956SPeter De Schrijver enum clk_id { 8*a59ba956SPeter De Schrijver tegra_clk_actmon, 9*a59ba956SPeter De Schrijver tegra_clk_adx, 10*a59ba956SPeter De Schrijver tegra_clk_afi, 11*a59ba956SPeter De Schrijver tegra_clk_amx, 12*a59ba956SPeter De Schrijver tegra_clk_apbdma, 13*a59ba956SPeter De Schrijver tegra_clk_apbif, 14*a59ba956SPeter De Schrijver tegra_clk_audio0, 15*a59ba956SPeter De Schrijver tegra_clk_audio0_2x, 16*a59ba956SPeter De Schrijver tegra_clk_audio0_mux, 17*a59ba956SPeter De Schrijver tegra_clk_audio1, 18*a59ba956SPeter De Schrijver tegra_clk_audio1_2x, 19*a59ba956SPeter De Schrijver tegra_clk_audio1_mux, 20*a59ba956SPeter De Schrijver tegra_clk_audio2, 21*a59ba956SPeter De Schrijver tegra_clk_audio2_2x, 22*a59ba956SPeter De Schrijver tegra_clk_audio2_mux, 23*a59ba956SPeter De Schrijver tegra_clk_audio3, 24*a59ba956SPeter De Schrijver tegra_clk_audio3_2x, 25*a59ba956SPeter De Schrijver tegra_clk_audio3_mux, 26*a59ba956SPeter De Schrijver tegra_clk_audio4, 27*a59ba956SPeter De Schrijver tegra_clk_audio4_2x, 28*a59ba956SPeter De Schrijver tegra_clk_audio4_mux, 29*a59ba956SPeter De Schrijver tegra_clk_blink, 30*a59ba956SPeter De Schrijver tegra_clk_bsea, 31*a59ba956SPeter De Schrijver tegra_clk_bsev, 32*a59ba956SPeter De Schrijver tegra_clk_cclk_g, 33*a59ba956SPeter De Schrijver tegra_clk_cclk_lp, 34*a59ba956SPeter De Schrijver tegra_clk_cilab, 35*a59ba956SPeter De Schrijver tegra_clk_cilcd, 36*a59ba956SPeter De Schrijver tegra_clk_cile, 37*a59ba956SPeter De Schrijver tegra_clk_clk_32k, 38*a59ba956SPeter De Schrijver tegra_clk_clk_m, 39*a59ba956SPeter De Schrijver tegra_clk_clk_m_div2, 40*a59ba956SPeter De Schrijver tegra_clk_clk_m_div4, 41*a59ba956SPeter De Schrijver tegra_clk_clk_out_1, 42*a59ba956SPeter De Schrijver tegra_clk_clk_out_1_mux, 43*a59ba956SPeter De Schrijver tegra_clk_clk_out_2, 44*a59ba956SPeter De Schrijver tegra_clk_clk_out_2_mux, 45*a59ba956SPeter De Schrijver tegra_clk_clk_out_3, 46*a59ba956SPeter De Schrijver tegra_clk_clk_out_3_mux, 47*a59ba956SPeter De Schrijver tegra_clk_csi, 48*a59ba956SPeter De Schrijver tegra_clk_csite, 49*a59ba956SPeter De Schrijver tegra_clk_csus, 50*a59ba956SPeter De Schrijver tegra_clk_cve, 51*a59ba956SPeter De Schrijver tegra_clk_dam0, 52*a59ba956SPeter De Schrijver tegra_clk_dam1, 53*a59ba956SPeter De Schrijver tegra_clk_dam2, 54*a59ba956SPeter De Schrijver tegra_clk_d_audio, 55*a59ba956SPeter De Schrijver tegra_clk_dds, 56*a59ba956SPeter De Schrijver tegra_clk_dfll_ref, 57*a59ba956SPeter De Schrijver tegra_clk_dfll_soc, 58*a59ba956SPeter De Schrijver tegra_clk_disp1, 59*a59ba956SPeter De Schrijver tegra_clk_disp2, 60*a59ba956SPeter De Schrijver tegra_clk_dp2, 61*a59ba956SPeter De Schrijver tegra_clk_dsia, 62*a59ba956SPeter De Schrijver tegra_clk_dsialp, 63*a59ba956SPeter De Schrijver tegra_clk_dsia_mux, 64*a59ba956SPeter De Schrijver tegra_clk_dsib, 65*a59ba956SPeter De Schrijver tegra_clk_dsiblp, 66*a59ba956SPeter De Schrijver tegra_clk_dsib_mux, 67*a59ba956SPeter De Schrijver tegra_clk_dtv, 68*a59ba956SPeter De Schrijver tegra_clk_emc, 69*a59ba956SPeter De Schrijver tegra_clk_epp, 70*a59ba956SPeter De Schrijver tegra_clk_epp_8, 71*a59ba956SPeter De Schrijver tegra_clk_extern1, 72*a59ba956SPeter De Schrijver tegra_clk_extern2, 73*a59ba956SPeter De Schrijver tegra_clk_extern3, 74*a59ba956SPeter De Schrijver tegra_clk_fuse, 75*a59ba956SPeter De Schrijver tegra_clk_fuse_burn, 76*a59ba956SPeter De Schrijver tegra_clk_gr2d, 77*a59ba956SPeter De Schrijver tegra_clk_gr2d_8, 78*a59ba956SPeter De Schrijver tegra_clk_gr3d, 79*a59ba956SPeter De Schrijver tegra_clk_gr3d_8, 80*a59ba956SPeter De Schrijver tegra_clk_hclk, 81*a59ba956SPeter De Schrijver tegra_clk_hda, 82*a59ba956SPeter De Schrijver tegra_clk_hda2codec_2x, 83*a59ba956SPeter De Schrijver tegra_clk_hda2hdmi, 84*a59ba956SPeter De Schrijver tegra_clk_hdmi, 85*a59ba956SPeter De Schrijver tegra_clk_host1x, 86*a59ba956SPeter De Schrijver tegra_clk_host1x_8, 87*a59ba956SPeter De Schrijver tegra_clk_i2c1, 88*a59ba956SPeter De Schrijver tegra_clk_i2c2, 89*a59ba956SPeter De Schrijver tegra_clk_i2c3, 90*a59ba956SPeter De Schrijver tegra_clk_i2c4, 91*a59ba956SPeter De Schrijver tegra_clk_i2c5, 92*a59ba956SPeter De Schrijver tegra_clk_i2cslow, 93*a59ba956SPeter De Schrijver tegra_clk_i2s0, 94*a59ba956SPeter De Schrijver tegra_clk_i2s0_sync, 95*a59ba956SPeter De Schrijver tegra_clk_i2s1, 96*a59ba956SPeter De Schrijver tegra_clk_i2s1_sync, 97*a59ba956SPeter De Schrijver tegra_clk_i2s2, 98*a59ba956SPeter De Schrijver tegra_clk_i2s2_sync, 99*a59ba956SPeter De Schrijver tegra_clk_i2s3, 100*a59ba956SPeter De Schrijver tegra_clk_i2s3_sync, 101*a59ba956SPeter De Schrijver tegra_clk_i2s4, 102*a59ba956SPeter De Schrijver tegra_clk_i2s4_sync, 103*a59ba956SPeter De Schrijver tegra_clk_isp, 104*a59ba956SPeter De Schrijver tegra_clk_kbc, 105*a59ba956SPeter De Schrijver tegra_clk_kfuse, 106*a59ba956SPeter De Schrijver tegra_clk_la, 107*a59ba956SPeter De Schrijver tegra_clk_mipi, 108*a59ba956SPeter De Schrijver tegra_clk_mipi_cal, 109*a59ba956SPeter De Schrijver tegra_clk_mpe, 110*a59ba956SPeter De Schrijver tegra_clk_mselect, 111*a59ba956SPeter De Schrijver tegra_clk_msenc, 112*a59ba956SPeter De Schrijver tegra_clk_ndflash, 113*a59ba956SPeter De Schrijver tegra_clk_ndflash_8, 114*a59ba956SPeter De Schrijver tegra_clk_ndspeed, 115*a59ba956SPeter De Schrijver tegra_clk_ndspeed_8, 116*a59ba956SPeter De Schrijver tegra_clk_nor, 117*a59ba956SPeter De Schrijver tegra_clk_owr, 118*a59ba956SPeter De Schrijver tegra_clk_pclk, 119*a59ba956SPeter De Schrijver tegra_clk_pll_a, 120*a59ba956SPeter De Schrijver tegra_clk_pll_a_out0, 121*a59ba956SPeter De Schrijver tegra_clk_pll_c, 122*a59ba956SPeter De Schrijver tegra_clk_pll_c2, 123*a59ba956SPeter De Schrijver tegra_clk_pll_c3, 124*a59ba956SPeter De Schrijver tegra_clk_pll_c_out1, 125*a59ba956SPeter De Schrijver tegra_clk_pll_d, 126*a59ba956SPeter De Schrijver tegra_clk_pll_d2, 127*a59ba956SPeter De Schrijver tegra_clk_pll_d2_out0, 128*a59ba956SPeter De Schrijver tegra_clk_pll_d_out0, 129*a59ba956SPeter De Schrijver tegra_clk_pll_e_out0, 130*a59ba956SPeter De Schrijver tegra_clk_pll_m, 131*a59ba956SPeter De Schrijver tegra_clk_pll_m_out1, 132*a59ba956SPeter De Schrijver tegra_clk_pll_p, 133*a59ba956SPeter De Schrijver tegra_clk_pll_p_out1, 134*a59ba956SPeter De Schrijver tegra_clk_pll_p_out2, 135*a59ba956SPeter De Schrijver tegra_clk_pll_p_out2_int, 136*a59ba956SPeter De Schrijver tegra_clk_pll_p_out3, 137*a59ba956SPeter De Schrijver tegra_clk_pll_p_out4, 138*a59ba956SPeter De Schrijver tegra_clk_pll_ref, 139*a59ba956SPeter De Schrijver tegra_clk_pll_re_out, 140*a59ba956SPeter De Schrijver tegra_clk_pll_re_vco, 141*a59ba956SPeter De Schrijver tegra_clk_pll_u, 142*a59ba956SPeter De Schrijver tegra_clk_pll_u_12m, 143*a59ba956SPeter De Schrijver tegra_clk_pll_u_480m, 144*a59ba956SPeter De Schrijver tegra_clk_pll_u_48m, 145*a59ba956SPeter De Schrijver tegra_clk_pll_u_60m, 146*a59ba956SPeter De Schrijver tegra_clk_pll_x, 147*a59ba956SPeter De Schrijver tegra_clk_pll_x_out0, 148*a59ba956SPeter De Schrijver tegra_clk_pwm, 149*a59ba956SPeter De Schrijver tegra_clk_rtc, 150*a59ba956SPeter De Schrijver tegra_clk_sata, 151*a59ba956SPeter De Schrijver tegra_clk_sata_cold, 152*a59ba956SPeter De Schrijver tegra_clk_sata_oob, 153*a59ba956SPeter De Schrijver tegra_clk_sbc1, 154*a59ba956SPeter De Schrijver tegra_clk_sbc1_8, 155*a59ba956SPeter De Schrijver tegra_clk_sbc2, 156*a59ba956SPeter De Schrijver tegra_clk_sbc2_8, 157*a59ba956SPeter De Schrijver tegra_clk_sbc3, 158*a59ba956SPeter De Schrijver tegra_clk_sbc3_8, 159*a59ba956SPeter De Schrijver tegra_clk_sbc4, 160*a59ba956SPeter De Schrijver tegra_clk_sbc4_8, 161*a59ba956SPeter De Schrijver tegra_clk_sbc5, 162*a59ba956SPeter De Schrijver tegra_clk_sbc5_8, 163*a59ba956SPeter De Schrijver tegra_clk_sbc6, 164*a59ba956SPeter De Schrijver tegra_clk_sbc6_8, 165*a59ba956SPeter De Schrijver tegra_clk_sclk, 166*a59ba956SPeter De Schrijver tegra_clk_sdmmc1, 167*a59ba956SPeter De Schrijver tegra_clk_sdmmc2, 168*a59ba956SPeter De Schrijver tegra_clk_sdmmc3, 169*a59ba956SPeter De Schrijver tegra_clk_sdmmc4, 170*a59ba956SPeter De Schrijver tegra_clk_se, 171*a59ba956SPeter De Schrijver tegra_clk_soc_therm, 172*a59ba956SPeter De Schrijver tegra_clk_spdif, 173*a59ba956SPeter De Schrijver tegra_clk_spdif_2x, 174*a59ba956SPeter De Schrijver tegra_clk_spdif_in, 175*a59ba956SPeter De Schrijver tegra_clk_spdif_in_sync, 176*a59ba956SPeter De Schrijver tegra_clk_spdif_mux, 177*a59ba956SPeter De Schrijver tegra_clk_spdif_out, 178*a59ba956SPeter De Schrijver tegra_clk_timer, 179*a59ba956SPeter De Schrijver tegra_clk_trace, 180*a59ba956SPeter De Schrijver tegra_clk_tsec, 181*a59ba956SPeter De Schrijver tegra_clk_tsensor, 182*a59ba956SPeter De Schrijver tegra_clk_tvdac, 183*a59ba956SPeter De Schrijver tegra_clk_tvo, 184*a59ba956SPeter De Schrijver tegra_clk_uarta, 185*a59ba956SPeter De Schrijver tegra_clk_uartb, 186*a59ba956SPeter De Schrijver tegra_clk_uartc, 187*a59ba956SPeter De Schrijver tegra_clk_uartd, 188*a59ba956SPeter De Schrijver tegra_clk_uarte, 189*a59ba956SPeter De Schrijver tegra_clk_usb2, 190*a59ba956SPeter De Schrijver tegra_clk_usb3, 191*a59ba956SPeter De Schrijver tegra_clk_usbd, 192*a59ba956SPeter De Schrijver tegra_clk_vcp, 193*a59ba956SPeter De Schrijver tegra_clk_vde, 194*a59ba956SPeter De Schrijver tegra_clk_vde_8, 195*a59ba956SPeter De Schrijver tegra_clk_vfir, 196*a59ba956SPeter De Schrijver tegra_clk_vi, 197*a59ba956SPeter De Schrijver tegra_clk_vi_8, 198*a59ba956SPeter De Schrijver tegra_clk_vimclk_sync, 199*a59ba956SPeter De Schrijver tegra_clk_vi_sensor, 200*a59ba956SPeter De Schrijver tegra_clk_vi_sensor_8, 201*a59ba956SPeter De Schrijver tegra_clk_xusb_dev, 202*a59ba956SPeter De Schrijver tegra_clk_xusb_dev_src, 203*a59ba956SPeter De Schrijver tegra_clk_xusb_falcon_src, 204*a59ba956SPeter De Schrijver tegra_clk_xusb_fs_src, 205*a59ba956SPeter De Schrijver tegra_clk_xusb_host, 206*a59ba956SPeter De Schrijver tegra_clk_xusb_host_src, 207*a59ba956SPeter De Schrijver tegra_clk_xusb_hs_src, 208*a59ba956SPeter De Schrijver tegra_clk_xusb_ss, 209*a59ba956SPeter De Schrijver tegra_clk_xusb_ss_src, 210*a59ba956SPeter De Schrijver tegra_clk_max, 211*a59ba956SPeter De Schrijver }; 212*a59ba956SPeter De Schrijver 213*a59ba956SPeter De Schrijver #endif /* _TEGRA_CLK_ID_H */ 214