xref: /linux/drivers/clk/mediatek/clk-mt8173-vdecsys.c (revision 3a39d672e7f48b8d6b91a09afa4b55352773b4b5)
14c02c9afSAngeloGioacchino Del Regno // SPDX-License-Identifier: GPL-2.0-only
24c02c9afSAngeloGioacchino Del Regno /*
34c02c9afSAngeloGioacchino Del Regno  * Copyright (c) 2014 MediaTek Inc.
44c02c9afSAngeloGioacchino Del Regno  * Copyright (c) 2022 Collabora Ltd.
54c02c9afSAngeloGioacchino Del Regno  * Author: AngeloGioacchino Del Regno <angelogioacchino.delregno@collabora.com>
64c02c9afSAngeloGioacchino Del Regno  */
74c02c9afSAngeloGioacchino Del Regno 
84c02c9afSAngeloGioacchino Del Regno #include <dt-bindings/clock/mt8173-clk.h>
94c02c9afSAngeloGioacchino Del Regno #include <linux/module.h>
104c02c9afSAngeloGioacchino Del Regno #include <linux/platform_device.h>
114c02c9afSAngeloGioacchino Del Regno #include "clk-gate.h"
124c02c9afSAngeloGioacchino Del Regno #include "clk-mtk.h"
134c02c9afSAngeloGioacchino Del Regno 
144c02c9afSAngeloGioacchino Del Regno #define GATE_VDEC(_id, _name, _parent, _regs)			\
154c02c9afSAngeloGioacchino Del Regno 		GATE_MTK(_id, _name, _parent, _regs, 0,		\
164c02c9afSAngeloGioacchino Del Regno 			 &mtk_clk_gate_ops_setclr_inv)
174c02c9afSAngeloGioacchino Del Regno 
184c02c9afSAngeloGioacchino Del Regno static const struct mtk_gate_regs vdec0_cg_regs = {
194c02c9afSAngeloGioacchino Del Regno 	.set_ofs = 0x0000,
204c02c9afSAngeloGioacchino Del Regno 	.clr_ofs = 0x0004,
214c02c9afSAngeloGioacchino Del Regno 	.sta_ofs = 0x0000,
224c02c9afSAngeloGioacchino Del Regno };
234c02c9afSAngeloGioacchino Del Regno 
244c02c9afSAngeloGioacchino Del Regno static const struct mtk_gate_regs vdec1_cg_regs = {
254c02c9afSAngeloGioacchino Del Regno 	.set_ofs = 0x0008,
264c02c9afSAngeloGioacchino Del Regno 	.clr_ofs = 0x000c,
274c02c9afSAngeloGioacchino Del Regno 	.sta_ofs = 0x0008,
284c02c9afSAngeloGioacchino Del Regno };
294c02c9afSAngeloGioacchino Del Regno 
304c02c9afSAngeloGioacchino Del Regno static const struct mtk_gate vdec_clks[] = {
314c02c9afSAngeloGioacchino Del Regno 	GATE_DUMMY(CLK_DUMMY, "vdec_dummy"),
324c02c9afSAngeloGioacchino Del Regno 	GATE_VDEC(CLK_VDEC_CKEN, "vdec_cken", "vdec_sel", &vdec0_cg_regs),
334c02c9afSAngeloGioacchino Del Regno 	GATE_VDEC(CLK_VDEC_LARB_CKEN, "vdec_larb_cken", "mm_sel", &vdec1_cg_regs),
344c02c9afSAngeloGioacchino Del Regno };
354c02c9afSAngeloGioacchino Del Regno 
364c02c9afSAngeloGioacchino Del Regno static const struct mtk_clk_desc vdec_desc = {
374c02c9afSAngeloGioacchino Del Regno 	.clks = vdec_clks,
384c02c9afSAngeloGioacchino Del Regno 	.num_clks = ARRAY_SIZE(vdec_clks),
394c02c9afSAngeloGioacchino Del Regno };
404c02c9afSAngeloGioacchino Del Regno 
414c02c9afSAngeloGioacchino Del Regno static const struct of_device_id of_match_clk_mt8173_vdecsys[] = {
424c02c9afSAngeloGioacchino Del Regno 	{ .compatible = "mediatek,mt8173-vdecsys", .data = &vdec_desc },
434c02c9afSAngeloGioacchino Del Regno 	{ /* sentinel */ }
444c02c9afSAngeloGioacchino Del Regno };
4565c9ad77SAngeloGioacchino Del Regno MODULE_DEVICE_TABLE(of, of_match_clk_mt8173_vdecsys);
464c02c9afSAngeloGioacchino Del Regno 
474c02c9afSAngeloGioacchino Del Regno static struct platform_driver clk_mt8173_vdecsys_drv = {
484c02c9afSAngeloGioacchino Del Regno 	.probe = mtk_clk_simple_probe,
49*f00b45dbSUwe Kleine-König 	.remove = mtk_clk_simple_remove,
504c02c9afSAngeloGioacchino Del Regno 	.driver = {
514c02c9afSAngeloGioacchino Del Regno 		.name = "clk-mt8173-vdecsys",
524c02c9afSAngeloGioacchino Del Regno 		.of_match_table = of_match_clk_mt8173_vdecsys,
534c02c9afSAngeloGioacchino Del Regno 	},
544c02c9afSAngeloGioacchino Del Regno };
554c02c9afSAngeloGioacchino Del Regno module_platform_driver(clk_mt8173_vdecsys_drv);
564c02c9afSAngeloGioacchino Del Regno 
574c02c9afSAngeloGioacchino Del Regno MODULE_DESCRIPTION("MediaTek MT8173 vdecsys clocks driver");
584c02c9afSAngeloGioacchino Del Regno MODULE_LICENSE("GPL");
59