14c02c9afSAngeloGioacchino Del Regno // SPDX-License-Identifier: GPL-2.0-only 24c02c9afSAngeloGioacchino Del Regno /* 34c02c9afSAngeloGioacchino Del Regno * Copyright (c) 2014 MediaTek Inc. 44c02c9afSAngeloGioacchino Del Regno * Copyright (c) 2022 Collabora Ltd. 54c02c9afSAngeloGioacchino Del Regno * Author: AngeloGioacchino Del Regno <angelogioacchino.delregno@collabora.com> 64c02c9afSAngeloGioacchino Del Regno */ 74c02c9afSAngeloGioacchino Del Regno 84c02c9afSAngeloGioacchino Del Regno #include <dt-bindings/clock/mt8173-clk.h> 94c02c9afSAngeloGioacchino Del Regno #include <linux/of_address.h> 104c02c9afSAngeloGioacchino Del Regno #include <linux/module.h> 114c02c9afSAngeloGioacchino Del Regno #include <linux/platform_device.h> 1245a5cbe0SAngeloGioacchino Del Regno #include "clk-fhctl.h" 134c02c9afSAngeloGioacchino Del Regno #include "clk-mtk.h" 144c02c9afSAngeloGioacchino Del Regno #include "clk-pll.h" 1545a5cbe0SAngeloGioacchino Del Regno #include "clk-pllfh.h" 164c02c9afSAngeloGioacchino Del Regno 174c02c9afSAngeloGioacchino Del Regno #define REGOFF_REF2USB 0x8 184c02c9afSAngeloGioacchino Del Regno #define REGOFF_HDMI_REF 0x40 194c02c9afSAngeloGioacchino Del Regno 204c02c9afSAngeloGioacchino Del Regno #define MT8173_PLL_FMAX (3000UL * MHZ) 214c02c9afSAngeloGioacchino Del Regno 224c02c9afSAngeloGioacchino Del Regno #define CON0_MT8173_RST_BAR BIT(24) 234c02c9afSAngeloGioacchino Del Regno 244c02c9afSAngeloGioacchino Del Regno #define PLL_B(_id, _name, _reg, _pwr_reg, _en_mask, _flags, _pcwbits, \ 254c02c9afSAngeloGioacchino Del Regno _pd_reg, _pd_shift, _tuner_reg, _pcw_reg, \ 264c02c9afSAngeloGioacchino Del Regno _pcw_shift, _div_table) { \ 274c02c9afSAngeloGioacchino Del Regno .id = _id, \ 284c02c9afSAngeloGioacchino Del Regno .name = _name, \ 294c02c9afSAngeloGioacchino Del Regno .reg = _reg, \ 304c02c9afSAngeloGioacchino Del Regno .pwr_reg = _pwr_reg, \ 314c02c9afSAngeloGioacchino Del Regno .en_mask = _en_mask, \ 324c02c9afSAngeloGioacchino Del Regno .flags = _flags, \ 334c02c9afSAngeloGioacchino Del Regno .rst_bar_mask = CON0_MT8173_RST_BAR, \ 344c02c9afSAngeloGioacchino Del Regno .fmax = MT8173_PLL_FMAX, \ 354c02c9afSAngeloGioacchino Del Regno .pcwbits = _pcwbits, \ 364c02c9afSAngeloGioacchino Del Regno .pd_reg = _pd_reg, \ 374c02c9afSAngeloGioacchino Del Regno .pd_shift = _pd_shift, \ 384c02c9afSAngeloGioacchino Del Regno .tuner_reg = _tuner_reg, \ 394c02c9afSAngeloGioacchino Del Regno .pcw_reg = _pcw_reg, \ 404c02c9afSAngeloGioacchino Del Regno .pcw_shift = _pcw_shift, \ 414c02c9afSAngeloGioacchino Del Regno .div_table = _div_table, \ 424c02c9afSAngeloGioacchino Del Regno } 434c02c9afSAngeloGioacchino Del Regno 444c02c9afSAngeloGioacchino Del Regno #define PLL(_id, _name, _reg, _pwr_reg, _en_mask, _flags, _pcwbits, \ 454c02c9afSAngeloGioacchino Del Regno _pd_reg, _pd_shift, _tuner_reg, _pcw_reg, \ 464c02c9afSAngeloGioacchino Del Regno _pcw_shift) \ 474c02c9afSAngeloGioacchino Del Regno PLL_B(_id, _name, _reg, _pwr_reg, _en_mask, _flags, _pcwbits, \ 484c02c9afSAngeloGioacchino Del Regno _pd_reg, _pd_shift, _tuner_reg, _pcw_reg, _pcw_shift, \ 494c02c9afSAngeloGioacchino Del Regno NULL) 504c02c9afSAngeloGioacchino Del Regno 514c02c9afSAngeloGioacchino Del Regno static const struct mtk_pll_div_table mmpll_div_table[] = { 524c02c9afSAngeloGioacchino Del Regno { .div = 0, .freq = MT8173_PLL_FMAX }, 534c02c9afSAngeloGioacchino Del Regno { .div = 1, .freq = 1000000000 }, 544c02c9afSAngeloGioacchino Del Regno { .div = 2, .freq = 702000000 }, 554c02c9afSAngeloGioacchino Del Regno { .div = 3, .freq = 253500000 }, 564c02c9afSAngeloGioacchino Del Regno { .div = 4, .freq = 126750000 }, 574c02c9afSAngeloGioacchino Del Regno { } /* sentinel */ 584c02c9afSAngeloGioacchino Del Regno }; 594c02c9afSAngeloGioacchino Del Regno 604c02c9afSAngeloGioacchino Del Regno static const struct mtk_pll_data plls[] = { 614c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_ARMCA15PLL, "armca15pll", 0x200, 0x20c, 0, PLL_AO, 624c02c9afSAngeloGioacchino Del Regno 21, 0x204, 24, 0x0, 0x204, 0), 634c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_ARMCA7PLL, "armca7pll", 0x210, 0x21c, 0, PLL_AO, 644c02c9afSAngeloGioacchino Del Regno 21, 0x214, 24, 0x0, 0x214, 0), 654c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_MAINPLL, "mainpll", 0x220, 0x22c, 0xf0000100, HAVE_RST_BAR, 21, 664c02c9afSAngeloGioacchino Del Regno 0x220, 4, 0x0, 0x224, 0), 674c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_UNIVPLL, "univpll", 0x230, 0x23c, 0xfe000000, HAVE_RST_BAR, 7, 684c02c9afSAngeloGioacchino Del Regno 0x230, 4, 0x0, 0x234, 14), 694c02c9afSAngeloGioacchino Del Regno PLL_B(CLK_APMIXED_MMPLL, "mmpll", 0x240, 0x24c, 0, 0, 21, 0x244, 24, 0x0, 704c02c9afSAngeloGioacchino Del Regno 0x244, 0, mmpll_div_table), 714c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_MSDCPLL, "msdcpll", 0x250, 0x25c, 0, 0, 21, 0x250, 4, 0x0, 0x254, 0), 724c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_VENCPLL, "vencpll", 0x260, 0x26c, 0, 0, 21, 0x260, 4, 0x0, 0x264, 0), 734c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_TVDPLL, "tvdpll", 0x270, 0x27c, 0, 0, 21, 0x270, 4, 0x0, 0x274, 0), 744c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_MPLL, "mpll", 0x280, 0x28c, 0, 0, 21, 0x280, 4, 0x0, 0x284, 0), 754c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_VCODECPLL, "vcodecpll", 0x290, 0x29c, 0, 0, 21, 0x290, 4, 0x0, 0x294, 0), 764c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_APLL1, "apll1", 0x2a0, 0x2b0, 0, 0, 31, 0x2a0, 4, 0x2a4, 0x2a4, 0), 774c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_APLL2, "apll2", 0x2b4, 0x2c4, 0, 0, 31, 0x2b4, 4, 0x2b8, 0x2b8, 0), 784c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_LVDSPLL, "lvdspll", 0x2d0, 0x2dc, 0, 0, 21, 0x2d0, 4, 0x0, 0x2d4, 0), 794c02c9afSAngeloGioacchino Del Regno PLL(CLK_APMIXED_MSDCPLL2, "msdcpll2", 0x2f0, 0x2fc, 0, 0, 21, 0x2f0, 4, 0x0, 0x2f4, 0), 804c02c9afSAngeloGioacchino Del Regno }; 814c02c9afSAngeloGioacchino Del Regno 8245a5cbe0SAngeloGioacchino Del Regno enum fh_pll_id { 8345a5cbe0SAngeloGioacchino Del Regno FH_ARMCA7PLL, 8445a5cbe0SAngeloGioacchino Del Regno FH_ARMCA15PLL, 8545a5cbe0SAngeloGioacchino Del Regno FH_MAINPLL, 8645a5cbe0SAngeloGioacchino Del Regno FH_MPLL, 8745a5cbe0SAngeloGioacchino Del Regno FH_MSDCPLL, 8845a5cbe0SAngeloGioacchino Del Regno FH_MMPLL, 8945a5cbe0SAngeloGioacchino Del Regno FH_VENCPLL, 9045a5cbe0SAngeloGioacchino Del Regno FH_TVDPLL, 9145a5cbe0SAngeloGioacchino Del Regno FH_VCODECPLL, 9245a5cbe0SAngeloGioacchino Del Regno FH_LVDSPLL, 9345a5cbe0SAngeloGioacchino Del Regno FH_MSDC2PLL, 9445a5cbe0SAngeloGioacchino Del Regno FH_NR_FH, 9545a5cbe0SAngeloGioacchino Del Regno }; 9645a5cbe0SAngeloGioacchino Del Regno 9745a5cbe0SAngeloGioacchino Del Regno #define FH(_pllid, _fhid, _offset) { \ 9845a5cbe0SAngeloGioacchino Del Regno .data = { \ 9945a5cbe0SAngeloGioacchino Del Regno .pll_id = _pllid, \ 10045a5cbe0SAngeloGioacchino Del Regno .fh_id = _fhid, \ 10145a5cbe0SAngeloGioacchino Del Regno .fh_ver = FHCTL_PLLFH_V1, \ 10245a5cbe0SAngeloGioacchino Del Regno .fhx_offset = _offset, \ 10345a5cbe0SAngeloGioacchino Del Regno .dds_mask = GENMASK(21, 0), \ 10445a5cbe0SAngeloGioacchino Del Regno .slope0_value = 0x6003c97, \ 10545a5cbe0SAngeloGioacchino Del Regno .slope1_value = 0x6003c97, \ 10645a5cbe0SAngeloGioacchino Del Regno .sfstrx_en = BIT(2), \ 10745a5cbe0SAngeloGioacchino Del Regno .frddsx_en = BIT(1), \ 10845a5cbe0SAngeloGioacchino Del Regno .fhctlx_en = BIT(0), \ 10945a5cbe0SAngeloGioacchino Del Regno .tgl_org = BIT(31), \ 11045a5cbe0SAngeloGioacchino Del Regno .dvfs_tri = BIT(31), \ 11145a5cbe0SAngeloGioacchino Del Regno .pcwchg = BIT(31), \ 11245a5cbe0SAngeloGioacchino Del Regno .dt_val = 0x0, \ 11345a5cbe0SAngeloGioacchino Del Regno .df_val = 0x9, \ 11445a5cbe0SAngeloGioacchino Del Regno .updnlmt_shft = 16, \ 11545a5cbe0SAngeloGioacchino Del Regno .msk_frddsx_dys = GENMASK(23, 20), \ 11645a5cbe0SAngeloGioacchino Del Regno .msk_frddsx_dts = GENMASK(19, 16), \ 11745a5cbe0SAngeloGioacchino Del Regno }, \ 11845a5cbe0SAngeloGioacchino Del Regno } 11945a5cbe0SAngeloGioacchino Del Regno 12045a5cbe0SAngeloGioacchino Del Regno static struct mtk_pllfh_data pllfhs[] = { 12145a5cbe0SAngeloGioacchino Del Regno FH(CLK_APMIXED_ARMCA7PLL, FH_ARMCA7PLL, 0x38), 12245a5cbe0SAngeloGioacchino Del Regno FH(CLK_APMIXED_ARMCA15PLL, FH_ARMCA15PLL, 0x4c), 12345a5cbe0SAngeloGioacchino Del Regno FH(CLK_APMIXED_MAINPLL, FH_MAINPLL, 0x60), 12445a5cbe0SAngeloGioacchino Del Regno FH(CLK_APMIXED_MPLL, FH_MPLL, 0x74), 12545a5cbe0SAngeloGioacchino Del Regno FH(CLK_APMIXED_MSDCPLL, FH_MSDCPLL, 0x88), 12645a5cbe0SAngeloGioacchino Del Regno FH(CLK_APMIXED_MMPLL, FH_MMPLL, 0x9c), 12745a5cbe0SAngeloGioacchino Del Regno FH(CLK_APMIXED_VENCPLL, FH_VENCPLL, 0xb0), 12845a5cbe0SAngeloGioacchino Del Regno FH(CLK_APMIXED_TVDPLL, FH_TVDPLL, 0xc4), 12945a5cbe0SAngeloGioacchino Del Regno FH(CLK_APMIXED_VCODECPLL, FH_VCODECPLL, 0xd8), 13045a5cbe0SAngeloGioacchino Del Regno FH(CLK_APMIXED_LVDSPLL, FH_LVDSPLL, 0xec), 13145a5cbe0SAngeloGioacchino Del Regno FH(CLK_APMIXED_MSDCPLL2, FH_MSDC2PLL, 0x100), 13245a5cbe0SAngeloGioacchino Del Regno }; 13345a5cbe0SAngeloGioacchino Del Regno 1344c02c9afSAngeloGioacchino Del Regno static const struct of_device_id of_match_clk_mt8173_apmixed[] = { 1354c02c9afSAngeloGioacchino Del Regno { .compatible = "mediatek,mt8173-apmixedsys" }, 1364c02c9afSAngeloGioacchino Del Regno { /* sentinel */ } 1374c02c9afSAngeloGioacchino Del Regno }; 13865c9ad77SAngeloGioacchino Del Regno MODULE_DEVICE_TABLE(of, of_match_clk_mt8173_apmixed); 1394c02c9afSAngeloGioacchino Del Regno 1404c02c9afSAngeloGioacchino Del Regno static int clk_mt8173_apmixed_probe(struct platform_device *pdev) 1414c02c9afSAngeloGioacchino Del Regno { 14245a5cbe0SAngeloGioacchino Del Regno const u8 *fhctl_node = "mediatek,mt8173-fhctl"; 1434c02c9afSAngeloGioacchino Del Regno struct device_node *node = pdev->dev.of_node; 1444c02c9afSAngeloGioacchino Del Regno struct clk_hw_onecell_data *clk_data; 1454c02c9afSAngeloGioacchino Del Regno void __iomem *base; 1464c02c9afSAngeloGioacchino Del Regno struct clk_hw *hw; 1474c02c9afSAngeloGioacchino Del Regno int r; 1484c02c9afSAngeloGioacchino Del Regno 1494c02c9afSAngeloGioacchino Del Regno base = of_iomap(node, 0); 1504c02c9afSAngeloGioacchino Del Regno if (!base) 1513dc265b3SAngeloGioacchino Del Regno return -ENOMEM; 1524c02c9afSAngeloGioacchino Del Regno 1534c02c9afSAngeloGioacchino Del Regno clk_data = mtk_alloc_clk_data(CLK_APMIXED_NR_CLK); 154b270ae61SAngeloGioacchino Del Regno if (IS_ERR_OR_NULL(clk_data)) { 155*f40056a5SMarkus Elfring r = -ENOMEM; 156*f40056a5SMarkus Elfring goto unmap_io; 157b270ae61SAngeloGioacchino Del Regno } 1584c02c9afSAngeloGioacchino Del Regno 15945a5cbe0SAngeloGioacchino Del Regno fhctl_parse_dt(fhctl_node, pllfhs, ARRAY_SIZE(pllfhs)); 16045a5cbe0SAngeloGioacchino Del Regno r = mtk_clk_register_pllfhs(node, plls, ARRAY_SIZE(plls), 16145a5cbe0SAngeloGioacchino Del Regno pllfhs, ARRAY_SIZE(pllfhs), clk_data); 1624c02c9afSAngeloGioacchino Del Regno if (r) 1634c02c9afSAngeloGioacchino Del Regno goto free_clk_data; 1644c02c9afSAngeloGioacchino Del Regno 1654c02c9afSAngeloGioacchino Del Regno hw = mtk_clk_register_ref2usb_tx("ref2usb_tx", "clk26m", base + REGOFF_REF2USB); 1664c02c9afSAngeloGioacchino Del Regno if (IS_ERR(hw)) { 1674c02c9afSAngeloGioacchino Del Regno r = PTR_ERR(hw); 1684c02c9afSAngeloGioacchino Del Regno dev_err(&pdev->dev, "Failed to register ref2usb_tx: %d\n", r); 1694c02c9afSAngeloGioacchino Del Regno goto unregister_plls; 1704c02c9afSAngeloGioacchino Del Regno } 1714c02c9afSAngeloGioacchino Del Regno clk_data->hws[CLK_APMIXED_REF2USB_TX] = hw; 1724c02c9afSAngeloGioacchino Del Regno 1734c02c9afSAngeloGioacchino Del Regno hw = devm_clk_hw_register_divider(&pdev->dev, "hdmi_ref", "tvdpll_594m", 0, 1744c02c9afSAngeloGioacchino Del Regno base + REGOFF_HDMI_REF, 16, 3, 1754c02c9afSAngeloGioacchino Del Regno CLK_DIVIDER_POWER_OF_TWO, NULL); 1764c02c9afSAngeloGioacchino Del Regno clk_data->hws[CLK_APMIXED_HDMI_REF] = hw; 1774c02c9afSAngeloGioacchino Del Regno 1784c02c9afSAngeloGioacchino Del Regno r = of_clk_add_hw_provider(node, of_clk_hw_onecell_get, clk_data); 1794c02c9afSAngeloGioacchino Del Regno if (r) 1804c02c9afSAngeloGioacchino Del Regno goto unregister_ref2usb; 1814c02c9afSAngeloGioacchino Del Regno 1824c02c9afSAngeloGioacchino Del Regno return 0; 1834c02c9afSAngeloGioacchino Del Regno 1844c02c9afSAngeloGioacchino Del Regno unregister_ref2usb: 1854c02c9afSAngeloGioacchino Del Regno mtk_clk_unregister_ref2usb_tx(clk_data->hws[CLK_APMIXED_REF2USB_TX]); 1864c02c9afSAngeloGioacchino Del Regno unregister_plls: 18745a5cbe0SAngeloGioacchino Del Regno mtk_clk_unregister_pllfhs(plls, ARRAY_SIZE(plls), pllfhs, 18845a5cbe0SAngeloGioacchino Del Regno ARRAY_SIZE(pllfhs), clk_data); 1894c02c9afSAngeloGioacchino Del Regno free_clk_data: 1904c02c9afSAngeloGioacchino Del Regno mtk_free_clk_data(clk_data); 191*f40056a5SMarkus Elfring unmap_io: 192b270ae61SAngeloGioacchino Del Regno iounmap(base); 1934c02c9afSAngeloGioacchino Del Regno return r; 1944c02c9afSAngeloGioacchino Del Regno } 1954c02c9afSAngeloGioacchino Del Regno 196a65615dfSUwe Kleine-König static void clk_mt8173_apmixed_remove(struct platform_device *pdev) 1974c02c9afSAngeloGioacchino Del Regno { 1984c02c9afSAngeloGioacchino Del Regno struct device_node *node = pdev->dev.of_node; 1994c02c9afSAngeloGioacchino Del Regno struct clk_hw_onecell_data *clk_data = platform_get_drvdata(pdev); 2004c02c9afSAngeloGioacchino Del Regno 2014c02c9afSAngeloGioacchino Del Regno of_clk_del_provider(node); 2024c02c9afSAngeloGioacchino Del Regno mtk_clk_unregister_ref2usb_tx(clk_data->hws[CLK_APMIXED_REF2USB_TX]); 20345a5cbe0SAngeloGioacchino Del Regno mtk_clk_unregister_pllfhs(plls, ARRAY_SIZE(plls), pllfhs, 20445a5cbe0SAngeloGioacchino Del Regno ARRAY_SIZE(pllfhs), clk_data); 2054c02c9afSAngeloGioacchino Del Regno mtk_free_clk_data(clk_data); 2064c02c9afSAngeloGioacchino Del Regno } 2074c02c9afSAngeloGioacchino Del Regno 2084c02c9afSAngeloGioacchino Del Regno static struct platform_driver clk_mt8173_apmixed_drv = { 2094c02c9afSAngeloGioacchino Del Regno .probe = clk_mt8173_apmixed_probe, 210a65615dfSUwe Kleine-König .remove_new = clk_mt8173_apmixed_remove, 2114c02c9afSAngeloGioacchino Del Regno .driver = { 2124c02c9afSAngeloGioacchino Del Regno .name = "clk-mt8173-apmixed", 2134c02c9afSAngeloGioacchino Del Regno .of_match_table = of_match_clk_mt8173_apmixed, 2144c02c9afSAngeloGioacchino Del Regno }, 2154c02c9afSAngeloGioacchino Del Regno }; 2164c02c9afSAngeloGioacchino Del Regno module_platform_driver(clk_mt8173_apmixed_drv); 2174c02c9afSAngeloGioacchino Del Regno 2184c02c9afSAngeloGioacchino Del Regno MODULE_DESCRIPTION("MediaTek MT8173 apmixed clocks driver"); 2194c02c9afSAngeloGioacchino Del Regno MODULE_LICENSE("GPL"); 220