xref: /linux/drivers/clk/mediatek/clk-mt7622-apmixedsys.c (revision 3a39d672e7f48b8d6b91a09afa4b55352773b4b5)
19aed98adSAngeloGioacchino Del Regno // SPDX-License-Identifier: GPL-2.0-only
29aed98adSAngeloGioacchino Del Regno /*
39aed98adSAngeloGioacchino Del Regno  * Copyright (c) 2017 MediaTek Inc.
49aed98adSAngeloGioacchino Del Regno  * Copyright (c) 2023 Collabora, Ltd.
59aed98adSAngeloGioacchino Del Regno  *               AngeloGioacchino Del Regno <angelogioacchino.delregno@collabora.com>
69aed98adSAngeloGioacchino Del Regno  */
79aed98adSAngeloGioacchino Del Regno 
89aed98adSAngeloGioacchino Del Regno #include <dt-bindings/clock/mt7622-clk.h>
99aed98adSAngeloGioacchino Del Regno #include <linux/clk.h>
109aed98adSAngeloGioacchino Del Regno #include <linux/of.h>
119aed98adSAngeloGioacchino Del Regno #include <linux/platform_device.h>
129aed98adSAngeloGioacchino Del Regno 
139aed98adSAngeloGioacchino Del Regno #include "clk-gate.h"
149aed98adSAngeloGioacchino Del Regno #include "clk-mtk.h"
159aed98adSAngeloGioacchino Del Regno #include "clk-pll.h"
169aed98adSAngeloGioacchino Del Regno 
179aed98adSAngeloGioacchino Del Regno #define MT7622_PLL_FMAX		(2500UL * MHZ)
189aed98adSAngeloGioacchino Del Regno #define CON0_MT7622_RST_BAR	BIT(27)
199aed98adSAngeloGioacchino Del Regno 
209aed98adSAngeloGioacchino Del Regno #define PLL_xtal(_id, _name, _reg, _pwr_reg, _en_mask, _flags, _pcwbits,\
219aed98adSAngeloGioacchino Del Regno 			_pd_reg, _pd_shift, _tuner_reg, _pcw_reg,	\
229aed98adSAngeloGioacchino Del Regno 			_pcw_shift, _div_table, _parent_name) {		\
239aed98adSAngeloGioacchino Del Regno 		.id = _id,						\
249aed98adSAngeloGioacchino Del Regno 		.name = _name,						\
259aed98adSAngeloGioacchino Del Regno 		.reg = _reg,						\
269aed98adSAngeloGioacchino Del Regno 		.pwr_reg = _pwr_reg,					\
279aed98adSAngeloGioacchino Del Regno 		.en_mask = _en_mask,					\
289aed98adSAngeloGioacchino Del Regno 		.flags = _flags,					\
299aed98adSAngeloGioacchino Del Regno 		.rst_bar_mask = CON0_MT7622_RST_BAR,			\
309aed98adSAngeloGioacchino Del Regno 		.fmax = MT7622_PLL_FMAX,				\
319aed98adSAngeloGioacchino Del Regno 		.pcwbits = _pcwbits,					\
329aed98adSAngeloGioacchino Del Regno 		.pd_reg = _pd_reg,					\
339aed98adSAngeloGioacchino Del Regno 		.pd_shift = _pd_shift,					\
349aed98adSAngeloGioacchino Del Regno 		.tuner_reg = _tuner_reg,				\
359aed98adSAngeloGioacchino Del Regno 		.pcw_reg = _pcw_reg,					\
369aed98adSAngeloGioacchino Del Regno 		.pcw_shift = _pcw_shift,				\
379aed98adSAngeloGioacchino Del Regno 		.div_table = _div_table,				\
389aed98adSAngeloGioacchino Del Regno 		.parent_name = _parent_name,				\
399aed98adSAngeloGioacchino Del Regno 	}
409aed98adSAngeloGioacchino Del Regno 
419aed98adSAngeloGioacchino Del Regno #define PLL(_id, _name, _reg, _pwr_reg, _en_mask, _flags, _pcwbits,	\
429aed98adSAngeloGioacchino Del Regno 			_pd_reg, _pd_shift, _tuner_reg, _pcw_reg,	\
439aed98adSAngeloGioacchino Del Regno 			_pcw_shift)					\
449aed98adSAngeloGioacchino Del Regno 	PLL_xtal(_id, _name, _reg, _pwr_reg, _en_mask, _flags, _pcwbits,\
459aed98adSAngeloGioacchino Del Regno 		 _pd_reg, _pd_shift, _tuner_reg, _pcw_reg, _pcw_shift,  \
469aed98adSAngeloGioacchino Del Regno 		 NULL, "clkxtal")
479aed98adSAngeloGioacchino Del Regno 
489aed98adSAngeloGioacchino Del Regno static const struct mtk_gate_regs apmixed_cg_regs = {
499aed98adSAngeloGioacchino Del Regno 	.set_ofs = 0x8,
509aed98adSAngeloGioacchino Del Regno 	.clr_ofs = 0x8,
519aed98adSAngeloGioacchino Del Regno 	.sta_ofs = 0x8,
529aed98adSAngeloGioacchino Del Regno };
539aed98adSAngeloGioacchino Del Regno 
549aed98adSAngeloGioacchino Del Regno #define GATE_APMIXED_AO(_id, _name, _parent, _shift)			\
559aed98adSAngeloGioacchino Del Regno 	GATE_MTK_FLAGS(_id, _name, _parent, &apmixed_cg_regs, _shift,	\
569aed98adSAngeloGioacchino Del Regno 		 &mtk_clk_gate_ops_no_setclr_inv, CLK_IS_CRITICAL)
579aed98adSAngeloGioacchino Del Regno 
589aed98adSAngeloGioacchino Del Regno static const struct mtk_pll_data plls[] = {
599aed98adSAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_ARMPLL, "armpll", 0x0200, 0x020C, 0,
609aed98adSAngeloGioacchino Del Regno 	    PLL_AO, 21, 0x0204, 24, 0, 0x0204, 0),
619aed98adSAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_MAINPLL, "mainpll", 0x0210, 0x021C, 0,
629aed98adSAngeloGioacchino Del Regno 	    HAVE_RST_BAR, 21, 0x0214, 24, 0, 0x0214, 0),
639aed98adSAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_UNIV2PLL, "univ2pll", 0x0220, 0x022C, 0,
649aed98adSAngeloGioacchino Del Regno 	    HAVE_RST_BAR, 7, 0x0224, 24, 0, 0x0224, 14),
659aed98adSAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_ETH1PLL, "eth1pll", 0x0300, 0x0310, 0,
669aed98adSAngeloGioacchino Del Regno 	    0, 21, 0x0300, 1, 0, 0x0304, 0),
679aed98adSAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_ETH2PLL, "eth2pll", 0x0314, 0x0320, 0,
689aed98adSAngeloGioacchino Del Regno 	    0, 21, 0x0314, 1, 0, 0x0318, 0),
699aed98adSAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_AUD1PLL, "aud1pll", 0x0324, 0x0330, 0,
709aed98adSAngeloGioacchino Del Regno 	    0, 31, 0x0324, 1, 0, 0x0328, 0),
719aed98adSAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_AUD2PLL, "aud2pll", 0x0334, 0x0340, 0,
729aed98adSAngeloGioacchino Del Regno 	    0, 31, 0x0334, 1, 0, 0x0338, 0),
739aed98adSAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_TRGPLL, "trgpll", 0x0344, 0x0354, 0,
749aed98adSAngeloGioacchino Del Regno 	    0, 21, 0x0344, 1, 0, 0x0348, 0),
759aed98adSAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_SGMIPLL, "sgmipll", 0x0358, 0x0368, 0,
769aed98adSAngeloGioacchino Del Regno 	    0, 21, 0x0358, 1, 0, 0x035C, 0),
779aed98adSAngeloGioacchino Del Regno };
789aed98adSAngeloGioacchino Del Regno 
799aed98adSAngeloGioacchino Del Regno static const struct mtk_gate apmixed_clks[] = {
809aed98adSAngeloGioacchino Del Regno 	GATE_APMIXED_AO(CLK_APMIXED_MAIN_CORE_EN, "main_core_en", "mainpll", 5),
819aed98adSAngeloGioacchino Del Regno };
829aed98adSAngeloGioacchino Del Regno 
clk_mt7622_apmixed_probe(struct platform_device * pdev)839aed98adSAngeloGioacchino Del Regno static int clk_mt7622_apmixed_probe(struct platform_device *pdev)
849aed98adSAngeloGioacchino Del Regno {
859aed98adSAngeloGioacchino Del Regno 	void __iomem *base;
869aed98adSAngeloGioacchino Del Regno 	struct clk_hw_onecell_data *clk_data;
879aed98adSAngeloGioacchino Del Regno 	struct device_node *node = pdev->dev.of_node;
889aed98adSAngeloGioacchino Del Regno 	struct device *dev = &pdev->dev;
899aed98adSAngeloGioacchino Del Regno 	int ret;
909aed98adSAngeloGioacchino Del Regno 
919aed98adSAngeloGioacchino Del Regno 	base = devm_platform_ioremap_resource(pdev, 0);
929aed98adSAngeloGioacchino Del Regno 	if (IS_ERR(base))
939aed98adSAngeloGioacchino Del Regno 		return PTR_ERR(base);
949aed98adSAngeloGioacchino Del Regno 
959aed98adSAngeloGioacchino Del Regno 	clk_data = mtk_devm_alloc_clk_data(dev, CLK_APMIXED_NR_CLK);
969aed98adSAngeloGioacchino Del Regno 	if (!clk_data)
979aed98adSAngeloGioacchino Del Regno 		return -ENOMEM;
989aed98adSAngeloGioacchino Del Regno 
999aed98adSAngeloGioacchino Del Regno 	ret = mtk_clk_register_plls(node, plls, ARRAY_SIZE(plls), clk_data);
1009aed98adSAngeloGioacchino Del Regno 	if (ret)
1019aed98adSAngeloGioacchino Del Regno 		return ret;
1029aed98adSAngeloGioacchino Del Regno 
1039aed98adSAngeloGioacchino Del Regno 	ret = mtk_clk_register_gates(&pdev->dev, node, apmixed_clks,
1049aed98adSAngeloGioacchino Del Regno 				     ARRAY_SIZE(apmixed_clks), clk_data);
1059aed98adSAngeloGioacchino Del Regno 	if (ret)
1069aed98adSAngeloGioacchino Del Regno 		goto unregister_plls;
1079aed98adSAngeloGioacchino Del Regno 
1089aed98adSAngeloGioacchino Del Regno 	ret = of_clk_add_hw_provider(node, of_clk_hw_onecell_get, clk_data);
1099aed98adSAngeloGioacchino Del Regno 	if (ret)
1109aed98adSAngeloGioacchino Del Regno 		goto unregister_gates;
1119aed98adSAngeloGioacchino Del Regno 
1129aed98adSAngeloGioacchino Del Regno 	return 0;
1139aed98adSAngeloGioacchino Del Regno 
1149aed98adSAngeloGioacchino Del Regno unregister_gates:
1159aed98adSAngeloGioacchino Del Regno 	mtk_clk_unregister_gates(apmixed_clks, ARRAY_SIZE(apmixed_clks), clk_data);
1169aed98adSAngeloGioacchino Del Regno unregister_plls:
1179aed98adSAngeloGioacchino Del Regno 	mtk_clk_unregister_plls(plls, ARRAY_SIZE(plls), clk_data);
1189aed98adSAngeloGioacchino Del Regno 
1199aed98adSAngeloGioacchino Del Regno 	return ret;
1209aed98adSAngeloGioacchino Del Regno }
1219aed98adSAngeloGioacchino Del Regno 
clk_mt7622_apmixed_remove(struct platform_device * pdev)122a65615dfSUwe Kleine-König static void clk_mt7622_apmixed_remove(struct platform_device *pdev)
123c50e2ea6SAngeloGioacchino Del Regno {
124c50e2ea6SAngeloGioacchino Del Regno 	struct device_node *node = pdev->dev.of_node;
125c50e2ea6SAngeloGioacchino Del Regno 	struct clk_hw_onecell_data *clk_data = platform_get_drvdata(pdev);
126c50e2ea6SAngeloGioacchino Del Regno 
127c50e2ea6SAngeloGioacchino Del Regno 	of_clk_del_provider(node);
128c50e2ea6SAngeloGioacchino Del Regno 	mtk_clk_unregister_gates(apmixed_clks, ARRAY_SIZE(apmixed_clks), clk_data);
129c50e2ea6SAngeloGioacchino Del Regno 	mtk_clk_unregister_plls(plls, ARRAY_SIZE(plls), clk_data);
130c50e2ea6SAngeloGioacchino Del Regno }
131c50e2ea6SAngeloGioacchino Del Regno 
1329aed98adSAngeloGioacchino Del Regno static const struct of_device_id of_match_clk_mt7622_apmixed[] = {
1339aed98adSAngeloGioacchino Del Regno 	{ .compatible = "mediatek,mt7622-apmixedsys" },
1349aed98adSAngeloGioacchino Del Regno 	{ /* sentinel */ }
1359aed98adSAngeloGioacchino Del Regno };
13665c9ad77SAngeloGioacchino Del Regno MODULE_DEVICE_TABLE(of, of_match_clk_mt7622_apmixed);
1379aed98adSAngeloGioacchino Del Regno 
1389aed98adSAngeloGioacchino Del Regno static struct platform_driver clk_mt7622_apmixed_drv = {
1399aed98adSAngeloGioacchino Del Regno 	.probe = clk_mt7622_apmixed_probe,
140*f00b45dbSUwe Kleine-König 	.remove = clk_mt7622_apmixed_remove,
1419aed98adSAngeloGioacchino Del Regno 	.driver = {
1429aed98adSAngeloGioacchino Del Regno 		.name = "clk-mt7622-apmixed",
1439aed98adSAngeloGioacchino Del Regno 		.of_match_table = of_match_clk_mt7622_apmixed,
1449aed98adSAngeloGioacchino Del Regno 	},
1459aed98adSAngeloGioacchino Del Regno };
146c50e2ea6SAngeloGioacchino Del Regno module_platform_driver(clk_mt7622_apmixed_drv)
1479aed98adSAngeloGioacchino Del Regno 
1489aed98adSAngeloGioacchino Del Regno MODULE_DESCRIPTION("MediaTek MT7622 apmixedsys clocks driver");
1499aed98adSAngeloGioacchino Del Regno MODULE_LICENSE("GPL");
150