1263b2ba5SJacek Lawrynowicz // SPDX-License-Identifier: GPL-2.0-only 2263b2ba5SJacek Lawrynowicz /* 3263b2ba5SJacek Lawrynowicz * Copyright (C) 2020-2023 Intel Corporation 4263b2ba5SJacek Lawrynowicz */ 5263b2ba5SJacek Lawrynowicz 6263b2ba5SJacek Lawrynowicz #include <linux/circ_buf.h> 7263b2ba5SJacek Lawrynowicz #include <linux/highmem.h> 8263b2ba5SJacek Lawrynowicz 9263b2ba5SJacek Lawrynowicz #include "ivpu_drv.h" 10263b2ba5SJacek Lawrynowicz #include "ivpu_hw_reg_io.h" 11263b2ba5SJacek Lawrynowicz #include "ivpu_mmu.h" 12263b2ba5SJacek Lawrynowicz #include "ivpu_mmu_context.h" 13852be13fSJacek Lawrynowicz #include "ivpu_pm.h" 14263b2ba5SJacek Lawrynowicz 15*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_IDR0 0x00200000u 16*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_IDR1 0x00200004u 17*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_IDR3 0x0020000cu 18*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_IDR5 0x00200014u 19*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CR0 0x00200020u 20*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CR0ACK 0x00200024u 21*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CR1 0x00200028u 22*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CR2 0x0020002cu 23*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_IRQ_CTRL 0x00200050u 24*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_IRQ_CTRLACK 0x00200054u 25*beaf3ebfSJacek Lawrynowicz 26*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR 0x00200060u 27*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_CMDQ_MASK BIT_MASK(0) 28*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_EVTQ_ABT_MASK BIT_MASK(2) 29*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_PRIQ_ABT_MASK BIT_MASK(3) 30*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_MSI_CMDQ_ABT_MASK BIT_MASK(4) 31*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_MSI_EVTQ_ABT_MASK BIT_MASK(5) 32*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_MSI_PRIQ_ABT_MASK BIT_MASK(6) 33*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_MSI_ABT_MASK BIT_MASK(7) 34*beaf3ebfSJacek Lawrynowicz 35*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERRORN 0x00200064u 36*beaf3ebfSJacek Lawrynowicz 37*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_STRTAB_BASE 0x00200080u 38*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_STRTAB_BASE_CFG 0x00200088u 39*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CMDQ_BASE 0x00200090u 40*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CMDQ_PROD 0x00200098u 41*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CMDQ_CONS 0x0020009cu 42*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_EVTQ_BASE 0x002000a0u 43*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_EVTQ_PROD 0x002000a8u 44*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_EVTQ_CONS 0x002000acu 45*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_EVTQ_PROD_SEC (0x002000a8u + SZ_64K) 46*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_EVTQ_CONS_SEC (0x002000acu + SZ_64K) 47*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CMDQ_CONS_ERR_MASK GENMASK(30, 24) 48*beaf3ebfSJacek Lawrynowicz 49263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR0_REF 0x080f3e0f 50263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR0_REF_SIMICS 0x080f3e1f 51263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR1_REF 0x0e739d18 52263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR3_REF 0x0000003c 53263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR5_REF 0x00040070 54263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR5_REF_SIMICS 0x00000075 55263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR5_REF_FPGA 0x00800075 56263b2ba5SJacek Lawrynowicz 57263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CDTAB_ENT_SIZE 64 58263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CDTAB_ENT_COUNT_LOG2 8 /* 256 entries */ 59263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CDTAB_ENT_COUNT ((u32)1 << IVPU_MMU_CDTAB_ENT_COUNT_LOG2) 60263b2ba5SJacek Lawrynowicz 61263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STREAM_ID0 0 62263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STREAM_ID3 3 63263b2ba5SJacek Lawrynowicz 64263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STRTAB_ENT_SIZE 64 65263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STRTAB_ENT_COUNT 4 66263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STRTAB_CFG_LOG2SIZE 2 67263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STRTAB_CFG IVPU_MMU_STRTAB_CFG_LOG2SIZE 68263b2ba5SJacek Lawrynowicz 69263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_COUNT_LOG2 4 /* 16 entries */ 70263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_COUNT ((u32)1 << IVPU_MMU_Q_COUNT_LOG2) 71263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_WRAP_BIT (IVPU_MMU_Q_COUNT << 1) 72263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_WRAP_MASK (IVPU_MMU_Q_WRAP_BIT - 1) 73263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_IDX_MASK (IVPU_MMU_Q_COUNT - 1) 74263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_IDX(val) ((val) & IVPU_MMU_Q_IDX_MASK) 75263b2ba5SJacek Lawrynowicz 76263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMDQ_CMD_SIZE 16 77263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMDQ_SIZE (IVPU_MMU_Q_COUNT * IVPU_MMU_CMDQ_CMD_SIZE) 78263b2ba5SJacek Lawrynowicz 79263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVTQ_CMD_SIZE 32 80263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVTQ_SIZE (IVPU_MMU_Q_COUNT * IVPU_MMU_EVTQ_CMD_SIZE) 81263b2ba5SJacek Lawrynowicz 82263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_OPCODE GENMASK(7, 0) 83263b2ba5SJacek Lawrynowicz 84263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_SYNC_0_CS GENMASK(13, 12) 85263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_SYNC_0_MSH GENMASK(23, 22) 86263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_SYNC_0_MSI_ATTR GENMASK(27, 24) 87263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_SYNC_0_MSI_ATTR GENMASK(27, 24) 88263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_SYNC_0_MSI_DATA GENMASK(63, 32) 89263b2ba5SJacek Lawrynowicz 90263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_CFGI_0_SSEC BIT(10) 91263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_CFGI_0_SSV BIT(11) 92263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_CFGI_0_SSID GENMASK(31, 12) 93263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_CFGI_0_SID GENMASK(63, 32) 94263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_CFGI_1_RANGE GENMASK(4, 0) 95263b2ba5SJacek Lawrynowicz 96263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_TLBI_0_ASID GENMASK(63, 48) 97263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_TLBI_0_VMID GENMASK(47, 32) 98263b2ba5SJacek Lawrynowicz 99263b2ba5SJacek Lawrynowicz #define CMD_PREFETCH_CFG 0x1 100263b2ba5SJacek Lawrynowicz #define CMD_CFGI_STE 0x3 101263b2ba5SJacek Lawrynowicz #define CMD_CFGI_ALL 0x4 102263b2ba5SJacek Lawrynowicz #define CMD_CFGI_CD 0x5 103263b2ba5SJacek Lawrynowicz #define CMD_CFGI_CD_ALL 0x6 104263b2ba5SJacek Lawrynowicz #define CMD_TLBI_NH_ASID 0x11 105263b2ba5SJacek Lawrynowicz #define CMD_TLBI_EL2_ALL 0x20 106263b2ba5SJacek Lawrynowicz #define CMD_TLBI_NSNH_ALL 0x30 107263b2ba5SJacek Lawrynowicz #define CMD_SYNC 0x46 108263b2ba5SJacek Lawrynowicz 109263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_UUT 0x01 110263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_C_BAD_STREAMID 0x02 111263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_STE_FETCH 0x03 112263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_C_BAD_STE 0x04 113263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_BAD_ATS_TREQ 0x05 114263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_STREAM_DISABLED 0x06 115263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_TRANSL_FORBIDDEN 0x07 116263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_C_BAD_SUBSTREAMID 0x08 117263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_CD_FETCH 0x09 118263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_C_BAD_CD 0x0a 119263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_WALK_EABT 0x0b 120263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_TRANSLATION 0x10 121263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_ADDR_SIZE 0x11 122263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_ACCESS 0x12 123263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_PERMISSION 0x13 124263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_TLB_CONFLICT 0x20 125263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_CFG_CONFLICT 0x21 126263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_E_PAGE_REQUEST 0x24 127263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_VMS_FETCH 0x25 128263b2ba5SJacek Lawrynowicz 129263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_OP_MASK GENMASK_ULL(7, 0) 130263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_SSID_MASK GENMASK_ULL(31, 12) 131263b2ba5SJacek Lawrynowicz 132263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_BASE_RWA BIT(62) 133263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_BASE_ADDR_MASK GENMASK_ULL(51, 5) 134263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STRTAB_BASE_RA BIT(62) 135263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STRTAB_BASE_ADDR_MASK GENMASK_ULL(51, 6) 136263b2ba5SJacek Lawrynowicz 137263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IRQ_EVTQ_EN BIT(2) 138263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IRQ_GERROR_EN BIT(0) 139263b2ba5SJacek Lawrynowicz 140263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR0_ATSCHK BIT(4) 141263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR0_CMDQEN BIT(3) 142263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR0_EVTQEN BIT(2) 143263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR0_PRIQEN BIT(1) 144263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR0_SMMUEN BIT(0) 145263b2ba5SJacek Lawrynowicz 146263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR1_TABLE_SH GENMASK(11, 10) 147263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR1_TABLE_OC GENMASK(9, 8) 148263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR1_TABLE_IC GENMASK(7, 6) 149263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR1_QUEUE_SH GENMASK(5, 4) 150263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR1_QUEUE_OC GENMASK(3, 2) 151263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR1_QUEUE_IC GENMASK(1, 0) 152263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CACHE_NC 0 153263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CACHE_WB 1 154263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CACHE_WT 2 155263b2ba5SJacek Lawrynowicz #define IVPU_MMU_SH_NSH 0 156263b2ba5SJacek Lawrynowicz #define IVPU_MMU_SH_OSH 2 157263b2ba5SJacek Lawrynowicz #define IVPU_MMU_SH_ISH 3 158263b2ba5SJacek Lawrynowicz 159263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMDQ_OP GENMASK_ULL(7, 0) 160263b2ba5SJacek Lawrynowicz 161263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_T0SZ GENMASK_ULL(5, 0) 162263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_TG0 GENMASK_ULL(7, 6) 163263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_IRGN0 GENMASK_ULL(9, 8) 164263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_ORGN0 GENMASK_ULL(11, 10) 165263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_SH0 GENMASK_ULL(13, 12) 166263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_EPD0 BIT_ULL(14) 167263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_EPD1 BIT_ULL(30) 168263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_ENDI BIT(15) 169263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_V BIT(31) 170263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_IPS GENMASK_ULL(34, 32) 171263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_TBI0 BIT_ULL(38) 172263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_AA64 BIT(41) 173263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_S BIT(44) 174263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_R BIT(45) 175263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_A BIT(46) 176263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_ASET BIT(47) 177263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_ASID GENMASK_ULL(63, 48) 178263b2ba5SJacek Lawrynowicz 179a2fd4a6fSKarol Wachowski #define IVPU_MMU_T0SZ_48BIT 16 180a2fd4a6fSKarol Wachowski #define IVPU_MMU_T0SZ_38BIT 26 181a2fd4a6fSKarol Wachowski 182a2fd4a6fSKarol Wachowski #define IVPU_MMU_IPS_48BIT 5 183a2fd4a6fSKarol Wachowski #define IVPU_MMU_IPS_44BIT 4 184a2fd4a6fSKarol Wachowski #define IVPU_MMU_IPS_42BIT 3 185a2fd4a6fSKarol Wachowski #define IVPU_MMU_IPS_40BIT 2 186a2fd4a6fSKarol Wachowski #define IVPU_MMU_IPS_36BIT 1 187a2fd4a6fSKarol Wachowski #define IVPU_MMU_IPS_32BIT 0 188a2fd4a6fSKarol Wachowski 189263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_1_TTB0_MASK GENMASK_ULL(51, 4) 190263b2ba5SJacek Lawrynowicz 191263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_S1CDMAX GENMASK_ULL(63, 59) 192263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_S1FMT GENMASK_ULL(5, 4) 193263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_S1FMT_LINEAR 0 194263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_DWORDS 8 195263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_CFG_S1_TRANS 5 196263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_CFG GENMASK_ULL(3, 1) 197263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_S1CTXPTR_MASK GENMASK_ULL(51, 6) 198263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_V BIT(0) 199263b2ba5SJacek Lawrynowicz 200263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_STRW_NSEL1 0ul 201263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_CONT GENMASK_ULL(16, 13) 202263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_STRW GENMASK_ULL(31, 30) 203263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_PRIVCFG GENMASK_ULL(49, 48) 204263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_PRIVCFG_UNPRIV 2ul 205263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_INSTCFG GENMASK_ULL(51, 50) 206263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_INSTCFG_DATA 2ul 207263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_MEV BIT(19) 208263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1STALLD BIT(27) 209263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1C_CACHE_NC 0ul 210263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1C_CACHE_WBRA 1ul 211263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1C_CACHE_WT 2ul 212263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1C_CACHE_WB 3ul 213263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1CIR GENMASK_ULL(3, 2) 214263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1COR GENMASK_ULL(5, 4) 215263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1CSH GENMASK_ULL(7, 6) 216263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1DSS GENMASK_ULL(1, 0) 217263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1DSS_TERMINATE 0x0 218263b2ba5SJacek Lawrynowicz 219263b2ba5SJacek Lawrynowicz #define IVPU_MMU_REG_TIMEOUT_US (10 * USEC_PER_MSEC) 220263b2ba5SJacek Lawrynowicz #define IVPU_MMU_QUEUE_TIMEOUT_US (100 * USEC_PER_MSEC) 221263b2ba5SJacek Lawrynowicz 222*beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_GERROR_ERR_MASK ((REG_FLD(IVPU_MMU_REG_GERROR, CMDQ)) | \ 223*beaf3ebfSJacek Lawrynowicz (REG_FLD(IVPU_MMU_REG_GERROR, EVTQ_ABT)) | \ 224*beaf3ebfSJacek Lawrynowicz (REG_FLD(IVPU_MMU_REG_GERROR, PRIQ_ABT)) | \ 225*beaf3ebfSJacek Lawrynowicz (REG_FLD(IVPU_MMU_REG_GERROR, MSI_CMDQ_ABT)) | \ 226*beaf3ebfSJacek Lawrynowicz (REG_FLD(IVPU_MMU_REG_GERROR, MSI_EVTQ_ABT)) | \ 227*beaf3ebfSJacek Lawrynowicz (REG_FLD(IVPU_MMU_REG_GERROR, MSI_PRIQ_ABT)) | \ 228*beaf3ebfSJacek Lawrynowicz (REG_FLD(IVPU_MMU_REG_GERROR, MSI_ABT))) 229263b2ba5SJacek Lawrynowicz 230263b2ba5SJacek Lawrynowicz static char *ivpu_mmu_event_to_str(u32 cmd) 231263b2ba5SJacek Lawrynowicz { 232263b2ba5SJacek Lawrynowicz switch (cmd) { 233263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_UUT: 234263b2ba5SJacek Lawrynowicz return "Unsupported Upstream Transaction"; 235263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_C_BAD_STREAMID: 236263b2ba5SJacek Lawrynowicz return "Transaction StreamID out of range"; 237263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_STE_FETCH: 238263b2ba5SJacek Lawrynowicz return "Fetch of STE caused external abort"; 239263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_C_BAD_STE: 240263b2ba5SJacek Lawrynowicz return "Used STE invalid"; 241263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_BAD_ATS_TREQ: 242263b2ba5SJacek Lawrynowicz return "Address Request disallowed for a StreamID"; 243263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_STREAM_DISABLED: 244263b2ba5SJacek Lawrynowicz return "Transaction marks non-substream disabled"; 245263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_TRANSL_FORBIDDEN: 246263b2ba5SJacek Lawrynowicz return "MMU bypass is disallowed for this StreamID"; 247263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_C_BAD_SUBSTREAMID: 248263b2ba5SJacek Lawrynowicz return "Invalid StreamID"; 249263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_CD_FETCH: 250263b2ba5SJacek Lawrynowicz return "Fetch of CD caused external abort"; 251263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_C_BAD_CD: 252263b2ba5SJacek Lawrynowicz return "Fetched CD invalid"; 253263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_WALK_EABT: 254263b2ba5SJacek Lawrynowicz return " An external abort occurred fetching a TLB"; 255263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_TRANSLATION: 256263b2ba5SJacek Lawrynowicz return "Translation fault"; 257263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_ADDR_SIZE: 258263b2ba5SJacek Lawrynowicz return " Output address caused address size fault"; 259263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_ACCESS: 260263b2ba5SJacek Lawrynowicz return "Access flag fault"; 261263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_PERMISSION: 262263b2ba5SJacek Lawrynowicz return "Permission fault occurred on page access"; 263263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_TLB_CONFLICT: 264263b2ba5SJacek Lawrynowicz return "A TLB conflict"; 265263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_CFG_CONFLICT: 266263b2ba5SJacek Lawrynowicz return "A configuration cache conflict"; 267263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_E_PAGE_REQUEST: 268263b2ba5SJacek Lawrynowicz return "Page request hint from a client device"; 269263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_VMS_FETCH: 270263b2ba5SJacek Lawrynowicz return "Fetch of VMS caused external abort"; 271263b2ba5SJacek Lawrynowicz default: 272263b2ba5SJacek Lawrynowicz return "Unknown CMDQ command"; 273263b2ba5SJacek Lawrynowicz } 274263b2ba5SJacek Lawrynowicz } 275263b2ba5SJacek Lawrynowicz 276263b2ba5SJacek Lawrynowicz static void ivpu_mmu_config_check(struct ivpu_device *vdev) 277263b2ba5SJacek Lawrynowicz { 278263b2ba5SJacek Lawrynowicz u32 val_ref; 279263b2ba5SJacek Lawrynowicz u32 val; 280263b2ba5SJacek Lawrynowicz 281263b2ba5SJacek Lawrynowicz if (ivpu_is_simics(vdev)) 282263b2ba5SJacek Lawrynowicz val_ref = IVPU_MMU_IDR0_REF_SIMICS; 283263b2ba5SJacek Lawrynowicz else 284263b2ba5SJacek Lawrynowicz val_ref = IVPU_MMU_IDR0_REF; 285263b2ba5SJacek Lawrynowicz 286*beaf3ebfSJacek Lawrynowicz val = REGV_RD32(IVPU_MMU_REG_IDR0); 287263b2ba5SJacek Lawrynowicz if (val != val_ref) 288263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "IDR0 0x%x != IDR0_REF 0x%x\n", val, val_ref); 289263b2ba5SJacek Lawrynowicz 290*beaf3ebfSJacek Lawrynowicz val = REGV_RD32(IVPU_MMU_REG_IDR1); 291263b2ba5SJacek Lawrynowicz if (val != IVPU_MMU_IDR1_REF) 292263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "IDR1 0x%x != IDR1_REF 0x%x\n", val, IVPU_MMU_IDR1_REF); 293263b2ba5SJacek Lawrynowicz 294*beaf3ebfSJacek Lawrynowicz val = REGV_RD32(IVPU_MMU_REG_IDR3); 295263b2ba5SJacek Lawrynowicz if (val != IVPU_MMU_IDR3_REF) 296263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "IDR3 0x%x != IDR3_REF 0x%x\n", val, IVPU_MMU_IDR3_REF); 297263b2ba5SJacek Lawrynowicz 298263b2ba5SJacek Lawrynowicz if (ivpu_is_simics(vdev)) 299263b2ba5SJacek Lawrynowicz val_ref = IVPU_MMU_IDR5_REF_SIMICS; 300263b2ba5SJacek Lawrynowicz else if (ivpu_is_fpga(vdev)) 301263b2ba5SJacek Lawrynowicz val_ref = IVPU_MMU_IDR5_REF_FPGA; 302263b2ba5SJacek Lawrynowicz else 303263b2ba5SJacek Lawrynowicz val_ref = IVPU_MMU_IDR5_REF; 304263b2ba5SJacek Lawrynowicz 305*beaf3ebfSJacek Lawrynowicz val = REGV_RD32(IVPU_MMU_REG_IDR5); 306263b2ba5SJacek Lawrynowicz if (val != val_ref) 307263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "IDR5 0x%x != IDR5_REF 0x%x\n", val, val_ref); 308263b2ba5SJacek Lawrynowicz } 309263b2ba5SJacek Lawrynowicz 310263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cdtab_alloc(struct ivpu_device *vdev) 311263b2ba5SJacek Lawrynowicz { 312263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 313263b2ba5SJacek Lawrynowicz struct ivpu_mmu_cdtab *cdtab = &mmu->cdtab; 314263b2ba5SJacek Lawrynowicz size_t size = IVPU_MMU_CDTAB_ENT_COUNT * IVPU_MMU_CDTAB_ENT_SIZE; 315263b2ba5SJacek Lawrynowicz 316263b2ba5SJacek Lawrynowicz cdtab->base = dmam_alloc_coherent(vdev->drm.dev, size, &cdtab->dma, GFP_KERNEL); 317263b2ba5SJacek Lawrynowicz if (!cdtab->base) 318263b2ba5SJacek Lawrynowicz return -ENOMEM; 319263b2ba5SJacek Lawrynowicz 320263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "CDTAB alloc: dma=%pad size=%zu\n", &cdtab->dma, size); 321263b2ba5SJacek Lawrynowicz 322263b2ba5SJacek Lawrynowicz return 0; 323263b2ba5SJacek Lawrynowicz } 324263b2ba5SJacek Lawrynowicz 325263b2ba5SJacek Lawrynowicz static int ivpu_mmu_strtab_alloc(struct ivpu_device *vdev) 326263b2ba5SJacek Lawrynowicz { 327263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 328263b2ba5SJacek Lawrynowicz struct ivpu_mmu_strtab *strtab = &mmu->strtab; 329263b2ba5SJacek Lawrynowicz size_t size = IVPU_MMU_STRTAB_ENT_COUNT * IVPU_MMU_STRTAB_ENT_SIZE; 330263b2ba5SJacek Lawrynowicz 331263b2ba5SJacek Lawrynowicz strtab->base = dmam_alloc_coherent(vdev->drm.dev, size, &strtab->dma, GFP_KERNEL); 332263b2ba5SJacek Lawrynowicz if (!strtab->base) 333263b2ba5SJacek Lawrynowicz return -ENOMEM; 334263b2ba5SJacek Lawrynowicz 335263b2ba5SJacek Lawrynowicz strtab->base_cfg = IVPU_MMU_STRTAB_CFG; 336263b2ba5SJacek Lawrynowicz strtab->dma_q = IVPU_MMU_STRTAB_BASE_RA; 337263b2ba5SJacek Lawrynowicz strtab->dma_q |= strtab->dma & IVPU_MMU_STRTAB_BASE_ADDR_MASK; 338263b2ba5SJacek Lawrynowicz 339263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "STRTAB alloc: dma=%pad dma_q=%pad size=%zu\n", 340263b2ba5SJacek Lawrynowicz &strtab->dma, &strtab->dma_q, size); 341263b2ba5SJacek Lawrynowicz 342263b2ba5SJacek Lawrynowicz return 0; 343263b2ba5SJacek Lawrynowicz } 344263b2ba5SJacek Lawrynowicz 345263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_alloc(struct ivpu_device *vdev) 346263b2ba5SJacek Lawrynowicz { 347263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 348263b2ba5SJacek Lawrynowicz struct ivpu_mmu_queue *q = &mmu->cmdq; 349263b2ba5SJacek Lawrynowicz 350263b2ba5SJacek Lawrynowicz q->base = dmam_alloc_coherent(vdev->drm.dev, IVPU_MMU_CMDQ_SIZE, &q->dma, GFP_KERNEL); 351263b2ba5SJacek Lawrynowicz if (!q->base) 352263b2ba5SJacek Lawrynowicz return -ENOMEM; 353263b2ba5SJacek Lawrynowicz 354263b2ba5SJacek Lawrynowicz q->dma_q = IVPU_MMU_Q_BASE_RWA; 355263b2ba5SJacek Lawrynowicz q->dma_q |= q->dma & IVPU_MMU_Q_BASE_ADDR_MASK; 356263b2ba5SJacek Lawrynowicz q->dma_q |= IVPU_MMU_Q_COUNT_LOG2; 357263b2ba5SJacek Lawrynowicz 358263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "CMDQ alloc: dma=%pad dma_q=%pad size=%u\n", 359263b2ba5SJacek Lawrynowicz &q->dma, &q->dma_q, IVPU_MMU_CMDQ_SIZE); 360263b2ba5SJacek Lawrynowicz 361263b2ba5SJacek Lawrynowicz return 0; 362263b2ba5SJacek Lawrynowicz } 363263b2ba5SJacek Lawrynowicz 364263b2ba5SJacek Lawrynowicz static int ivpu_mmu_evtq_alloc(struct ivpu_device *vdev) 365263b2ba5SJacek Lawrynowicz { 366263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 367263b2ba5SJacek Lawrynowicz struct ivpu_mmu_queue *q = &mmu->evtq; 368263b2ba5SJacek Lawrynowicz 369263b2ba5SJacek Lawrynowicz q->base = dmam_alloc_coherent(vdev->drm.dev, IVPU_MMU_EVTQ_SIZE, &q->dma, GFP_KERNEL); 370263b2ba5SJacek Lawrynowicz if (!q->base) 371263b2ba5SJacek Lawrynowicz return -ENOMEM; 372263b2ba5SJacek Lawrynowicz 373263b2ba5SJacek Lawrynowicz q->dma_q = IVPU_MMU_Q_BASE_RWA; 374263b2ba5SJacek Lawrynowicz q->dma_q |= q->dma & IVPU_MMU_Q_BASE_ADDR_MASK; 375263b2ba5SJacek Lawrynowicz q->dma_q |= IVPU_MMU_Q_COUNT_LOG2; 376263b2ba5SJacek Lawrynowicz 377263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "EVTQ alloc: dma=%pad dma_q=%pad size=%u\n", 378263b2ba5SJacek Lawrynowicz &q->dma, &q->dma_q, IVPU_MMU_EVTQ_SIZE); 379263b2ba5SJacek Lawrynowicz 380263b2ba5SJacek Lawrynowicz return 0; 381263b2ba5SJacek Lawrynowicz } 382263b2ba5SJacek Lawrynowicz 383263b2ba5SJacek Lawrynowicz static int ivpu_mmu_structs_alloc(struct ivpu_device *vdev) 384263b2ba5SJacek Lawrynowicz { 385263b2ba5SJacek Lawrynowicz int ret; 386263b2ba5SJacek Lawrynowicz 387263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cdtab_alloc(vdev); 388263b2ba5SJacek Lawrynowicz if (ret) { 389263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to allocate cdtab: %d\n", ret); 390263b2ba5SJacek Lawrynowicz return ret; 391263b2ba5SJacek Lawrynowicz } 392263b2ba5SJacek Lawrynowicz 393263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_strtab_alloc(vdev); 394263b2ba5SJacek Lawrynowicz if (ret) { 395263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to allocate strtab: %d\n", ret); 396263b2ba5SJacek Lawrynowicz return ret; 397263b2ba5SJacek Lawrynowicz } 398263b2ba5SJacek Lawrynowicz 399263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_alloc(vdev); 400263b2ba5SJacek Lawrynowicz if (ret) { 401263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to allocate cmdq: %d\n", ret); 402263b2ba5SJacek Lawrynowicz return ret; 403263b2ba5SJacek Lawrynowicz } 404263b2ba5SJacek Lawrynowicz 405263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_evtq_alloc(vdev); 406263b2ba5SJacek Lawrynowicz if (ret) 407263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to allocate evtq: %d\n", ret); 408263b2ba5SJacek Lawrynowicz 409263b2ba5SJacek Lawrynowicz return ret; 410263b2ba5SJacek Lawrynowicz } 411263b2ba5SJacek Lawrynowicz 412263b2ba5SJacek Lawrynowicz static int ivpu_mmu_reg_write(struct ivpu_device *vdev, u32 reg, u32 val) 413263b2ba5SJacek Lawrynowicz { 414263b2ba5SJacek Lawrynowicz u32 reg_ack = reg + 4; /* ACK register is 4B after base register */ 415263b2ba5SJacek Lawrynowicz u32 val_ack; 416263b2ba5SJacek Lawrynowicz int ret; 417263b2ba5SJacek Lawrynowicz 418263b2ba5SJacek Lawrynowicz REGV_WR32(reg, val); 419263b2ba5SJacek Lawrynowicz 420263b2ba5SJacek Lawrynowicz ret = REGV_POLL(reg_ack, val_ack, (val == val_ack), IVPU_MMU_REG_TIMEOUT_US); 421263b2ba5SJacek Lawrynowicz if (ret) 422263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to write register 0x%x\n", reg); 423263b2ba5SJacek Lawrynowicz 424263b2ba5SJacek Lawrynowicz return ret; 425263b2ba5SJacek Lawrynowicz } 426263b2ba5SJacek Lawrynowicz 427263b2ba5SJacek Lawrynowicz static int ivpu_mmu_irqs_setup(struct ivpu_device *vdev) 428263b2ba5SJacek Lawrynowicz { 429263b2ba5SJacek Lawrynowicz u32 irq_ctrl = IVPU_MMU_IRQ_EVTQ_EN | IVPU_MMU_IRQ_GERROR_EN; 430263b2ba5SJacek Lawrynowicz int ret; 431263b2ba5SJacek Lawrynowicz 432*beaf3ebfSJacek Lawrynowicz ret = ivpu_mmu_reg_write(vdev, IVPU_MMU_REG_IRQ_CTRL, 0); 433263b2ba5SJacek Lawrynowicz if (ret) 434263b2ba5SJacek Lawrynowicz return ret; 435263b2ba5SJacek Lawrynowicz 436*beaf3ebfSJacek Lawrynowicz return ivpu_mmu_reg_write(vdev, IVPU_MMU_REG_IRQ_CTRL, irq_ctrl); 437263b2ba5SJacek Lawrynowicz } 438263b2ba5SJacek Lawrynowicz 439263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_wait_for_cons(struct ivpu_device *vdev) 440263b2ba5SJacek Lawrynowicz { 441263b2ba5SJacek Lawrynowicz struct ivpu_mmu_queue *cmdq = &vdev->mmu->cmdq; 442263b2ba5SJacek Lawrynowicz 443*beaf3ebfSJacek Lawrynowicz return REGV_POLL(IVPU_MMU_REG_CMDQ_CONS, cmdq->cons, (cmdq->prod == cmdq->cons), 444263b2ba5SJacek Lawrynowicz IVPU_MMU_QUEUE_TIMEOUT_US); 445263b2ba5SJacek Lawrynowicz } 446263b2ba5SJacek Lawrynowicz 447263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_cmd_write(struct ivpu_device *vdev, const char *name, u64 data0, u64 data1) 448263b2ba5SJacek Lawrynowicz { 449263b2ba5SJacek Lawrynowicz struct ivpu_mmu_queue *q = &vdev->mmu->cmdq; 450263b2ba5SJacek Lawrynowicz u64 *queue_buffer = q->base; 451263b2ba5SJacek Lawrynowicz int idx = IVPU_MMU_Q_IDX(q->prod) * (IVPU_MMU_CMDQ_CMD_SIZE / sizeof(*queue_buffer)); 452263b2ba5SJacek Lawrynowicz 453263b2ba5SJacek Lawrynowicz if (!CIRC_SPACE(IVPU_MMU_Q_IDX(q->prod), IVPU_MMU_Q_IDX(q->cons), IVPU_MMU_Q_COUNT)) { 454263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to write MMU CMD %s\n", name); 455263b2ba5SJacek Lawrynowicz return -EBUSY; 456263b2ba5SJacek Lawrynowicz } 457263b2ba5SJacek Lawrynowicz 458263b2ba5SJacek Lawrynowicz queue_buffer[idx] = data0; 459263b2ba5SJacek Lawrynowicz queue_buffer[idx + 1] = data1; 460263b2ba5SJacek Lawrynowicz q->prod = (q->prod + 1) & IVPU_MMU_Q_WRAP_MASK; 461263b2ba5SJacek Lawrynowicz 462263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "CMD write: %s data: 0x%llx 0x%llx\n", name, data0, data1); 463263b2ba5SJacek Lawrynowicz 464263b2ba5SJacek Lawrynowicz return 0; 465263b2ba5SJacek Lawrynowicz } 466263b2ba5SJacek Lawrynowicz 467263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_sync(struct ivpu_device *vdev) 468263b2ba5SJacek Lawrynowicz { 469263b2ba5SJacek Lawrynowicz struct ivpu_mmu_queue *q = &vdev->mmu->cmdq; 470263b2ba5SJacek Lawrynowicz u64 val; 471263b2ba5SJacek Lawrynowicz int ret; 472263b2ba5SJacek Lawrynowicz 473263b2ba5SJacek Lawrynowicz val = FIELD_PREP(IVPU_MMU_CMD_OPCODE, CMD_SYNC) | 474263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CMD_SYNC_0_CS, 0x2) | 475263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CMD_SYNC_0_MSH, 0x3) | 476263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CMD_SYNC_0_MSI_ATTR, 0xf); 477263b2ba5SJacek Lawrynowicz 478263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_cmd_write(vdev, "SYNC", val, 0); 479263b2ba5SJacek Lawrynowicz if (ret) 480263b2ba5SJacek Lawrynowicz return ret; 481263b2ba5SJacek Lawrynowicz 482263b2ba5SJacek Lawrynowicz clflush_cache_range(q->base, IVPU_MMU_CMDQ_SIZE); 483*beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_CMDQ_PROD, q->prod); 484263b2ba5SJacek Lawrynowicz 485263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_wait_for_cons(vdev); 486263b2ba5SJacek Lawrynowicz if (ret) 487263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Timed out waiting for consumer: %d\n", ret); 488263b2ba5SJacek Lawrynowicz 489263b2ba5SJacek Lawrynowicz return ret; 490263b2ba5SJacek Lawrynowicz } 491263b2ba5SJacek Lawrynowicz 492263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_write_cfgi_all(struct ivpu_device *vdev) 493263b2ba5SJacek Lawrynowicz { 494263b2ba5SJacek Lawrynowicz u64 data0 = FIELD_PREP(IVPU_MMU_CMD_OPCODE, CMD_CFGI_ALL); 495263b2ba5SJacek Lawrynowicz u64 data1 = FIELD_PREP(IVPU_MMU_CMD_CFGI_1_RANGE, 0x1f); 496263b2ba5SJacek Lawrynowicz 497263b2ba5SJacek Lawrynowicz return ivpu_mmu_cmdq_cmd_write(vdev, "CFGI_ALL", data0, data1); 498263b2ba5SJacek Lawrynowicz } 499263b2ba5SJacek Lawrynowicz 500263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_write_tlbi_nh_asid(struct ivpu_device *vdev, u16 ssid) 501263b2ba5SJacek Lawrynowicz { 502263b2ba5SJacek Lawrynowicz u64 val = FIELD_PREP(IVPU_MMU_CMD_OPCODE, CMD_TLBI_NH_ASID) | 503263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CMD_TLBI_0_ASID, ssid); 504263b2ba5SJacek Lawrynowicz 505263b2ba5SJacek Lawrynowicz return ivpu_mmu_cmdq_cmd_write(vdev, "TLBI_NH_ASID", val, 0); 506263b2ba5SJacek Lawrynowicz } 507263b2ba5SJacek Lawrynowicz 508263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_write_tlbi_nsnh_all(struct ivpu_device *vdev) 509263b2ba5SJacek Lawrynowicz { 510263b2ba5SJacek Lawrynowicz u64 val = FIELD_PREP(IVPU_MMU_CMD_OPCODE, CMD_TLBI_NSNH_ALL); 511263b2ba5SJacek Lawrynowicz 512263b2ba5SJacek Lawrynowicz return ivpu_mmu_cmdq_cmd_write(vdev, "TLBI_NSNH_ALL", val, 0); 513263b2ba5SJacek Lawrynowicz } 514263b2ba5SJacek Lawrynowicz 515263b2ba5SJacek Lawrynowicz static int ivpu_mmu_reset(struct ivpu_device *vdev) 516263b2ba5SJacek Lawrynowicz { 517263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 518263b2ba5SJacek Lawrynowicz u32 val; 519263b2ba5SJacek Lawrynowicz int ret; 520263b2ba5SJacek Lawrynowicz 521263b2ba5SJacek Lawrynowicz memset(mmu->cmdq.base, 0, IVPU_MMU_CMDQ_SIZE); 522263b2ba5SJacek Lawrynowicz clflush_cache_range(mmu->cmdq.base, IVPU_MMU_CMDQ_SIZE); 523263b2ba5SJacek Lawrynowicz mmu->cmdq.prod = 0; 524263b2ba5SJacek Lawrynowicz mmu->cmdq.cons = 0; 525263b2ba5SJacek Lawrynowicz 526263b2ba5SJacek Lawrynowicz memset(mmu->evtq.base, 0, IVPU_MMU_EVTQ_SIZE); 527263b2ba5SJacek Lawrynowicz clflush_cache_range(mmu->evtq.base, IVPU_MMU_EVTQ_SIZE); 528263b2ba5SJacek Lawrynowicz mmu->evtq.prod = 0; 529263b2ba5SJacek Lawrynowicz mmu->evtq.cons = 0; 530263b2ba5SJacek Lawrynowicz 531*beaf3ebfSJacek Lawrynowicz ret = ivpu_mmu_reg_write(vdev, IVPU_MMU_REG_CR0, 0); 532263b2ba5SJacek Lawrynowicz if (ret) 533263b2ba5SJacek Lawrynowicz return ret; 534263b2ba5SJacek Lawrynowicz 535263b2ba5SJacek Lawrynowicz val = FIELD_PREP(IVPU_MMU_CR1_TABLE_SH, IVPU_MMU_SH_ISH) | 536263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CR1_TABLE_OC, IVPU_MMU_CACHE_WB) | 537263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CR1_TABLE_IC, IVPU_MMU_CACHE_WB) | 538263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CR1_QUEUE_SH, IVPU_MMU_SH_ISH) | 539263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CR1_QUEUE_OC, IVPU_MMU_CACHE_WB) | 540263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CR1_QUEUE_IC, IVPU_MMU_CACHE_WB); 541*beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_CR1, val); 542263b2ba5SJacek Lawrynowicz 543*beaf3ebfSJacek Lawrynowicz REGV_WR64(IVPU_MMU_REG_STRTAB_BASE, mmu->strtab.dma_q); 544*beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_STRTAB_BASE_CFG, mmu->strtab.base_cfg); 545263b2ba5SJacek Lawrynowicz 546*beaf3ebfSJacek Lawrynowicz REGV_WR64(IVPU_MMU_REG_CMDQ_BASE, mmu->cmdq.dma_q); 547*beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_CMDQ_PROD, 0); 548*beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_CMDQ_CONS, 0); 549263b2ba5SJacek Lawrynowicz 550263b2ba5SJacek Lawrynowicz val = IVPU_MMU_CR0_CMDQEN; 551*beaf3ebfSJacek Lawrynowicz ret = ivpu_mmu_reg_write(vdev, IVPU_MMU_REG_CR0, val); 552263b2ba5SJacek Lawrynowicz if (ret) 553263b2ba5SJacek Lawrynowicz return ret; 554263b2ba5SJacek Lawrynowicz 555263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_write_cfgi_all(vdev); 556263b2ba5SJacek Lawrynowicz if (ret) 557263b2ba5SJacek Lawrynowicz return ret; 558263b2ba5SJacek Lawrynowicz 559263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_write_tlbi_nsnh_all(vdev); 560263b2ba5SJacek Lawrynowicz if (ret) 561263b2ba5SJacek Lawrynowicz return ret; 562263b2ba5SJacek Lawrynowicz 563263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_sync(vdev); 564263b2ba5SJacek Lawrynowicz if (ret) 565263b2ba5SJacek Lawrynowicz return ret; 566263b2ba5SJacek Lawrynowicz 567*beaf3ebfSJacek Lawrynowicz REGV_WR64(IVPU_MMU_REG_EVTQ_BASE, mmu->evtq.dma_q); 568*beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_EVTQ_PROD_SEC, 0); 569*beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_EVTQ_CONS_SEC, 0); 570263b2ba5SJacek Lawrynowicz 571263b2ba5SJacek Lawrynowicz val |= IVPU_MMU_CR0_EVTQEN; 572*beaf3ebfSJacek Lawrynowicz ret = ivpu_mmu_reg_write(vdev, IVPU_MMU_REG_CR0, val); 573263b2ba5SJacek Lawrynowicz if (ret) 574263b2ba5SJacek Lawrynowicz return ret; 575263b2ba5SJacek Lawrynowicz 576263b2ba5SJacek Lawrynowicz val |= IVPU_MMU_CR0_ATSCHK; 577*beaf3ebfSJacek Lawrynowicz ret = ivpu_mmu_reg_write(vdev, IVPU_MMU_REG_CR0, val); 578263b2ba5SJacek Lawrynowicz if (ret) 579263b2ba5SJacek Lawrynowicz return ret; 580263b2ba5SJacek Lawrynowicz 581263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_irqs_setup(vdev); 582263b2ba5SJacek Lawrynowicz if (ret) 583263b2ba5SJacek Lawrynowicz return ret; 584263b2ba5SJacek Lawrynowicz 585263b2ba5SJacek Lawrynowicz val |= IVPU_MMU_CR0_SMMUEN; 586*beaf3ebfSJacek Lawrynowicz return ivpu_mmu_reg_write(vdev, IVPU_MMU_REG_CR0, val); 587263b2ba5SJacek Lawrynowicz } 588263b2ba5SJacek Lawrynowicz 589263b2ba5SJacek Lawrynowicz static void ivpu_mmu_strtab_link_cd(struct ivpu_device *vdev, u32 sid) 590263b2ba5SJacek Lawrynowicz { 591263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 592263b2ba5SJacek Lawrynowicz struct ivpu_mmu_strtab *strtab = &mmu->strtab; 593263b2ba5SJacek Lawrynowicz struct ivpu_mmu_cdtab *cdtab = &mmu->cdtab; 594263b2ba5SJacek Lawrynowicz u64 *entry = strtab->base + (sid * IVPU_MMU_STRTAB_ENT_SIZE); 595263b2ba5SJacek Lawrynowicz u64 str[2]; 596263b2ba5SJacek Lawrynowicz 597263b2ba5SJacek Lawrynowicz str[0] = FIELD_PREP(IVPU_MMU_STE_0_CFG, IVPU_MMU_STE_0_CFG_S1_TRANS) | 598263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_0_S1CDMAX, IVPU_MMU_CDTAB_ENT_COUNT_LOG2) | 599263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_0_S1FMT, IVPU_MMU_STE_0_S1FMT_LINEAR) | 600263b2ba5SJacek Lawrynowicz IVPU_MMU_STE_0_V | 601263b2ba5SJacek Lawrynowicz (cdtab->dma & IVPU_MMU_STE_0_S1CTXPTR_MASK); 602263b2ba5SJacek Lawrynowicz 603263b2ba5SJacek Lawrynowicz str[1] = FIELD_PREP(IVPU_MMU_STE_1_S1DSS, IVPU_MMU_STE_1_S1DSS_TERMINATE) | 604263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_S1CIR, IVPU_MMU_STE_1_S1C_CACHE_NC) | 605263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_S1COR, IVPU_MMU_STE_1_S1C_CACHE_NC) | 606263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_S1CSH, IVPU_MMU_SH_NSH) | 607263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_PRIVCFG, IVPU_MMU_STE_1_PRIVCFG_UNPRIV) | 608263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_INSTCFG, IVPU_MMU_STE_1_INSTCFG_DATA) | 609263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_STRW, IVPU_MMU_STE_1_STRW_NSEL1) | 610263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_CONT, IVPU_MMU_STRTAB_CFG_LOG2SIZE) | 611263b2ba5SJacek Lawrynowicz IVPU_MMU_STE_1_MEV | 612263b2ba5SJacek Lawrynowicz IVPU_MMU_STE_1_S1STALLD; 613263b2ba5SJacek Lawrynowicz 614263b2ba5SJacek Lawrynowicz WRITE_ONCE(entry[1], str[1]); 615263b2ba5SJacek Lawrynowicz WRITE_ONCE(entry[0], str[0]); 616263b2ba5SJacek Lawrynowicz 617263b2ba5SJacek Lawrynowicz clflush_cache_range(entry, IVPU_MMU_STRTAB_ENT_SIZE); 618263b2ba5SJacek Lawrynowicz 619263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "STRTAB write entry (SSID=%u): 0x%llx, 0x%llx\n", sid, str[0], str[1]); 620263b2ba5SJacek Lawrynowicz } 621263b2ba5SJacek Lawrynowicz 622263b2ba5SJacek Lawrynowicz static int ivpu_mmu_strtab_init(struct ivpu_device *vdev) 623263b2ba5SJacek Lawrynowicz { 624263b2ba5SJacek Lawrynowicz ivpu_mmu_strtab_link_cd(vdev, IVPU_MMU_STREAM_ID0); 625263b2ba5SJacek Lawrynowicz ivpu_mmu_strtab_link_cd(vdev, IVPU_MMU_STREAM_ID3); 626263b2ba5SJacek Lawrynowicz 627263b2ba5SJacek Lawrynowicz return 0; 628263b2ba5SJacek Lawrynowicz } 629263b2ba5SJacek Lawrynowicz 630263b2ba5SJacek Lawrynowicz int ivpu_mmu_invalidate_tlb(struct ivpu_device *vdev, u16 ssid) 631263b2ba5SJacek Lawrynowicz { 632263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 633b563e479SStanislaw Gruszka int ret = 0; 634263b2ba5SJacek Lawrynowicz 635b563e479SStanislaw Gruszka mutex_lock(&mmu->lock); 636b563e479SStanislaw Gruszka if (!mmu->on) 637263b2ba5SJacek Lawrynowicz goto unlock; 638263b2ba5SJacek Lawrynowicz 639263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_write_tlbi_nh_asid(vdev, ssid); 640263b2ba5SJacek Lawrynowicz if (ret) 641263b2ba5SJacek Lawrynowicz goto unlock; 642263b2ba5SJacek Lawrynowicz 643263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_sync(vdev); 644263b2ba5SJacek Lawrynowicz unlock: 645263b2ba5SJacek Lawrynowicz mutex_unlock(&mmu->lock); 646263b2ba5SJacek Lawrynowicz return ret; 647263b2ba5SJacek Lawrynowicz } 648263b2ba5SJacek Lawrynowicz 649263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cd_add(struct ivpu_device *vdev, u32 ssid, u64 cd_dma) 650263b2ba5SJacek Lawrynowicz { 651263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 652263b2ba5SJacek Lawrynowicz struct ivpu_mmu_cdtab *cdtab = &mmu->cdtab; 653263b2ba5SJacek Lawrynowicz u64 *entry; 654263b2ba5SJacek Lawrynowicz u64 cd[4]; 655b563e479SStanislaw Gruszka int ret = 0; 656263b2ba5SJacek Lawrynowicz 657263b2ba5SJacek Lawrynowicz if (ssid > IVPU_MMU_CDTAB_ENT_COUNT) 658263b2ba5SJacek Lawrynowicz return -EINVAL; 659263b2ba5SJacek Lawrynowicz 660263b2ba5SJacek Lawrynowicz entry = cdtab->base + (ssid * IVPU_MMU_CDTAB_ENT_SIZE); 661263b2ba5SJacek Lawrynowicz 662263b2ba5SJacek Lawrynowicz if (cd_dma != 0) { 663a2fd4a6fSKarol Wachowski cd[0] = FIELD_PREP(IVPU_MMU_CD_0_TCR_T0SZ, IVPU_MMU_T0SZ_48BIT) | 664263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CD_0_TCR_TG0, 0) | 665263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CD_0_TCR_IRGN0, 0) | 666263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CD_0_TCR_ORGN0, 0) | 667263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CD_0_TCR_SH0, 0) | 668a2fd4a6fSKarol Wachowski FIELD_PREP(IVPU_MMU_CD_0_TCR_IPS, IVPU_MMU_IPS_48BIT) | 669263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CD_0_ASID, ssid) | 670263b2ba5SJacek Lawrynowicz IVPU_MMU_CD_0_TCR_EPD1 | 671263b2ba5SJacek Lawrynowicz IVPU_MMU_CD_0_AA64 | 672263b2ba5SJacek Lawrynowicz IVPU_MMU_CD_0_R | 673263b2ba5SJacek Lawrynowicz IVPU_MMU_CD_0_ASET | 674263b2ba5SJacek Lawrynowicz IVPU_MMU_CD_0_V; 675263b2ba5SJacek Lawrynowicz cd[1] = cd_dma & IVPU_MMU_CD_1_TTB0_MASK; 676263b2ba5SJacek Lawrynowicz cd[2] = 0; 677263b2ba5SJacek Lawrynowicz cd[3] = 0x0000000000007444; 678263b2ba5SJacek Lawrynowicz 679263b2ba5SJacek Lawrynowicz /* For global context generate memory fault on VPU */ 680263b2ba5SJacek Lawrynowicz if (ssid == IVPU_GLOBAL_CONTEXT_MMU_SSID) 681263b2ba5SJacek Lawrynowicz cd[0] |= IVPU_MMU_CD_0_A; 682263b2ba5SJacek Lawrynowicz } else { 683263b2ba5SJacek Lawrynowicz memset(cd, 0, sizeof(cd)); 684263b2ba5SJacek Lawrynowicz } 685263b2ba5SJacek Lawrynowicz 686263b2ba5SJacek Lawrynowicz WRITE_ONCE(entry[1], cd[1]); 687263b2ba5SJacek Lawrynowicz WRITE_ONCE(entry[2], cd[2]); 688263b2ba5SJacek Lawrynowicz WRITE_ONCE(entry[3], cd[3]); 689263b2ba5SJacek Lawrynowicz WRITE_ONCE(entry[0], cd[0]); 690263b2ba5SJacek Lawrynowicz 691263b2ba5SJacek Lawrynowicz clflush_cache_range(entry, IVPU_MMU_CDTAB_ENT_SIZE); 692263b2ba5SJacek Lawrynowicz 693263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "CDTAB %s entry (SSID=%u, dma=%pad): 0x%llx, 0x%llx, 0x%llx, 0x%llx\n", 694263b2ba5SJacek Lawrynowicz cd_dma ? "write" : "clear", ssid, &cd_dma, cd[0], cd[1], cd[2], cd[3]); 695263b2ba5SJacek Lawrynowicz 696b563e479SStanislaw Gruszka mutex_lock(&mmu->lock); 697b563e479SStanislaw Gruszka if (!mmu->on) 698263b2ba5SJacek Lawrynowicz goto unlock; 699263b2ba5SJacek Lawrynowicz 700263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_write_cfgi_all(vdev); 701263b2ba5SJacek Lawrynowicz if (ret) 702263b2ba5SJacek Lawrynowicz goto unlock; 703263b2ba5SJacek Lawrynowicz 704263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_sync(vdev); 705263b2ba5SJacek Lawrynowicz unlock: 706263b2ba5SJacek Lawrynowicz mutex_unlock(&mmu->lock); 707263b2ba5SJacek Lawrynowicz return ret; 708263b2ba5SJacek Lawrynowicz } 709263b2ba5SJacek Lawrynowicz 710263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cd_add_gbl(struct ivpu_device *vdev) 711263b2ba5SJacek Lawrynowicz { 712263b2ba5SJacek Lawrynowicz int ret; 713263b2ba5SJacek Lawrynowicz 714263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cd_add(vdev, 0, vdev->gctx.pgtable.pgd_dma); 715263b2ba5SJacek Lawrynowicz if (ret) 716263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to add global CD entry: %d\n", ret); 717263b2ba5SJacek Lawrynowicz 718263b2ba5SJacek Lawrynowicz return ret; 719263b2ba5SJacek Lawrynowicz } 720263b2ba5SJacek Lawrynowicz 721263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cd_add_user(struct ivpu_device *vdev, u32 ssid, dma_addr_t cd_dma) 722263b2ba5SJacek Lawrynowicz { 723263b2ba5SJacek Lawrynowicz int ret; 724263b2ba5SJacek Lawrynowicz 725263b2ba5SJacek Lawrynowicz if (ssid == 0) { 726263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Invalid SSID: %u\n", ssid); 727263b2ba5SJacek Lawrynowicz return -EINVAL; 728263b2ba5SJacek Lawrynowicz } 729263b2ba5SJacek Lawrynowicz 730263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cd_add(vdev, ssid, cd_dma); 731263b2ba5SJacek Lawrynowicz if (ret) 732263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to add CD entry SSID=%u: %d\n", ssid, ret); 733263b2ba5SJacek Lawrynowicz 734263b2ba5SJacek Lawrynowicz return ret; 735263b2ba5SJacek Lawrynowicz } 736263b2ba5SJacek Lawrynowicz 737263b2ba5SJacek Lawrynowicz int ivpu_mmu_init(struct ivpu_device *vdev) 738263b2ba5SJacek Lawrynowicz { 739263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 740263b2ba5SJacek Lawrynowicz int ret; 741263b2ba5SJacek Lawrynowicz 742263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "Init..\n"); 743263b2ba5SJacek Lawrynowicz 744263b2ba5SJacek Lawrynowicz drmm_mutex_init(&vdev->drm, &mmu->lock); 745263b2ba5SJacek Lawrynowicz ivpu_mmu_config_check(vdev); 746263b2ba5SJacek Lawrynowicz 747263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_structs_alloc(vdev); 748263b2ba5SJacek Lawrynowicz if (ret) 749263b2ba5SJacek Lawrynowicz return ret; 750263b2ba5SJacek Lawrynowicz 751263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_strtab_init(vdev); 752263b2ba5SJacek Lawrynowicz if (ret) { 753263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to initialize strtab: %d\n", ret); 754263b2ba5SJacek Lawrynowicz return ret; 755263b2ba5SJacek Lawrynowicz } 756263b2ba5SJacek Lawrynowicz 757263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cd_add_gbl(vdev); 758263b2ba5SJacek Lawrynowicz if (ret) { 759263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to initialize strtab: %d\n", ret); 760263b2ba5SJacek Lawrynowicz return ret; 761263b2ba5SJacek Lawrynowicz } 762263b2ba5SJacek Lawrynowicz 763263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_enable(vdev); 764263b2ba5SJacek Lawrynowicz if (ret) { 765263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to resume MMU: %d\n", ret); 766263b2ba5SJacek Lawrynowicz return ret; 767263b2ba5SJacek Lawrynowicz } 768263b2ba5SJacek Lawrynowicz 769263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "Init done\n"); 770263b2ba5SJacek Lawrynowicz 771263b2ba5SJacek Lawrynowicz return 0; 772263b2ba5SJacek Lawrynowicz } 773263b2ba5SJacek Lawrynowicz 774263b2ba5SJacek Lawrynowicz int ivpu_mmu_enable(struct ivpu_device *vdev) 775263b2ba5SJacek Lawrynowicz { 776263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 777263b2ba5SJacek Lawrynowicz int ret; 778263b2ba5SJacek Lawrynowicz 779263b2ba5SJacek Lawrynowicz mutex_lock(&mmu->lock); 780263b2ba5SJacek Lawrynowicz 781263b2ba5SJacek Lawrynowicz mmu->on = true; 782263b2ba5SJacek Lawrynowicz 783263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_reset(vdev); 784263b2ba5SJacek Lawrynowicz if (ret) { 785263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to reset MMU: %d\n", ret); 786263b2ba5SJacek Lawrynowicz goto err; 787263b2ba5SJacek Lawrynowicz } 788263b2ba5SJacek Lawrynowicz 789263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_write_cfgi_all(vdev); 790263b2ba5SJacek Lawrynowicz if (ret) 791263b2ba5SJacek Lawrynowicz goto err; 792263b2ba5SJacek Lawrynowicz 793263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_write_tlbi_nsnh_all(vdev); 794263b2ba5SJacek Lawrynowicz if (ret) 795263b2ba5SJacek Lawrynowicz goto err; 796263b2ba5SJacek Lawrynowicz 797263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_sync(vdev); 798263b2ba5SJacek Lawrynowicz if (ret) 799263b2ba5SJacek Lawrynowicz goto err; 800263b2ba5SJacek Lawrynowicz 801263b2ba5SJacek Lawrynowicz mutex_unlock(&mmu->lock); 802263b2ba5SJacek Lawrynowicz 803263b2ba5SJacek Lawrynowicz return 0; 804263b2ba5SJacek Lawrynowicz err: 805263b2ba5SJacek Lawrynowicz mmu->on = false; 806263b2ba5SJacek Lawrynowicz mutex_unlock(&mmu->lock); 807263b2ba5SJacek Lawrynowicz return ret; 808263b2ba5SJacek Lawrynowicz } 809263b2ba5SJacek Lawrynowicz 810263b2ba5SJacek Lawrynowicz void ivpu_mmu_disable(struct ivpu_device *vdev) 811263b2ba5SJacek Lawrynowicz { 812263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 813263b2ba5SJacek Lawrynowicz 814263b2ba5SJacek Lawrynowicz mutex_lock(&mmu->lock); 815263b2ba5SJacek Lawrynowicz mmu->on = false; 816263b2ba5SJacek Lawrynowicz mutex_unlock(&mmu->lock); 817263b2ba5SJacek Lawrynowicz } 818263b2ba5SJacek Lawrynowicz 819263b2ba5SJacek Lawrynowicz static void ivpu_mmu_dump_event(struct ivpu_device *vdev, u32 *event) 820263b2ba5SJacek Lawrynowicz { 821263b2ba5SJacek Lawrynowicz u32 ssid = FIELD_GET(IVPU_MMU_EVT_SSID_MASK, event[0]); 822263b2ba5SJacek Lawrynowicz u32 op = FIELD_GET(IVPU_MMU_EVT_OP_MASK, event[0]); 823263b2ba5SJacek Lawrynowicz u64 fetch_addr = ((u64)event[7]) << 32 | event[6]; 824263b2ba5SJacek Lawrynowicz u64 in_addr = ((u64)event[5]) << 32 | event[4]; 825263b2ba5SJacek Lawrynowicz u32 sid = event[1]; 826263b2ba5SJacek Lawrynowicz 827263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "MMU EVTQ: 0x%x (%s) SSID: %d SID: %d, e[2] %08x, e[3] %08x, in addr: 0x%llx, fetch addr: 0x%llx\n", 828263b2ba5SJacek Lawrynowicz op, ivpu_mmu_event_to_str(op), ssid, sid, event[2], event[3], in_addr, fetch_addr); 829263b2ba5SJacek Lawrynowicz } 830263b2ba5SJacek Lawrynowicz 831263b2ba5SJacek Lawrynowicz static u32 *ivpu_mmu_get_event(struct ivpu_device *vdev) 832263b2ba5SJacek Lawrynowicz { 833263b2ba5SJacek Lawrynowicz struct ivpu_mmu_queue *evtq = &vdev->mmu->evtq; 834263b2ba5SJacek Lawrynowicz u32 idx = IVPU_MMU_Q_IDX(evtq->cons); 835263b2ba5SJacek Lawrynowicz u32 *evt = evtq->base + (idx * IVPU_MMU_EVTQ_CMD_SIZE); 836263b2ba5SJacek Lawrynowicz 837*beaf3ebfSJacek Lawrynowicz evtq->prod = REGV_RD32(IVPU_MMU_REG_EVTQ_PROD_SEC); 838263b2ba5SJacek Lawrynowicz if (!CIRC_CNT(IVPU_MMU_Q_IDX(evtq->prod), IVPU_MMU_Q_IDX(evtq->cons), IVPU_MMU_Q_COUNT)) 839263b2ba5SJacek Lawrynowicz return NULL; 840263b2ba5SJacek Lawrynowicz 841263b2ba5SJacek Lawrynowicz clflush_cache_range(evt, IVPU_MMU_EVTQ_CMD_SIZE); 842263b2ba5SJacek Lawrynowicz 843263b2ba5SJacek Lawrynowicz evtq->cons = (evtq->cons + 1) & IVPU_MMU_Q_WRAP_MASK; 844*beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_EVTQ_CONS_SEC, evtq->cons); 845263b2ba5SJacek Lawrynowicz 846263b2ba5SJacek Lawrynowicz return evt; 847263b2ba5SJacek Lawrynowicz } 848263b2ba5SJacek Lawrynowicz 849263b2ba5SJacek Lawrynowicz void ivpu_mmu_irq_evtq_handler(struct ivpu_device *vdev) 850263b2ba5SJacek Lawrynowicz { 851852be13fSJacek Lawrynowicz bool schedule_recovery = false; 852263b2ba5SJacek Lawrynowicz u32 *event; 853263b2ba5SJacek Lawrynowicz u32 ssid; 854263b2ba5SJacek Lawrynowicz 855263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, IRQ, "MMU event queue\n"); 856263b2ba5SJacek Lawrynowicz 857263b2ba5SJacek Lawrynowicz while ((event = ivpu_mmu_get_event(vdev)) != NULL) { 858263b2ba5SJacek Lawrynowicz ivpu_mmu_dump_event(vdev, event); 859263b2ba5SJacek Lawrynowicz 860263b2ba5SJacek Lawrynowicz ssid = FIELD_GET(IVPU_MMU_EVT_SSID_MASK, event[0]); 861852be13fSJacek Lawrynowicz if (ssid == IVPU_GLOBAL_CONTEXT_MMU_SSID) 862852be13fSJacek Lawrynowicz schedule_recovery = true; 863852be13fSJacek Lawrynowicz else 864263b2ba5SJacek Lawrynowicz ivpu_mmu_user_context_mark_invalid(vdev, ssid); 865263b2ba5SJacek Lawrynowicz } 866852be13fSJacek Lawrynowicz 867852be13fSJacek Lawrynowicz if (schedule_recovery) 868852be13fSJacek Lawrynowicz ivpu_pm_schedule_recovery(vdev); 869263b2ba5SJacek Lawrynowicz } 870263b2ba5SJacek Lawrynowicz 871263b2ba5SJacek Lawrynowicz void ivpu_mmu_irq_gerr_handler(struct ivpu_device *vdev) 872263b2ba5SJacek Lawrynowicz { 873263b2ba5SJacek Lawrynowicz u32 gerror_val, gerrorn_val, active; 874263b2ba5SJacek Lawrynowicz 875263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, IRQ, "MMU error\n"); 876263b2ba5SJacek Lawrynowicz 877*beaf3ebfSJacek Lawrynowicz gerror_val = REGV_RD32(IVPU_MMU_REG_GERROR); 878*beaf3ebfSJacek Lawrynowicz gerrorn_val = REGV_RD32(IVPU_MMU_REG_GERRORN); 879263b2ba5SJacek Lawrynowicz 880263b2ba5SJacek Lawrynowicz active = gerror_val ^ gerrorn_val; 881263b2ba5SJacek Lawrynowicz if (!(active & IVPU_MMU_GERROR_ERR_MASK)) 882263b2ba5SJacek Lawrynowicz return; 883263b2ba5SJacek Lawrynowicz 884*beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, MSI_ABT, active)) 885263b2ba5SJacek Lawrynowicz ivpu_warn_ratelimited(vdev, "MMU MSI ABT write aborted\n"); 886263b2ba5SJacek Lawrynowicz 887*beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, MSI_PRIQ_ABT, active)) 888263b2ba5SJacek Lawrynowicz ivpu_warn_ratelimited(vdev, "MMU PRIQ MSI ABT write aborted\n"); 889263b2ba5SJacek Lawrynowicz 890*beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, MSI_EVTQ_ABT, active)) 891263b2ba5SJacek Lawrynowicz ivpu_warn_ratelimited(vdev, "MMU EVTQ MSI ABT write aborted\n"); 892263b2ba5SJacek Lawrynowicz 893*beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, MSI_CMDQ_ABT, active)) 894263b2ba5SJacek Lawrynowicz ivpu_warn_ratelimited(vdev, "MMU CMDQ MSI ABT write aborted\n"); 895263b2ba5SJacek Lawrynowicz 896*beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, PRIQ_ABT, active)) 897263b2ba5SJacek Lawrynowicz ivpu_err_ratelimited(vdev, "MMU PRIQ write aborted\n"); 898263b2ba5SJacek Lawrynowicz 899*beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, EVTQ_ABT, active)) 900263b2ba5SJacek Lawrynowicz ivpu_err_ratelimited(vdev, "MMU EVTQ write aborted\n"); 901263b2ba5SJacek Lawrynowicz 902*beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, CMDQ, active)) 903263b2ba5SJacek Lawrynowicz ivpu_err_ratelimited(vdev, "MMU CMDQ write aborted\n"); 904263b2ba5SJacek Lawrynowicz 905*beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_GERRORN, gerror_val); 906263b2ba5SJacek Lawrynowicz } 907263b2ba5SJacek Lawrynowicz 908263b2ba5SJacek Lawrynowicz int ivpu_mmu_set_pgtable(struct ivpu_device *vdev, int ssid, struct ivpu_mmu_pgtable *pgtable) 909263b2ba5SJacek Lawrynowicz { 910263b2ba5SJacek Lawrynowicz return ivpu_mmu_cd_add_user(vdev, ssid, pgtable->pgd_dma); 911263b2ba5SJacek Lawrynowicz } 912263b2ba5SJacek Lawrynowicz 913263b2ba5SJacek Lawrynowicz void ivpu_mmu_clear_pgtable(struct ivpu_device *vdev, int ssid) 914263b2ba5SJacek Lawrynowicz { 915263b2ba5SJacek Lawrynowicz ivpu_mmu_cd_add_user(vdev, ssid, 0); /* 0 will clear CD entry */ 916263b2ba5SJacek Lawrynowicz } 917