1263b2ba5SJacek Lawrynowicz // SPDX-License-Identifier: GPL-2.0-only 2263b2ba5SJacek Lawrynowicz /* 3263b2ba5SJacek Lawrynowicz * Copyright (C) 2020-2023 Intel Corporation 4263b2ba5SJacek Lawrynowicz */ 5263b2ba5SJacek Lawrynowicz 6263b2ba5SJacek Lawrynowicz #include <linux/circ_buf.h> 7263b2ba5SJacek Lawrynowicz #include <linux/highmem.h> 8263b2ba5SJacek Lawrynowicz 9263b2ba5SJacek Lawrynowicz #include "ivpu_drv.h" 10263b2ba5SJacek Lawrynowicz #include "ivpu_hw_reg_io.h" 11263b2ba5SJacek Lawrynowicz #include "ivpu_mmu.h" 12263b2ba5SJacek Lawrynowicz #include "ivpu_mmu_context.h" 13852be13fSJacek Lawrynowicz #include "ivpu_pm.h" 14263b2ba5SJacek Lawrynowicz 15beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_IDR0 0x00200000u 16beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_IDR1 0x00200004u 17beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_IDR3 0x0020000cu 18beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_IDR5 0x00200014u 19beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CR0 0x00200020u 20beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CR0ACK 0x00200024u 2174ce0f38SKrystian Pradzynski #define IVPU_MMU_REG_CR0ACK_VAL_MASK GENMASK(31, 0) 22beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CR1 0x00200028u 23beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CR2 0x0020002cu 24beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_IRQ_CTRL 0x00200050u 25beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_IRQ_CTRLACK 0x00200054u 2674ce0f38SKrystian Pradzynski #define IVPU_MMU_REG_IRQ_CTRLACK_VAL_MASK GENMASK(31, 0) 27beaf3ebfSJacek Lawrynowicz 28beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR 0x00200060u 29beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_CMDQ_MASK BIT_MASK(0) 30beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_EVTQ_ABT_MASK BIT_MASK(2) 31beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_PRIQ_ABT_MASK BIT_MASK(3) 32beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_MSI_CMDQ_ABT_MASK BIT_MASK(4) 33beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_MSI_EVTQ_ABT_MASK BIT_MASK(5) 34beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_MSI_PRIQ_ABT_MASK BIT_MASK(6) 35beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERROR_MSI_ABT_MASK BIT_MASK(7) 36beaf3ebfSJacek Lawrynowicz 37beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_GERRORN 0x00200064u 38beaf3ebfSJacek Lawrynowicz 39beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_STRTAB_BASE 0x00200080u 40beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_STRTAB_BASE_CFG 0x00200088u 41beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CMDQ_BASE 0x00200090u 42beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CMDQ_PROD 0x00200098u 43beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_CMDQ_CONS 0x0020009cu 4474ce0f38SKrystian Pradzynski #define IVPU_MMU_REG_CMDQ_CONS_VAL_MASK GENMASK(23, 0) 4574ce0f38SKrystian Pradzynski #define IVPU_MMU_REG_CMDQ_CONS_ERR_MASK GENMASK(30, 24) 46beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_EVTQ_BASE 0x002000a0u 47beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_EVTQ_PROD 0x002000a8u 48beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_EVTQ_CONS 0x002000acu 49beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_EVTQ_PROD_SEC (0x002000a8u + SZ_64K) 50beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_REG_EVTQ_CONS_SEC (0x002000acu + SZ_64K) 51beaf3ebfSJacek Lawrynowicz 52263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR0_REF 0x080f3e0f 53263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR0_REF_SIMICS 0x080f3e1f 54263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR1_REF 0x0e739d18 55263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR3_REF 0x0000003c 56263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR5_REF 0x00040070 57263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR5_REF_SIMICS 0x00000075 58263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IDR5_REF_FPGA 0x00800075 59263b2ba5SJacek Lawrynowicz 60263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CDTAB_ENT_SIZE 64 61263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CDTAB_ENT_COUNT_LOG2 8 /* 256 entries */ 62263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CDTAB_ENT_COUNT ((u32)1 << IVPU_MMU_CDTAB_ENT_COUNT_LOG2) 63263b2ba5SJacek Lawrynowicz 64263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STREAM_ID0 0 65263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STREAM_ID3 3 66263b2ba5SJacek Lawrynowicz 67263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STRTAB_ENT_SIZE 64 68263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STRTAB_ENT_COUNT 4 69263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STRTAB_CFG_LOG2SIZE 2 70263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STRTAB_CFG IVPU_MMU_STRTAB_CFG_LOG2SIZE 71263b2ba5SJacek Lawrynowicz 72263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_COUNT_LOG2 4 /* 16 entries */ 73263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_COUNT ((u32)1 << IVPU_MMU_Q_COUNT_LOG2) 74263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_WRAP_BIT (IVPU_MMU_Q_COUNT << 1) 75263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_WRAP_MASK (IVPU_MMU_Q_WRAP_BIT - 1) 76263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_IDX_MASK (IVPU_MMU_Q_COUNT - 1) 77263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_IDX(val) ((val) & IVPU_MMU_Q_IDX_MASK) 78263b2ba5SJacek Lawrynowicz 79263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMDQ_CMD_SIZE 16 80263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMDQ_SIZE (IVPU_MMU_Q_COUNT * IVPU_MMU_CMDQ_CMD_SIZE) 81263b2ba5SJacek Lawrynowicz 82263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVTQ_CMD_SIZE 32 83263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVTQ_SIZE (IVPU_MMU_Q_COUNT * IVPU_MMU_EVTQ_CMD_SIZE) 84263b2ba5SJacek Lawrynowicz 85263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_OPCODE GENMASK(7, 0) 86263b2ba5SJacek Lawrynowicz 87263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_SYNC_0_CS GENMASK(13, 12) 88263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_SYNC_0_MSH GENMASK(23, 22) 89263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_SYNC_0_MSI_ATTR GENMASK(27, 24) 90263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_SYNC_0_MSI_ATTR GENMASK(27, 24) 91263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_SYNC_0_MSI_DATA GENMASK(63, 32) 92263b2ba5SJacek Lawrynowicz 93263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_CFGI_0_SSEC BIT(10) 94263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_CFGI_0_SSV BIT(11) 95263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_CFGI_0_SSID GENMASK(31, 12) 96263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_CFGI_0_SID GENMASK(63, 32) 97263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_CFGI_1_RANGE GENMASK(4, 0) 98263b2ba5SJacek Lawrynowicz 99263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_TLBI_0_ASID GENMASK(63, 48) 100263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMD_TLBI_0_VMID GENMASK(47, 32) 101263b2ba5SJacek Lawrynowicz 102263b2ba5SJacek Lawrynowicz #define CMD_PREFETCH_CFG 0x1 103263b2ba5SJacek Lawrynowicz #define CMD_CFGI_STE 0x3 104263b2ba5SJacek Lawrynowicz #define CMD_CFGI_ALL 0x4 105263b2ba5SJacek Lawrynowicz #define CMD_CFGI_CD 0x5 106263b2ba5SJacek Lawrynowicz #define CMD_CFGI_CD_ALL 0x6 107263b2ba5SJacek Lawrynowicz #define CMD_TLBI_NH_ASID 0x11 108263b2ba5SJacek Lawrynowicz #define CMD_TLBI_EL2_ALL 0x20 109263b2ba5SJacek Lawrynowicz #define CMD_TLBI_NSNH_ALL 0x30 110263b2ba5SJacek Lawrynowicz #define CMD_SYNC 0x46 111263b2ba5SJacek Lawrynowicz 112263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_UUT 0x01 113263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_C_BAD_STREAMID 0x02 114263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_STE_FETCH 0x03 115263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_C_BAD_STE 0x04 116263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_BAD_ATS_TREQ 0x05 117263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_STREAM_DISABLED 0x06 118263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_TRANSL_FORBIDDEN 0x07 119263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_C_BAD_SUBSTREAMID 0x08 120263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_CD_FETCH 0x09 121263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_C_BAD_CD 0x0a 122263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_WALK_EABT 0x0b 123263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_TRANSLATION 0x10 124263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_ADDR_SIZE 0x11 125263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_ACCESS 0x12 126263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_PERMISSION 0x13 127263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_TLB_CONFLICT 0x20 128263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_CFG_CONFLICT 0x21 129263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_E_PAGE_REQUEST 0x24 130263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_F_VMS_FETCH 0x25 131263b2ba5SJacek Lawrynowicz 132263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_OP_MASK GENMASK_ULL(7, 0) 133263b2ba5SJacek Lawrynowicz #define IVPU_MMU_EVT_SSID_MASK GENMASK_ULL(31, 12) 134263b2ba5SJacek Lawrynowicz 135263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_BASE_RWA BIT(62) 136263b2ba5SJacek Lawrynowicz #define IVPU_MMU_Q_BASE_ADDR_MASK GENMASK_ULL(51, 5) 137263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STRTAB_BASE_RA BIT(62) 138263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STRTAB_BASE_ADDR_MASK GENMASK_ULL(51, 6) 139263b2ba5SJacek Lawrynowicz 140263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IRQ_EVTQ_EN BIT(2) 141263b2ba5SJacek Lawrynowicz #define IVPU_MMU_IRQ_GERROR_EN BIT(0) 142263b2ba5SJacek Lawrynowicz 143263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR0_ATSCHK BIT(4) 144263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR0_CMDQEN BIT(3) 145263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR0_EVTQEN BIT(2) 146263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR0_PRIQEN BIT(1) 147263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR0_SMMUEN BIT(0) 148263b2ba5SJacek Lawrynowicz 149263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR1_TABLE_SH GENMASK(11, 10) 150263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR1_TABLE_OC GENMASK(9, 8) 151263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR1_TABLE_IC GENMASK(7, 6) 152263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR1_QUEUE_SH GENMASK(5, 4) 153263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR1_QUEUE_OC GENMASK(3, 2) 154263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CR1_QUEUE_IC GENMASK(1, 0) 155263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CACHE_NC 0 156263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CACHE_WB 1 157263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CACHE_WT 2 158263b2ba5SJacek Lawrynowicz #define IVPU_MMU_SH_NSH 0 159263b2ba5SJacek Lawrynowicz #define IVPU_MMU_SH_OSH 2 160263b2ba5SJacek Lawrynowicz #define IVPU_MMU_SH_ISH 3 161263b2ba5SJacek Lawrynowicz 162263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CMDQ_OP GENMASK_ULL(7, 0) 163263b2ba5SJacek Lawrynowicz 164263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_T0SZ GENMASK_ULL(5, 0) 165263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_TG0 GENMASK_ULL(7, 6) 166263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_IRGN0 GENMASK_ULL(9, 8) 167263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_ORGN0 GENMASK_ULL(11, 10) 168263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_SH0 GENMASK_ULL(13, 12) 169263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_EPD0 BIT_ULL(14) 170263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_EPD1 BIT_ULL(30) 171263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_ENDI BIT(15) 172263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_V BIT(31) 173263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_IPS GENMASK_ULL(34, 32) 174263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_TCR_TBI0 BIT_ULL(38) 175263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_AA64 BIT(41) 176263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_S BIT(44) 177263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_R BIT(45) 178263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_A BIT(46) 179263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_ASET BIT(47) 180263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_0_ASID GENMASK_ULL(63, 48) 181263b2ba5SJacek Lawrynowicz 182a2fd4a6fSKarol Wachowski #define IVPU_MMU_T0SZ_48BIT 16 183a2fd4a6fSKarol Wachowski #define IVPU_MMU_T0SZ_38BIT 26 184a2fd4a6fSKarol Wachowski 185a2fd4a6fSKarol Wachowski #define IVPU_MMU_IPS_48BIT 5 186a2fd4a6fSKarol Wachowski #define IVPU_MMU_IPS_44BIT 4 187a2fd4a6fSKarol Wachowski #define IVPU_MMU_IPS_42BIT 3 188a2fd4a6fSKarol Wachowski #define IVPU_MMU_IPS_40BIT 2 189a2fd4a6fSKarol Wachowski #define IVPU_MMU_IPS_36BIT 1 190a2fd4a6fSKarol Wachowski #define IVPU_MMU_IPS_32BIT 0 191a2fd4a6fSKarol Wachowski 192263b2ba5SJacek Lawrynowicz #define IVPU_MMU_CD_1_TTB0_MASK GENMASK_ULL(51, 4) 193263b2ba5SJacek Lawrynowicz 194263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_S1CDMAX GENMASK_ULL(63, 59) 195263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_S1FMT GENMASK_ULL(5, 4) 196263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_S1FMT_LINEAR 0 197263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_DWORDS 8 198263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_CFG_S1_TRANS 5 199263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_CFG GENMASK_ULL(3, 1) 200263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_S1CTXPTR_MASK GENMASK_ULL(51, 6) 201263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_0_V BIT(0) 202263b2ba5SJacek Lawrynowicz 203263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_STRW_NSEL1 0ul 204263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_CONT GENMASK_ULL(16, 13) 205263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_STRW GENMASK_ULL(31, 30) 206263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_PRIVCFG GENMASK_ULL(49, 48) 207263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_PRIVCFG_UNPRIV 2ul 208263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_INSTCFG GENMASK_ULL(51, 50) 209263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_INSTCFG_DATA 2ul 210263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_MEV BIT(19) 211263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1STALLD BIT(27) 212263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1C_CACHE_NC 0ul 213263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1C_CACHE_WBRA 1ul 214263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1C_CACHE_WT 2ul 215263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1C_CACHE_WB 3ul 216263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1CIR GENMASK_ULL(3, 2) 217263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1COR GENMASK_ULL(5, 4) 218263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1CSH GENMASK_ULL(7, 6) 219263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1DSS GENMASK_ULL(1, 0) 220263b2ba5SJacek Lawrynowicz #define IVPU_MMU_STE_1_S1DSS_TERMINATE 0x0 221263b2ba5SJacek Lawrynowicz 222263b2ba5SJacek Lawrynowicz #define IVPU_MMU_REG_TIMEOUT_US (10 * USEC_PER_MSEC) 223263b2ba5SJacek Lawrynowicz #define IVPU_MMU_QUEUE_TIMEOUT_US (100 * USEC_PER_MSEC) 224263b2ba5SJacek Lawrynowicz 225beaf3ebfSJacek Lawrynowicz #define IVPU_MMU_GERROR_ERR_MASK ((REG_FLD(IVPU_MMU_REG_GERROR, CMDQ)) | \ 226beaf3ebfSJacek Lawrynowicz (REG_FLD(IVPU_MMU_REG_GERROR, EVTQ_ABT)) | \ 227beaf3ebfSJacek Lawrynowicz (REG_FLD(IVPU_MMU_REG_GERROR, PRIQ_ABT)) | \ 228beaf3ebfSJacek Lawrynowicz (REG_FLD(IVPU_MMU_REG_GERROR, MSI_CMDQ_ABT)) | \ 229beaf3ebfSJacek Lawrynowicz (REG_FLD(IVPU_MMU_REG_GERROR, MSI_EVTQ_ABT)) | \ 230beaf3ebfSJacek Lawrynowicz (REG_FLD(IVPU_MMU_REG_GERROR, MSI_PRIQ_ABT)) | \ 231beaf3ebfSJacek Lawrynowicz (REG_FLD(IVPU_MMU_REG_GERROR, MSI_ABT))) 232263b2ba5SJacek Lawrynowicz 233e013aa9aSKarol Wachowski #define IVPU_MMU_CERROR_NONE 0x0 234e013aa9aSKarol Wachowski #define IVPU_MMU_CERROR_ILL 0x1 235e013aa9aSKarol Wachowski #define IVPU_MMU_CERROR_ABT 0x2 236e013aa9aSKarol Wachowski #define IVPU_MMU_CERROR_ATC_INV_SYNC 0x3 237e013aa9aSKarol Wachowski 238e013aa9aSKarol Wachowski static const char *ivpu_mmu_event_to_str(u32 cmd) 239263b2ba5SJacek Lawrynowicz { 240263b2ba5SJacek Lawrynowicz switch (cmd) { 241263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_UUT: 242263b2ba5SJacek Lawrynowicz return "Unsupported Upstream Transaction"; 243263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_C_BAD_STREAMID: 244263b2ba5SJacek Lawrynowicz return "Transaction StreamID out of range"; 245263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_STE_FETCH: 246263b2ba5SJacek Lawrynowicz return "Fetch of STE caused external abort"; 247263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_C_BAD_STE: 248263b2ba5SJacek Lawrynowicz return "Used STE invalid"; 249263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_BAD_ATS_TREQ: 250263b2ba5SJacek Lawrynowicz return "Address Request disallowed for a StreamID"; 251263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_STREAM_DISABLED: 252263b2ba5SJacek Lawrynowicz return "Transaction marks non-substream disabled"; 253263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_TRANSL_FORBIDDEN: 254263b2ba5SJacek Lawrynowicz return "MMU bypass is disallowed for this StreamID"; 255263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_C_BAD_SUBSTREAMID: 256263b2ba5SJacek Lawrynowicz return "Invalid StreamID"; 257263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_CD_FETCH: 258263b2ba5SJacek Lawrynowicz return "Fetch of CD caused external abort"; 259263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_C_BAD_CD: 260263b2ba5SJacek Lawrynowicz return "Fetched CD invalid"; 261263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_WALK_EABT: 262263b2ba5SJacek Lawrynowicz return " An external abort occurred fetching a TLB"; 263263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_TRANSLATION: 264263b2ba5SJacek Lawrynowicz return "Translation fault"; 265263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_ADDR_SIZE: 266263b2ba5SJacek Lawrynowicz return " Output address caused address size fault"; 267263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_ACCESS: 268263b2ba5SJacek Lawrynowicz return "Access flag fault"; 269263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_PERMISSION: 270263b2ba5SJacek Lawrynowicz return "Permission fault occurred on page access"; 271263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_TLB_CONFLICT: 272263b2ba5SJacek Lawrynowicz return "A TLB conflict"; 273263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_CFG_CONFLICT: 274263b2ba5SJacek Lawrynowicz return "A configuration cache conflict"; 275263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_E_PAGE_REQUEST: 276263b2ba5SJacek Lawrynowicz return "Page request hint from a client device"; 277263b2ba5SJacek Lawrynowicz case IVPU_MMU_EVT_F_VMS_FETCH: 278263b2ba5SJacek Lawrynowicz return "Fetch of VMS caused external abort"; 279263b2ba5SJacek Lawrynowicz default: 280263b2ba5SJacek Lawrynowicz return "Unknown CMDQ command"; 281263b2ba5SJacek Lawrynowicz } 282263b2ba5SJacek Lawrynowicz } 283263b2ba5SJacek Lawrynowicz 284e013aa9aSKarol Wachowski static const char *ivpu_mmu_cmdq_err_to_str(u32 err) 285e013aa9aSKarol Wachowski { 286e013aa9aSKarol Wachowski switch (err) { 287e013aa9aSKarol Wachowski case IVPU_MMU_CERROR_NONE: 288e013aa9aSKarol Wachowski return "No CMDQ Error"; 289e013aa9aSKarol Wachowski case IVPU_MMU_CERROR_ILL: 290e013aa9aSKarol Wachowski return "Illegal command"; 291e013aa9aSKarol Wachowski case IVPU_MMU_CERROR_ABT: 292e013aa9aSKarol Wachowski return "External abort on CMDQ read"; 293e013aa9aSKarol Wachowski case IVPU_MMU_CERROR_ATC_INV_SYNC: 294e013aa9aSKarol Wachowski return "Sync failed to complete ATS invalidation"; 295e013aa9aSKarol Wachowski default: 296e013aa9aSKarol Wachowski return "Unknown CMDQ Error"; 297e013aa9aSKarol Wachowski } 298e013aa9aSKarol Wachowski } 299e013aa9aSKarol Wachowski 300263b2ba5SJacek Lawrynowicz static void ivpu_mmu_config_check(struct ivpu_device *vdev) 301263b2ba5SJacek Lawrynowicz { 302263b2ba5SJacek Lawrynowicz u32 val_ref; 303263b2ba5SJacek Lawrynowicz u32 val; 304263b2ba5SJacek Lawrynowicz 305263b2ba5SJacek Lawrynowicz if (ivpu_is_simics(vdev)) 306263b2ba5SJacek Lawrynowicz val_ref = IVPU_MMU_IDR0_REF_SIMICS; 307263b2ba5SJacek Lawrynowicz else 308263b2ba5SJacek Lawrynowicz val_ref = IVPU_MMU_IDR0_REF; 309263b2ba5SJacek Lawrynowicz 310beaf3ebfSJacek Lawrynowicz val = REGV_RD32(IVPU_MMU_REG_IDR0); 311263b2ba5SJacek Lawrynowicz if (val != val_ref) 312263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "IDR0 0x%x != IDR0_REF 0x%x\n", val, val_ref); 313263b2ba5SJacek Lawrynowicz 314beaf3ebfSJacek Lawrynowicz val = REGV_RD32(IVPU_MMU_REG_IDR1); 315263b2ba5SJacek Lawrynowicz if (val != IVPU_MMU_IDR1_REF) 316263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "IDR1 0x%x != IDR1_REF 0x%x\n", val, IVPU_MMU_IDR1_REF); 317263b2ba5SJacek Lawrynowicz 318beaf3ebfSJacek Lawrynowicz val = REGV_RD32(IVPU_MMU_REG_IDR3); 319263b2ba5SJacek Lawrynowicz if (val != IVPU_MMU_IDR3_REF) 320263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "IDR3 0x%x != IDR3_REF 0x%x\n", val, IVPU_MMU_IDR3_REF); 321263b2ba5SJacek Lawrynowicz 322263b2ba5SJacek Lawrynowicz if (ivpu_is_simics(vdev)) 323263b2ba5SJacek Lawrynowicz val_ref = IVPU_MMU_IDR5_REF_SIMICS; 324263b2ba5SJacek Lawrynowicz else if (ivpu_is_fpga(vdev)) 325263b2ba5SJacek Lawrynowicz val_ref = IVPU_MMU_IDR5_REF_FPGA; 326263b2ba5SJacek Lawrynowicz else 327263b2ba5SJacek Lawrynowicz val_ref = IVPU_MMU_IDR5_REF; 328263b2ba5SJacek Lawrynowicz 329beaf3ebfSJacek Lawrynowicz val = REGV_RD32(IVPU_MMU_REG_IDR5); 330263b2ba5SJacek Lawrynowicz if (val != val_ref) 331263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "IDR5 0x%x != IDR5_REF 0x%x\n", val, val_ref); 332263b2ba5SJacek Lawrynowicz } 333263b2ba5SJacek Lawrynowicz 334263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cdtab_alloc(struct ivpu_device *vdev) 335263b2ba5SJacek Lawrynowicz { 336263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 337263b2ba5SJacek Lawrynowicz struct ivpu_mmu_cdtab *cdtab = &mmu->cdtab; 338263b2ba5SJacek Lawrynowicz size_t size = IVPU_MMU_CDTAB_ENT_COUNT * IVPU_MMU_CDTAB_ENT_SIZE; 339263b2ba5SJacek Lawrynowicz 340263b2ba5SJacek Lawrynowicz cdtab->base = dmam_alloc_coherent(vdev->drm.dev, size, &cdtab->dma, GFP_KERNEL); 341263b2ba5SJacek Lawrynowicz if (!cdtab->base) 342263b2ba5SJacek Lawrynowicz return -ENOMEM; 343263b2ba5SJacek Lawrynowicz 344263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "CDTAB alloc: dma=%pad size=%zu\n", &cdtab->dma, size); 345263b2ba5SJacek Lawrynowicz 346263b2ba5SJacek Lawrynowicz return 0; 347263b2ba5SJacek Lawrynowicz } 348263b2ba5SJacek Lawrynowicz 349263b2ba5SJacek Lawrynowicz static int ivpu_mmu_strtab_alloc(struct ivpu_device *vdev) 350263b2ba5SJacek Lawrynowicz { 351263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 352263b2ba5SJacek Lawrynowicz struct ivpu_mmu_strtab *strtab = &mmu->strtab; 353263b2ba5SJacek Lawrynowicz size_t size = IVPU_MMU_STRTAB_ENT_COUNT * IVPU_MMU_STRTAB_ENT_SIZE; 354263b2ba5SJacek Lawrynowicz 355263b2ba5SJacek Lawrynowicz strtab->base = dmam_alloc_coherent(vdev->drm.dev, size, &strtab->dma, GFP_KERNEL); 356263b2ba5SJacek Lawrynowicz if (!strtab->base) 357263b2ba5SJacek Lawrynowicz return -ENOMEM; 358263b2ba5SJacek Lawrynowicz 359263b2ba5SJacek Lawrynowicz strtab->base_cfg = IVPU_MMU_STRTAB_CFG; 360263b2ba5SJacek Lawrynowicz strtab->dma_q = IVPU_MMU_STRTAB_BASE_RA; 361263b2ba5SJacek Lawrynowicz strtab->dma_q |= strtab->dma & IVPU_MMU_STRTAB_BASE_ADDR_MASK; 362263b2ba5SJacek Lawrynowicz 363263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "STRTAB alloc: dma=%pad dma_q=%pad size=%zu\n", 364263b2ba5SJacek Lawrynowicz &strtab->dma, &strtab->dma_q, size); 365263b2ba5SJacek Lawrynowicz 366263b2ba5SJacek Lawrynowicz return 0; 367263b2ba5SJacek Lawrynowicz } 368263b2ba5SJacek Lawrynowicz 369263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_alloc(struct ivpu_device *vdev) 370263b2ba5SJacek Lawrynowicz { 371263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 372263b2ba5SJacek Lawrynowicz struct ivpu_mmu_queue *q = &mmu->cmdq; 373263b2ba5SJacek Lawrynowicz 374263b2ba5SJacek Lawrynowicz q->base = dmam_alloc_coherent(vdev->drm.dev, IVPU_MMU_CMDQ_SIZE, &q->dma, GFP_KERNEL); 375263b2ba5SJacek Lawrynowicz if (!q->base) 376263b2ba5SJacek Lawrynowicz return -ENOMEM; 377263b2ba5SJacek Lawrynowicz 378263b2ba5SJacek Lawrynowicz q->dma_q = IVPU_MMU_Q_BASE_RWA; 379263b2ba5SJacek Lawrynowicz q->dma_q |= q->dma & IVPU_MMU_Q_BASE_ADDR_MASK; 380263b2ba5SJacek Lawrynowicz q->dma_q |= IVPU_MMU_Q_COUNT_LOG2; 381263b2ba5SJacek Lawrynowicz 382263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "CMDQ alloc: dma=%pad dma_q=%pad size=%u\n", 383263b2ba5SJacek Lawrynowicz &q->dma, &q->dma_q, IVPU_MMU_CMDQ_SIZE); 384263b2ba5SJacek Lawrynowicz 385263b2ba5SJacek Lawrynowicz return 0; 386263b2ba5SJacek Lawrynowicz } 387263b2ba5SJacek Lawrynowicz 388263b2ba5SJacek Lawrynowicz static int ivpu_mmu_evtq_alloc(struct ivpu_device *vdev) 389263b2ba5SJacek Lawrynowicz { 390263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 391263b2ba5SJacek Lawrynowicz struct ivpu_mmu_queue *q = &mmu->evtq; 392263b2ba5SJacek Lawrynowicz 393263b2ba5SJacek Lawrynowicz q->base = dmam_alloc_coherent(vdev->drm.dev, IVPU_MMU_EVTQ_SIZE, &q->dma, GFP_KERNEL); 394263b2ba5SJacek Lawrynowicz if (!q->base) 395263b2ba5SJacek Lawrynowicz return -ENOMEM; 396263b2ba5SJacek Lawrynowicz 397263b2ba5SJacek Lawrynowicz q->dma_q = IVPU_MMU_Q_BASE_RWA; 398263b2ba5SJacek Lawrynowicz q->dma_q |= q->dma & IVPU_MMU_Q_BASE_ADDR_MASK; 399263b2ba5SJacek Lawrynowicz q->dma_q |= IVPU_MMU_Q_COUNT_LOG2; 400263b2ba5SJacek Lawrynowicz 401263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "EVTQ alloc: dma=%pad dma_q=%pad size=%u\n", 402263b2ba5SJacek Lawrynowicz &q->dma, &q->dma_q, IVPU_MMU_EVTQ_SIZE); 403263b2ba5SJacek Lawrynowicz 404263b2ba5SJacek Lawrynowicz return 0; 405263b2ba5SJacek Lawrynowicz } 406263b2ba5SJacek Lawrynowicz 407263b2ba5SJacek Lawrynowicz static int ivpu_mmu_structs_alloc(struct ivpu_device *vdev) 408263b2ba5SJacek Lawrynowicz { 409263b2ba5SJacek Lawrynowicz int ret; 410263b2ba5SJacek Lawrynowicz 411263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cdtab_alloc(vdev); 412263b2ba5SJacek Lawrynowicz if (ret) { 413263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to allocate cdtab: %d\n", ret); 414263b2ba5SJacek Lawrynowicz return ret; 415263b2ba5SJacek Lawrynowicz } 416263b2ba5SJacek Lawrynowicz 417263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_strtab_alloc(vdev); 418263b2ba5SJacek Lawrynowicz if (ret) { 419263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to allocate strtab: %d\n", ret); 420263b2ba5SJacek Lawrynowicz return ret; 421263b2ba5SJacek Lawrynowicz } 422263b2ba5SJacek Lawrynowicz 423263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_alloc(vdev); 424263b2ba5SJacek Lawrynowicz if (ret) { 425263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to allocate cmdq: %d\n", ret); 426263b2ba5SJacek Lawrynowicz return ret; 427263b2ba5SJacek Lawrynowicz } 428263b2ba5SJacek Lawrynowicz 429263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_evtq_alloc(vdev); 430263b2ba5SJacek Lawrynowicz if (ret) 431263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to allocate evtq: %d\n", ret); 432263b2ba5SJacek Lawrynowicz 433263b2ba5SJacek Lawrynowicz return ret; 434263b2ba5SJacek Lawrynowicz } 435263b2ba5SJacek Lawrynowicz 43674ce0f38SKrystian Pradzynski static int ivpu_mmu_reg_write_cr0(struct ivpu_device *vdev, u32 val) 437263b2ba5SJacek Lawrynowicz { 43874ce0f38SKrystian Pradzynski REGV_WR32(IVPU_MMU_REG_CR0, val); 439263b2ba5SJacek Lawrynowicz 44074ce0f38SKrystian Pradzynski return REGV_POLL_FLD(IVPU_MMU_REG_CR0ACK, VAL, val, IVPU_MMU_REG_TIMEOUT_US); 44174ce0f38SKrystian Pradzynski } 442263b2ba5SJacek Lawrynowicz 44374ce0f38SKrystian Pradzynski static int ivpu_mmu_reg_write_irq_ctrl(struct ivpu_device *vdev, u32 val) 44474ce0f38SKrystian Pradzynski { 44574ce0f38SKrystian Pradzynski REGV_WR32(IVPU_MMU_REG_IRQ_CTRL, val); 446263b2ba5SJacek Lawrynowicz 44774ce0f38SKrystian Pradzynski return REGV_POLL_FLD(IVPU_MMU_REG_IRQ_CTRLACK, VAL, val, IVPU_MMU_REG_TIMEOUT_US); 448263b2ba5SJacek Lawrynowicz } 449263b2ba5SJacek Lawrynowicz 450263b2ba5SJacek Lawrynowicz static int ivpu_mmu_irqs_setup(struct ivpu_device *vdev) 451263b2ba5SJacek Lawrynowicz { 452263b2ba5SJacek Lawrynowicz u32 irq_ctrl = IVPU_MMU_IRQ_EVTQ_EN | IVPU_MMU_IRQ_GERROR_EN; 453263b2ba5SJacek Lawrynowicz int ret; 454263b2ba5SJacek Lawrynowicz 45574ce0f38SKrystian Pradzynski ret = ivpu_mmu_reg_write_irq_ctrl(vdev, 0); 456263b2ba5SJacek Lawrynowicz if (ret) 457263b2ba5SJacek Lawrynowicz return ret; 458263b2ba5SJacek Lawrynowicz 45974ce0f38SKrystian Pradzynski return ivpu_mmu_reg_write_irq_ctrl(vdev, irq_ctrl); 460263b2ba5SJacek Lawrynowicz } 461263b2ba5SJacek Lawrynowicz 462263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_wait_for_cons(struct ivpu_device *vdev) 463263b2ba5SJacek Lawrynowicz { 464263b2ba5SJacek Lawrynowicz struct ivpu_mmu_queue *cmdq = &vdev->mmu->cmdq; 46574ce0f38SKrystian Pradzynski int ret; 466263b2ba5SJacek Lawrynowicz 46774ce0f38SKrystian Pradzynski ret = REGV_POLL_FLD(IVPU_MMU_REG_CMDQ_CONS, VAL, cmdq->prod, 468263b2ba5SJacek Lawrynowicz IVPU_MMU_QUEUE_TIMEOUT_US); 46974ce0f38SKrystian Pradzynski if (ret) 47074ce0f38SKrystian Pradzynski return ret; 47174ce0f38SKrystian Pradzynski 47274ce0f38SKrystian Pradzynski cmdq->cons = cmdq->prod; 47374ce0f38SKrystian Pradzynski 47474ce0f38SKrystian Pradzynski return 0; 475263b2ba5SJacek Lawrynowicz } 476263b2ba5SJacek Lawrynowicz 477263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_cmd_write(struct ivpu_device *vdev, const char *name, u64 data0, u64 data1) 478263b2ba5SJacek Lawrynowicz { 479263b2ba5SJacek Lawrynowicz struct ivpu_mmu_queue *q = &vdev->mmu->cmdq; 480263b2ba5SJacek Lawrynowicz u64 *queue_buffer = q->base; 481263b2ba5SJacek Lawrynowicz int idx = IVPU_MMU_Q_IDX(q->prod) * (IVPU_MMU_CMDQ_CMD_SIZE / sizeof(*queue_buffer)); 482263b2ba5SJacek Lawrynowicz 483263b2ba5SJacek Lawrynowicz if (!CIRC_SPACE(IVPU_MMU_Q_IDX(q->prod), IVPU_MMU_Q_IDX(q->cons), IVPU_MMU_Q_COUNT)) { 484263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to write MMU CMD %s\n", name); 485263b2ba5SJacek Lawrynowicz return -EBUSY; 486263b2ba5SJacek Lawrynowicz } 487263b2ba5SJacek Lawrynowicz 488263b2ba5SJacek Lawrynowicz queue_buffer[idx] = data0; 489263b2ba5SJacek Lawrynowicz queue_buffer[idx + 1] = data1; 490263b2ba5SJacek Lawrynowicz q->prod = (q->prod + 1) & IVPU_MMU_Q_WRAP_MASK; 491263b2ba5SJacek Lawrynowicz 492263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "CMD write: %s data: 0x%llx 0x%llx\n", name, data0, data1); 493263b2ba5SJacek Lawrynowicz 494263b2ba5SJacek Lawrynowicz return 0; 495263b2ba5SJacek Lawrynowicz } 496263b2ba5SJacek Lawrynowicz 497263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_sync(struct ivpu_device *vdev) 498263b2ba5SJacek Lawrynowicz { 499263b2ba5SJacek Lawrynowicz struct ivpu_mmu_queue *q = &vdev->mmu->cmdq; 500263b2ba5SJacek Lawrynowicz u64 val; 501263b2ba5SJacek Lawrynowicz int ret; 502263b2ba5SJacek Lawrynowicz 5030c287c27SJacek Lawrynowicz val = FIELD_PREP(IVPU_MMU_CMD_OPCODE, CMD_SYNC); 504263b2ba5SJacek Lawrynowicz 505263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_cmd_write(vdev, "SYNC", val, 0); 506263b2ba5SJacek Lawrynowicz if (ret) 507263b2ba5SJacek Lawrynowicz return ret; 508263b2ba5SJacek Lawrynowicz 509263b2ba5SJacek Lawrynowicz clflush_cache_range(q->base, IVPU_MMU_CMDQ_SIZE); 510beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_CMDQ_PROD, q->prod); 511263b2ba5SJacek Lawrynowicz 512263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_wait_for_cons(vdev); 513e013aa9aSKarol Wachowski if (ret) { 514e013aa9aSKarol Wachowski u32 err; 515e013aa9aSKarol Wachowski 516e013aa9aSKarol Wachowski val = REGV_RD32(IVPU_MMU_REG_CMDQ_CONS); 517e013aa9aSKarol Wachowski err = REG_GET_FLD(IVPU_MMU_REG_CMDQ_CONS, ERR, val); 518e013aa9aSKarol Wachowski 519e013aa9aSKarol Wachowski ivpu_err(vdev, "Timed out waiting for MMU consumer: %d, error: %s\n", ret, 520e013aa9aSKarol Wachowski ivpu_mmu_cmdq_err_to_str(err)); 521e013aa9aSKarol Wachowski } 522263b2ba5SJacek Lawrynowicz 523263b2ba5SJacek Lawrynowicz return ret; 524263b2ba5SJacek Lawrynowicz } 525263b2ba5SJacek Lawrynowicz 526263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_write_cfgi_all(struct ivpu_device *vdev) 527263b2ba5SJacek Lawrynowicz { 528263b2ba5SJacek Lawrynowicz u64 data0 = FIELD_PREP(IVPU_MMU_CMD_OPCODE, CMD_CFGI_ALL); 529263b2ba5SJacek Lawrynowicz u64 data1 = FIELD_PREP(IVPU_MMU_CMD_CFGI_1_RANGE, 0x1f); 530263b2ba5SJacek Lawrynowicz 531263b2ba5SJacek Lawrynowicz return ivpu_mmu_cmdq_cmd_write(vdev, "CFGI_ALL", data0, data1); 532263b2ba5SJacek Lawrynowicz } 533263b2ba5SJacek Lawrynowicz 534263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_write_tlbi_nh_asid(struct ivpu_device *vdev, u16 ssid) 535263b2ba5SJacek Lawrynowicz { 536263b2ba5SJacek Lawrynowicz u64 val = FIELD_PREP(IVPU_MMU_CMD_OPCODE, CMD_TLBI_NH_ASID) | 537263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CMD_TLBI_0_ASID, ssid); 538263b2ba5SJacek Lawrynowicz 539263b2ba5SJacek Lawrynowicz return ivpu_mmu_cmdq_cmd_write(vdev, "TLBI_NH_ASID", val, 0); 540263b2ba5SJacek Lawrynowicz } 541263b2ba5SJacek Lawrynowicz 542263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cmdq_write_tlbi_nsnh_all(struct ivpu_device *vdev) 543263b2ba5SJacek Lawrynowicz { 544263b2ba5SJacek Lawrynowicz u64 val = FIELD_PREP(IVPU_MMU_CMD_OPCODE, CMD_TLBI_NSNH_ALL); 545263b2ba5SJacek Lawrynowicz 546263b2ba5SJacek Lawrynowicz return ivpu_mmu_cmdq_cmd_write(vdev, "TLBI_NSNH_ALL", val, 0); 547263b2ba5SJacek Lawrynowicz } 548263b2ba5SJacek Lawrynowicz 549263b2ba5SJacek Lawrynowicz static int ivpu_mmu_reset(struct ivpu_device *vdev) 550263b2ba5SJacek Lawrynowicz { 551263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 552263b2ba5SJacek Lawrynowicz u32 val; 553263b2ba5SJacek Lawrynowicz int ret; 554263b2ba5SJacek Lawrynowicz 555263b2ba5SJacek Lawrynowicz memset(mmu->cmdq.base, 0, IVPU_MMU_CMDQ_SIZE); 556263b2ba5SJacek Lawrynowicz clflush_cache_range(mmu->cmdq.base, IVPU_MMU_CMDQ_SIZE); 557263b2ba5SJacek Lawrynowicz mmu->cmdq.prod = 0; 558263b2ba5SJacek Lawrynowicz mmu->cmdq.cons = 0; 559263b2ba5SJacek Lawrynowicz 560263b2ba5SJacek Lawrynowicz memset(mmu->evtq.base, 0, IVPU_MMU_EVTQ_SIZE); 561263b2ba5SJacek Lawrynowicz clflush_cache_range(mmu->evtq.base, IVPU_MMU_EVTQ_SIZE); 562263b2ba5SJacek Lawrynowicz mmu->evtq.prod = 0; 563263b2ba5SJacek Lawrynowicz mmu->evtq.cons = 0; 564263b2ba5SJacek Lawrynowicz 56574ce0f38SKrystian Pradzynski ret = ivpu_mmu_reg_write_cr0(vdev, 0); 566263b2ba5SJacek Lawrynowicz if (ret) 567263b2ba5SJacek Lawrynowicz return ret; 568263b2ba5SJacek Lawrynowicz 569263b2ba5SJacek Lawrynowicz val = FIELD_PREP(IVPU_MMU_CR1_TABLE_SH, IVPU_MMU_SH_ISH) | 570263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CR1_TABLE_OC, IVPU_MMU_CACHE_WB) | 571263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CR1_TABLE_IC, IVPU_MMU_CACHE_WB) | 572263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CR1_QUEUE_SH, IVPU_MMU_SH_ISH) | 573263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CR1_QUEUE_OC, IVPU_MMU_CACHE_WB) | 574263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CR1_QUEUE_IC, IVPU_MMU_CACHE_WB); 575beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_CR1, val); 576263b2ba5SJacek Lawrynowicz 577beaf3ebfSJacek Lawrynowicz REGV_WR64(IVPU_MMU_REG_STRTAB_BASE, mmu->strtab.dma_q); 578beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_STRTAB_BASE_CFG, mmu->strtab.base_cfg); 579263b2ba5SJacek Lawrynowicz 580beaf3ebfSJacek Lawrynowicz REGV_WR64(IVPU_MMU_REG_CMDQ_BASE, mmu->cmdq.dma_q); 581beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_CMDQ_PROD, 0); 582beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_CMDQ_CONS, 0); 583263b2ba5SJacek Lawrynowicz 584263b2ba5SJacek Lawrynowicz val = IVPU_MMU_CR0_CMDQEN; 58574ce0f38SKrystian Pradzynski ret = ivpu_mmu_reg_write_cr0(vdev, val); 586263b2ba5SJacek Lawrynowicz if (ret) 587263b2ba5SJacek Lawrynowicz return ret; 588263b2ba5SJacek Lawrynowicz 589263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_write_cfgi_all(vdev); 590263b2ba5SJacek Lawrynowicz if (ret) 591263b2ba5SJacek Lawrynowicz return ret; 592263b2ba5SJacek Lawrynowicz 593263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_write_tlbi_nsnh_all(vdev); 594263b2ba5SJacek Lawrynowicz if (ret) 595263b2ba5SJacek Lawrynowicz return ret; 596263b2ba5SJacek Lawrynowicz 597263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_sync(vdev); 598263b2ba5SJacek Lawrynowicz if (ret) 599263b2ba5SJacek Lawrynowicz return ret; 600263b2ba5SJacek Lawrynowicz 601beaf3ebfSJacek Lawrynowicz REGV_WR64(IVPU_MMU_REG_EVTQ_BASE, mmu->evtq.dma_q); 602beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_EVTQ_PROD_SEC, 0); 603beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_EVTQ_CONS_SEC, 0); 604263b2ba5SJacek Lawrynowicz 605263b2ba5SJacek Lawrynowicz val |= IVPU_MMU_CR0_EVTQEN; 60674ce0f38SKrystian Pradzynski ret = ivpu_mmu_reg_write_cr0(vdev, val); 607263b2ba5SJacek Lawrynowicz if (ret) 608263b2ba5SJacek Lawrynowicz return ret; 609263b2ba5SJacek Lawrynowicz 610263b2ba5SJacek Lawrynowicz val |= IVPU_MMU_CR0_ATSCHK; 61174ce0f38SKrystian Pradzynski ret = ivpu_mmu_reg_write_cr0(vdev, val); 612263b2ba5SJacek Lawrynowicz if (ret) 613263b2ba5SJacek Lawrynowicz return ret; 614263b2ba5SJacek Lawrynowicz 615263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_irqs_setup(vdev); 616263b2ba5SJacek Lawrynowicz if (ret) 617263b2ba5SJacek Lawrynowicz return ret; 618263b2ba5SJacek Lawrynowicz 619263b2ba5SJacek Lawrynowicz val |= IVPU_MMU_CR0_SMMUEN; 62074ce0f38SKrystian Pradzynski return ivpu_mmu_reg_write_cr0(vdev, val); 621263b2ba5SJacek Lawrynowicz } 622263b2ba5SJacek Lawrynowicz 623263b2ba5SJacek Lawrynowicz static void ivpu_mmu_strtab_link_cd(struct ivpu_device *vdev, u32 sid) 624263b2ba5SJacek Lawrynowicz { 625263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 626263b2ba5SJacek Lawrynowicz struct ivpu_mmu_strtab *strtab = &mmu->strtab; 627263b2ba5SJacek Lawrynowicz struct ivpu_mmu_cdtab *cdtab = &mmu->cdtab; 628263b2ba5SJacek Lawrynowicz u64 *entry = strtab->base + (sid * IVPU_MMU_STRTAB_ENT_SIZE); 629263b2ba5SJacek Lawrynowicz u64 str[2]; 630263b2ba5SJacek Lawrynowicz 631263b2ba5SJacek Lawrynowicz str[0] = FIELD_PREP(IVPU_MMU_STE_0_CFG, IVPU_MMU_STE_0_CFG_S1_TRANS) | 632263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_0_S1CDMAX, IVPU_MMU_CDTAB_ENT_COUNT_LOG2) | 633263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_0_S1FMT, IVPU_MMU_STE_0_S1FMT_LINEAR) | 634263b2ba5SJacek Lawrynowicz IVPU_MMU_STE_0_V | 635263b2ba5SJacek Lawrynowicz (cdtab->dma & IVPU_MMU_STE_0_S1CTXPTR_MASK); 636263b2ba5SJacek Lawrynowicz 637263b2ba5SJacek Lawrynowicz str[1] = FIELD_PREP(IVPU_MMU_STE_1_S1DSS, IVPU_MMU_STE_1_S1DSS_TERMINATE) | 638263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_S1CIR, IVPU_MMU_STE_1_S1C_CACHE_NC) | 639263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_S1COR, IVPU_MMU_STE_1_S1C_CACHE_NC) | 640263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_S1CSH, IVPU_MMU_SH_NSH) | 641263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_PRIVCFG, IVPU_MMU_STE_1_PRIVCFG_UNPRIV) | 642263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_INSTCFG, IVPU_MMU_STE_1_INSTCFG_DATA) | 643263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_STRW, IVPU_MMU_STE_1_STRW_NSEL1) | 644263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_STE_1_CONT, IVPU_MMU_STRTAB_CFG_LOG2SIZE) | 645263b2ba5SJacek Lawrynowicz IVPU_MMU_STE_1_MEV | 646263b2ba5SJacek Lawrynowicz IVPU_MMU_STE_1_S1STALLD; 647263b2ba5SJacek Lawrynowicz 648263b2ba5SJacek Lawrynowicz WRITE_ONCE(entry[1], str[1]); 649263b2ba5SJacek Lawrynowicz WRITE_ONCE(entry[0], str[0]); 650263b2ba5SJacek Lawrynowicz 651263b2ba5SJacek Lawrynowicz clflush_cache_range(entry, IVPU_MMU_STRTAB_ENT_SIZE); 652263b2ba5SJacek Lawrynowicz 653263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "STRTAB write entry (SSID=%u): 0x%llx, 0x%llx\n", sid, str[0], str[1]); 654263b2ba5SJacek Lawrynowicz } 655263b2ba5SJacek Lawrynowicz 656263b2ba5SJacek Lawrynowicz static int ivpu_mmu_strtab_init(struct ivpu_device *vdev) 657263b2ba5SJacek Lawrynowicz { 658263b2ba5SJacek Lawrynowicz ivpu_mmu_strtab_link_cd(vdev, IVPU_MMU_STREAM_ID0); 659263b2ba5SJacek Lawrynowicz ivpu_mmu_strtab_link_cd(vdev, IVPU_MMU_STREAM_ID3); 660263b2ba5SJacek Lawrynowicz 661263b2ba5SJacek Lawrynowicz return 0; 662263b2ba5SJacek Lawrynowicz } 663263b2ba5SJacek Lawrynowicz 664263b2ba5SJacek Lawrynowicz int ivpu_mmu_invalidate_tlb(struct ivpu_device *vdev, u16 ssid) 665263b2ba5SJacek Lawrynowicz { 666263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 667b563e479SStanislaw Gruszka int ret = 0; 668263b2ba5SJacek Lawrynowicz 669b563e479SStanislaw Gruszka mutex_lock(&mmu->lock); 670b563e479SStanislaw Gruszka if (!mmu->on) 671263b2ba5SJacek Lawrynowicz goto unlock; 672263b2ba5SJacek Lawrynowicz 673263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_write_tlbi_nh_asid(vdev, ssid); 674263b2ba5SJacek Lawrynowicz if (ret) 675263b2ba5SJacek Lawrynowicz goto unlock; 676263b2ba5SJacek Lawrynowicz 677263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_sync(vdev); 678263b2ba5SJacek Lawrynowicz unlock: 679263b2ba5SJacek Lawrynowicz mutex_unlock(&mmu->lock); 680263b2ba5SJacek Lawrynowicz return ret; 681263b2ba5SJacek Lawrynowicz } 682263b2ba5SJacek Lawrynowicz 683263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cd_add(struct ivpu_device *vdev, u32 ssid, u64 cd_dma) 684263b2ba5SJacek Lawrynowicz { 685263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 686263b2ba5SJacek Lawrynowicz struct ivpu_mmu_cdtab *cdtab = &mmu->cdtab; 687263b2ba5SJacek Lawrynowicz u64 *entry; 688263b2ba5SJacek Lawrynowicz u64 cd[4]; 689b563e479SStanislaw Gruszka int ret = 0; 690263b2ba5SJacek Lawrynowicz 691263b2ba5SJacek Lawrynowicz if (ssid > IVPU_MMU_CDTAB_ENT_COUNT) 692263b2ba5SJacek Lawrynowicz return -EINVAL; 693263b2ba5SJacek Lawrynowicz 694263b2ba5SJacek Lawrynowicz entry = cdtab->base + (ssid * IVPU_MMU_CDTAB_ENT_SIZE); 695263b2ba5SJacek Lawrynowicz 696263b2ba5SJacek Lawrynowicz if (cd_dma != 0) { 697a2fd4a6fSKarol Wachowski cd[0] = FIELD_PREP(IVPU_MMU_CD_0_TCR_T0SZ, IVPU_MMU_T0SZ_48BIT) | 698263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CD_0_TCR_TG0, 0) | 699263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CD_0_TCR_IRGN0, 0) | 700263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CD_0_TCR_ORGN0, 0) | 701263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CD_0_TCR_SH0, 0) | 702a2fd4a6fSKarol Wachowski FIELD_PREP(IVPU_MMU_CD_0_TCR_IPS, IVPU_MMU_IPS_48BIT) | 703263b2ba5SJacek Lawrynowicz FIELD_PREP(IVPU_MMU_CD_0_ASID, ssid) | 704263b2ba5SJacek Lawrynowicz IVPU_MMU_CD_0_TCR_EPD1 | 705263b2ba5SJacek Lawrynowicz IVPU_MMU_CD_0_AA64 | 706263b2ba5SJacek Lawrynowicz IVPU_MMU_CD_0_R | 707263b2ba5SJacek Lawrynowicz IVPU_MMU_CD_0_ASET | 708263b2ba5SJacek Lawrynowicz IVPU_MMU_CD_0_V; 709263b2ba5SJacek Lawrynowicz cd[1] = cd_dma & IVPU_MMU_CD_1_TTB0_MASK; 710263b2ba5SJacek Lawrynowicz cd[2] = 0; 711263b2ba5SJacek Lawrynowicz cd[3] = 0x0000000000007444; 712263b2ba5SJacek Lawrynowicz 713263b2ba5SJacek Lawrynowicz /* For global context generate memory fault on VPU */ 714263b2ba5SJacek Lawrynowicz if (ssid == IVPU_GLOBAL_CONTEXT_MMU_SSID) 715263b2ba5SJacek Lawrynowicz cd[0] |= IVPU_MMU_CD_0_A; 716263b2ba5SJacek Lawrynowicz } else { 717263b2ba5SJacek Lawrynowicz memset(cd, 0, sizeof(cd)); 718263b2ba5SJacek Lawrynowicz } 719263b2ba5SJacek Lawrynowicz 720263b2ba5SJacek Lawrynowicz WRITE_ONCE(entry[1], cd[1]); 721263b2ba5SJacek Lawrynowicz WRITE_ONCE(entry[2], cd[2]); 722263b2ba5SJacek Lawrynowicz WRITE_ONCE(entry[3], cd[3]); 723263b2ba5SJacek Lawrynowicz WRITE_ONCE(entry[0], cd[0]); 724263b2ba5SJacek Lawrynowicz 725263b2ba5SJacek Lawrynowicz clflush_cache_range(entry, IVPU_MMU_CDTAB_ENT_SIZE); 726263b2ba5SJacek Lawrynowicz 727263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "CDTAB %s entry (SSID=%u, dma=%pad): 0x%llx, 0x%llx, 0x%llx, 0x%llx\n", 728263b2ba5SJacek Lawrynowicz cd_dma ? "write" : "clear", ssid, &cd_dma, cd[0], cd[1], cd[2], cd[3]); 729263b2ba5SJacek Lawrynowicz 730b563e479SStanislaw Gruszka mutex_lock(&mmu->lock); 731b563e479SStanislaw Gruszka if (!mmu->on) 732263b2ba5SJacek Lawrynowicz goto unlock; 733263b2ba5SJacek Lawrynowicz 734263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_write_cfgi_all(vdev); 735263b2ba5SJacek Lawrynowicz if (ret) 736263b2ba5SJacek Lawrynowicz goto unlock; 737263b2ba5SJacek Lawrynowicz 738263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_sync(vdev); 739263b2ba5SJacek Lawrynowicz unlock: 740263b2ba5SJacek Lawrynowicz mutex_unlock(&mmu->lock); 741263b2ba5SJacek Lawrynowicz return ret; 742263b2ba5SJacek Lawrynowicz } 743263b2ba5SJacek Lawrynowicz 744263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cd_add_gbl(struct ivpu_device *vdev) 745263b2ba5SJacek Lawrynowicz { 746263b2ba5SJacek Lawrynowicz int ret; 747263b2ba5SJacek Lawrynowicz 748263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cd_add(vdev, 0, vdev->gctx.pgtable.pgd_dma); 749263b2ba5SJacek Lawrynowicz if (ret) 750263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to add global CD entry: %d\n", ret); 751263b2ba5SJacek Lawrynowicz 752263b2ba5SJacek Lawrynowicz return ret; 753263b2ba5SJacek Lawrynowicz } 754263b2ba5SJacek Lawrynowicz 755263b2ba5SJacek Lawrynowicz static int ivpu_mmu_cd_add_user(struct ivpu_device *vdev, u32 ssid, dma_addr_t cd_dma) 756263b2ba5SJacek Lawrynowicz { 757263b2ba5SJacek Lawrynowicz int ret; 758263b2ba5SJacek Lawrynowicz 759263b2ba5SJacek Lawrynowicz if (ssid == 0) { 760263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Invalid SSID: %u\n", ssid); 761263b2ba5SJacek Lawrynowicz return -EINVAL; 762263b2ba5SJacek Lawrynowicz } 763263b2ba5SJacek Lawrynowicz 764263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cd_add(vdev, ssid, cd_dma); 765263b2ba5SJacek Lawrynowicz if (ret) 766263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to add CD entry SSID=%u: %d\n", ssid, ret); 767263b2ba5SJacek Lawrynowicz 768263b2ba5SJacek Lawrynowicz return ret; 769263b2ba5SJacek Lawrynowicz } 770263b2ba5SJacek Lawrynowicz 771263b2ba5SJacek Lawrynowicz int ivpu_mmu_init(struct ivpu_device *vdev) 772263b2ba5SJacek Lawrynowicz { 773263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 774263b2ba5SJacek Lawrynowicz int ret; 775263b2ba5SJacek Lawrynowicz 776263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "Init..\n"); 777263b2ba5SJacek Lawrynowicz 778263b2ba5SJacek Lawrynowicz ivpu_mmu_config_check(vdev); 779263b2ba5SJacek Lawrynowicz 780*48aea7f2SJacek Lawrynowicz ret = drmm_mutex_init(&vdev->drm, &mmu->lock); 781*48aea7f2SJacek Lawrynowicz if (ret) 782*48aea7f2SJacek Lawrynowicz return ret; 783*48aea7f2SJacek Lawrynowicz 784263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_structs_alloc(vdev); 785263b2ba5SJacek Lawrynowicz if (ret) 786263b2ba5SJacek Lawrynowicz return ret; 787263b2ba5SJacek Lawrynowicz 788263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_strtab_init(vdev); 789263b2ba5SJacek Lawrynowicz if (ret) { 790263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to initialize strtab: %d\n", ret); 791263b2ba5SJacek Lawrynowicz return ret; 792263b2ba5SJacek Lawrynowicz } 793263b2ba5SJacek Lawrynowicz 794263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cd_add_gbl(vdev); 795263b2ba5SJacek Lawrynowicz if (ret) { 796263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to initialize strtab: %d\n", ret); 797263b2ba5SJacek Lawrynowicz return ret; 798263b2ba5SJacek Lawrynowicz } 799263b2ba5SJacek Lawrynowicz 800263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_enable(vdev); 801263b2ba5SJacek Lawrynowicz if (ret) { 802263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to resume MMU: %d\n", ret); 803263b2ba5SJacek Lawrynowicz return ret; 804263b2ba5SJacek Lawrynowicz } 805263b2ba5SJacek Lawrynowicz 806263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, MMU, "Init done\n"); 807263b2ba5SJacek Lawrynowicz 808263b2ba5SJacek Lawrynowicz return 0; 809263b2ba5SJacek Lawrynowicz } 810263b2ba5SJacek Lawrynowicz 811263b2ba5SJacek Lawrynowicz int ivpu_mmu_enable(struct ivpu_device *vdev) 812263b2ba5SJacek Lawrynowicz { 813263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 814263b2ba5SJacek Lawrynowicz int ret; 815263b2ba5SJacek Lawrynowicz 816263b2ba5SJacek Lawrynowicz mutex_lock(&mmu->lock); 817263b2ba5SJacek Lawrynowicz 818263b2ba5SJacek Lawrynowicz mmu->on = true; 819263b2ba5SJacek Lawrynowicz 820263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_reset(vdev); 821263b2ba5SJacek Lawrynowicz if (ret) { 822263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "Failed to reset MMU: %d\n", ret); 823263b2ba5SJacek Lawrynowicz goto err; 824263b2ba5SJacek Lawrynowicz } 825263b2ba5SJacek Lawrynowicz 826263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_write_cfgi_all(vdev); 827263b2ba5SJacek Lawrynowicz if (ret) 828263b2ba5SJacek Lawrynowicz goto err; 829263b2ba5SJacek Lawrynowicz 830263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_write_tlbi_nsnh_all(vdev); 831263b2ba5SJacek Lawrynowicz if (ret) 832263b2ba5SJacek Lawrynowicz goto err; 833263b2ba5SJacek Lawrynowicz 834263b2ba5SJacek Lawrynowicz ret = ivpu_mmu_cmdq_sync(vdev); 835263b2ba5SJacek Lawrynowicz if (ret) 836263b2ba5SJacek Lawrynowicz goto err; 837263b2ba5SJacek Lawrynowicz 838263b2ba5SJacek Lawrynowicz mutex_unlock(&mmu->lock); 839263b2ba5SJacek Lawrynowicz 840263b2ba5SJacek Lawrynowicz return 0; 841263b2ba5SJacek Lawrynowicz err: 842263b2ba5SJacek Lawrynowicz mmu->on = false; 843263b2ba5SJacek Lawrynowicz mutex_unlock(&mmu->lock); 844263b2ba5SJacek Lawrynowicz return ret; 845263b2ba5SJacek Lawrynowicz } 846263b2ba5SJacek Lawrynowicz 847263b2ba5SJacek Lawrynowicz void ivpu_mmu_disable(struct ivpu_device *vdev) 848263b2ba5SJacek Lawrynowicz { 849263b2ba5SJacek Lawrynowicz struct ivpu_mmu_info *mmu = vdev->mmu; 850263b2ba5SJacek Lawrynowicz 851263b2ba5SJacek Lawrynowicz mutex_lock(&mmu->lock); 852263b2ba5SJacek Lawrynowicz mmu->on = false; 853263b2ba5SJacek Lawrynowicz mutex_unlock(&mmu->lock); 854263b2ba5SJacek Lawrynowicz } 855263b2ba5SJacek Lawrynowicz 856263b2ba5SJacek Lawrynowicz static void ivpu_mmu_dump_event(struct ivpu_device *vdev, u32 *event) 857263b2ba5SJacek Lawrynowicz { 858263b2ba5SJacek Lawrynowicz u32 ssid = FIELD_GET(IVPU_MMU_EVT_SSID_MASK, event[0]); 859263b2ba5SJacek Lawrynowicz u32 op = FIELD_GET(IVPU_MMU_EVT_OP_MASK, event[0]); 860263b2ba5SJacek Lawrynowicz u64 fetch_addr = ((u64)event[7]) << 32 | event[6]; 861263b2ba5SJacek Lawrynowicz u64 in_addr = ((u64)event[5]) << 32 | event[4]; 862263b2ba5SJacek Lawrynowicz u32 sid = event[1]; 863263b2ba5SJacek Lawrynowicz 864263b2ba5SJacek Lawrynowicz ivpu_err(vdev, "MMU EVTQ: 0x%x (%s) SSID: %d SID: %d, e[2] %08x, e[3] %08x, in addr: 0x%llx, fetch addr: 0x%llx\n", 865263b2ba5SJacek Lawrynowicz op, ivpu_mmu_event_to_str(op), ssid, sid, event[2], event[3], in_addr, fetch_addr); 866263b2ba5SJacek Lawrynowicz } 867263b2ba5SJacek Lawrynowicz 868263b2ba5SJacek Lawrynowicz static u32 *ivpu_mmu_get_event(struct ivpu_device *vdev) 869263b2ba5SJacek Lawrynowicz { 870263b2ba5SJacek Lawrynowicz struct ivpu_mmu_queue *evtq = &vdev->mmu->evtq; 871263b2ba5SJacek Lawrynowicz u32 idx = IVPU_MMU_Q_IDX(evtq->cons); 872263b2ba5SJacek Lawrynowicz u32 *evt = evtq->base + (idx * IVPU_MMU_EVTQ_CMD_SIZE); 873263b2ba5SJacek Lawrynowicz 874beaf3ebfSJacek Lawrynowicz evtq->prod = REGV_RD32(IVPU_MMU_REG_EVTQ_PROD_SEC); 875263b2ba5SJacek Lawrynowicz if (!CIRC_CNT(IVPU_MMU_Q_IDX(evtq->prod), IVPU_MMU_Q_IDX(evtq->cons), IVPU_MMU_Q_COUNT)) 876263b2ba5SJacek Lawrynowicz return NULL; 877263b2ba5SJacek Lawrynowicz 878263b2ba5SJacek Lawrynowicz clflush_cache_range(evt, IVPU_MMU_EVTQ_CMD_SIZE); 879263b2ba5SJacek Lawrynowicz 880263b2ba5SJacek Lawrynowicz evtq->cons = (evtq->cons + 1) & IVPU_MMU_Q_WRAP_MASK; 881beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_EVTQ_CONS_SEC, evtq->cons); 882263b2ba5SJacek Lawrynowicz 883263b2ba5SJacek Lawrynowicz return evt; 884263b2ba5SJacek Lawrynowicz } 885263b2ba5SJacek Lawrynowicz 886263b2ba5SJacek Lawrynowicz void ivpu_mmu_irq_evtq_handler(struct ivpu_device *vdev) 887263b2ba5SJacek Lawrynowicz { 888852be13fSJacek Lawrynowicz bool schedule_recovery = false; 889263b2ba5SJacek Lawrynowicz u32 *event; 890263b2ba5SJacek Lawrynowicz u32 ssid; 891263b2ba5SJacek Lawrynowicz 892263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, IRQ, "MMU event queue\n"); 893263b2ba5SJacek Lawrynowicz 894263b2ba5SJacek Lawrynowicz while ((event = ivpu_mmu_get_event(vdev)) != NULL) { 895263b2ba5SJacek Lawrynowicz ivpu_mmu_dump_event(vdev, event); 896263b2ba5SJacek Lawrynowicz 897263b2ba5SJacek Lawrynowicz ssid = FIELD_GET(IVPU_MMU_EVT_SSID_MASK, event[0]); 898852be13fSJacek Lawrynowicz if (ssid == IVPU_GLOBAL_CONTEXT_MMU_SSID) 899852be13fSJacek Lawrynowicz schedule_recovery = true; 900852be13fSJacek Lawrynowicz else 901263b2ba5SJacek Lawrynowicz ivpu_mmu_user_context_mark_invalid(vdev, ssid); 902263b2ba5SJacek Lawrynowicz } 903852be13fSJacek Lawrynowicz 904852be13fSJacek Lawrynowicz if (schedule_recovery) 905852be13fSJacek Lawrynowicz ivpu_pm_schedule_recovery(vdev); 906263b2ba5SJacek Lawrynowicz } 907263b2ba5SJacek Lawrynowicz 908263b2ba5SJacek Lawrynowicz void ivpu_mmu_irq_gerr_handler(struct ivpu_device *vdev) 909263b2ba5SJacek Lawrynowicz { 910263b2ba5SJacek Lawrynowicz u32 gerror_val, gerrorn_val, active; 911263b2ba5SJacek Lawrynowicz 912263b2ba5SJacek Lawrynowicz ivpu_dbg(vdev, IRQ, "MMU error\n"); 913263b2ba5SJacek Lawrynowicz 914beaf3ebfSJacek Lawrynowicz gerror_val = REGV_RD32(IVPU_MMU_REG_GERROR); 915beaf3ebfSJacek Lawrynowicz gerrorn_val = REGV_RD32(IVPU_MMU_REG_GERRORN); 916263b2ba5SJacek Lawrynowicz 917263b2ba5SJacek Lawrynowicz active = gerror_val ^ gerrorn_val; 918263b2ba5SJacek Lawrynowicz if (!(active & IVPU_MMU_GERROR_ERR_MASK)) 919263b2ba5SJacek Lawrynowicz return; 920263b2ba5SJacek Lawrynowicz 921beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, MSI_ABT, active)) 922263b2ba5SJacek Lawrynowicz ivpu_warn_ratelimited(vdev, "MMU MSI ABT write aborted\n"); 923263b2ba5SJacek Lawrynowicz 924beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, MSI_PRIQ_ABT, active)) 925263b2ba5SJacek Lawrynowicz ivpu_warn_ratelimited(vdev, "MMU PRIQ MSI ABT write aborted\n"); 926263b2ba5SJacek Lawrynowicz 927beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, MSI_EVTQ_ABT, active)) 928263b2ba5SJacek Lawrynowicz ivpu_warn_ratelimited(vdev, "MMU EVTQ MSI ABT write aborted\n"); 929263b2ba5SJacek Lawrynowicz 930beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, MSI_CMDQ_ABT, active)) 931263b2ba5SJacek Lawrynowicz ivpu_warn_ratelimited(vdev, "MMU CMDQ MSI ABT write aborted\n"); 932263b2ba5SJacek Lawrynowicz 933beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, PRIQ_ABT, active)) 934263b2ba5SJacek Lawrynowicz ivpu_err_ratelimited(vdev, "MMU PRIQ write aborted\n"); 935263b2ba5SJacek Lawrynowicz 936beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, EVTQ_ABT, active)) 937263b2ba5SJacek Lawrynowicz ivpu_err_ratelimited(vdev, "MMU EVTQ write aborted\n"); 938263b2ba5SJacek Lawrynowicz 939beaf3ebfSJacek Lawrynowicz if (REG_TEST_FLD(IVPU_MMU_REG_GERROR, CMDQ, active)) 940263b2ba5SJacek Lawrynowicz ivpu_err_ratelimited(vdev, "MMU CMDQ write aborted\n"); 941263b2ba5SJacek Lawrynowicz 942beaf3ebfSJacek Lawrynowicz REGV_WR32(IVPU_MMU_REG_GERRORN, gerror_val); 943263b2ba5SJacek Lawrynowicz } 944263b2ba5SJacek Lawrynowicz 945263b2ba5SJacek Lawrynowicz int ivpu_mmu_set_pgtable(struct ivpu_device *vdev, int ssid, struct ivpu_mmu_pgtable *pgtable) 946263b2ba5SJacek Lawrynowicz { 947263b2ba5SJacek Lawrynowicz return ivpu_mmu_cd_add_user(vdev, ssid, pgtable->pgd_dma); 948263b2ba5SJacek Lawrynowicz } 949263b2ba5SJacek Lawrynowicz 950263b2ba5SJacek Lawrynowicz void ivpu_mmu_clear_pgtable(struct ivpu_device *vdev, int ssid) 951263b2ba5SJacek Lawrynowicz { 952263b2ba5SJacek Lawrynowicz ivpu_mmu_cd_add_user(vdev, ssid, 0); /* 0 will clear CD entry */ 953263b2ba5SJacek Lawrynowicz } 954