1 /* 2 * Copyright IBM Corp. 1999,2010 3 * Author(s): Hartmut Penner <hp@de.ibm.com>, 4 * Martin Schwidefsky <schwidefsky@de.ibm.com>, 5 * Denis Joseph Barrow, 6 */ 7 8 #ifndef _ASM_S390_LOWCORE_H 9 #define _ASM_S390_LOWCORE_H 10 11 #include <linux/types.h> 12 #include <asm/ptrace.h> 13 #include <asm/cpu.h> 14 15 void restart_int_handler(void); 16 void ext_int_handler(void); 17 void system_call(void); 18 void pgm_check_handler(void); 19 void mcck_int_handler(void); 20 void io_int_handler(void); 21 void psw_restart_int_handler(void); 22 23 #ifdef CONFIG_32BIT 24 25 #define LC_ORDER 0 26 #define LC_PAGES 1 27 28 struct save_area { 29 u32 ext_save; 30 u64 timer; 31 u64 clk_cmp; 32 u8 pad1[24]; 33 u8 psw[8]; 34 u32 pref_reg; 35 u8 pad2[20]; 36 u32 acc_regs[16]; 37 u64 fp_regs[4]; 38 u32 gp_regs[16]; 39 u32 ctrl_regs[16]; 40 } __packed; 41 42 struct _lowcore { 43 psw_t restart_psw; /* 0x0000 */ 44 psw_t restart_old_psw; /* 0x0008 */ 45 __u8 pad_0x0010[0x0014-0x0010]; /* 0x0010 */ 46 __u32 ipl_parmblock_ptr; /* 0x0014 */ 47 psw_t external_old_psw; /* 0x0018 */ 48 psw_t svc_old_psw; /* 0x0020 */ 49 psw_t program_old_psw; /* 0x0028 */ 50 psw_t mcck_old_psw; /* 0x0030 */ 51 psw_t io_old_psw; /* 0x0038 */ 52 __u8 pad_0x0040[0x0058-0x0040]; /* 0x0040 */ 53 psw_t external_new_psw; /* 0x0058 */ 54 psw_t svc_new_psw; /* 0x0060 */ 55 psw_t program_new_psw; /* 0x0068 */ 56 psw_t mcck_new_psw; /* 0x0070 */ 57 psw_t io_new_psw; /* 0x0078 */ 58 __u32 ext_params; /* 0x0080 */ 59 __u16 cpu_addr; /* 0x0084 */ 60 __u16 ext_int_code; /* 0x0086 */ 61 __u16 svc_ilc; /* 0x0088 */ 62 __u16 svc_code; /* 0x008a */ 63 __u16 pgm_ilc; /* 0x008c */ 64 __u16 pgm_code; /* 0x008e */ 65 __u32 trans_exc_code; /* 0x0090 */ 66 __u16 mon_class_num; /* 0x0094 */ 67 __u16 per_perc_atmid; /* 0x0096 */ 68 __u32 per_address; /* 0x0098 */ 69 __u32 monitor_code; /* 0x009c */ 70 __u8 exc_access_id; /* 0x00a0 */ 71 __u8 per_access_id; /* 0x00a1 */ 72 __u8 op_access_id; /* 0x00a2 */ 73 __u8 ar_access_id; /* 0x00a3 */ 74 __u8 pad_0x00a4[0x00b8-0x00a4]; /* 0x00a4 */ 75 __u16 subchannel_id; /* 0x00b8 */ 76 __u16 subchannel_nr; /* 0x00ba */ 77 __u32 io_int_parm; /* 0x00bc */ 78 __u32 io_int_word; /* 0x00c0 */ 79 __u8 pad_0x00c4[0x00c8-0x00c4]; /* 0x00c4 */ 80 __u32 stfl_fac_list; /* 0x00c8 */ 81 __u8 pad_0x00cc[0x00d4-0x00cc]; /* 0x00cc */ 82 __u32 extended_save_area_addr; /* 0x00d4 */ 83 __u32 cpu_timer_save_area[2]; /* 0x00d8 */ 84 __u32 clock_comp_save_area[2]; /* 0x00e0 */ 85 __u32 mcck_interruption_code[2]; /* 0x00e8 */ 86 __u8 pad_0x00f0[0x00f4-0x00f0]; /* 0x00f0 */ 87 __u32 external_damage_code; /* 0x00f4 */ 88 __u32 failing_storage_address; /* 0x00f8 */ 89 __u8 pad_0x00fc[0x0100-0x00fc]; /* 0x00fc */ 90 psw_t psw_save_area; /* 0x0100 */ 91 __u32 prefixreg_save_area; /* 0x0108 */ 92 __u8 pad_0x010c[0x0120-0x010c]; /* 0x010c */ 93 94 /* CPU register save area: defined by architecture */ 95 __u32 access_regs_save_area[16]; /* 0x0120 */ 96 __u32 floating_pt_save_area[8]; /* 0x0160 */ 97 __u32 gpregs_save_area[16]; /* 0x0180 */ 98 __u32 cregs_save_area[16]; /* 0x01c0 */ 99 100 /* Save areas. */ 101 __u32 save_area_sync[8]; /* 0x0200 */ 102 __u32 save_area_async[8]; /* 0x0220 */ 103 __u32 save_area_restart[1]; /* 0x0240 */ 104 __u8 pad_0x0244[0x0248-0x0244]; /* 0x0244 */ 105 106 /* Return psws. */ 107 psw_t return_psw; /* 0x0248 */ 108 psw_t return_mcck_psw; /* 0x0250 */ 109 110 /* CPU time accounting values */ 111 __u64 sync_enter_timer; /* 0x0258 */ 112 __u64 async_enter_timer; /* 0x0260 */ 113 __u64 mcck_enter_timer; /* 0x0268 */ 114 __u64 exit_timer; /* 0x0270 */ 115 __u64 user_timer; /* 0x0278 */ 116 __u64 system_timer; /* 0x0280 */ 117 __u64 steal_timer; /* 0x0288 */ 118 __u64 last_update_timer; /* 0x0290 */ 119 __u64 last_update_clock; /* 0x0298 */ 120 121 /* Current process. */ 122 __u32 current_task; /* 0x02a0 */ 123 __u32 thread_info; /* 0x02a4 */ 124 __u32 kernel_stack; /* 0x02a8 */ 125 126 /* Interrupt and panic stack. */ 127 __u32 async_stack; /* 0x02ac */ 128 __u32 panic_stack; /* 0x02b0 */ 129 130 /* Address space pointer. */ 131 __u32 kernel_asce; /* 0x02b4 */ 132 __u32 user_asce; /* 0x02b8 */ 133 __u32 current_pid; /* 0x02bc */ 134 135 /* SMP info area */ 136 __u32 cpu_nr; /* 0x02c0 */ 137 __u32 softirq_pending; /* 0x02c4 */ 138 __u32 percpu_offset; /* 0x02c8 */ 139 __u32 ext_call_fast; /* 0x02cc */ 140 __u64 int_clock; /* 0x02d0 */ 141 __u64 mcck_clock; /* 0x02d8 */ 142 __u64 clock_comparator; /* 0x02e0 */ 143 __u32 machine_flags; /* 0x02e8 */ 144 __u32 ftrace_func; /* 0x02ec */ 145 __u8 pad_0x02f8[0x0300-0x02f0]; /* 0x02f0 */ 146 147 /* Interrupt response block */ 148 __u8 irb[64]; /* 0x0300 */ 149 150 __u8 pad_0x0340[0x0e00-0x0340]; /* 0x0340 */ 151 152 /* 153 * 0xe00 contains the address of the IPL Parameter Information 154 * block. Dump tools need IPIB for IPL after dump. 155 * Note: do not change the position of any fields in 0x0e00-0x0f00 156 */ 157 __u32 ipib; /* 0x0e00 */ 158 __u32 ipib_checksum; /* 0x0e04 */ 159 __u32 vmcore_info; /* 0x0e08 */ 160 __u8 pad_0x0e0c[0x0f00-0x0e0c]; /* 0x0e0c */ 161 162 /* Extended facility list */ 163 __u64 stfle_fac_list[32]; /* 0x0f00 */ 164 } __packed; 165 166 #else /* CONFIG_32BIT */ 167 168 #define LC_ORDER 1 169 #define LC_PAGES 2 170 171 struct save_area { 172 u64 fp_regs[16]; 173 u64 gp_regs[16]; 174 u8 psw[16]; 175 u8 pad1[8]; 176 u32 pref_reg; 177 u32 fp_ctrl_reg; 178 u8 pad2[4]; 179 u32 tod_reg; 180 u64 timer; 181 u64 clk_cmp; 182 u8 pad3[8]; 183 u32 acc_regs[16]; 184 u64 ctrl_regs[16]; 185 } __packed; 186 187 struct _lowcore { 188 __u8 pad_0x0000[0x0014-0x0000]; /* 0x0000 */ 189 __u32 ipl_parmblock_ptr; /* 0x0014 */ 190 __u8 pad_0x0018[0x0080-0x0018]; /* 0x0018 */ 191 __u32 ext_params; /* 0x0080 */ 192 __u16 cpu_addr; /* 0x0084 */ 193 __u16 ext_int_code; /* 0x0086 */ 194 __u16 svc_ilc; /* 0x0088 */ 195 __u16 svc_code; /* 0x008a */ 196 __u16 pgm_ilc; /* 0x008c */ 197 __u16 pgm_code; /* 0x008e */ 198 __u32 data_exc_code; /* 0x0090 */ 199 __u16 mon_class_num; /* 0x0094 */ 200 __u16 per_perc_atmid; /* 0x0096 */ 201 __u64 per_address; /* 0x0098 */ 202 __u8 exc_access_id; /* 0x00a0 */ 203 __u8 per_access_id; /* 0x00a1 */ 204 __u8 op_access_id; /* 0x00a2 */ 205 __u8 ar_access_id; /* 0x00a3 */ 206 __u8 pad_0x00a4[0x00a8-0x00a4]; /* 0x00a4 */ 207 __u64 trans_exc_code; /* 0x00a8 */ 208 __u64 monitor_code; /* 0x00b0 */ 209 __u16 subchannel_id; /* 0x00b8 */ 210 __u16 subchannel_nr; /* 0x00ba */ 211 __u32 io_int_parm; /* 0x00bc */ 212 __u32 io_int_word; /* 0x00c0 */ 213 __u8 pad_0x00c4[0x00c8-0x00c4]; /* 0x00c4 */ 214 __u32 stfl_fac_list; /* 0x00c8 */ 215 __u8 pad_0x00cc[0x00e8-0x00cc]; /* 0x00cc */ 216 __u32 mcck_interruption_code[2]; /* 0x00e8 */ 217 __u8 pad_0x00f0[0x00f4-0x00f0]; /* 0x00f0 */ 218 __u32 external_damage_code; /* 0x00f4 */ 219 __u64 failing_storage_address; /* 0x00f8 */ 220 __u8 pad_0x0100[0x0110-0x0100]; /* 0x0100 */ 221 __u64 breaking_event_addr; /* 0x0110 */ 222 __u8 pad_0x0118[0x0120-0x0118]; /* 0x0118 */ 223 psw_t restart_old_psw; /* 0x0120 */ 224 psw_t external_old_psw; /* 0x0130 */ 225 psw_t svc_old_psw; /* 0x0140 */ 226 psw_t program_old_psw; /* 0x0150 */ 227 psw_t mcck_old_psw; /* 0x0160 */ 228 psw_t io_old_psw; /* 0x0170 */ 229 __u8 pad_0x0180[0x01a0-0x0180]; /* 0x0180 */ 230 psw_t restart_psw; /* 0x01a0 */ 231 psw_t external_new_psw; /* 0x01b0 */ 232 psw_t svc_new_psw; /* 0x01c0 */ 233 psw_t program_new_psw; /* 0x01d0 */ 234 psw_t mcck_new_psw; /* 0x01e0 */ 235 psw_t io_new_psw; /* 0x01f0 */ 236 237 /* Save areas. */ 238 __u64 save_area_sync[8]; /* 0x0200 */ 239 __u64 save_area_async[8]; /* 0x0240 */ 240 __u64 save_area_restart[1]; /* 0x0280 */ 241 __u8 pad_0x0288[0x0290-0x0288]; /* 0x0288 */ 242 243 /* Return psws. */ 244 psw_t return_psw; /* 0x0290 */ 245 psw_t return_mcck_psw; /* 0x02a0 */ 246 247 /* CPU accounting and timing values. */ 248 __u64 sync_enter_timer; /* 0x02b0 */ 249 __u64 async_enter_timer; /* 0x02b8 */ 250 __u64 mcck_enter_timer; /* 0x02c0 */ 251 __u64 exit_timer; /* 0x02c8 */ 252 __u64 user_timer; /* 0x02d0 */ 253 __u64 system_timer; /* 0x02d8 */ 254 __u64 steal_timer; /* 0x02e0 */ 255 __u64 last_update_timer; /* 0x02e8 */ 256 __u64 last_update_clock; /* 0x02f0 */ 257 258 /* Current process. */ 259 __u64 current_task; /* 0x02f8 */ 260 __u64 thread_info; /* 0x0300 */ 261 __u64 kernel_stack; /* 0x0308 */ 262 263 /* Interrupt and panic stack. */ 264 __u64 async_stack; /* 0x0310 */ 265 __u64 panic_stack; /* 0x0318 */ 266 267 /* Address space pointer. */ 268 __u64 kernel_asce; /* 0x0320 */ 269 __u64 user_asce; /* 0x0328 */ 270 __u64 current_pid; /* 0x0330 */ 271 272 /* SMP info area */ 273 __u32 cpu_nr; /* 0x0338 */ 274 __u32 softirq_pending; /* 0x033c */ 275 __u64 percpu_offset; /* 0x0340 */ 276 __u64 ext_call_fast; /* 0x0348 */ 277 __u64 int_clock; /* 0x0350 */ 278 __u64 mcck_clock; /* 0x0358 */ 279 __u64 clock_comparator; /* 0x0360 */ 280 __u64 vdso_per_cpu_data; /* 0x0368 */ 281 __u64 machine_flags; /* 0x0370 */ 282 __u64 ftrace_func; /* 0x0378 */ 283 __u64 gmap; /* 0x0380 */ 284 __u8 pad_0x0388[0x0400-0x0388]; /* 0x0388 */ 285 286 /* Interrupt response block. */ 287 __u8 irb[64]; /* 0x0400 */ 288 289 /* Per cpu primary space access list */ 290 __u32 paste[16]; /* 0x0440 */ 291 292 __u8 pad_0x0480[0x0e00-0x0480]; /* 0x0480 */ 293 294 /* 295 * 0xe00 contains the address of the IPL Parameter Information 296 * block. Dump tools need IPIB for IPL after dump. 297 * Note: do not change the position of any fields in 0x0e00-0x0f00 298 */ 299 __u64 ipib; /* 0x0e00 */ 300 __u32 ipib_checksum; /* 0x0e08 */ 301 __u64 vmcore_info; /* 0x0e0c */ 302 __u8 pad_0x0e14[0x0f00-0x0e14]; /* 0x0e14 */ 303 304 /* Extended facility list */ 305 __u64 stfle_fac_list[32]; /* 0x0f00 */ 306 __u8 pad_0x1000[0x11b8-0x1000]; /* 0x1000 */ 307 308 /* 64 bit extparam used for pfault/diag 250: defined by architecture */ 309 __u64 ext_params2; /* 0x11B8 */ 310 __u8 pad_0x11c0[0x1200-0x11C0]; /* 0x11C0 */ 311 312 /* CPU register save area: defined by architecture */ 313 __u64 floating_pt_save_area[16]; /* 0x1200 */ 314 __u64 gpregs_save_area[16]; /* 0x1280 */ 315 psw_t psw_save_area; /* 0x1300 */ 316 __u8 pad_0x1310[0x1318-0x1310]; /* 0x1310 */ 317 __u32 prefixreg_save_area; /* 0x1318 */ 318 __u32 fpt_creg_save_area; /* 0x131c */ 319 __u8 pad_0x1320[0x1324-0x1320]; /* 0x1320 */ 320 __u32 tod_progreg_save_area; /* 0x1324 */ 321 __u32 cpu_timer_save_area[2]; /* 0x1328 */ 322 __u32 clock_comp_save_area[2]; /* 0x1330 */ 323 __u8 pad_0x1338[0x1340-0x1338]; /* 0x1338 */ 324 __u32 access_regs_save_area[16]; /* 0x1340 */ 325 __u64 cregs_save_area[16]; /* 0x1380 */ 326 327 /* align to the top of the prefix area */ 328 __u8 pad_0x1400[0x2000-0x1400]; /* 0x1400 */ 329 } __packed; 330 331 #endif /* CONFIG_32BIT */ 332 333 #define S390_lowcore (*((struct _lowcore *) 0)) 334 335 extern struct _lowcore *lowcore_ptr[]; 336 337 static inline void set_prefix(__u32 address) 338 { 339 asm volatile("spx %0" : : "m" (address) : "memory"); 340 } 341 342 static inline __u32 store_prefix(void) 343 { 344 __u32 address; 345 346 asm volatile("stpx %0" : "=m" (address)); 347 return address; 348 } 349 350 #endif /* _ASM_S390_LOWCORE_H */ 351