xref: /linux/arch/arm64/boot/dts/freescale/imx8mq-sr-som.dtsi (revision a1c613ae4c322ddd58d5a8539dbfba2a0380a8c0)
1ffe0f9a0SJon Nettleton// SPDX-License-Identifier: (GPL-2.0 OR MIT)
2ffe0f9a0SJon Nettleton/*
3ffe0f9a0SJon Nettleton * Copyright (C) 2018 Jon Nettleton <jon@solid-run.com>
4ffe0f9a0SJon Nettleton */
5ffe0f9a0SJon Nettleton
6ffe0f9a0SJon Nettleton#include "imx8mq.dtsi"
7ffe0f9a0SJon Nettleton
8ffe0f9a0SJon Nettleton/ {
9ffe0f9a0SJon Nettleton	reg_vdd_3v3: regulator-vdd-3v3 {
10ffe0f9a0SJon Nettleton		compatible = "regulator-fixed";
11ffe0f9a0SJon Nettleton		regulator-always-on;
12ffe0f9a0SJon Nettleton		regulator-name = "vdd_3v3";
13ffe0f9a0SJon Nettleton		regulator-min-microvolt = <3300000>;
14ffe0f9a0SJon Nettleton		regulator-max-microvolt = <3300000>;
15ffe0f9a0SJon Nettleton	};
16ffe0f9a0SJon Nettleton};
17ffe0f9a0SJon Nettleton
18ffe0f9a0SJon Nettleton&fec1 {
19ffe0f9a0SJon Nettleton	pinctrl-names = "default";
20ffe0f9a0SJon Nettleton	pinctrl-0 = <&pinctrl_fec1>;
21ffe0f9a0SJon Nettleton	phy-mode = "rgmii-id";
22ffe0f9a0SJon Nettleton	phy-handle = <&ethphy0>;
23ffe0f9a0SJon Nettleton	fsl,magic-packet;
24ffe0f9a0SJon Nettleton	status = "okay";
25ffe0f9a0SJon Nettleton
26ffe0f9a0SJon Nettleton	mdio {
27ffe0f9a0SJon Nettleton		#address-cells = <1>;
28ffe0f9a0SJon Nettleton		#size-cells = <0>;
29ffe0f9a0SJon Nettleton
30ffe0f9a0SJon Nettleton		ethphy0: ethernet-phy@4 {
31ffe0f9a0SJon Nettleton			compatible = "ethernet-phy-ieee802.3-c22";
32ffe0f9a0SJon Nettleton			reg = <4>;
336ea2d1efSKrzysztof Kozlowski			reset-gpios = <&gpio1 9 GPIO_ACTIVE_LOW>;
346ea2d1efSKrzysztof Kozlowski			reset-assert-us = <2000>;
35ffe0f9a0SJon Nettleton		};
36ffe0f9a0SJon Nettleton	};
37ffe0f9a0SJon Nettleton};
38ffe0f9a0SJon Nettleton
39ffe0f9a0SJon Nettleton&i2c1 {
40ffe0f9a0SJon Nettleton	pinctrl-names = "default";
41ffe0f9a0SJon Nettleton	pinctrl-0 = <&pinctrl_i2c1>;
42ffe0f9a0SJon Nettleton	clock-frequency = <400000>;
43ffe0f9a0SJon Nettleton	status = "okay";
44ffe0f9a0SJon Nettleton
45ffe0f9a0SJon Nettleton	pmic: pmic@8 {
46ffe0f9a0SJon Nettleton		compatible = "fsl,pfuze100";
47ffe0f9a0SJon Nettleton		reg = <0x08>;
48ffe0f9a0SJon Nettleton
49ffe0f9a0SJon Nettleton		regulators {
50ffe0f9a0SJon Nettleton			sw1a_reg: sw1ab {
51ffe0f9a0SJon Nettleton				regulator-min-microvolt = <300000>;
52ffe0f9a0SJon Nettleton				regulator-max-microvolt = <1875000>;
53ffe0f9a0SJon Nettleton			};
54ffe0f9a0SJon Nettleton
55ffe0f9a0SJon Nettleton			sw1c_reg: sw1c {
56ffe0f9a0SJon Nettleton				regulator-min-microvolt = <300000>;
57ffe0f9a0SJon Nettleton				regulator-max-microvolt = <1875000>;
58ffe0f9a0SJon Nettleton			};
59ffe0f9a0SJon Nettleton
60ffe0f9a0SJon Nettleton			sw2_reg: sw2 {
61ffe0f9a0SJon Nettleton				regulator-min-microvolt = <800000>;
62ffe0f9a0SJon Nettleton				regulator-max-microvolt = <3300000>;
63ffe0f9a0SJon Nettleton				regulator-always-on;
64ffe0f9a0SJon Nettleton			};
65ffe0f9a0SJon Nettleton
66ffe0f9a0SJon Nettleton			sw3a_reg: sw3ab {
67ffe0f9a0SJon Nettleton				regulator-min-microvolt = <400000>;
68ffe0f9a0SJon Nettleton				regulator-max-microvolt = <1975000>;
69ffe0f9a0SJon Nettleton				regulator-always-on;
70ffe0f9a0SJon Nettleton			};
71ffe0f9a0SJon Nettleton
72ffe0f9a0SJon Nettleton			sw4_reg: sw4 {
73ffe0f9a0SJon Nettleton				regulator-min-microvolt = <800000>;
74ffe0f9a0SJon Nettleton				regulator-max-microvolt = <3300000>;
75ffe0f9a0SJon Nettleton				regulator-always-on;
76ffe0f9a0SJon Nettleton			};
77ffe0f9a0SJon Nettleton
78ffe0f9a0SJon Nettleton			swbst_reg: swbst {
79ffe0f9a0SJon Nettleton				regulator-min-microvolt = <5000000>;
80ffe0f9a0SJon Nettleton				regulator-max-microvolt = <5150000>;
81ffe0f9a0SJon Nettleton			};
82ffe0f9a0SJon Nettleton
83ffe0f9a0SJon Nettleton			snvs_reg: vsnvs {
84ffe0f9a0SJon Nettleton				regulator-min-microvolt = <1000000>;
85ffe0f9a0SJon Nettleton				regulator-max-microvolt = <3000000>;
86ffe0f9a0SJon Nettleton				regulator-always-on;
87ffe0f9a0SJon Nettleton			};
88ffe0f9a0SJon Nettleton
89ffe0f9a0SJon Nettleton			vref_reg: vrefddr {
90ffe0f9a0SJon Nettleton				regulator-always-on;
91ffe0f9a0SJon Nettleton			};
92ffe0f9a0SJon Nettleton
93ffe0f9a0SJon Nettleton			vgen1_reg: vgen1 {
94ffe0f9a0SJon Nettleton				regulator-min-microvolt = <800000>;
95ffe0f9a0SJon Nettleton				regulator-max-microvolt = <1550000>;
96ffe0f9a0SJon Nettleton			};
97ffe0f9a0SJon Nettleton
98ffe0f9a0SJon Nettleton			vgen2_reg: vgen2 {
99ffe0f9a0SJon Nettleton				regulator-min-microvolt = <800000>;
100ffe0f9a0SJon Nettleton				regulator-max-microvolt = <1550000>;
101ffe0f9a0SJon Nettleton				regulator-always-on;
102ffe0f9a0SJon Nettleton			};
103ffe0f9a0SJon Nettleton
104ffe0f9a0SJon Nettleton			vgen3_reg: vgen3 {
105ffe0f9a0SJon Nettleton				regulator-min-microvolt = <1800000>;
106ffe0f9a0SJon Nettleton				regulator-max-microvolt = <3300000>;
107ffe0f9a0SJon Nettleton				regulator-always-on;
108ffe0f9a0SJon Nettleton			};
109ffe0f9a0SJon Nettleton
110ffe0f9a0SJon Nettleton			vgen4_reg: vgen4 {
111ffe0f9a0SJon Nettleton				regulator-min-microvolt = <1800000>;
112ffe0f9a0SJon Nettleton				regulator-max-microvolt = <3300000>;
113ffe0f9a0SJon Nettleton				regulator-always-on;
114ffe0f9a0SJon Nettleton			};
115ffe0f9a0SJon Nettleton
116ffe0f9a0SJon Nettleton			vgen5_reg: vgen5 {
117ffe0f9a0SJon Nettleton				regulator-min-microvolt = <1800000>;
118ffe0f9a0SJon Nettleton				regulator-max-microvolt = <3300000>;
119ffe0f9a0SJon Nettleton				regulator-always-on;
120ffe0f9a0SJon Nettleton			};
121ffe0f9a0SJon Nettleton
122ffe0f9a0SJon Nettleton			vgen6_reg: vgen6 {
123ffe0f9a0SJon Nettleton				regulator-min-microvolt = <1800000>;
124ffe0f9a0SJon Nettleton				regulator-max-microvolt = <3300000>;
125ffe0f9a0SJon Nettleton			};
126ffe0f9a0SJon Nettleton		};
127ffe0f9a0SJon Nettleton	};
12867f2fd02SBaruch Siach
12967f2fd02SBaruch Siach	eeprom@50 {
13067f2fd02SBaruch Siach		compatible = "atmel,24c01";
13167f2fd02SBaruch Siach		reg = <0x50>;
13267f2fd02SBaruch Siach		status = "okay";
13367f2fd02SBaruch Siach	};
134ffe0f9a0SJon Nettleton};
135ffe0f9a0SJon Nettleton
136ffe0f9a0SJon Nettleton&pgc_gpu {
137ffe0f9a0SJon Nettleton	power-supply = <&sw1a_reg>;
138ffe0f9a0SJon Nettleton};
139ffe0f9a0SJon Nettleton
140ffe0f9a0SJon Nettleton&pgc_vpu {
141ffe0f9a0SJon Nettleton	power-supply = <&sw1c_reg>;
142ffe0f9a0SJon Nettleton};
143ffe0f9a0SJon Nettleton
144ffe0f9a0SJon Nettleton&qspi0 {
145ffe0f9a0SJon Nettleton	pinctrl-names = "default";
146ffe0f9a0SJon Nettleton	pinctrl-0 = <&pinctrl_qspi>;
147ffe0f9a0SJon Nettleton	status = "okay";
148ffe0f9a0SJon Nettleton
149ffe0f9a0SJon Nettleton	/* SPI flash; not assembled by default */
150ffe0f9a0SJon Nettleton	spi_flash: flash@0 {
151ffe0f9a0SJon Nettleton		#address-cells = <1>;
152ffe0f9a0SJon Nettleton		#size-cells = <1>;
153ffe0f9a0SJon Nettleton		reg = <0>;
154ffe0f9a0SJon Nettleton		compatible = "micron,n25q256a", "jedec,spi-nor";
155ffe0f9a0SJon Nettleton		spi-max-frequency = <29000000>;
156ffe0f9a0SJon Nettleton		status = "disabled";
157ffe0f9a0SJon Nettleton	};
158ffe0f9a0SJon Nettleton};
159ffe0f9a0SJon Nettleton
160ffe0f9a0SJon Nettleton&uart1 { /* console */
161ffe0f9a0SJon Nettleton	pinctrl-names = "default";
162ffe0f9a0SJon Nettleton	pinctrl-0 = <&pinctrl_uart1>;
163ffe0f9a0SJon Nettleton	assigned-clocks = <&clk IMX8MQ_CLK_UART1>;
164ffe0f9a0SJon Nettleton	assigned-clock-parents = <&clk IMX8MQ_CLK_25M>;
165ffe0f9a0SJon Nettleton	assigned-clock-rates = <25000000>;
166ffe0f9a0SJon Nettleton	status = "okay";
167ffe0f9a0SJon Nettleton};
168ffe0f9a0SJon Nettleton
169ffe0f9a0SJon Nettleton&uart4 { /* ublox BT */
170ffe0f9a0SJon Nettleton	pinctrl-names = "default";
171ffe0f9a0SJon Nettleton	pinctrl-0 = <&pinctrl_uart4>;
172ffe0f9a0SJon Nettleton	assigned-clocks = <&clk IMX8MQ_CLK_UART4>;
173ffe0f9a0SJon Nettleton	assigned-clock-parents = <&clk IMX8MQ_SYS1_PLL_80M>;
174ffe0f9a0SJon Nettleton	assigned-clock-rates = <80000000>;
175ffe0f9a0SJon Nettleton	status = "okay";
176ffe0f9a0SJon Nettleton};
177ffe0f9a0SJon Nettleton
178ffe0f9a0SJon Nettleton&usdhc1 {
179e045f044SAnson Huang	assigned-clocks = <&clk IMX8MQ_CLK_USDHC1>;
180e045f044SAnson Huang	assigned-clock-rates = <400000000>;
181ffe0f9a0SJon Nettleton	pinctrl-names = "default", "state_100mhz", "state_200mhz";
182ffe0f9a0SJon Nettleton	pinctrl-0 = <&pinctrl_usdhc1>;
183ffe0f9a0SJon Nettleton	pinctrl-1 = <&pinctrl_usdhc1_100mhz>;
184ffe0f9a0SJon Nettleton	pinctrl-2 = <&pinctrl_usdhc1_200mhz>;
185ffe0f9a0SJon Nettleton	bus-width = <8>;
186ffe0f9a0SJon Nettleton	non-removable;
187ffe0f9a0SJon Nettleton	status = "okay";
188ffe0f9a0SJon Nettleton};
189ffe0f9a0SJon Nettleton
190ffe0f9a0SJon Nettleton&wdog1 {
191ffe0f9a0SJon Nettleton	pinctrl-names = "default";
192ffe0f9a0SJon Nettleton	pinctrl-0 = <&pinctrl_wdog>;
193ffe0f9a0SJon Nettleton	fsl,ext-reset-output;
194ffe0f9a0SJon Nettleton	status = "okay";
195ffe0f9a0SJon Nettleton};
196ffe0f9a0SJon Nettleton
197ffe0f9a0SJon Nettleton&iomuxc {
198ffe0f9a0SJon Nettleton	pinctrl_fec1: fec1grp {
199ffe0f9a0SJon Nettleton		fsl,pins = <
200ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_MDC_ENET1_MDC		0x3
201ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_MDIO_ENET1_MDIO	0x23
202ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_TD3_ENET1_RGMII_TD3	0x1f
203ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_TD2_ENET1_RGMII_TD2	0x1f
204ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_TD1_ENET1_RGMII_TD1	0x1f
205ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_TD0_ENET1_RGMII_TD0	0x1f
206ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_RD3_ENET1_RGMII_RD3	0x91
207ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_RD2_ENET1_RGMII_RD2	0x91
208ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_RD1_ENET1_RGMII_RD1	0x91
209ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_RD0_ENET1_RGMII_RD0	0x91
210ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_TXC_ENET1_RGMII_TXC	0x1f
211ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_RXC_ENET1_RGMII_RXC	0x91
212ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_RX_CTL_ENET1_RGMII_RX_CTL	0x91
213ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_ENET_TX_CTL_ENET1_RGMII_TX_CTL	0x1f
214ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_GPIO1_IO09_GPIO1_IO9	0x19
215ffe0f9a0SJon Nettleton		>;
216ffe0f9a0SJon Nettleton	};
217ffe0f9a0SJon Nettleton
218ffe0f9a0SJon Nettleton	pinctrl_i2c1: i2c1grp {
219ffe0f9a0SJon Nettleton		fsl,pins = <
220ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_I2C1_SCL_I2C1_SCL			0x4000007f
221ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_I2C1_SDA_I2C1_SDA			0x4000007f
222ffe0f9a0SJon Nettleton		>;
223ffe0f9a0SJon Nettleton	};
224ffe0f9a0SJon Nettleton
225ffe0f9a0SJon Nettleton	pinctrl_pcie0: pcie0grp {
226ffe0f9a0SJon Nettleton		fsl,pins = <
227ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_I2C4_SCL_PCIE1_CLKREQ_B	0x74
228ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SPDIF_EXT_CLK_GPIO5_IO5	0x16
229ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SAI2_RXFS_GPIO4_IO21	0x16
230ffe0f9a0SJon Nettleton		>;
231ffe0f9a0SJon Nettleton	};
232ffe0f9a0SJon Nettleton
233ffe0f9a0SJon Nettleton	pinctrl_qspi: qspigrp {
234ffe0f9a0SJon Nettleton		fsl,pins = <
235ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_NAND_ALE_QSPI_A_SCLK	0x82
236ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_NAND_CE0_B_QSPI_A_SS0_B	0x82
237ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_NAND_DATA00_QSPI_A_DATA0	0x82
238ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_NAND_DATA01_QSPI_A_DATA1	0x82
239ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_NAND_DATA02_QSPI_A_DATA2	0x82
240ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_NAND_DATA03_QSPI_A_DATA3	0x82
241ffe0f9a0SJon Nettleton
242ffe0f9a0SJon Nettleton		>;
243ffe0f9a0SJon Nettleton	};
244ffe0f9a0SJon Nettleton
245ffe0f9a0SJon Nettleton	pinctrl_uart1: uart1grp {
246ffe0f9a0SJon Nettleton		fsl,pins = <
247ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_UART1_RXD_UART1_DCE_RX		0x49
248ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_UART1_TXD_UART1_DCE_TX		0x49
249ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_NAND_CE1_B_GPIO3_IO2		0x19
250ffe0f9a0SJon Nettleton		>;
251ffe0f9a0SJon Nettleton	};
252ffe0f9a0SJon Nettleton
253ffe0f9a0SJon Nettleton	pinctrl_uart4: uart4grp {
254ffe0f9a0SJon Nettleton		fsl,pins = <
255ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_UART4_TXD_UART4_DCE_TX		0x49
256ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_UART4_RXD_UART4_DCE_RX		0x49
257ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SAI3_TXD_GPIO5_IO1			0x19
258ffe0f9a0SJon Nettleton		>;
259ffe0f9a0SJon Nettleton	};
260ffe0f9a0SJon Nettleton
261ffe0f9a0SJon Nettleton	pinctrl_usdhc1: usdhc1grp {
262ffe0f9a0SJon Nettleton		fsl,pins = <
263ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_CLK_USDHC1_CLK			0x83
264ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_CMD_USDHC1_CMD			0xc3
265ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA0_USDHC1_DATA0		0xc3
266ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA1_USDHC1_DATA1		0xc3
267ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA2_USDHC1_DATA2		0xc3
268ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA3_USDHC1_DATA3		0xc3
269ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA4_USDHC1_DATA4		0xc3
270ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA5_USDHC1_DATA5		0xc3
271ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA6_USDHC1_DATA6		0xc3
272ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA7_USDHC1_DATA7		0xc3
273ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_STROBE_USDHC1_STROBE		0x83
274ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_RESET_B_USDHC1_RESET_B		0xc1
275ffe0f9a0SJon Nettleton		>;
276ffe0f9a0SJon Nettleton	};
277ffe0f9a0SJon Nettleton
278*32e67c15SKrzysztof Kozlowski	pinctrl_usdhc1_100mhz: usdhc1-100mhzgrp {
279ffe0f9a0SJon Nettleton		fsl,pins = <
280ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_CLK_USDHC1_CLK			0x8d
281ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_CMD_USDHC1_CMD			0xcd
282ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA0_USDHC1_DATA0		0xcd
283ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA1_USDHC1_DATA1		0xcd
284ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA2_USDHC1_DATA2		0xcd
285ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA3_USDHC1_DATA3		0xcd
286ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA4_USDHC1_DATA4		0xcd
287ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA5_USDHC1_DATA5		0xcd
288ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA6_USDHC1_DATA6		0xcd
289ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA7_USDHC1_DATA7		0xcd
290ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_STROBE_USDHC1_STROBE		0x8d
291ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_RESET_B_USDHC1_RESET_B		0xc1
292ffe0f9a0SJon Nettleton		>;
293ffe0f9a0SJon Nettleton	};
294ffe0f9a0SJon Nettleton
295*32e67c15SKrzysztof Kozlowski	pinctrl_usdhc1_200mhz: usdhc1-200mhzgrp {
296ffe0f9a0SJon Nettleton		fsl,pins = <
297ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_CLK_USDHC1_CLK			0x9f
298ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_CMD_USDHC1_CMD			0xdf
299ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA0_USDHC1_DATA0		0xdf
300ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA1_USDHC1_DATA1		0xdf
301ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA2_USDHC1_DATA2		0xdf
302ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA3_USDHC1_DATA3		0xdf
303ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA4_USDHC1_DATA4		0xdf
304ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA5_USDHC1_DATA5		0xdf
305ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA6_USDHC1_DATA6		0xdf
306ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_DATA7_USDHC1_DATA7		0xdf
307ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_STROBE_USDHC1_STROBE		0x9f
308ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_SD1_RESET_B_USDHC1_RESET_B		0xc1
309ffe0f9a0SJon Nettleton		>;
310ffe0f9a0SJon Nettleton	};
311ffe0f9a0SJon Nettleton
312ffe0f9a0SJon Nettleton	pinctrl_wdog: wdoggrp {
313ffe0f9a0SJon Nettleton		fsl,pins = <
314ffe0f9a0SJon Nettleton			MX8MQ_IOMUXC_GPIO1_IO02_WDOG1_WDOG_B 0xc6
315ffe0f9a0SJon Nettleton		>;
316ffe0f9a0SJon Nettleton	};
317ffe0f9a0SJon Nettleton};
318