1*d5e74915SKrzysztof Kozlowski# SPDX-License-Identifier: (GPL-2.0-only OR BSD-2-Clause) 2*d5e74915SKrzysztof Kozlowski%YAML 1.2 3*d5e74915SKrzysztof Kozlowski--- 4*d5e74915SKrzysztof Kozlowski$id: http://devicetree.org/schemas/pci/qcom,pcie-sc8180x.yaml# 5*d5e74915SKrzysztof Kozlowski$schema: http://devicetree.org/meta-schemas/core.yaml# 6*d5e74915SKrzysztof Kozlowski 7*d5e74915SKrzysztof Kozlowskititle: Qualcomm SC8180x PCI Express Root Complex 8*d5e74915SKrzysztof Kozlowski 9*d5e74915SKrzysztof Kozlowskimaintainers: 10*d5e74915SKrzysztof Kozlowski - Bjorn Andersson <andersson@kernel.org> 11*d5e74915SKrzysztof Kozlowski - Manivannan Sadhasivam <manivannan.sadhasivam@linaro.org> 12*d5e74915SKrzysztof Kozlowski 13*d5e74915SKrzysztof Kozlowskidescription: 14*d5e74915SKrzysztof Kozlowski Qualcomm SC8180x SoC PCIe root complex controller is based on the Synopsys 15*d5e74915SKrzysztof Kozlowski DesignWare PCIe IP. 16*d5e74915SKrzysztof Kozlowski 17*d5e74915SKrzysztof Kozlowskiproperties: 18*d5e74915SKrzysztof Kozlowski compatible: 19*d5e74915SKrzysztof Kozlowski const: qcom,pcie-sc8180x 20*d5e74915SKrzysztof Kozlowski 21*d5e74915SKrzysztof Kozlowski reg: 22*d5e74915SKrzysztof Kozlowski minItems: 5 23*d5e74915SKrzysztof Kozlowski maxItems: 6 24*d5e74915SKrzysztof Kozlowski 25*d5e74915SKrzysztof Kozlowski reg-names: 26*d5e74915SKrzysztof Kozlowski minItems: 5 27*d5e74915SKrzysztof Kozlowski items: 28*d5e74915SKrzysztof Kozlowski - const: parf # Qualcomm specific registers 29*d5e74915SKrzysztof Kozlowski - const: dbi # DesignWare PCIe registers 30*d5e74915SKrzysztof Kozlowski - const: elbi # External local bus interface registers 31*d5e74915SKrzysztof Kozlowski - const: atu # ATU address space 32*d5e74915SKrzysztof Kozlowski - const: config # PCIe configuration space 33*d5e74915SKrzysztof Kozlowski - const: mhi # MHI registers 34*d5e74915SKrzysztof Kozlowski 35*d5e74915SKrzysztof Kozlowski clocks: 36*d5e74915SKrzysztof Kozlowski minItems: 8 37*d5e74915SKrzysztof Kozlowski maxItems: 8 38*d5e74915SKrzysztof Kozlowski 39*d5e74915SKrzysztof Kozlowski clock-names: 40*d5e74915SKrzysztof Kozlowski items: 41*d5e74915SKrzysztof Kozlowski - const: pipe # PIPE clock 42*d5e74915SKrzysztof Kozlowski - const: aux # Auxiliary clock 43*d5e74915SKrzysztof Kozlowski - const: cfg # Configuration clock 44*d5e74915SKrzysztof Kozlowski - const: bus_master # Master AXI clock 45*d5e74915SKrzysztof Kozlowski - const: bus_slave # Slave AXI clock 46*d5e74915SKrzysztof Kozlowski - const: slave_q2a # Slave Q2A clock 47*d5e74915SKrzysztof Kozlowski - const: ref # REFERENCE clock 48*d5e74915SKrzysztof Kozlowski - const: tbu # PCIe TBU clock 49*d5e74915SKrzysztof Kozlowski 50*d5e74915SKrzysztof Kozlowski interrupts: 51*d5e74915SKrzysztof Kozlowski minItems: 8 52*d5e74915SKrzysztof Kozlowski maxItems: 8 53*d5e74915SKrzysztof Kozlowski 54*d5e74915SKrzysztof Kozlowski interrupt-names: 55*d5e74915SKrzysztof Kozlowski items: 56*d5e74915SKrzysztof Kozlowski - const: msi0 57*d5e74915SKrzysztof Kozlowski - const: msi1 58*d5e74915SKrzysztof Kozlowski - const: msi2 59*d5e74915SKrzysztof Kozlowski - const: msi3 60*d5e74915SKrzysztof Kozlowski - const: msi4 61*d5e74915SKrzysztof Kozlowski - const: msi5 62*d5e74915SKrzysztof Kozlowski - const: msi6 63*d5e74915SKrzysztof Kozlowski - const: msi7 64*d5e74915SKrzysztof Kozlowski 65*d5e74915SKrzysztof Kozlowski resets: 66*d5e74915SKrzysztof Kozlowski maxItems: 1 67*d5e74915SKrzysztof Kozlowski 68*d5e74915SKrzysztof Kozlowski reset-names: 69*d5e74915SKrzysztof Kozlowski items: 70*d5e74915SKrzysztof Kozlowski - const: pci 71*d5e74915SKrzysztof Kozlowski 72*d5e74915SKrzysztof KozlowskiallOf: 73*d5e74915SKrzysztof Kozlowski - $ref: qcom,pcie-common.yaml# 74*d5e74915SKrzysztof Kozlowski 75*d5e74915SKrzysztof KozlowskiunevaluatedProperties: false 76*d5e74915SKrzysztof Kozlowski 77*d5e74915SKrzysztof Kozlowskiexamples: 78*d5e74915SKrzysztof Kozlowski - | 79*d5e74915SKrzysztof Kozlowski #include <dt-bindings/clock/qcom,gcc-sc8180x.h> 80*d5e74915SKrzysztof Kozlowski #include <dt-bindings/interconnect/qcom,sc8180x.h> 81*d5e74915SKrzysztof Kozlowski #include <dt-bindings/interrupt-controller/arm-gic.h> 82*d5e74915SKrzysztof Kozlowski 83*d5e74915SKrzysztof Kozlowski soc { 84*d5e74915SKrzysztof Kozlowski #address-cells = <2>; 85*d5e74915SKrzysztof Kozlowski #size-cells = <2>; 86*d5e74915SKrzysztof Kozlowski 87*d5e74915SKrzysztof Kozlowski pcie@1c00000 { 88*d5e74915SKrzysztof Kozlowski compatible = "qcom,pcie-sc8180x"; 89*d5e74915SKrzysztof Kozlowski reg = <0 0x01c00000 0 0x3000>, 90*d5e74915SKrzysztof Kozlowski <0 0x60000000 0 0xf1d>, 91*d5e74915SKrzysztof Kozlowski <0 0x60000f20 0 0xa8>, 92*d5e74915SKrzysztof Kozlowski <0 0x60001000 0 0x1000>, 93*d5e74915SKrzysztof Kozlowski <0 0x60100000 0 0x100000>; 94*d5e74915SKrzysztof Kozlowski reg-names = "parf", 95*d5e74915SKrzysztof Kozlowski "dbi", 96*d5e74915SKrzysztof Kozlowski "elbi", 97*d5e74915SKrzysztof Kozlowski "atu", 98*d5e74915SKrzysztof Kozlowski "config"; 99*d5e74915SKrzysztof Kozlowski ranges = <0x01000000 0x0 0x60200000 0x0 0x60200000 0x0 0x100000>, 100*d5e74915SKrzysztof Kozlowski <0x02000000 0x0 0x60300000 0x0 0x60300000 0x0 0x3d00000>; 101*d5e74915SKrzysztof Kozlowski 102*d5e74915SKrzysztof Kozlowski bus-range = <0x00 0xff>; 103*d5e74915SKrzysztof Kozlowski device_type = "pci"; 104*d5e74915SKrzysztof Kozlowski linux,pci-domain = <0>; 105*d5e74915SKrzysztof Kozlowski num-lanes = <2>; 106*d5e74915SKrzysztof Kozlowski 107*d5e74915SKrzysztof Kozlowski #address-cells = <3>; 108*d5e74915SKrzysztof Kozlowski #size-cells = <2>; 109*d5e74915SKrzysztof Kozlowski 110*d5e74915SKrzysztof Kozlowski assigned-clocks = <&gcc GCC_PCIE_0_AUX_CLK>; 111*d5e74915SKrzysztof Kozlowski assigned-clock-rates = <19200000>; 112*d5e74915SKrzysztof Kozlowski 113*d5e74915SKrzysztof Kozlowski clocks = <&gcc GCC_PCIE_0_PIPE_CLK>, 114*d5e74915SKrzysztof Kozlowski <&gcc GCC_PCIE_0_AUX_CLK>, 115*d5e74915SKrzysztof Kozlowski <&gcc GCC_PCIE_0_CFG_AHB_CLK>, 116*d5e74915SKrzysztof Kozlowski <&gcc GCC_PCIE_0_MSTR_AXI_CLK>, 117*d5e74915SKrzysztof Kozlowski <&gcc GCC_PCIE_0_SLV_AXI_CLK>, 118*d5e74915SKrzysztof Kozlowski <&gcc GCC_PCIE_0_SLV_Q2A_AXI_CLK>, 119*d5e74915SKrzysztof Kozlowski <&gcc GCC_PCIE_0_CLKREF_CLK>, 120*d5e74915SKrzysztof Kozlowski <&gcc GCC_AGGRE_NOC_PCIE_TBU_CLK>; 121*d5e74915SKrzysztof Kozlowski clock-names = "pipe", 122*d5e74915SKrzysztof Kozlowski "aux", 123*d5e74915SKrzysztof Kozlowski "cfg", 124*d5e74915SKrzysztof Kozlowski "bus_master", 125*d5e74915SKrzysztof Kozlowski "bus_slave", 126*d5e74915SKrzysztof Kozlowski "slave_q2a", 127*d5e74915SKrzysztof Kozlowski "ref", 128*d5e74915SKrzysztof Kozlowski "tbu"; 129*d5e74915SKrzysztof Kozlowski 130*d5e74915SKrzysztof Kozlowski dma-coherent; 131*d5e74915SKrzysztof Kozlowski 132*d5e74915SKrzysztof Kozlowski interrupts = <GIC_SPI 141 IRQ_TYPE_LEVEL_HIGH>, 133*d5e74915SKrzysztof Kozlowski <GIC_SPI 142 IRQ_TYPE_LEVEL_HIGH>, 134*d5e74915SKrzysztof Kozlowski <GIC_SPI 143 IRQ_TYPE_LEVEL_HIGH>, 135*d5e74915SKrzysztof Kozlowski <GIC_SPI 144 IRQ_TYPE_LEVEL_HIGH>, 136*d5e74915SKrzysztof Kozlowski <GIC_SPI 145 IRQ_TYPE_LEVEL_HIGH>, 137*d5e74915SKrzysztof Kozlowski <GIC_SPI 146 IRQ_TYPE_LEVEL_HIGH>, 138*d5e74915SKrzysztof Kozlowski <GIC_SPI 147 IRQ_TYPE_LEVEL_HIGH>, 139*d5e74915SKrzysztof Kozlowski <GIC_SPI 148 IRQ_TYPE_LEVEL_HIGH>; 140*d5e74915SKrzysztof Kozlowski interrupt-names = "msi0", 141*d5e74915SKrzysztof Kozlowski "msi1", 142*d5e74915SKrzysztof Kozlowski "msi2", 143*d5e74915SKrzysztof Kozlowski "msi3", 144*d5e74915SKrzysztof Kozlowski "msi4", 145*d5e74915SKrzysztof Kozlowski "msi5", 146*d5e74915SKrzysztof Kozlowski "msi6", 147*d5e74915SKrzysztof Kozlowski "msi7"; 148*d5e74915SKrzysztof Kozlowski #interrupt-cells = <1>; 149*d5e74915SKrzysztof Kozlowski interrupt-map-mask = <0 0 0 0x7>; 150*d5e74915SKrzysztof Kozlowski interrupt-map = <0 0 0 1 &intc 0 149 IRQ_TYPE_LEVEL_HIGH>, /* int_a */ 151*d5e74915SKrzysztof Kozlowski <0 0 0 2 &intc 0 150 IRQ_TYPE_LEVEL_HIGH>, /* int_b */ 152*d5e74915SKrzysztof Kozlowski <0 0 0 3 &intc 0 151 IRQ_TYPE_LEVEL_HIGH>, /* int_c */ 153*d5e74915SKrzysztof Kozlowski <0 0 0 4 &intc 0 152 IRQ_TYPE_LEVEL_HIGH>; /* int_d */ 154*d5e74915SKrzysztof Kozlowski 155*d5e74915SKrzysztof Kozlowski interconnects = <&aggre2_noc MASTER_PCIE 0 &mc_virt SLAVE_EBI_CH0 0>, 156*d5e74915SKrzysztof Kozlowski <&gem_noc MASTER_AMPSS_M0 0 &config_noc SLAVE_PCIE_0 0>; 157*d5e74915SKrzysztof Kozlowski interconnect-names = "pcie-mem", "cpu-pcie"; 158*d5e74915SKrzysztof Kozlowski 159*d5e74915SKrzysztof Kozlowski iommu-map = <0x0 &apps_smmu 0x1d80 0x1>, 160*d5e74915SKrzysztof Kozlowski <0x100 &apps_smmu 0x1d81 0x1>; 161*d5e74915SKrzysztof Kozlowski 162*d5e74915SKrzysztof Kozlowski phys = <&pcie0_phy>; 163*d5e74915SKrzysztof Kozlowski phy-names = "pciephy"; 164*d5e74915SKrzysztof Kozlowski 165*d5e74915SKrzysztof Kozlowski power-domains = <&gcc PCIE_0_GDSC>; 166*d5e74915SKrzysztof Kozlowski 167*d5e74915SKrzysztof Kozlowski resets = <&gcc GCC_PCIE_0_BCR>; 168*d5e74915SKrzysztof Kozlowski reset-names = "pci"; 169*d5e74915SKrzysztof Kozlowski }; 170*d5e74915SKrzysztof Kozlowski }; 171