14ed545e7Sjason-jh.lin# SPDX-License-Identifier: (GPL-2.0-only OR BSD-2-Clause) 24ed545e7Sjason-jh.lin%YAML 1.2 34ed545e7Sjason-jh.lin--- 44ed545e7Sjason-jh.lin$id: http://devicetree.org/schemas/display/mediatek/mediatek,split.yaml# 54ed545e7Sjason-jh.lin$schema: http://devicetree.org/meta-schemas/core.yaml# 64ed545e7Sjason-jh.lin 74ed545e7Sjason-jh.lintitle: Mediatek display split 84ed545e7Sjason-jh.lin 94ed545e7Sjason-jh.linmaintainers: 104ed545e7Sjason-jh.lin - Chun-Kuang Hu <chunkuang.hu@kernel.org> 114ed545e7Sjason-jh.lin - Philipp Zabel <p.zabel@pengutronix.de> 124ed545e7Sjason-jh.lin 134ed545e7Sjason-jh.lindescription: | 144ed545e7Sjason-jh.lin Mediatek display split, namely SPLIT, is used to split stream to two 154ed545e7Sjason-jh.lin encoders. 164ed545e7Sjason-jh.lin SPLIT device node must be siblings to the central MMSYS_CONFIG node. 174ed545e7Sjason-jh.lin For a description of the MMSYS_CONFIG binding, see 184ed545e7Sjason-jh.lin Documentation/devicetree/bindings/arm/mediatek/mediatek,mmsys.yaml 194ed545e7Sjason-jh.lin for details. 204ed545e7Sjason-jh.lin 214ed545e7Sjason-jh.linproperties: 224ed545e7Sjason-jh.lin compatible: 234ed545e7Sjason-jh.lin oneOf: 24*112d5560SKrzysztof Kozlowski - enum: 25*112d5560SKrzysztof Kozlowski - mediatek,mt8173-disp-split 264ed545e7Sjason-jh.lin 274ed545e7Sjason-jh.lin reg: 284ed545e7Sjason-jh.lin maxItems: 1 294ed545e7Sjason-jh.lin 304ed545e7Sjason-jh.lin interrupts: 314ed545e7Sjason-jh.lin maxItems: 1 324ed545e7Sjason-jh.lin 334ed545e7Sjason-jh.lin power-domains: 344ed545e7Sjason-jh.lin description: A phandle and PM domain specifier as defined by bindings of 354ed545e7Sjason-jh.lin the power controller specified by phandle. See 364ed545e7Sjason-jh.lin Documentation/devicetree/bindings/power/power-domain.yaml for details. 374ed545e7Sjason-jh.lin 384ed545e7Sjason-jh.lin clocks: 394ed545e7Sjason-jh.lin items: 404ed545e7Sjason-jh.lin - description: SPLIT Clock 414ed545e7Sjason-jh.lin 424ed545e7Sjason-jh.linrequired: 434ed545e7Sjason-jh.lin - compatible 444ed545e7Sjason-jh.lin - reg 454ed545e7Sjason-jh.lin - power-domains 464ed545e7Sjason-jh.lin - clocks 474ed545e7Sjason-jh.lin 484ed545e7Sjason-jh.linadditionalProperties: false 494ed545e7Sjason-jh.lin 504ed545e7Sjason-jh.linexamples: 514ed545e7Sjason-jh.lin - | 52bff4e302SAngeloGioacchino Del Regno #include <dt-bindings/clock/mt8173-clk.h> 53bff4e302SAngeloGioacchino Del Regno #include <dt-bindings/power/mt8173-power.h> 54bff4e302SAngeloGioacchino Del Regno 55bff4e302SAngeloGioacchino Del Regno soc { 56bff4e302SAngeloGioacchino Del Regno #address-cells = <2>; 57bff4e302SAngeloGioacchino Del Regno #size-cells = <2>; 584ed545e7Sjason-jh.lin 594ed545e7Sjason-jh.lin split0: split@14018000 { 604ed545e7Sjason-jh.lin compatible = "mediatek,mt8173-disp-split"; 614ed545e7Sjason-jh.lin reg = <0 0x14018000 0 0x1000>; 624ed545e7Sjason-jh.lin power-domains = <&spm MT8173_POWER_DOMAIN_MM>; 634ed545e7Sjason-jh.lin clocks = <&mmsys CLK_MM_DISP_SPLIT0>; 644ed545e7Sjason-jh.lin }; 65bff4e302SAngeloGioacchino Del Regno }; 66